Catch and document the usage of base_converter.py.
[trinary.git] / circuits / tg_test.asc
blob7c1f72919a86845616b8d8c25e52e352e5f95e5d
1 Version 4\r
2 SHEET 1 880 680\r
3 WIRE 272 160 224 160\r
4 WIRE 320 160 272 160\r
5 WIRE 400 160 352 160\r
6 WIRE 336 192 336 176\r
7 WIRE 224 208 224 160\r
8 WIRE 336 208 336 192\r
9 WIRE 224 304 224 288\r
10 WIRE 288 304 224 304\r
11 WIRE 336 304 336 288\r
12 WIRE 336 304 288 304\r
13 WIRE 288 320 288 304\r
14 FLAG 64 128 $G_Vdd\r
15 FLAG 64 192 $G_Vss\r
16 FLAG 272 160 IN\r
17 FLAG 400 160 OUT\r
18 FLAG 336 192 C\r
19 FLAG 288 320 0\r
20 SYMBOL tpower 64 160 R0\r
21 SYMATTR InstName X1\r
22 SYMBOL tg 336 160 R0\r
23 SYMATTR InstName X2\r
24 SYMBOL voltage 224 192 R0\r
25 WINDOW 3 -404 115 Left 0\r
26 WINDOW 123 0 0 Left 0\r
27 WINDOW 39 0 0 Left 0\r
28 SYMATTR Value SINE(0 5 200Meg 1n)\r
29 SYMATTR InstName V1\r
30 SYMBOL voltage 336 192 R0\r
31 WINDOW 123 0 0 Left 0\r
32 WINDOW 39 0 0 Left 0\r
33 SYMATTR InstName V2\r
34 SYMATTR Value PWL(0 -5 5n -5 6n 5 13n 5 14n -5)\r
35 TEXT 80 8 Left 0 !.tran 20n\r