Catch and document the usage of base_converter.py.
[trinary.git] / circuits / dtflop-et_test.asc
blobacbf0794f80dc9c12ddb34c3d9bb0018b9865f9d
1 Version 4\r
2 SHEET 1 1664 680\r
3 WIRE 112 112 0 112\r
4 WIRE 176 112 112 112\r
5 WIRE 400 112 336 112\r
6 WIRE 416 112 400 112\r
7 WIRE 176 160 112 160\r
8 WIRE 400 160 352 160\r
9 WIRE 416 160 400 160\r
10 WIRE 0 208 0 112\r
11 WIRE 112 208 112 160\r
12 WIRE 64 288 0 288\r
13 WIRE 112 288 64 288\r
14 WIRE 64 320 64 288\r
15 FLAG 400 160 _Q\r
16 FLAG 400 112 Q\r
17 FLAG 64 320 0\r
18 FLAG 112 112 D\r
19 FLAG 112 160 CLK\r
20 FLAG -320 224 $G_Vdd\r
21 FLAG -320 288 $G_Vss\r
22 SYMBOL voltage 112 192 R0\r
23 WINDOW 123 0 0 Left 0\r
24 WINDOW 39 0 0 Left 0\r
25 SYMATTR InstName V1\r
26 SYMATTR Value PULSE(-5 5 0 1p 1p 10n 20n)\r
27 SYMBOL voltage 0 192 R0\r
28 WINDOW 3 -45 164 Left 0\r
29 WINDOW 123 0 0 Left 0\r
30 WINDOW 39 0 0 Left 0\r
31 SYMATTR Value PWL(0 0 1n 0 5n -5 8n -5 9n 0 10n 0 11n 5 21n 5 22n 0 24n 0 25n -5 34n -5 35n -5 40n -5 41n -5 42n 0 43n 5 44n 5 45n -5 46n 0 47n -5 48n 0)\r
32 SYMATTR InstName V2\r
33 SYMBOL tpower -320 256 R0\r
34 SYMATTR InstName X1\r
35 SYMBOL dtflop-et 256 64 R0\r
36 SYMATTR InstName X2\r
37 TEXT 216 248 Left 0 !.tran 50n\r