Instruction-level CPU simulator: fix SyntaxWarning on globals.
[trinary.git] / circuits / mux9-3.asy
blobdb5a5d4fe112db315d27c4fc9b9129badd98eacc
1 Version 4\r
2 SymbolType BLOCK\r
3 LINE Normal 48 -33 -64 -52\r
4 LINE Normal -64 327 -64 -52\r
5 LINE Normal 48 308 -64 327\r
6 LINE Normal -16 319 -16 336\r
7 LINE Normal 48 308 48 -33\r
8 LINE Normal -33 66 -33 0\r
9 LINE Normal -33 177 -33 112\r
10 LINE Normal -33 290 -33 225\r
11 TEXT -32 33 Left 0 _1\r
12 TEXT -30 144 Left 0 0\r
13 TEXT -32 256 Left 0 1\r
14 TEXT -55 3 Left 0 A\r
15 TEXT -55 33 Left 0 B\r
16 TEXT -55 63 Left 0 C\r
17 TEXT -54 117 Left 0 A\r
18 TEXT -54 147 Left 0 B\r
19 TEXT -54 177 Left 0 C\r
20 TEXT -54 227 Left 0 A\r
21 TEXT -54 257 Left 0 B\r
22 TEXT -54 287 Left 0 C\r
23 WINDOW 0 -7 -69 Center 0\r
24 SYMATTR Description 9:3 trinary multiplexer, select from three groups of 3 trits\r
25 PIN -64 0 NONE 8\r
26 PINATTR PinName IiA\r
27 PINATTR SpiceOrder 1\r
28 PIN -64 32 NONE 8\r
29 PINATTR PinName IiB\r
30 PINATTR SpiceOrder 2\r
31 PIN -64 112 NONE 8\r
32 PINATTR PinName I0A\r
33 PINATTR SpiceOrder 4\r
34 PIN -64 144 NONE 8\r
35 PINATTR PinName I0B\r
36 PINATTR SpiceOrder 5\r
37 PIN -64 176 NONE 8\r
38 PINATTR PinName I0C\r
39 PINATTR SpiceOrder 6\r
40 PIN -64 224 NONE 8\r
41 PINATTR PinName I1A\r
42 PINATTR SpiceOrder 7\r
43 PIN -64 256 NONE 8\r
44 PINATTR PinName I1B\r
45 PINATTR SpiceOrder 8\r
46 PIN -64 288 NONE 8\r
47 PINATTR PinName I1C\r
48 PINATTR SpiceOrder 9\r
49 PIN -16 336 LEFT 8\r
50 PINATTR PinName S\r
51 PINATTR SpiceOrder 10\r
52 PIN 48 160 RIGHT 8\r
53 PINATTR PinName QC\r
54 PINATTR SpiceOrder 11\r
55 PIN 48 128 RIGHT 8\r
56 PINATTR PinName QB\r
57 PINATTR SpiceOrder 12\r
58 PIN 48 96 RIGHT 8\r
59 PINATTR PinName QA\r
60 PINATTR SpiceOrder 13\r
61 PIN -64 64 NONE 8\r
62 PINATTR PinName IiC\r
63 PINATTR SpiceOrder 3\r