hw/riscv: Move sifive_u_otp model to hw/misc
[qemu/ar7.git] / include / hw / riscv / 
treed23811c63e650e297e4aa64ee49e76efb8182dcf
drwxr-xr-x   ..
-rw-r--r-- 2048 boot.h
-rw-r--r-- 1956 boot_opensbi.h
-rw-r--r-- 4123 microchip_pfsoc.h
-rw-r--r-- 3246 numa.h
-rw-r--r-- 2144 opentitan.h
-rw-r--r-- 1254 riscv_hart.h
-rw-r--r-- 1731 riscv_htif.h
-rw-r--r-- 1705 sifive_clint.h
-rw-r--r-- 1055 sifive_cpu.h
-rw-r--r-- 2380 sifive_e.h
-rw-r--r-- 2010 sifive_gpio.h
-rw-r--r-- 2184 sifive_plic.h
-rw-r--r-- 1185 sifive_test.h
-rw-r--r-- 3779 sifive_u.h
-rw-r--r-- 2224 sifive_uart.h
-rw-r--r-- 1386 spike.h
-rw-r--r-- 2596 virt.h