Upstream a whole host of RISC-V changes.
[openocd.git] / tcl / target / npcx.cfg
blob1a21e1f7f5899ee8af687537041a182787cf0b9c
1 # SPDX-License-Identifier: GPL-2.0-or-later
3 # script for Nuvoton NPCX Cortex-M4 Series
5 # Adapt based on what transport is active.
6 source [find target/swj-dp.tcl]
8 # Set Chipname
9 if { [info exists CHIPNAME] } {
10         set _CHIPNAME $CHIPNAME
11 } else {
12         set _CHIPNAME NPCX_M4
15 # SWD DAP ID of Nuvoton NPCX Cortex-M4.
16 if { [info exists CPUDAPID ] } {
17    set _CPUDAPID $CPUDAPID
18 } else {
19    set _CPUDAPID 0x4BA00477
22 # Work-area is a space in RAM used for flash programming
23 # By default use 32kB
24 if { [info exists WORKAREASIZE] } {
25    set _WORKAREASIZE $WORKAREASIZE
26 } else {
27    set _WORKAREASIZE 0x8000
30 # Debug Adapter Target Settings
31 swj_newdap $_CHIPNAME cpu -irlen 4 -expected-id $_CPUDAPID
32 dap create $_CHIPNAME.dap -chain-position $_CHIPNAME.cpu
33 set _TARGETNAME $_CHIPNAME.cpu
34 target create $_TARGETNAME cortex_m -endian little -dap $_CHIPNAME.dap
36 $_TARGETNAME configure -work-area-phys 0x200c0000 -work-area-size $_WORKAREASIZE -work-area-backup 0
38 # Initial JTAG/SWD speed
39 # For safety purposes, set for the lowest cpu clock configuration
40 # 4MHz / 6 = 666KHz, so use 600KHz for it
41 adapter speed 600
43 # For safety purposes, set for the lowest cpu clock configuration
44 $_TARGETNAME configure -event reset-start {adapter speed 600}
46 # use sysresetreq to perform a system reset
47 cortex_m reset_config sysresetreq
49 # flash configuration
50 set _FLASHNAME $_CHIPNAME.flash
51 flash bank $_FLASHNAME npcx 0x64000000 0 0 0 $_TARGETNAME