Merge from mainline (gomp-merge-2005-02-26).
[official-gcc.git] / gcc / config / s390 / 2064.md
blob211cd024d01ce15a6f53d24584e93c08cb7c000d
1 ;; Scheduling description for z900 (cpu 2064).
2 ;;   Copyright (C) 2003, 2004 Free Software Foundation, Inc.
3 ;;   Contributed by Hartmut Penner (hpenner@de.ibm.com) and
4 ;;                  Ulrich Weigand (uweigand@de.ibm.com).
6 ;; This file is part of GCC.
8 ;; GCC is free software; you can redistribute it and/or modify it under
9 ;; the terms of the GNU General Public License as published by the Free
10 ;; Software Foundation; either version 2, or (at your option) any later
11 ;; version.
13 ;; GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 ;; WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 ;; FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 ;; for more details.
18 ;; You should have received a copy of the GNU General Public License
19 ;; along with GCC; see the file COPYING.  If not, write to the Free
20 ;; Software Foundation, 59 Temple Place - Suite 330, Boston, MA
21 ;; 02111-1307, USA.
24 ;; References:
25 ;;   The microarchitecture of the IBM eServer z900 processor. 
26 ;;   E.M. Schwarz et al.
27 ;;   IBM Journal of Research and Development Vol. 46 No 4/5, 2002.
28 ;; 
29 ;;            z900 (cpu 2064) pipeline
30 ;;     
31 ;;                 dec
32 ;;              --> | <---
33 ;;  LA bypass  |  agen    |
34 ;;             |    |     | 
35 ;;              --- c1    |  Load bypass
36 ;;                  |     | 
37 ;;                  c2----
38 ;;                  |
39 ;;                  e1 
40 ;;                  | 
41 ;;                  wr
43 ;; This scheduler description is also used for the g5 and g6.
45 (define_automaton "z_ipu")
46 (define_cpu_unit "z_e1"   "z_ipu")
47 (define_cpu_unit "z_wr"   "z_ipu")
50 (define_insn_reservation "z_la" 1 
51   (and (eq_attr "cpu" "z900,g5,g6")
52        (eq_attr "type" "la"))
53   "z_e1,z_wr")
55 (define_insn_reservation "z_larl" 1 
56   (and (eq_attr "cpu" "z900,g5,g6")
57        (eq_attr "type" "larl"))
58   "z_e1,z_wr")
60 (define_insn_reservation "z_load" 1
61   (and (eq_attr "cpu" "z900,g5,g6")
62        (eq_attr "type" "load"))
63   "z_e1,z_wr")
65 (define_insn_reservation "z_store" 1
66   (and (eq_attr "cpu" "z900,g5,g6")
67        (eq_attr "type" "store"))
68   "z_e1,z_wr")
70 (define_insn_reservation "z_call" 5
71   (and (eq_attr "cpu" "z900,g5,g6")
72        (eq_attr "type" "jsr"))
73   "z_e1*5,z_wr")
75 ;; For everything else we check the atype flag.
77 (define_insn_reservation "z_int" 1
78   (and (eq_attr "cpu" "z900,g5,g6")
79        (and (not (eq_attr "type" "la,larl,load,store,jsr"))
80             (eq_attr "atype" "reg")))
81   "z_e1,z_wr")
83 (define_insn_reservation "z_agen" 1
84   (and (eq_attr "cpu" "z900,g5,g6")
85        (and (not (eq_attr "type" "la,larl,load,store,jsr"))
86             (eq_attr "atype" "agen")))
87   "z_e1,z_wr")
90 ;; s390_agen_dep_p returns 1, if a register is set in the 
91 ;; first insn and used in the dependent insn to form a address.
95 ;; If an instruction uses a register to address memory, it needs
96 ;; to be set 5 cycles in advance.
97 ;; 
99 (define_bypass 5 "z_int,z_agen" 
100                "z_agen,z_la,z_call,z_load,z_store" "s390_agen_dep_p")
103 ;; A load type instruction uses a bypass to feed the result back        
104 ;; to the address generation pipeline stage. 
107 (define_bypass 3 "z_load"    
108                  "z_agen,z_la,z_call,z_load,z_store" "s390_agen_dep_p")
111 ;; A load address type instruction uses a bypass to feed the 
112 ;; result back to the address generation pipeline stage. 
115 (define_bypass 2 "z_larl,z_la" 
116                  "z_agen,z_la,z_call,z_load,z_store" "s390_agen_dep_p")