Updated binary toolchain for kernel 2.4 target
[tomato.git] / tools / brcm / K24 / hndtools-mipsel-uclibc-4.1.2 / man / man1 / mipsel-linux-uclibc-g++.1
blobba7909a248cd7bf1202ad51ca379a7c72716d3bf
1 .\" Automatically generated by Pod::Man v1.37, Pod::Parser v1.32
2 .\"
3 .\" Standard preamble:
4 .\" ========================================================================
5 .de Sh \" Subsection heading
6 .br
7 .if t .Sp
8 .ne 5
9 .PP
10 \fB\\$1\fR
11 .PP
13 .de Sp \" Vertical space (when we can't use .PP)
14 .if t .sp .5v
15 .if n .sp
17 .de Vb \" Begin verbatim text
18 .ft CW
19 .nf
20 .ne \\$1
22 .de Ve \" End verbatim text
23 .ft R
24 .fi
26 .\" Set up some character translations and predefined strings.  \*(-- will
27 .\" give an unbreakable dash, \*(PI will give pi, \*(L" will give a left
28 .\" double quote, and \*(R" will give a right double quote.  \*(C+ will
29 .\" give a nicer C++.  Capital omega is used to do unbreakable dashes and
30 .\" therefore won't be available.  \*(C` and \*(C' expand to `' in nroff,
31 .\" nothing in troff, for use with C<>.
32 .tr \(*W-
33 .ds C+ C\v'-.1v'\h'-1p'\s-2+\h'-1p'+\s0\v'.1v'\h'-1p'
34 .ie n \{\
35 .    ds -- \(*W-
36 .    ds PI pi
37 .    if (\n(.H=4u)&(1m=24u) .ds -- \(*W\h'-12u'\(*W\h'-12u'-\" diablo 10 pitch
38 .    if (\n(.H=4u)&(1m=20u) .ds -- \(*W\h'-12u'\(*W\h'-8u'-\"  diablo 12 pitch
39 .    ds L" ""
40 .    ds R" ""
41 .    ds C` ""
42 .    ds C' ""
43 'br\}
44 .el\{\
45 .    ds -- \|\(em\|
46 .    ds PI \(*p
47 .    ds L" ``
48 .    ds R" ''
49 'br\}
50 .\"
51 .\" If the F register is turned on, we'll generate index entries on stderr for
52 .\" titles (.TH), headers (.SH), subsections (.Sh), items (.Ip), and index
53 .\" entries marked with X<> in POD.  Of course, you'll have to process the
54 .\" output yourself in some meaningful fashion.
55 .if \nF \{\
56 .    de IX
57 .    tm Index:\\$1\t\\n%\t"\\$2"
59 .    nr % 0
60 .    rr F
61 .\}
62 .\"
63 .\" For nroff, turn off justification.  Always turn off hyphenation; it makes
64 .\" way too many mistakes in technical documents.
65 .hy 0
66 .if n .na
67 .\"
68 .\" Accent mark definitions (@(#)ms.acc 1.5 88/02/08 SMI; from UCB 4.2).
69 .\" Fear.  Run.  Save yourself.  No user-serviceable parts.
70 .    \" fudge factors for nroff and troff
71 .if n \{\
72 .    ds #H 0
73 .    ds #V .8m
74 .    ds #F .3m
75 .    ds #[ \f1
76 .    ds #] \fP
77 .\}
78 .if t \{\
79 .    ds #H ((1u-(\\\\n(.fu%2u))*.13m)
80 .    ds #V .6m
81 .    ds #F 0
82 .    ds #[ \&
83 .    ds #] \&
84 .\}
85 .    \" simple accents for nroff and troff
86 .if n \{\
87 .    ds ' \&
88 .    ds ` \&
89 .    ds ^ \&
90 .    ds , \&
91 .    ds ~ ~
92 .    ds /
93 .\}
94 .if t \{\
95 .    ds ' \\k:\h'-(\\n(.wu*8/10-\*(#H)'\'\h"|\\n:u"
96 .    ds ` \\k:\h'-(\\n(.wu*8/10-\*(#H)'\`\h'|\\n:u'
97 .    ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'^\h'|\\n:u'
98 .    ds , \\k:\h'-(\\n(.wu*8/10)',\h'|\\n:u'
99 .    ds ~ \\k:\h'-(\\n(.wu-\*(#H-.1m)'~\h'|\\n:u'
100 .    ds / \\k:\h'-(\\n(.wu*8/10-\*(#H)'\z\(sl\h'|\\n:u'
102 .    \" troff and (daisy-wheel) nroff accents
103 .ds : \\k:\h'-(\\n(.wu*8/10-\*(#H+.1m+\*(#F)'\v'-\*(#V'\z.\h'.2m+\*(#F'.\h'|\\n:u'\v'\*(#V'
104 .ds 8 \h'\*(#H'\(*b\h'-\*(#H'
105 .ds o \\k:\h'-(\\n(.wu+\w'\(de'u-\*(#H)/2u'\v'-.3n'\*(#[\z\(de\v'.3n'\h'|\\n:u'\*(#]
106 .ds d- \h'\*(#H'\(pd\h'-\w'~'u'\v'-.25m'\f2\(hy\fP\v'.25m'\h'-\*(#H'
107 .ds D- D\\k:\h'-\w'D'u'\v'-.11m'\z\(hy\v'.11m'\h'|\\n:u'
108 .ds th \*(#[\v'.3m'\s+1I\s-1\v'-.3m'\h'-(\w'I'u*2/3)'\s-1o\s+1\*(#]
109 .ds Th \*(#[\s+2I\s-2\h'-\w'I'u*3/5'\v'-.3m'o\v'.3m'\*(#]
110 .ds ae a\h'-(\w'a'u*4/10)'e
111 .ds Ae A\h'-(\w'A'u*4/10)'E
112 .    \" corrections for vroff
113 .if v .ds ~ \\k:\h'-(\\n(.wu*9/10-\*(#H)'\s-2\u~\d\s+2\h'|\\n:u'
114 .if v .ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'\v'-.4m'^\v'.4m'\h'|\\n:u'
115 .    \" for low resolution devices (crt and lpr)
116 .if \n(.H>23 .if \n(.V>19 \
118 .    ds : e
119 .    ds 8 ss
120 .    ds o a
121 .    ds d- d\h'-1'\(ga
122 .    ds D- D\h'-1'\(hy
123 .    ds th \o'bp'
124 .    ds Th \o'LP'
125 .    ds ae ae
126 .    ds Ae AE
128 .rm #[ #] #H #V #F C
129 .\" ========================================================================
131 .IX Title "GCC 1"
132 .TH GCC 1 "2010-02-17" "gcc-4.1.2" "GNU"
133 .SH "NAME"
134 gcc \- GNU project C and C++ compiler
135 .SH "SYNOPSIS"
136 .IX Header "SYNOPSIS"
137 gcc [\fB\-c\fR|\fB\-S\fR|\fB\-E\fR] [\fB\-std=\fR\fIstandard\fR]
138     [\fB\-g\fR] [\fB\-pg\fR] [\fB\-O\fR\fIlevel\fR]
139     [\fB\-W\fR\fIwarn\fR...] [\fB\-pedantic\fR]
140     [\fB\-I\fR\fIdir\fR...] [\fB\-L\fR\fIdir\fR...]
141     [\fB\-D\fR\fImacro\fR[=\fIdefn\fR]...] [\fB\-U\fR\fImacro\fR]
142     [\fB\-f\fR\fIoption\fR...] [\fB\-m\fR\fImachine-option\fR...]
143     [\fB\-o\fR \fIoutfile\fR] \fIinfile\fR...
145 Only the most useful options are listed here; see below for the
146 remainder.  \fBg++\fR accepts mostly the same options as \fBgcc\fR.
147 .SH "DESCRIPTION"
148 .IX Header "DESCRIPTION"
149 When you invoke \s-1GCC\s0, it normally does preprocessing, compilation,
150 assembly and linking.  The \*(L"overall options\*(R" allow you to stop this
151 process at an intermediate stage.  For example, the \fB\-c\fR option
152 says not to run the linker.  Then the output consists of object files
153 output by the assembler.
155 Other options are passed on to one stage of processing.  Some options
156 control the preprocessor and others the compiler itself.  Yet other
157 options control the assembler and linker; most of these are not
158 documented here, since you rarely need to use any of them.
160 Most of the command line options that you can use with \s-1GCC\s0 are useful
161 for C programs; when an option is only useful with another language
162 (usually \*(C+), the explanation says so explicitly.  If the description
163 for a particular option does not mention a source language, you can use
164 that option with all supported languages.
166 The \fBgcc\fR program accepts options and file names as operands.  Many
167 options have multi-letter names; therefore multiple single-letter options
168 may \fInot\fR be grouped: \fB\-dr\fR is very different from \fB\-d\ \-r\fR.
170 You can mix options and other arguments.  For the most part, the order
171 you use doesn't matter.  Order does matter when you use several options
172 of the same kind; for example, if you specify \fB\-L\fR more than once,
173 the directories are searched in the order specified.
175 Many options have long names starting with \fB\-f\fR or with
176 \&\fB\-W\fR\-\-\-for example, 
177 \&\fB\-fstrength\-reduce\fR, \fB\-Wformat\fR and so on.  Most of
178 these have both positive and negative forms; the negative form of
179 \&\fB\-ffoo\fR would be \fB\-fno\-foo\fR.  This manual documents
180 only one of these two forms, whichever one is not the default.
181 .SH "OPTIONS"
182 .IX Header "OPTIONS"
183 .Sh "Option Summary"
184 .IX Subsection "Option Summary"
185 Here is a summary of all the options, grouped by type.  Explanations are
186 in the following sections.
187 .IP "\fIOverall Options\fR" 4
188 .IX Item "Overall Options"
189 \&\fB\-c  \-S  \-E  \-o\fR \fIfile\fR  \fB\-combine \-pipe  \-pass\-exit\-codes  
190 \&\-x\fR \fIlanguage\fR  \fB\-v  \-###  \-\-help  \-\-target\-help  \-\-version\fR
191 .IP "\fIC Language Options\fR" 4
192 .IX Item "C Language Options"
193 \&\fB\-ansi  \-std=\fR\fIstandard\fR  \fB\-aux\-info\fR \fIfilename\fR 
194 \&\fB\-fno\-asm  \-fno\-builtin  \-fno\-builtin\-\fR\fIfunction\fR 
195 \&\fB\-fhosted  \-ffreestanding  \-fms\-extensions 
196 \&\-trigraphs  \-no\-integrated\-cpp  \-traditional  \-traditional\-cpp 
197 \&\-fallow\-single\-precision  \-fcond\-mismatch 
198 \&\-fsigned\-bitfields  \-fsigned\-char 
199 \&\-funsigned\-bitfields  \-funsigned\-char\fR
200 .IP "\fI\*(C+ Language Options\fR" 4
201 .IX Item " Language Options"
202 \&\fB\-fabi\-version=\fR\fIn\fR  \fB\-fno\-access\-control  \-fcheck\-new 
203 \&\-fconserve\-space  \-ffriend\-injection  \-fno\-const\-strings 
204 \&\-fno\-elide\-constructors 
205 \&\-fno\-enforce\-eh\-specs 
206 \&\-ffor\-scope  \-fno\-for\-scope  \-fno\-gnu\-keywords 
207 \&\-fno\-implicit\-templates 
208 \&\-fno\-implicit\-inline\-templates 
209 \&\-fno\-implement\-inlines  \-fms\-extensions 
210 \&\-fno\-nonansi\-builtins  \-fno\-operator\-names 
211 \&\-fno\-optional\-diags  \-fpermissive 
212 \&\-frepo  \-fno\-rtti  \-fstats  \-ftemplate\-depth\-\fR\fIn\fR 
213 \&\fB\-fno\-threadsafe\-statics \-fuse\-cxa\-atexit  \-fno\-weak  \-nostdinc++ 
214 \&\-fno\-default\-inline  \-fvisibility\-inlines\-hidden 
215 \&\-Wabi  \-Wctor\-dtor\-privacy 
216 \&\-Wnon\-virtual\-dtor  \-Wreorder 
217 \&\-Weffc++  \-Wno\-deprecated  \-Wstrict\-null\-sentinel 
218 \&\-Wno\-non\-template\-friend  \-Wold\-style\-cast 
219 \&\-Woverloaded\-virtual  \-Wno\-pmf\-conversions 
220 \&\-Wsign\-promo\fR
221 .IP "\fIObjective-C and Objective\-\*(C+ Language Options\fR" 4
222 .IX Item "Objective-C and Objective- Language Options"
223 \&\fB\-fconstant\-string\-class=\fR\fIclass-name\fR 
224 \&\fB\-fgnu\-runtime  \-fnext\-runtime 
225 \&\-fno\-nil\-receivers 
226 \&\-fobjc\-call\-cxx\-cdtors 
227 \&\-fobjc\-direct\-dispatch 
228 \&\-fobjc\-exceptions 
229 \&\-fobjc\-gc 
230 \&\-freplace\-objc\-classes 
231 \&\-fzero\-link 
232 \&\-gen\-decls 
233 \&\-Wassign\-intercept 
234 \&\-Wno\-protocol  \-Wselector 
235 \&\-Wstrict\-selector\-match 
236 \&\-Wundeclared\-selector\fR
237 .IP "\fILanguage Independent Options\fR" 4
238 .IX Item "Language Independent Options"
239 \&\fB\-fmessage\-length=\fR\fIn\fR  
240 \&\fB\-fdiagnostics\-show\-location=\fR[\fBonce\fR|\fBevery-line\fR] 
241 \&\-fdiagnostics\-show\-options
242 .IP "\fIWarning Options\fR" 4
243 .IX Item "Warning Options"
244 \&\fB\-fsyntax\-only  \-pedantic  \-pedantic\-errors 
245 \&\-w  \-Wextra  \-Wall  \-Waggregate\-return \-Wno\-attributes 
246 \&\-Wc++\-compat \-Wcast\-align  \-Wcast\-qual  \-Wchar\-subscripts  \-Wcomment 
247 \&\-Wconversion  \-Wno\-deprecated\-declarations 
248 \&\-Wdisabled\-optimization  \-Wno\-div\-by\-zero  \-Wno\-endif\-labels 
249 \&\-Werror \-Werror\-maybe\-reset \-Werror\-implicit\-function\-declaration 
250 \&\-Wfatal\-errors  \-Wfloat\-equal  \-Wformat  \-Wformat=2 
251 \&\-Wno\-format\-extra\-args \-Wformat\-nonliteral 
252 \&\-Wformat\-security  \-Wformat\-y2k 
253 \&\-Wimplicit  \-Wimplicit\-function\-declaration  \-Wimplicit\-int 
254 \&\-Wimport  \-Wno\-import  \-Winit\-self  \-Winline 
255 \&\-Wno\-int\-to\-pointer\-cast 
256 \&\-Wno\-invalid\-offsetof  \-Winvalid\-pch 
257 \&\-Wlarger\-than\-\fR\fIlen\fR  \fB\-Wunsafe\-loop\-optimizations  \-Wlong\-long 
258 \&\-Wmain  \-Wmissing\-braces  \-Wmissing\-field\-initializers 
259 \&\-Wmissing\-format\-attribute  \-Wmissing\-include\-dirs 
260 \&\-Wmissing\-noreturn 
261 \&\-Wno\-multichar  \-Wnonnull  \-Wpacked  \-Wpadded 
262 \&\-Wparentheses  \-Wpointer\-arith  \-Wno\-pointer\-to\-int\-cast 
263 \&\-Wredundant\-decls 
264 \&\-Wreturn\-type  \-Wsequence\-point  \-Wshadow 
265 \&\-Wsign\-compare  \-Wstack\-protector 
266 \&\-Wstrict\-aliasing \-Wstrict\-aliasing=2 
267 \&\-Wswitch  \-Wswitch\-default  \-Wswitch\-enum 
268 \&\-Wsystem\-headers  \-Wtrigraphs  \-Wundef  \-Wuninitialized 
269 \&\-Wunknown\-pragmas  \-Wno\-pragmas \-Wunreachable\-code 
270 \&\-Wunused  \-Wunused\-function  \-Wunused\-label  \-Wunused\-parameter 
271 \&\-Wunused\-value  \-Wunused\-variable  \-Wvariadic\-macros 
272 \&\-Wvolatile\-register\-var  \-Wwrite\-strings\fR
273 .IP "\fIC\-only Warning Options\fR" 4
274 .IX Item "C-only Warning Options"
275 \&\fB\-Wbad\-function\-cast  \-Wmissing\-declarations 
276 \&\-Wmissing\-prototypes  \-Wnested\-externs  \-Wold\-style\-definition 
277 \&\-Wstrict\-prototypes  \-Wtraditional 
278 \&\-Wdeclaration\-after\-statement \-Wpointer\-sign\fR
279 .IP "\fIDebugging Options\fR" 4
280 .IX Item "Debugging Options"
281 \&\fB\-d\fR\fIletters\fR  \fB\-dumpspecs  \-dumpmachine  \-dumpversion 
282 \&\-fdump\-unnumbered  \-fdump\-translation\-unit\fR[\fB\-\fR\fIn\fR] 
283 \&\fB\-fdump\-class\-hierarchy\fR[\fB\-\fR\fIn\fR] 
284 \&\fB\-fdump\-ipa\-all \-fdump\-ipa\-cgraph 
285 \&\-fdump\-tree\-all 
286 \&\-fdump\-tree\-original\fR[\fB\-\fR\fIn\fR]  
287 \&\fB\-fdump\-tree\-optimized\fR[\fB\-\fR\fIn\fR] 
288 \&\fB\-fdump\-tree\-inlined\fR[\fB\-\fR\fIn\fR] 
289 \&\fB\-fdump\-tree\-cfg \-fdump\-tree\-vcg \-fdump\-tree\-alias 
290 \&\-fdump\-tree\-ch 
291 \&\-fdump\-tree\-ssa\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-pre\fR[\fB\-\fR\fIn\fR] 
292 \&\fB\-fdump\-tree\-ccp\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-dce\fR[\fB\-\fR\fIn\fR] 
293 \&\fB\-fdump\-tree\-gimple\fR[\fB\-raw\fR] \fB\-fdump\-tree\-mudflap\fR[\fB\-\fR\fIn\fR] 
294 \&\fB\-fdump\-tree\-dom\fR[\fB\-\fR\fIn\fR] 
295 \&\fB\-fdump\-tree\-dse\fR[\fB\-\fR\fIn\fR] 
296 \&\fB\-fdump\-tree\-phiopt\fR[\fB\-\fR\fIn\fR] 
297 \&\fB\-fdump\-tree\-forwprop\fR[\fB\-\fR\fIn\fR] 
298 \&\fB\-fdump\-tree\-copyrename\fR[\fB\-\fR\fIn\fR] 
299 \&\fB\-fdump\-tree\-nrv \-fdump\-tree\-vect 
300 \&\-fdump\-tree\-sink 
301 \&\-fdump\-tree\-sra\fR[\fB\-\fR\fIn\fR] 
302 \&\fB\-fdump\-tree\-salias 
303 \&\-fdump\-tree\-fre\fR[\fB\-\fR\fIn\fR] 
304 \&\fB\-fdump\-tree\-vrp\fR[\fB\-\fR\fIn\fR] 
305 \&\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR 
306 \&\fB\-fdump\-tree\-storeccp\fR[\fB\-\fR\fIn\fR] 
307 \&\fB\-feliminate\-dwarf2\-dups \-feliminate\-unused\-debug\-types 
308 \&\-feliminate\-unused\-debug\-symbols \-fmem\-report \-fprofile\-arcs 
309 \&\-frandom\-seed=\fR\fIstring\fR \fB\-fsched\-verbose=\fR\fIn\fR 
310 \&\fB\-ftest\-coverage  \-ftime\-report \-fvar\-tracking 
311 \&\-g  \-g\fR\fIlevel\fR  \fB\-gcoff \-gdwarf\-2 
312 \&\-ggdb  \-gstabs  \-gstabs+  \-gvms  \-gxcoff  \-gxcoff+ 
313 \&\-p  \-pg  \-print\-file\-name=\fR\fIlibrary\fR  \fB\-print\-libgcc\-file\-name 
314 \&\-print\-multi\-directory  \-print\-multi\-lib 
315 \&\-print\-prog\-name=\fR\fIprogram\fR  \fB\-print\-search\-dirs  \-Q 
316 \&\-save\-temps  \-time\fR
317 .IP "\fIOptimization Options\fR" 4
318 .IX Item "Optimization Options"
319 \&\fB\-falign\-functions=\fR\fIn\fR  \fB\-falign\-jumps=\fR\fIn\fR 
320 \&\fB\-falign\-labels=\fR\fIn\fR  \fB\-falign\-loops=\fR\fIn\fR  
321 \&\fB\-fbounds\-check \-fmudflap \-fmudflapth \-fmudflapir 
322 \&\-fbranch\-probabilities \-fprofile\-values \-fvpt \-fbranch\-target\-load\-optimize 
323 \&\-fbranch\-target\-load\-optimize2 \-fbtr\-bb\-exclusive 
324 \&\-fcaller\-saves  \-fcprop\-registers  \-fcse\-follow\-jumps 
325 \&\-fcse\-skip\-blocks  \-fcx\-limited\-range  \-fdata\-sections 
326 \&\-fdelayed\-branch  \-fdelete\-null\-pointer\-checks \-fearly\-inlining 
327 \&\-fexpensive\-optimizations  \-ffast\-math  \-ffloat\-store 
328 \&\-fforce\-addr  \-ffunction\-sections 
329 \&\-fgcse  \-fgcse\-lm  \-fgcse\-sm  \-fgcse\-las  \-fgcse\-after\-reload 
330 \&\-floop\-optimize \-fcrossjumping  \-fif\-conversion  \-fif\-conversion2 
331 \&\-finline\-functions  \-finline\-functions\-called\-once 
332 \&\-finline\-limit=\fR\fIn\fR  \fB\-fkeep\-inline\-functions 
333 \&\-fkeep\-static\-consts  \-fmerge\-constants  \-fmerge\-all\-constants 
334 \&\-fmodulo\-sched \-fno\-branch\-count\-reg 
335 \&\-fno\-default\-inline  \-fno\-defer\-pop \-floop\-optimize2 \-fmove\-loop\-invariants 
336 \&\-fno\-function\-cse  \-fno\-guess\-branch\-probability 
337 \&\-fno\-inline  \-fno\-math\-errno  \-fno\-peephole  \-fno\-peephole2 
338 \&\-funsafe\-math\-optimizations  \-funsafe\-loop\-optimizations  \-ffinite\-math\-only 
339 \&\-fno\-trapping\-math  \-fno\-zero\-initialized\-in\-bss 
340 \&\-fomit\-frame\-pointer  \-foptimize\-register\-move 
341 \&\-foptimize\-sibling\-calls  \-fprefetch\-loop\-arrays 
342 \&\-fprofile\-generate \-fprofile\-use 
343 \&\-fregmove  \-frename\-registers 
344 \&\-freorder\-blocks  \-freorder\-blocks\-and\-partition \-freorder\-functions 
345 \&\-frerun\-cse\-after\-loop  \-frerun\-loop\-opt 
346 \&\-frounding\-math \-fschedule\-insns  \-fschedule\-insns2 
347 \&\-fno\-sched\-interblock  \-fno\-sched\-spec  \-fsched\-spec\-load 
348 \&\-fsched\-spec\-load\-dangerous  
349 \&\-fsched\-stalled\-insns=\fR\fIn\fR \fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR 
350 \&\fB\-fsched2\-use\-superblocks 
351 \&\-fsched2\-use\-traces \-freschedule\-modulo\-scheduled\-loops 
352 \&\-fsignaling\-nans \-fsingle\-precision\-constant  
353 \&\-fstack\-protector  \-fstack\-protector\-all 
354 \&\-fstrength\-reduce  \-fstrict\-aliasing  \-ftracer  \-fthread\-jumps 
355 \&\-funroll\-all\-loops  \-funroll\-loops  \-fpeel\-loops 
356 \&\-fsplit\-ivs\-in\-unroller \-funswitch\-loops 
357 \&\-fvariable\-expansion\-in\-unroller 
358 \&\-ftree\-pre  \-ftree\-ccp  \-ftree\-dce \-ftree\-loop\-optimize 
359 \&\-ftree\-loop\-linear \-ftree\-loop\-im \-ftree\-loop\-ivcanon \-fivopts 
360 \&\-ftree\-dominator\-opts \-ftree\-dse \-ftree\-copyrename \-ftree\-sink 
361 \&\-ftree\-ch \-ftree\-sra \-ftree\-ter \-ftree\-lrs \-ftree\-fre \-ftree\-vectorize 
362 \&\-ftree\-vect\-loop\-version \-ftree\-salias \-fweb 
363 \&\-ftree\-copy\-prop \-ftree\-store\-ccp \-ftree\-store\-copy\-prop \-fwhole\-program 
364 \&\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR
365 \&\fB\-O  \-O0  \-O1  \-O2  \-O3  \-Os\fR
366 .IP "\fIPreprocessor Options\fR" 4
367 .IX Item "Preprocessor Options"
368 \&\fB\-A\fR\fIquestion\fR\fB=\fR\fIanswer\fR 
369 \&\fB\-A\-\fR\fIquestion\fR[\fB=\fR\fIanswer\fR] 
370 \&\fB\-C  \-dD  \-dI  \-dM  \-dN 
371 \&\-D\fR\fImacro\fR[\fB=\fR\fIdefn\fR]  \fB\-E  \-H 
372 \&\-idirafter\fR \fIdir\fR 
373 \&\fB\-include\fR \fIfile\fR  \fB\-imacros\fR \fIfile\fR 
374 \&\fB\-iprefix\fR \fIfile\fR  \fB\-iwithprefix\fR \fIdir\fR 
375 \&\fB\-iwithprefixbefore\fR \fIdir\fR  \fB\-isystem\fR \fIdir\fR 
376 \&\fB\-isysroot\fR \fIdir\fR 
377 \&\fB\-M  \-MM  \-MF  \-MG  \-MP  \-MQ  \-MT  \-nostdinc  
378 \&\-P  \-fworking\-directory  \-remap 
379 \&\-trigraphs  \-undef  \-U\fR\fImacro\fR  \fB\-Wp,\fR\fIoption\fR 
380 \&\fB\-Xpreprocessor\fR \fIoption\fR
381 .IP "\fIAssembler Option\fR" 4
382 .IX Item "Assembler Option"
383 \&\fB\-Wa,\fR\fIoption\fR  \fB\-Xassembler\fR \fIoption\fR
384 .IP "\fILinker Options\fR" 4
385 .IX Item "Linker Options"
386 \&\fIobject-file-name\fR  \fB\-l\fR\fIlibrary\fR 
387 \&\fB\-nostartfiles  \-nodefaultlibs  \-nostdlib \-pie \-rdynamic 
388 \&\-s  \-static  \-static\-libgcc  \-shared  \-shared\-libgcc  \-symbolic 
389 \&\-Wl,\fR\fIoption\fR  \fB\-Xlinker\fR \fIoption\fR 
390 \&\fB\-u\fR \fIsymbol\fR
391 .IP "\fIDirectory Options\fR" 4
392 .IX Item "Directory Options"
393 \&\fB\-B\fR\fIprefix\fR  \fB\-I\fR\fIdir\fR  \fB\-iquote\fR\fIdir\fR  \fB\-L\fR\fIdir\fR
394 \&\fB\-specs=\fR\fIfile\fR  \fB\-I\- \-\-sysroot=\fR\fIdir\fR
395 .IP "\fITarget Options\fR" 4
396 .IX Item "Target Options"
397 \&\fB\-V\fR \fIversion\fR  \fB\-b\fR \fImachine\fR
398 .IP "\fIMachine Dependent Options\fR" 4
399 .IX Item "Machine Dependent Options"
400 \&\fI\s-1ARC\s0 Options\fR
401 \&\fB\-EB  \-EL 
402 \&\-mmangle\-cpu  \-mcpu=\fR\fIcpu\fR  \fB\-mtext=\fR\fItext-section\fR 
403 \&\fB\-mdata=\fR\fIdata-section\fR  \fB\-mrodata=\fR\fIreadonly-data-section\fR
405 \&\fI\s-1ARM\s0 Options\fR
406 \&\fB\-mapcs\-frame  \-mno\-apcs\-frame 
407 \&\-mabi=\fR\fIname\fR 
408 \&\fB\-mapcs\-stack\-check  \-mno\-apcs\-stack\-check 
409 \&\-mapcs\-float  \-mno\-apcs\-float 
410 \&\-mapcs\-reentrant  \-mno\-apcs\-reentrant 
411 \&\-msched\-prolog  \-mno\-sched\-prolog 
412 \&\-mlittle\-endian  \-mbig\-endian  \-mwords\-little\-endian 
413 \&\-mfloat\-abi=\fR\fIname\fR  \fB\-msoft\-float  \-mhard\-float  \-mfpe 
414 \&\-mthumb\-interwork  \-mno\-thumb\-interwork 
415 \&\-mcpu=\fR\fIname\fR  \fB\-march=\fR\fIname\fR  \fB\-mfpu=\fR\fIname\fR  
416 \&\fB\-mstructure\-size\-boundary=\fR\fIn\fR 
417 \&\fB\-mabort\-on\-noreturn 
418 \&\-mlong\-calls  \-mno\-long\-calls 
419 \&\-msingle\-pic\-base  \-mno\-single\-pic\-base 
420 \&\-mpic\-register=\fR\fIreg\fR 
421 \&\fB\-mnop\-fun\-dllimport 
422 \&\-mcirrus\-fix\-invalid\-insns \-mno\-cirrus\-fix\-invalid\-insns 
423 \&\-mpoke\-function\-name 
424 \&\-mthumb  \-marm 
425 \&\-mtpcs\-frame  \-mtpcs\-leaf\-frame 
426 \&\-mcaller\-super\-interworking  \-mcallee\-super\-interworking 
427 \&\-mtp=\fR\fIname\fR
429 \&\fI\s-1AVR\s0 Options\fR
430 \&\fB\-mmcu=\fR\fImcu\fR  \fB\-msize  \-minit\-stack=\fR\fIn\fR  \fB\-mno\-interrupts 
431 \&\-mcall\-prologues  \-mno\-tablejump  \-mtiny\-stack  \-mint8\fR
433 \&\fIBlackfin Options\fR
434 \&\fB\-momit\-leaf\-frame\-pointer \-mno\-omit\-leaf\-frame\-pointer 
435 \&\-mspecld\-anomaly \-mno\-specld\-anomaly \-mcsync\-anomaly \-mno\-csync\-anomaly 
436 \&\-mlow\-64k \-mno\-low64k \-mid\-shared\-library 
437 \&\-mno\-id\-shared\-library \-mshared\-library\-id=\fR\fIn\fR 
438 \&\fB\-mlong\-calls  \-mno\-long\-calls\fR
440 \&\fI\s-1CRIS\s0 Options\fR
441 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-march=\fR\fIcpu\fR  \fB\-mtune=\fR\fIcpu\fR 
442 \&\fB\-mmax\-stack\-frame=\fR\fIn\fR  \fB\-melinux\-stacksize=\fR\fIn\fR 
443 \&\fB\-metrax4  \-metrax100  \-mpdebug  \-mcc\-init  \-mno\-side\-effects 
444 \&\-mstack\-align  \-mdata\-align  \-mconst\-align 
445 \&\-m32\-bit  \-m16\-bit  \-m8\-bit  \-mno\-prologue\-epilogue  \-mno\-gotplt 
446 \&\-melf  \-maout  \-melinux  \-mlinux  \-sim  \-sim2 
447 \&\-mmul\-bug\-workaround  \-mno\-mul\-bug\-workaround\fR
449 \&\fI\s-1CRX\s0 Options\fR
450 \&\fB\-mmac \-mpush\-args\fR
452 \&\fIDarwin Options\fR
453 \&\fB\-all_load  \-allowable_client  \-arch  \-arch_errors_fatal 
454 \&\-arch_only  \-bind_at_load  \-bundle  \-bundle_loader 
455 \&\-client_name  \-compatibility_version  \-current_version 
456 \&\-dead_strip 
457 \&\-dependency\-file  \-dylib_file  \-dylinker_install_name 
458 \&\-dynamic  \-dynamiclib  \-exported_symbols_list 
459 \&\-filelist  \-flat_namespace  \-force_cpusubtype_ALL 
460 \&\-force_flat_namespace  \-headerpad_max_install_names 
461 \&\-image_base  \-init  \-install_name  \-keep_private_externs 
462 \&\-multi_module  \-multiply_defined  \-multiply_defined_unused 
463 \&\-noall_load   \-no_dead_strip_inits_and_terms 
464 \&\-nofixprebinding \-nomultidefs  \-noprebind  \-noseglinkedit 
465 \&\-pagezero_size  \-prebind  \-prebind_all_twolevel_modules 
466 \&\-private_bundle  \-read_only_relocs  \-sectalign 
467 \&\-sectobjectsymbols  \-whyload  \-seg1addr 
468 \&\-sectcreate  \-sectobjectsymbols  \-sectorder 
469 \&\-segaddr \-segs_read_only_addr \-segs_read_write_addr 
470 \&\-seg_addr_table  \-seg_addr_table_filename  \-seglinkedit 
471 \&\-segprot  \-segs_read_only_addr  \-segs_read_write_addr 
472 \&\-single_module  \-static  \-sub_library  \-sub_umbrella 
473 \&\-twolevel_namespace  \-umbrella  \-undefined 
474 \&\-unexported_symbols_list  \-weak_reference_mismatches 
475 \&\-whatsloaded \-F \-gused \-gfull \-mmacosx\-version\-min=\fR\fIversion\fR 
476 \&\fB\-mone\-byte\-bool\fR
478 \&\fI\s-1DEC\s0 Alpha Options\fR
479 \&\fB\-mno\-fp\-regs  \-msoft\-float  \-malpha\-as  \-mgas 
480 \&\-mieee  \-mieee\-with\-inexact  \-mieee\-conformant 
481 \&\-mfp\-trap\-mode=\fR\fImode\fR  \fB\-mfp\-rounding\-mode=\fR\fImode\fR 
482 \&\fB\-mtrap\-precision=\fR\fImode\fR  \fB\-mbuild\-constants 
483 \&\-mcpu=\fR\fIcpu-type\fR  \fB\-mtune=\fR\fIcpu-type\fR 
484 \&\fB\-mbwx  \-mmax  \-mfix  \-mcix 
485 \&\-mfloat\-vax  \-mfloat\-ieee 
486 \&\-mexplicit\-relocs  \-msmall\-data  \-mlarge\-data 
487 \&\-msmall\-text  \-mlarge\-text 
488 \&\-mmemory\-latency=\fR\fItime\fR
490 \&\fI\s-1DEC\s0 Alpha/VMS Options\fR
491 \&\fB\-mvms\-return\-codes\fR
493 \&\fI\s-1FRV\s0 Options\fR
494 \&\fB\-mgpr\-32  \-mgpr\-64  \-mfpr\-32  \-mfpr\-64 
495 \&\-mhard\-float  \-msoft\-float 
496 \&\-malloc\-cc  \-mfixed\-cc  \-mdword  \-mno\-dword 
497 \&\-mdouble  \-mno\-double 
498 \&\-mmedia  \-mno\-media  \-mmuladd  \-mno\-muladd 
499 \&\-mfdpic  \-minline\-plt \-mgprel\-ro  \-multilib\-library\-pic 
500 \&\-mlinked\-fp  \-mlong\-calls  \-malign\-labels 
501 \&\-mlibrary\-pic  \-macc\-4  \-macc\-8 
502 \&\-mpack  \-mno\-pack  \-mno\-eflags  \-mcond\-move  \-mno\-cond\-move 
503 \&\-moptimize\-membar \-mno\-optimize\-membar 
504 \&\-mscc  \-mno\-scc  \-mcond\-exec  \-mno\-cond\-exec 
505 \&\-mvliw\-branch  \-mno\-vliw\-branch 
506 \&\-mmulti\-cond\-exec  \-mno\-multi\-cond\-exec  \-mnested\-cond\-exec 
507 \&\-mno\-nested\-cond\-exec  \-mtomcat\-stats 
508 \&\-mTLS \-mtls 
509 \&\-mcpu=\fR\fIcpu\fR
511 \&\fIH8/300 Options\fR
512 \&\fB\-mrelax  \-mh  \-ms  \-mn  \-mint32  \-malign\-300\fR
514 \&\fI\s-1HPPA\s0 Options\fR
515 \&\fB\-march=\fR\fIarchitecture-type\fR 
516 \&\fB\-mbig\-switch  \-mdisable\-fpregs  \-mdisable\-indexing 
517 \&\-mfast\-indirect\-calls  \-mgas  \-mgnu\-ld   \-mhp\-ld 
518 \&\-mfixed\-range=\fR\fIregister-range\fR 
519 \&\fB\-mjump\-in\-delay \-mlinker\-opt \-mlong\-calls 
520 \&\-mlong\-load\-store  \-mno\-big\-switch  \-mno\-disable\-fpregs 
521 \&\-mno\-disable\-indexing  \-mno\-fast\-indirect\-calls  \-mno\-gas 
522 \&\-mno\-jump\-in\-delay  \-mno\-long\-load\-store 
523 \&\-mno\-portable\-runtime  \-mno\-soft\-float 
524 \&\-mno\-space\-regs  \-msoft\-float  \-mpa\-risc\-1\-0 
525 \&\-mpa\-risc\-1\-1  \-mpa\-risc\-2\-0  \-mportable\-runtime 
526 \&\-mschedule=\fR\fIcpu-type\fR  \fB\-mspace\-regs  \-msio  \-mwsio 
527 \&\-munix=\fR\fIunix-std\fR  \fB\-nolibdld  \-static  \-threads\fR
529 \&\fIi386 and x86\-64 Options\fR
530 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
531 \&\fB\-mfpmath=\fR\fIunit\fR 
532 \&\fB\-masm=\fR\fIdialect\fR  \fB\-mno\-fancy\-math\-387 
533 \&\-mno\-fp\-ret\-in\-387  \-msoft\-float  \-msvr3\-shlib 
534 \&\-mno\-wide\-multiply  \-mrtd  \-malign\-double 
535 \&\-mpreferred\-stack\-boundary=\fR\fInum\fR 
536 \&\fB\-mmmx  \-msse  \-msse2 \-msse3 \-m3dnow 
537 \&\-mthreads  \-mno\-align\-stringops  \-minline\-all\-stringops 
538 \&\-mpush\-args  \-maccumulate\-outgoing\-args  \-m128bit\-long\-double 
539 \&\-m96bit\-long\-double  \-mregparm=\fR\fInum\fR  \fB\-msseregparm 
540 \&\-momit\-leaf\-frame\-pointer  \-mno\-red\-zone \-mno\-tls\-direct\-seg\-refs 
541 \&\-mcmodel=\fR\fIcode-model\fR 
542 \&\fB\-m32  \-m64 \-mlarge\-data\-threshold=\fR\fInum\fR
544 \&\fI\s-1IA\-64\s0 Options\fR
545 \&\fB\-mbig\-endian  \-mlittle\-endian  \-mgnu\-as  \-mgnu\-ld  \-mno\-pic 
546 \&\-mvolatile\-asm\-stop  \-mregister\-names  \-mno\-sdata 
547 \&\-mconstant\-gp  \-mauto\-pic  \-minline\-float\-divide\-min\-latency 
548 \&\-minline\-float\-divide\-max\-throughput 
549 \&\-minline\-int\-divide\-min\-latency 
550 \&\-minline\-int\-divide\-max\-throughput  
551 \&\-minline\-sqrt\-min\-latency \-minline\-sqrt\-max\-throughput 
552 \&\-mno\-dwarf2\-asm \-mearly\-stop\-bits 
553 \&\-mfixed\-range=\fR\fIregister-range\fR \fB\-mtls\-size=\fR\fItls-size\fR 
554 \&\fB\-mtune=\fR\fIcpu-type\fR \fB\-mt \-pthread \-milp32 \-mlp64\fR
556 \&\fIM32R/D Options\fR
557 \&\fB\-m32r2 \-m32rx \-m32r 
558 \&\-mdebug 
559 \&\-malign\-loops \-mno\-align\-loops 
560 \&\-missue\-rate=\fR\fInumber\fR 
561 \&\fB\-mbranch\-cost=\fR\fInumber\fR 
562 \&\fB\-mmodel=\fR\fIcode-size-model-type\fR 
563 \&\fB\-msdata=\fR\fIsdata-type\fR 
564 \&\fB\-mno\-flush\-func \-mflush\-func=\fR\fIname\fR 
565 \&\fB\-mno\-flush\-trap \-mflush\-trap=\fR\fInumber\fR 
566 \&\fB\-G\fR \fInum\fR
568 \&\fIM32C Options\fR
569 \&\fB\-mcpu=\fR\fIcpu\fR \fB\-msim \-memregs=\fR\fInumber\fR
571 \&\fIM680x0 Options\fR
572 \&\fB\-m68000  \-m68020  \-m68020\-40  \-m68020\-60  \-m68030  \-m68040 
573 \&\-m68060  \-mcpu32  \-m5200  \-m68881  \-mbitfield  \-mc68000  \-mc68020   
574 \&\-mnobitfield  \-mrtd  \-mshort  \-msoft\-float  \-mpcrel 
575 \&\-malign\-int  \-mstrict\-align  \-msep\-data  \-mno\-sep\-data 
576 \&\-mshared\-library\-id=n  \-mid\-shared\-library  \-mno\-id\-shared\-library\fR
578 \&\fIM68hc1x Options\fR
579 \&\fB\-m6811  \-m6812  \-m68hc11  \-m68hc12   \-m68hcs12 
580 \&\-mauto\-incdec  \-minmax  \-mlong\-calls  \-mshort 
581 \&\-msoft\-reg\-count=\fR\fIcount\fR
583 \&\fIMCore Options\fR
584 \&\fB\-mhardlit  \-mno\-hardlit  \-mdiv  \-mno\-div  \-mrelax\-immediates 
585 \&\-mno\-relax\-immediates  \-mwide\-bitfields  \-mno\-wide\-bitfields 
586 \&\-m4byte\-functions  \-mno\-4byte\-functions  \-mcallgraph\-data 
587 \&\-mno\-callgraph\-data  \-mslow\-bytes  \-mno\-slow\-bytes  \-mno\-lsim 
588 \&\-mlittle\-endian  \-mbig\-endian  \-m210  \-m340  \-mstack\-increment\fR
590 \&\fI\s-1MIPS\s0 Options\fR
591 \&\fB\-EL  \-EB  \-march=\fR\fIarch\fR  \fB\-mtune=\fR\fIarch\fR 
592 \&\fB\-mips1  \-mips2  \-mips3  \-mips4  \-mips32  \-mips32r2  \-mips64 
593 \&\-mips16  \-mno\-mips16  \-mabi=\fR\fIabi\fR  \fB\-mabicalls  \-mno\-abicalls 
594 \&\-mxgot  \-mno\-xgot  \-mgp32  \-mgp64  \-mfp32  \-mfp64 
595 \&\-mhard\-float  \-msoft\-float  \-msingle\-float  \-mdouble\-float 
596 \&\-mdsp  \-mpaired\-single  \-mips3d 
597 \&\-mlong64  \-mlong32  \-msym32  \-mno\-sym32 
598 \&\-G\fR\fInum\fR  \fB\-membedded\-data  \-mno\-embedded\-data 
599 \&\-muninit\-const\-in\-rodata  \-mno\-uninit\-const\-in\-rodata 
600 \&\-msplit\-addresses  \-mno\-split\-addresses  
601 \&\-mexplicit\-relocs  \-mno\-explicit\-relocs  
602 \&\-mcheck\-zero\-division  \-mno\-check\-zero\-division 
603 \&\-mdivide\-traps  \-mdivide\-breaks 
604 \&\-mmemcpy  \-mno\-memcpy  \-mlong\-calls  \-mno\-long\-calls 
605 \&\-mmad  \-mno\-mad  \-mfused\-madd  \-mno\-fused\-madd  \-nocpp 
606 \&\-mfix\-r4000  \-mno\-fix\-r4000  \-mfix\-r4400  \-mno\-fix\-r4400 
607 \&\-mfix\-vr4120  \-mno\-fix\-vr4120  \-mfix\-vr4130 
608 \&\-mfix\-sb1  \-mno\-fix\-sb1 
609 \&\-mflush\-func=\fR\fIfunc\fR  \fB\-mno\-flush\-func 
610 \&\-mbranch\-likely  \-mno\-branch\-likely 
611 \&\-mfp\-exceptions \-mno\-fp\-exceptions 
612 \&\-mvr4130\-align \-mno\-vr4130\-align\fR
614 \&\fI\s-1MMIX\s0 Options\fR
615 \&\fB\-mlibfuncs  \-mno\-libfuncs  \-mepsilon  \-mno\-epsilon  \-mabi=gnu 
616 \&\-mabi=mmixware  \-mzero\-extend  \-mknuthdiv  \-mtoplevel\-symbols 
617 \&\-melf  \-mbranch\-predict  \-mno\-branch\-predict  \-mbase\-addresses 
618 \&\-mno\-base\-addresses  \-msingle\-exit  \-mno\-single\-exit\fR
620 \&\fI\s-1MN10300\s0 Options\fR
621 \&\fB\-mmult\-bug  \-mno\-mult\-bug 
622 \&\-mam33  \-mno\-am33 
623 \&\-mam33\-2  \-mno\-am33\-2 
624 \&\-mreturn\-pointer\-on\-d0 
625 \&\-mno\-crt0  \-mrelax\fR
627 \&\fI\s-1MT\s0 Options\fR
628 \&\fB\-mno\-crt0 \-mbacc \-msim 
629 \&\-march=\fR\fIcpu-type\fR\fB \fR
631 \&\fI\s-1PDP\-11\s0 Options\fR
632 \&\fB\-mfpu  \-msoft\-float  \-mac0  \-mno\-ac0  \-m40  \-m45  \-m10 
633 \&\-mbcopy  \-mbcopy\-builtin  \-mint32  \-mno\-int16 
634 \&\-mint16  \-mno\-int32  \-mfloat32  \-mno\-float64 
635 \&\-mfloat64  \-mno\-float32  \-mabshi  \-mno\-abshi 
636 \&\-mbranch\-expensive  \-mbranch\-cheap 
637 \&\-msplit  \-mno\-split  \-munix\-asm  \-mdec\-asm\fR
639 \&\fIPowerPC Options\fR
640 See \s-1RS/6000\s0 and PowerPC Options.
642 \&\fI\s-1RS/6000\s0 and PowerPC Options\fR
643 \&\fB\-mcpu=\fR\fIcpu-type\fR 
644 \&\fB\-mtune=\fR\fIcpu-type\fR 
645 \&\fB\-mpower  \-mno\-power  \-mpower2  \-mno\-power2 
646 \&\-mpowerpc  \-mpowerpc64  \-mno\-powerpc 
647 \&\-maltivec  \-mno\-altivec 
648 \&\-mpowerpc\-gpopt  \-mno\-powerpc\-gpopt 
649 \&\-mpowerpc\-gfxopt  \-mno\-powerpc\-gfxopt 
650 \&\-mmfcrf  \-mno\-mfcrf  \-mpopcntb  \-mno\-popcntb  \-mfprnd  \-mno\-fprnd 
651 \&\-mnew\-mnemonics  \-mold\-mnemonics 
652 \&\-mfull\-toc   \-mminimal\-toc  \-mno\-fp\-in\-toc  \-mno\-sum\-in\-toc 
653 \&\-m64  \-m32  \-mxl\-compat  \-mno\-xl\-compat  \-mpe 
654 \&\-malign\-power  \-malign\-natural 
655 \&\-msoft\-float  \-mhard\-float  \-mmultiple  \-mno\-multiple 
656 \&\-mstring  \-mno\-string  \-mupdate  \-mno\-update 
657 \&\-mfused\-madd  \-mno\-fused\-madd  \-mbit\-align  \-mno\-bit\-align 
658 \&\-mstrict\-align  \-mno\-strict\-align  \-mrelocatable 
659 \&\-mno\-relocatable  \-mrelocatable\-lib  \-mno\-relocatable\-lib 
660 \&\-mtoc  \-mno\-toc  \-mlittle  \-mlittle\-endian  \-mbig  \-mbig\-endian 
661 \&\-mdynamic\-no\-pic  \-maltivec  \-mswdiv 
662 \&\-mprioritize\-restricted\-insns=\fR\fIpriority\fR 
663 \&\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR 
664 \&\fB\-minsert\-sched\-nops=\fR\fIscheme\fR 
665 \&\fB\-mcall\-sysv  \-mcall\-netbsd 
666 \&\-maix\-struct\-return  \-msvr4\-struct\-return 
667 \&\-mabi=\fR\fIabi-type\fR \fB\-msecure\-plt \-mbss\-plt 
668 \&\-misel \-mno\-isel 
669 \&\-misel=yes  \-misel=no 
670 \&\-mspe \-mno\-spe 
671 \&\-mspe=yes  \-mspe=no 
672 \&\-mvrsave \-mno\-vrsave 
673 \&\-mfloat\-gprs=yes  \-mfloat\-gprs=no \-mfloat\-gprs=single \-mfloat\-gprs=double 
674 \&\-mprototype  \-mno\-prototype 
675 \&\-msim  \-mmvme  \-mads  \-myellowknife  \-memb  \-msdata 
676 \&\-msdata=\fR\fIopt\fR  \fB\-mvxworks  \-mwindiss  \-G\fR \fInum\fR  \fB\-pthread\fR
678 \&\fIS/390 and zSeries Options\fR
679 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
680 \&\fB\-mhard\-float  \-msoft\-float \-mlong\-double\-64 \-mlong\-double\-128 
681 \&\-mbackchain  \-mno\-backchain \-mpacked\-stack  \-mno\-packed\-stack 
682 \&\-msmall\-exec  \-mno\-small\-exec  \-mmvcle \-mno\-mvcle 
683 \&\-m64  \-m31  \-mdebug  \-mno\-debug  \-mesa  \-mzarch 
684 \&\-mtpf\-trace \-mno\-tpf\-trace  \-mfused\-madd  \-mno\-fused\-madd 
685 \&\-mwarn\-framesize  \-mwarn\-dynamicstack  \-mstack\-size \-mstack\-guard\fR
687 \&\fI\s-1SH\s0 Options\fR
688 \&\fB\-m1  \-m2  \-m2e  \-m3  \-m3e 
689 \&\-m4\-nofpu  \-m4\-single\-only  \-m4\-single  \-m4 
690 \&\-m4a\-nofpu \-m4a\-single\-only \-m4a\-single \-m4a \-m4al 
691 \&\-m5\-64media  \-m5\-64media\-nofpu 
692 \&\-m5\-32media  \-m5\-32media\-nofpu 
693 \&\-m5\-compact  \-m5\-compact\-nofpu 
694 \&\-mb  \-ml  \-mdalign  \-mrelax 
695 \&\-mbigtable  \-mfmovd  \-mhitachi \-mrenesas \-mno\-renesas \-mnomacsave 
696 \&\-mieee  \-misize  \-mpadstruct  \-mspace 
697 \&\-mprefergot  \-musermode \-multcost=\fR\fInumber\fR \fB\-mdiv=\fR\fIstrategy\fR 
698 \&\fB\-mdivsi3_libfunc=\fR\fIname\fR  
699 \&\fB\-madjust\-unroll \-mindexed\-addressing \-mgettrcost=\fR\fInumber\fR \fB\-mpt\-fixed 
700  \-minvalid\-symbols\fR
702 \&\fI\s-1SPARC\s0 Options\fR
703 \&\fB\-mcpu=\fR\fIcpu-type\fR 
704 \&\fB\-mtune=\fR\fIcpu-type\fR 
705 \&\fB\-mcmodel=\fR\fIcode-model\fR 
706 \&\fB\-m32  \-m64  \-mapp\-regs  \-mno\-app\-regs 
707 \&\-mfaster\-structs  \-mno\-faster\-structs 
708 \&\-mfpu  \-mno\-fpu  \-mhard\-float  \-msoft\-float 
709 \&\-mhard\-quad\-float  \-msoft\-quad\-float 
710 \&\-mimpure\-text  \-mno\-impure\-text  \-mlittle\-endian 
711 \&\-mstack\-bias  \-mno\-stack\-bias 
712 \&\-munaligned\-doubles  \-mno\-unaligned\-doubles 
713 \&\-mv8plus  \-mno\-v8plus  \-mvis  \-mno\-vis
714 \&\-threads \-pthreads \-pthread\fR
716 \&\fISystem V Options\fR
717 \&\fB\-Qy  \-Qn  \-YP,\fR\fIpaths\fR  \fB\-Ym,\fR\fIdir\fR
719 \&\fITMS320C3x/C4x Options\fR
720 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-mbig  \-msmall  \-mregparm  \-mmemparm 
721 \&\-mfast\-fix  \-mmpyi  \-mbk  \-mti  \-mdp\-isr\-reload 
722 \&\-mrpts=\fR\fIcount\fR  \fB\-mrptb  \-mdb  \-mloop\-unsigned 
723 \&\-mparallel\-insns  \-mparallel\-mpy  \-mpreserve\-float\fR
725 \&\fIV850 Options\fR
726 \&\fB\-mlong\-calls  \-mno\-long\-calls  \-mep  \-mno\-ep 
727 \&\-mprolog\-function  \-mno\-prolog\-function  \-mspace 
728 \&\-mtda=\fR\fIn\fR  \fB\-msda=\fR\fIn\fR  \fB\-mzda=\fR\fIn\fR 
729 \&\fB\-mapp\-regs  \-mno\-app\-regs 
730 \&\-mdisable\-callt  \-mno\-disable\-callt 
731 \&\-mv850e1 
732 \&\-mv850e 
733 \&\-mv850  \-mbig\-switch\fR
735 \&\fI\s-1VAX\s0 Options\fR
736 \&\fB\-mg  \-mgnu  \-munix\fR
738 \&\fIx86\-64 Options\fR
739 See i386 and x86\-64 Options.
741 \&\fIXstormy16 Options\fR
742 \&\fB\-msim\fR
744 \&\fIXtensa Options\fR
745 \&\fB\-mconst16 \-mno\-const16 
746 \&\-mfused\-madd  \-mno\-fused\-madd 
747 \&\-mtext\-section\-literals  \-mno\-text\-section\-literals 
748 \&\-mtarget\-align  \-mno\-target\-align 
749 \&\-mlongcalls  \-mno\-longcalls\fR
751 \&\fIzSeries Options\fR
752 See S/390 and zSeries Options.
753 .IP "\fICode Generation Options\fR" 4
754 .IX Item "Code Generation Options"
755 \&\fB\-fcall\-saved\-\fR\fIreg\fR  \fB\-fcall\-used\-\fR\fIreg\fR 
756 \&\fB\-ffixed\-\fR\fIreg\fR  \fB\-fexceptions 
757 \&\-fnon\-call\-exceptions  \-funwind\-tables 
758 \&\-fasynchronous\-unwind\-tables 
759 \&\-finhibit\-size\-directive  \-finstrument\-functions 
760 \&\-fno\-common  \-fno\-ident 
761 \&\-fpcc\-struct\-return  \-fpic  \-fPIC \-fpie \-fPIE 
762 \&\-fno\-jump\-tables 
763 \&\-freg\-struct\-return  \-fshared\-data  \-fshort\-enums 
764 \&\-fshort\-double  \-fshort\-wchar 
765 \&\-fverbose\-asm  \-fpack\-struct[=\fR\fIn\fR\fB]  \-fstack\-check 
766 \&\-fstack\-limit\-register=\fR\fIreg\fR  \fB\-fstack\-limit\-symbol=\fR\fIsym\fR 
767 \&\fB\-fargument\-alias  \-fargument\-noalias 
768 \&\-fargument\-noalias\-global  \-fleading\-underscore 
769 \&\-ftls\-model=\fR\fImodel\fR 
770 \&\fB\-ftrapv  \-fwrapv  \-fbounds\-check 
771 \&\-fvisibility\fR
772 .Sh "Options Controlling the Kind of Output"
773 .IX Subsection "Options Controlling the Kind of Output"
774 Compilation can involve up to four stages: preprocessing, compilation
775 proper, assembly and linking, always in that order.  \s-1GCC\s0 is capable of
776 preprocessing and compiling several files either into several
777 assembler input files, or into one assembler input file; then each
778 assembler input file produces an object file, and linking combines all
779 the object files (those newly compiled, and those specified as input)
780 into an executable file.
782 For any given input file, the file name suffix determines what kind of
783 compilation is done:
784 .IP "\fIfile\fR\fB.c\fR" 4
785 .IX Item "file.c"
786 C source code which must be preprocessed.
787 .IP "\fIfile\fR\fB.i\fR" 4
788 .IX Item "file.i"
789 C source code which should not be preprocessed.
790 .IP "\fIfile\fR\fB.ii\fR" 4
791 .IX Item "file.ii"
792 \&\*(C+ source code which should not be preprocessed.
793 .IP "\fIfile\fR\fB.m\fR" 4
794 .IX Item "file.m"
795 Objective-C source code.  Note that you must link with the \fIlibobjc\fR
796 library to make an Objective-C program work.
797 .IP "\fIfile\fR\fB.mi\fR" 4
798 .IX Item "file.mi"
799 Objective-C source code which should not be preprocessed.
800 .IP "\fIfile\fR\fB.mm\fR" 4
801 .IX Item "file.mm"
802 .PD 0
803 .IP "\fIfile\fR\fB.M\fR" 4
804 .IX Item "file.M"
806 Objective\-\*(C+ source code.  Note that you must link with the \fIlibobjc\fR
807 library to make an Objective\-\*(C+ program work.  Note that \fB.M\fR refers
808 to a literal capital M.
809 .IP "\fIfile\fR\fB.mii\fR" 4
810 .IX Item "file.mii"
811 Objective\-\*(C+ source code which should not be preprocessed.
812 .IP "\fIfile\fR\fB.h\fR" 4
813 .IX Item "file.h"
814 C, \*(C+, Objective-C or Objective\-\*(C+ header file to be turned into a
815 precompiled header.
816 .IP "\fIfile\fR\fB.cc\fR" 4
817 .IX Item "file.cc"
818 .PD 0
819 .IP "\fIfile\fR\fB.cp\fR" 4
820 .IX Item "file.cp"
821 .IP "\fIfile\fR\fB.cxx\fR" 4
822 .IX Item "file.cxx"
823 .IP "\fIfile\fR\fB.cpp\fR" 4
824 .IX Item "file.cpp"
825 .IP "\fIfile\fR\fB.CPP\fR" 4
826 .IX Item "file.CPP"
827 .IP "\fIfile\fR\fB.c++\fR" 4
828 .IX Item "file.c++"
829 .IP "\fIfile\fR\fB.C\fR" 4
830 .IX Item "file.C"
832 \&\*(C+ source code which must be preprocessed.  Note that in \fB.cxx\fR,
833 the last two letters must both be literally \fBx\fR.  Likewise,
834 \&\fB.C\fR refers to a literal capital C.
835 .IP "\fIfile\fR\fB.mm\fR" 4
836 .IX Item "file.mm"
837 .PD 0
838 .IP "\fIfile\fR\fB.M\fR" 4
839 .IX Item "file.M"
841 Objective\-\*(C+ source code which must be preprocessed.
842 .IP "\fIfile\fR\fB.mii\fR" 4
843 .IX Item "file.mii"
844 Objective\-\*(C+ source code which should not be preprocessed.
845 .IP "\fIfile\fR\fB.hh\fR" 4
846 .IX Item "file.hh"
847 .PD 0
848 .IP "\fIfile\fR\fB.H\fR" 4
849 .IX Item "file.H"
851 \&\*(C+ header file to be turned into a precompiled header.
852 .IP "\fIfile\fR\fB.f\fR" 4
853 .IX Item "file.f"
854 .PD 0
855 .IP "\fIfile\fR\fB.for\fR" 4
856 .IX Item "file.for"
857 .IP "\fIfile\fR\fB.FOR\fR" 4
858 .IX Item "file.FOR"
860 Fixed form Fortran source code which should not be preprocessed.
861 .IP "\fIfile\fR\fB.F\fR" 4
862 .IX Item "file.F"
863 .PD 0
864 .IP "\fIfile\fR\fB.fpp\fR" 4
865 .IX Item "file.fpp"
866 .IP "\fIfile\fR\fB.FPP\fR" 4
867 .IX Item "file.FPP"
869 Fixed form Fortran source code which must be preprocessed (with the traditional
870 preprocessor).
871 .IP "\fIfile\fR\fB.f90\fR" 4
872 .IX Item "file.f90"
873 .PD 0
874 .IP "\fIfile\fR\fB.f95\fR" 4
875 .IX Item "file.f95"
877 Free form Fortran source code which should not be preprocessed.
878 .IP "\fIfile\fR\fB.F90\fR" 4
879 .IX Item "file.F90"
880 .PD 0
881 .IP "\fIfile\fR\fB.F95\fR" 4
882 .IX Item "file.F95"
884 Free form Fortran source code which must be preprocessed (with the
885 traditional preprocessor).
886 .IP "\fIfile\fR\fB.ads\fR" 4
887 .IX Item "file.ads"
888 Ada source code file which contains a library unit declaration (a
889 declaration of a package, subprogram, or generic, or a generic
890 instantiation), or a library unit renaming declaration (a package,
891 generic, or subprogram renaming declaration).  Such files are also
892 called \fIspecs\fR.
893 .IP "\fIfile\fR\fB.adb\fR" 4
894 .IX Item "file.adb"
895 Ada source code file containing a library unit body (a subprogram or
896 package body).  Such files are also called \fIbodies\fR.
897 .IP "\fIfile\fR\fB.s\fR" 4
898 .IX Item "file.s"
899 Assembler code.
900 .IP "\fIfile\fR\fB.S\fR" 4
901 .IX Item "file.S"
902 Assembler code which must be preprocessed.
903 .IP "\fIother\fR" 4
904 .IX Item "other"
905 An object file to be fed straight into linking.
906 Any file name with no recognized suffix is treated this way.
908 You can specify the input language explicitly with the \fB\-x\fR option:
909 .IP "\fB\-x\fR \fIlanguage\fR" 4
910 .IX Item "-x language"
911 Specify explicitly the \fIlanguage\fR for the following input files
912 (rather than letting the compiler choose a default based on the file
913 name suffix).  This option applies to all following input files until
914 the next \fB\-x\fR option.  Possible values for \fIlanguage\fR are:
916 .Vb 9
917 \&        c  c\-header  c\-cpp\-output
918 \&        c++  c++\-header  c++\-cpp\-output
919 \&        objective\-c  objective\-c\-header  objective\-c\-cpp\-output
920 \&        objective\-c++ objective\-c++\-header objective\-c++\-cpp\-output
921 \&        assembler  assembler\-with\-cpp
922 \&        ada
923 \&        f95  f95\-cpp\-input
924 \&        java
925 \&        treelang
927 .IP "\fB\-x none\fR" 4
928 .IX Item "-x none"
929 Turn off any specification of a language, so that subsequent files are
930 handled according to their file name suffixes (as they are if \fB\-x\fR
931 has not been used at all).
932 .IP "\fB\-pass\-exit\-codes\fR" 4
933 .IX Item "-pass-exit-codes"
934 Normally the \fBgcc\fR program will exit with the code of 1 if any
935 phase of the compiler returns a non-success return code.  If you specify
936 \&\fB\-pass\-exit\-codes\fR, the \fBgcc\fR program will instead return with
937 numerically highest error produced by any phase that returned an error
938 indication.
940 If you only want some of the stages of compilation, you can use
941 \&\fB\-x\fR (or filename suffixes) to tell \fBgcc\fR where to start, and
942 one of the options \fB\-c\fR, \fB\-S\fR, or \fB\-E\fR to say where
943 \&\fBgcc\fR is to stop.  Note that some combinations (for example,
944 \&\fB\-x cpp-output \-E\fR) instruct \fBgcc\fR to do nothing at all.
945 .IP "\fB\-c\fR" 4
946 .IX Item "-c"
947 Compile or assemble the source files, but do not link.  The linking
948 stage simply is not done.  The ultimate output is in the form of an
949 object file for each source file.
951 By default, the object file name for a source file is made by replacing
952 the suffix \fB.c\fR, \fB.i\fR, \fB.s\fR, etc., with \fB.o\fR.
954 Unrecognized input files, not requiring compilation or assembly, are
955 ignored.
956 .IP "\fB\-S\fR" 4
957 .IX Item "-S"
958 Stop after the stage of compilation proper; do not assemble.  The output
959 is in the form of an assembler code file for each non-assembler input
960 file specified.
962 By default, the assembler file name for a source file is made by
963 replacing the suffix \fB.c\fR, \fB.i\fR, etc., with \fB.s\fR.
965 Input files that don't require compilation are ignored.
966 .IP "\fB\-E\fR" 4
967 .IX Item "-E"
968 Stop after the preprocessing stage; do not run the compiler proper.  The
969 output is in the form of preprocessed source code, which is sent to the
970 standard output.
972 Input files which don't require preprocessing are ignored.
973 .IP "\fB\-o\fR \fIfile\fR" 4
974 .IX Item "-o file"
975 Place output in file \fIfile\fR.  This applies regardless to whatever
976 sort of output is being produced, whether it be an executable file,
977 an object file, an assembler file or preprocessed C code.
979 If \fB\-o\fR is not specified, the default is to put an executable
980 file in \fIa.out\fR, the object file for
981 \&\fI\fIsource\fI.\fIsuffix\fI\fR in \fI\fIsource\fI.o\fR, its
982 assembler file in \fI\fIsource\fI.s\fR, a precompiled header file in
983 \&\fI\fIsource\fI.\fIsuffix\fI.gch\fR, and all preprocessed C source on
984 standard output.
985 .IP "\fB\-v\fR" 4
986 .IX Item "-v"
987 Print (on standard error output) the commands executed to run the stages
988 of compilation.  Also print the version number of the compiler driver
989 program and of the preprocessor and the compiler proper.
990 .IP "\fB\-###\fR" 4
991 .IX Item "-###"
992 Like \fB\-v\fR except the commands are not executed and all command
993 arguments are quoted.  This is useful for shell scripts to capture the
994 driver-generated command lines.
995 .IP "\fB\-pipe\fR" 4
996 .IX Item "-pipe"
997 Use pipes rather than temporary files for communication between the
998 various stages of compilation.  This fails to work on some systems where
999 the assembler is unable to read from a pipe; but the \s-1GNU\s0 assembler has
1000 no trouble.
1001 .IP "\fB\-combine\fR" 4
1002 .IX Item "-combine"
1003 If you are compiling multiple source files, this option tells the driver
1004 to pass all the source files to the compiler at once (for those
1005 languages for which the compiler can handle this).  This will allow
1006 intermodule analysis (\s-1IMA\s0) to be performed by the compiler.  Currently the only
1007 language for which this is supported is C.  If you pass source files for
1008 multiple languages to the driver, using this option, the driver will invoke
1009 the compiler(s) that support \s-1IMA\s0 once each, passing each compiler all the
1010 source files appropriate for it.  For those languages that do not support
1011 \&\s-1IMA\s0 this option will be ignored, and the compiler will be invoked once for
1012 each source file in that language.  If you use this option in conjunction
1013 with \fB\-save\-temps\fR, the compiler will generate multiple
1014 pre-processed files
1015 (one for each source file), but only one (combined) \fI.o\fR or
1016 \&\fI.s\fR file.
1017 .IP "\fB\-\-help\fR" 4
1018 .IX Item "--help"
1019 Print (on the standard output) a description of the command line options
1020 understood by \fBgcc\fR.  If the \fB\-v\fR option is also specified
1021 then \fB\-\-help\fR will also be passed on to the various processes
1022 invoked by \fBgcc\fR, so that they can display the command line options
1023 they accept.  If the \fB\-Wextra\fR option is also specified then command
1024 line options which have no documentation associated with them will also
1025 be displayed.
1026 .IP "\fB\-\-target\-help\fR" 4
1027 .IX Item "--target-help"
1028 Print (on the standard output) a description of target specific command
1029 line options for each tool.
1030 .IP "\fB\-\-version\fR" 4
1031 .IX Item "--version"
1032 Display the version number and copyrights of the invoked \s-1GCC\s0.
1033 .Sh "Compiling \*(C+ Programs"
1034 .IX Subsection "Compiling  Programs"
1035 \&\*(C+ source files conventionally use one of the suffixes \fB.C\fR,
1036 \&\fB.cc\fR, \fB.cpp\fR, \fB.CPP\fR, \fB.c++\fR, \fB.cp\fR, or
1037 \&\fB.cxx\fR; \*(C+ header files often use \fB.hh\fR or \fB.H\fR; and
1038 preprocessed \*(C+ files use the suffix \fB.ii\fR.  \s-1GCC\s0 recognizes
1039 files with these names and compiles them as \*(C+ programs even if you
1040 call the compiler the same way as for compiling C programs (usually
1041 with the name \fBgcc\fR).
1043 However, \*(C+ programs often require class libraries as well as a
1044 compiler that understands the \*(C+ language\-\-\-and under some
1045 circumstances, you might want to compile programs or header files from
1046 standard input, or otherwise without a suffix that flags them as \*(C+
1047 programs.  You might also like to precompile a C header file with a
1048 \&\fB.h\fR extension to be used in \*(C+ compilations.  \fBg++\fR is a
1049 program that calls \s-1GCC\s0 with the default language set to \*(C+, and
1050 automatically specifies linking against the \*(C+ library.  On many
1051 systems, \fBg++\fR is also installed with the name \fBc++\fR.
1053 When you compile \*(C+ programs, you may specify many of the same
1054 command-line options that you use for compiling programs in any
1055 language; or command-line options meaningful for C and related
1056 languages; or options that are meaningful only for \*(C+ programs.
1057 .Sh "Options Controlling C Dialect"
1058 .IX Subsection "Options Controlling C Dialect"
1059 The following options control the dialect of C (or languages derived
1060 from C, such as \*(C+, Objective-C and Objective\-\*(C+) that the compiler
1061 accepts:
1062 .IP "\fB\-ansi\fR" 4
1063 .IX Item "-ansi"
1064 In C mode, support all \s-1ISO\s0 C90 programs.  In \*(C+ mode,
1065 remove \s-1GNU\s0 extensions that conflict with \s-1ISO\s0 \*(C+.
1067 This turns off certain features of \s-1GCC\s0 that are incompatible with \s-1ISO\s0
1068 C90 (when compiling C code), or of standard \*(C+ (when compiling \*(C+ code),
1069 such as the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, and
1070 predefined macros such as \f(CW\*(C`unix\*(C'\fR and \f(CW\*(C`vax\*(C'\fR that identify the
1071 type of system you are using.  It also enables the undesirable and
1072 rarely used \s-1ISO\s0 trigraph feature.  For the C compiler,
1073 it disables recognition of \*(C+ style \fB//\fR comments as well as
1074 the \f(CW\*(C`inline\*(C'\fR keyword.
1076 The alternate keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_extension_\|_\*(C'\fR,
1077 \&\f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR continue to work despite
1078 \&\fB\-ansi\fR.  You would not want to use them in an \s-1ISO\s0 C program, of
1079 course, but it is useful to put them in header files that might be included
1080 in compilations done with \fB\-ansi\fR.  Alternate predefined macros
1081 such as \f(CW\*(C`_\|_unix_\|_\*(C'\fR and \f(CW\*(C`_\|_vax_\|_\*(C'\fR are also available, with or
1082 without \fB\-ansi\fR.
1084 The \fB\-ansi\fR option does not cause non-ISO programs to be
1085 rejected gratuitously.  For that, \fB\-pedantic\fR is required in
1086 addition to \fB\-ansi\fR.  
1088 The macro \f(CW\*(C`_\|_STRICT_ANSI_\|_\*(C'\fR is predefined when the \fB\-ansi\fR
1089 option is used.  Some header files may notice this macro and refrain
1090 from declaring certain functions or defining certain macros that the
1091 \&\s-1ISO\s0 standard doesn't call for; this is to avoid interfering with any
1092 programs that might use these names for other things.
1094 Functions which would normally be built in but do not have semantics
1095 defined by \s-1ISO\s0 C (such as \f(CW\*(C`alloca\*(C'\fR and \f(CW\*(C`ffs\*(C'\fR) are not built-in
1096 functions with \fB\-ansi\fR is used.  
1097 .IP "\fB\-std=\fR" 4
1098 .IX Item "-std="
1099 Determine the language standard.  This option is currently only
1100 supported when compiling C or \*(C+.  A value for this option must be
1101 provided; possible values are
1102 .RS 4
1103 .IP "\fBc89\fR" 4
1104 .IX Item "c89"
1105 .PD 0
1106 .IP "\fBiso9899:1990\fR" 4
1107 .IX Item "iso9899:1990"
1109 \&\s-1ISO\s0 C90 (same as \fB\-ansi\fR).
1110 .IP "\fBiso9899:199409\fR" 4
1111 .IX Item "iso9899:199409"
1112 \&\s-1ISO\s0 C90 as modified in amendment 1.
1113 .IP "\fBc99\fR" 4
1114 .IX Item "c99"
1115 .PD 0
1116 .IP "\fBc9x\fR" 4
1117 .IX Item "c9x"
1118 .IP "\fBiso9899:1999\fR" 4
1119 .IX Item "iso9899:1999"
1120 .IP "\fBiso9899:199x\fR" 4
1121 .IX Item "iso9899:199x"
1123 \&\s-1ISO\s0 C99.  Note that this standard is not yet fully supported; see
1124 <\fBhttp://gcc.gnu.org/gcc\-4.1/c99status.html\fR> for more information.  The
1125 names \fBc9x\fR and \fBiso9899:199x\fR are deprecated.
1126 .IP "\fBgnu89\fR" 4
1127 .IX Item "gnu89"
1128 Default, \s-1ISO\s0 C90 plus \s-1GNU\s0 extensions (including some C99 features).
1129 .IP "\fBgnu99\fR" 4
1130 .IX Item "gnu99"
1131 .PD 0
1132 .IP "\fBgnu9x\fR" 4
1133 .IX Item "gnu9x"
1135 \&\s-1ISO\s0 C99 plus \s-1GNU\s0 extensions.  When \s-1ISO\s0 C99 is fully implemented in \s-1GCC\s0,
1136 this will become the default.  The name \fBgnu9x\fR is deprecated.
1137 .IP "\fBc++98\fR" 4
1138 .IX Item "c++98"
1139 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
1140 .IP "\fBgnu++98\fR" 4
1141 .IX Item "gnu++98"
1142 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
1143 default for \*(C+ code.
1145 .RS 4
1147 Even when this option is not specified, you can still use some of the
1148 features of newer standards in so far as they do not conflict with
1149 previous C standards.  For example, you may use \f(CW\*(C`_\|_restrict_\|_\*(C'\fR even
1150 when \fB\-std=c99\fR is not specified.
1152 The \fB\-std\fR options specifying some version of \s-1ISO\s0 C have the same
1153 effects as \fB\-ansi\fR, except that features that were not in \s-1ISO\s0 C90
1154 but are in the specified version (for example, \fB//\fR comments and
1155 the \f(CW\*(C`inline\*(C'\fR keyword in \s-1ISO\s0 C99) are not disabled.
1157 .IP "\fB\-aux\-info\fR \fIfilename\fR" 4
1158 .IX Item "-aux-info filename"
1159 Output to the given filename prototyped declarations for all functions
1160 declared and/or defined in a translation unit, including those in header
1161 files.  This option is silently ignored in any language other than C.
1163 Besides declarations, the file indicates, in comments, the origin of
1164 each declaration (source file and line), whether the declaration was
1165 implicit, prototyped or unprototyped (\fBI\fR, \fBN\fR for new or
1166 \&\fBO\fR for old, respectively, in the first character after the line
1167 number and the colon), and whether it came from a declaration or a
1168 definition (\fBC\fR or \fBF\fR, respectively, in the following
1169 character).  In the case of function definitions, a K&R\-style list of
1170 arguments followed by their declarations is also provided, inside
1171 comments, after the declaration.
1172 .IP "\fB\-fno\-asm\fR" 4
1173 .IX Item "-fno-asm"
1174 Do not recognize \f(CW\*(C`asm\*(C'\fR, \f(CW\*(C`inline\*(C'\fR or \f(CW\*(C`typeof\*(C'\fR as a
1175 keyword, so that code can use these words as identifiers.  You can use
1176 the keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR
1177 instead.  \fB\-ansi\fR implies \fB\-fno\-asm\fR.
1179 In \*(C+, this switch only affects the \f(CW\*(C`typeof\*(C'\fR keyword, since
1180 \&\f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`inline\*(C'\fR are standard keywords.  You may want to
1181 use the \fB\-fno\-gnu\-keywords\fR flag instead, which has the same
1182 effect.  In C99 mode (\fB\-std=c99\fR or \fB\-std=gnu99\fR), this
1183 switch only affects the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, since
1184 \&\f(CW\*(C`inline\*(C'\fR is a standard keyword in \s-1ISO\s0 C99.
1185 .IP "\fB\-fno\-builtin\fR" 4
1186 .IX Item "-fno-builtin"
1187 .PD 0
1188 .IP "\fB\-fno\-builtin\-\fR\fIfunction\fR" 4
1189 .IX Item "-fno-builtin-function"
1191 Don't recognize built-in functions that do not begin with
1192 \&\fB_\|_builtin_\fR as prefix.  
1194 \&\s-1GCC\s0 normally generates special code to handle certain built-in functions
1195 more efficiently; for instance, calls to \f(CW\*(C`alloca\*(C'\fR may become single
1196 instructions that adjust the stack directly, and calls to \f(CW\*(C`memcpy\*(C'\fR
1197 may become inline copy loops.  The resulting code is often both smaller
1198 and faster, but since the function calls no longer appear as such, you
1199 cannot set a breakpoint on those calls, nor can you change the behavior
1200 of the functions by linking with a different library.  In addition,
1201 when a function is recognized as a built-in function, \s-1GCC\s0 may use
1202 information about that function to warn about problems with calls to
1203 that function, or to generate more efficient code, even if the
1204 resulting code still contains calls to that function.  For example,
1205 warnings are given with \fB\-Wformat\fR for bad calls to
1206 \&\f(CW\*(C`printf\*(C'\fR, when \f(CW\*(C`printf\*(C'\fR is built in, and \f(CW\*(C`strlen\*(C'\fR is
1207 known not to modify global memory.
1209 With the \fB\-fno\-builtin\-\fR\fIfunction\fR option
1210 only the built-in function \fIfunction\fR is
1211 disabled.  \fIfunction\fR must not begin with \fB_\|_builtin_\fR.  If a
1212 function is named this is not built-in in this version of \s-1GCC\s0, this
1213 option is ignored.  There is no corresponding
1214 \&\fB\-fbuiltin\-\fR\fIfunction\fR option; if you wish to enable
1215 built-in functions selectively when using \fB\-fno\-builtin\fR or
1216 \&\fB\-ffreestanding\fR, you may define macros such as:
1218 .Vb 2
1219 \&        #define abs(n)          __builtin_abs ((n))
1220 \&        #define strcpy(d, s)    __builtin_strcpy ((d), (s))
1222 .IP "\fB\-fhosted\fR" 4
1223 .IX Item "-fhosted"
1224 Assert that compilation takes place in a hosted environment.  This implies
1225 \&\fB\-fbuiltin\fR.  A hosted environment is one in which the
1226 entire standard library is available, and in which \f(CW\*(C`main\*(C'\fR has a return
1227 type of \f(CW\*(C`int\*(C'\fR.  Examples are nearly everything except a kernel.
1228 This is equivalent to \fB\-fno\-freestanding\fR.
1229 .IP "\fB\-ffreestanding\fR" 4
1230 .IX Item "-ffreestanding"
1231 Assert that compilation takes place in a freestanding environment.  This
1232 implies \fB\-fno\-builtin\fR.  A freestanding environment
1233 is one in which the standard library may not exist, and program startup may
1234 not necessarily be at \f(CW\*(C`main\*(C'\fR.  The most obvious example is an \s-1OS\s0 kernel.
1235 This is equivalent to \fB\-fno\-hosted\fR.
1236 .IP "\fB\-fms\-extensions\fR" 4
1237 .IX Item "-fms-extensions"
1238 Accept some non-standard constructs used in Microsoft header files.
1240 Some cases of unnamed fields in structures and unions are only
1241 accepted with this option.  
1242 .IP "\fB\-trigraphs\fR" 4
1243 .IX Item "-trigraphs"
1244 Support \s-1ISO\s0 C trigraphs.  The \fB\-ansi\fR option (and \fB\-std\fR
1245 options for strict \s-1ISO\s0 C conformance) implies \fB\-trigraphs\fR.
1246 .IP "\fB\-no\-integrated\-cpp\fR" 4
1247 .IX Item "-no-integrated-cpp"
1248 Performs a compilation in two passes: preprocessing and compiling.  This
1249 option allows a user supplied \*(L"cc1\*(R", \*(L"cc1plus\*(R", or \*(L"cc1obj\*(R" via the
1250 \&\fB\-B\fR option.  The user supplied compilation step can then add in
1251 an additional preprocessing step after normal preprocessing but before
1252 compiling.  The default is to use the integrated cpp (internal cpp)
1254 The semantics of this option will change if \*(L"cc1\*(R", \*(L"cc1plus\*(R", and
1255 \&\*(L"cc1obj\*(R" are merged.
1256 .IP "\fB\-traditional\fR" 4
1257 .IX Item "-traditional"
1258 .PD 0
1259 .IP "\fB\-traditional\-cpp\fR" 4
1260 .IX Item "-traditional-cpp"
1262 Formerly, these options caused \s-1GCC\s0 to attempt to emulate a pre-standard
1263 C compiler.  They are now only supported with the \fB\-E\fR switch.
1264 The preprocessor continues to support a pre-standard mode.  See the \s-1GNU\s0
1265 \&\s-1CPP\s0 manual for details.
1266 .IP "\fB\-fcond\-mismatch\fR" 4
1267 .IX Item "-fcond-mismatch"
1268 Allow conditional expressions with mismatched types in the second and
1269 third arguments.  The value of such an expression is void.  This option
1270 is not supported for \*(C+.
1271 .IP "\fB\-funsigned\-char\fR" 4
1272 .IX Item "-funsigned-char"
1273 Let the type \f(CW\*(C`char\*(C'\fR be unsigned, like \f(CW\*(C`unsigned char\*(C'\fR.
1275 Each kind of machine has a default for what \f(CW\*(C`char\*(C'\fR should
1276 be.  It is either like \f(CW\*(C`unsigned char\*(C'\fR by default or like
1277 \&\f(CW\*(C`signed char\*(C'\fR by default.
1279 Ideally, a portable program should always use \f(CW\*(C`signed char\*(C'\fR or
1280 \&\f(CW\*(C`unsigned char\*(C'\fR when it depends on the signedness of an object.
1281 But many programs have been written to use plain \f(CW\*(C`char\*(C'\fR and
1282 expect it to be signed, or expect it to be unsigned, depending on the
1283 machines they were written for.  This option, and its inverse, let you
1284 make such a program work with the opposite default.
1286 The type \f(CW\*(C`char\*(C'\fR is always a distinct type from each of
1287 \&\f(CW\*(C`signed char\*(C'\fR or \f(CW\*(C`unsigned char\*(C'\fR, even though its behavior
1288 is always just like one of those two.
1289 .IP "\fB\-fsigned\-char\fR" 4
1290 .IX Item "-fsigned-char"
1291 Let the type \f(CW\*(C`char\*(C'\fR be signed, like \f(CW\*(C`signed char\*(C'\fR.
1293 Note that this is equivalent to \fB\-fno\-unsigned\-char\fR, which is
1294 the negative form of \fB\-funsigned\-char\fR.  Likewise, the option
1295 \&\fB\-fno\-signed\-char\fR is equivalent to \fB\-funsigned\-char\fR.
1296 .IP "\fB\-fsigned\-bitfields\fR" 4
1297 .IX Item "-fsigned-bitfields"
1298 .PD 0
1299 .IP "\fB\-funsigned\-bitfields\fR" 4
1300 .IX Item "-funsigned-bitfields"
1301 .IP "\fB\-fno\-signed\-bitfields\fR" 4
1302 .IX Item "-fno-signed-bitfields"
1303 .IP "\fB\-fno\-unsigned\-bitfields\fR" 4
1304 .IX Item "-fno-unsigned-bitfields"
1306 These options control whether a bit-field is signed or unsigned, when the
1307 declaration does not use either \f(CW\*(C`signed\*(C'\fR or \f(CW\*(C`unsigned\*(C'\fR.  By
1308 default, such a bit-field is signed, because this is consistent: the
1309 basic integer types such as \f(CW\*(C`int\*(C'\fR are signed types.
1310 .Sh "Options Controlling \*(C+ Dialect"
1311 .IX Subsection "Options Controlling  Dialect"
1312 This section describes the command-line options that are only meaningful
1313 for \*(C+ programs; but you can also use most of the \s-1GNU\s0 compiler options
1314 regardless of what language your program is in.  For example, you
1315 might compile a file \f(CW\*(C`firstClass.C\*(C'\fR like this:
1317 .Vb 1
1318 \&        g++ \-g \-frepo \-O \-c firstClass.C
1321 In this example, only \fB\-frepo\fR is an option meant
1322 only for \*(C+ programs; you can use the other options with any
1323 language supported by \s-1GCC\s0.
1325 Here is a list of options that are \fIonly\fR for compiling \*(C+ programs:
1326 .IP "\fB\-fabi\-version=\fR\fIn\fR" 4
1327 .IX Item "-fabi-version=n"
1328 Use version \fIn\fR of the \*(C+ \s-1ABI\s0.  Version 2 is the version of the
1329 \&\*(C+ \s-1ABI\s0 that first appeared in G++ 3.4.  Version 1 is the version of
1330 the \*(C+ \s-1ABI\s0 that first appeared in G++ 3.2.  Version 0 will always be
1331 the version that conforms most closely to the \*(C+ \s-1ABI\s0 specification.
1332 Therefore, the \s-1ABI\s0 obtained using version 0 will change as \s-1ABI\s0 bugs
1333 are fixed.
1335 The default is version 2.
1336 .IP "\fB\-fno\-access\-control\fR" 4
1337 .IX Item "-fno-access-control"
1338 Turn off all access checking.  This switch is mainly useful for working
1339 around bugs in the access control code.
1340 .IP "\fB\-fcheck\-new\fR" 4
1341 .IX Item "-fcheck-new"
1342 Check that the pointer returned by \f(CW\*(C`operator new\*(C'\fR is non-null
1343 before attempting to modify the storage allocated.  This check is
1344 normally unnecessary because the \*(C+ standard specifies that
1345 \&\f(CW\*(C`operator new\*(C'\fR will only return \f(CW0\fR if it is declared
1346 \&\fB\f(BIthrow()\fB\fR, in which case the compiler will always check the
1347 return value even without this option.  In all other cases, when
1348 \&\f(CW\*(C`operator new\*(C'\fR has a non-empty exception specification, memory
1349 exhaustion is signalled by throwing \f(CW\*(C`std::bad_alloc\*(C'\fR.  See also
1350 \&\fBnew (nothrow)\fR.
1351 .IP "\fB\-fconserve\-space\fR" 4
1352 .IX Item "-fconserve-space"
1353 Put uninitialized or runtime-initialized global variables into the
1354 common segment, as C does.  This saves space in the executable at the
1355 cost of not diagnosing duplicate definitions.  If you compile with this
1356 flag and your program mysteriously crashes after \f(CW\*(C`main()\*(C'\fR has
1357 completed, you may have an object that is being destroyed twice because
1358 two definitions were merged.
1360 This option is no longer useful on most targets, now that support has
1361 been added for putting variables into \s-1BSS\s0 without making them common.
1362 .IP "\fB\-ffriend\-injection\fR" 4
1363 .IX Item "-ffriend-injection"
1364 Inject friend functions into the enclosing namespace, so that they are
1365 visible outside the scope of the class in which they are declared.
1366 Friend functions were documented to work this way in the old Annotated
1367 \&\*(C+ Reference Manual, and versions of G++ before 4.1 always worked
1368 that way.  However, in \s-1ISO\s0 \*(C+ a friend function which is not declared
1369 in an enclosing scope can only be found using argument dependent
1370 lookup.  This option causes friends to be injected as they were in
1371 earlier releases.
1373 This option is for compatibility, and may be removed in a future
1374 release of G++.
1375 .IP "\fB\-fno\-const\-strings\fR" 4
1376 .IX Item "-fno-const-strings"
1377 Give string constants type \f(CW\*(C`char *\*(C'\fR instead of type \f(CW\*(C`const
1378 char *\*(C'\fR.  By default, G++ uses type \f(CW\*(C`const char *\*(C'\fR as required by
1379 the standard.  Even if you use \fB\-fno\-const\-strings\fR, you cannot
1380 actually modify the value of a string constant.
1382 This option might be removed in a future release of G++.  For maximum
1383 portability, you should structure your code so that it works with
1384 string constants that have type \f(CW\*(C`const char *\*(C'\fR.
1385 .IP "\fB\-fno\-elide\-constructors\fR" 4
1386 .IX Item "-fno-elide-constructors"
1387 The \*(C+ standard allows an implementation to omit creating a temporary
1388 which is only used to initialize another object of the same type.
1389 Specifying this option disables that optimization, and forces G++ to
1390 call the copy constructor in all cases.
1391 .IP "\fB\-fno\-enforce\-eh\-specs\fR" 4
1392 .IX Item "-fno-enforce-eh-specs"
1393 Don't generate code to check for violation of exception specifications
1394 at runtime.  This option violates the \*(C+ standard, but may be useful
1395 for reducing code size in production builds, much like defining
1396 \&\fB\s-1NDEBUG\s0\fR.  This does not give user code permission to throw
1397 exceptions in violation of the exception specifications; the compiler
1398 will still optimize based on the specifications, so throwing an
1399 unexpected exception will result in undefined behavior.
1400 .IP "\fB\-ffor\-scope\fR" 4
1401 .IX Item "-ffor-scope"
1402 .PD 0
1403 .IP "\fB\-fno\-for\-scope\fR" 4
1404 .IX Item "-fno-for-scope"
1406 If \fB\-ffor\-scope\fR is specified, the scope of variables declared in
1407 a \fIfor-init-statement\fR is limited to the \fBfor\fR loop itself,
1408 as specified by the \*(C+ standard.
1409 If \fB\-fno\-for\-scope\fR is specified, the scope of variables declared in
1410 a \fIfor-init-statement\fR extends to the end of the enclosing scope,
1411 as was the case in old versions of G++, and other (traditional)
1412 implementations of \*(C+.
1414 The default if neither flag is given to follow the standard,
1415 but to allow and give a warning for old-style code that would
1416 otherwise be invalid, or have different behavior.
1417 .IP "\fB\-fno\-gnu\-keywords\fR" 4
1418 .IX Item "-fno-gnu-keywords"
1419 Do not recognize \f(CW\*(C`typeof\*(C'\fR as a keyword, so that code can use this
1420 word as an identifier.  You can use the keyword \f(CW\*(C`_\|_typeof_\|_\*(C'\fR instead.
1421 \&\fB\-ansi\fR implies \fB\-fno\-gnu\-keywords\fR.
1422 .IP "\fB\-fno\-implicit\-templates\fR" 4
1423 .IX Item "-fno-implicit-templates"
1424 Never emit code for non-inline templates which are instantiated
1425 implicitly (i.e. by use); only emit code for explicit instantiations.
1426 .IP "\fB\-fno\-implicit\-inline\-templates\fR" 4
1427 .IX Item "-fno-implicit-inline-templates"
1428 Don't emit code for implicit instantiations of inline templates, either.
1429 The default is to handle inlines differently so that compiles with and
1430 without optimization will need the same set of explicit instantiations.
1431 .IP "\fB\-fno\-implement\-inlines\fR" 4
1432 .IX Item "-fno-implement-inlines"
1433 To save space, do not emit out-of-line copies of inline functions
1434 controlled by \fB#pragma implementation\fR.  This will cause linker
1435 errors if these functions are not inlined everywhere they are called.
1436 .IP "\fB\-fms\-extensions\fR" 4
1437 .IX Item "-fms-extensions"
1438 Disable pedantic warnings about constructs used in \s-1MFC\s0, such as implicit
1439 int and getting a pointer to member function via non-standard syntax.
1440 .IP "\fB\-fno\-nonansi\-builtins\fR" 4
1441 .IX Item "-fno-nonansi-builtins"
1442 Disable built-in declarations of functions that are not mandated by
1443 \&\s-1ANSI/ISO\s0 C.  These include \f(CW\*(C`ffs\*(C'\fR, \f(CW\*(C`alloca\*(C'\fR, \f(CW\*(C`_exit\*(C'\fR,
1444 \&\f(CW\*(C`index\*(C'\fR, \f(CW\*(C`bzero\*(C'\fR, \f(CW\*(C`conjf\*(C'\fR, and other related functions.
1445 .IP "\fB\-fno\-operator\-names\fR" 4
1446 .IX Item "-fno-operator-names"
1447 Do not treat the operator name keywords \f(CW\*(C`and\*(C'\fR, \f(CW\*(C`bitand\*(C'\fR,
1448 \&\f(CW\*(C`bitor\*(C'\fR, \f(CW\*(C`compl\*(C'\fR, \f(CW\*(C`not\*(C'\fR, \f(CW\*(C`or\*(C'\fR and \f(CW\*(C`xor\*(C'\fR as
1449 synonyms as keywords.
1450 .IP "\fB\-fno\-optional\-diags\fR" 4
1451 .IX Item "-fno-optional-diags"
1452 Disable diagnostics that the standard says a compiler does not need to
1453 issue.  Currently, the only such diagnostic issued by G++ is the one for
1454 a name having multiple meanings within a class.
1455 .IP "\fB\-fpermissive\fR" 4
1456 .IX Item "-fpermissive"
1457 Downgrade some diagnostics about nonconformant code from errors to
1458 warnings.  Thus, using \fB\-fpermissive\fR will allow some
1459 nonconforming code to compile.
1460 .IP "\fB\-frepo\fR" 4
1461 .IX Item "-frepo"
1462 Enable automatic template instantiation at link time.  This option also
1463 implies \fB\-fno\-implicit\-templates\fR.  
1464 .IP "\fB\-fno\-rtti\fR" 4
1465 .IX Item "-fno-rtti"
1466 Disable generation of information about every class with virtual
1467 functions for use by the \*(C+ runtime type identification features
1468 (\fBdynamic_cast\fR and \fBtypeid\fR).  If you don't use those parts
1469 of the language, you can save some space by using this flag.  Note that
1470 exception handling uses the same information, but it will generate it as
1471 needed.
1472 .IP "\fB\-fstats\fR" 4
1473 .IX Item "-fstats"
1474 Emit statistics about front-end processing at the end of the compilation.
1475 This information is generally only useful to the G++ development team.
1476 .IP "\fB\-ftemplate\-depth\-\fR\fIn\fR" 4
1477 .IX Item "-ftemplate-depth-n"
1478 Set the maximum instantiation depth for template classes to \fIn\fR.
1479 A limit on the template instantiation depth is needed to detect
1480 endless recursions during template class instantiation.  \s-1ANSI/ISO\s0 \*(C+
1481 conforming programs must not rely on a maximum depth greater than 17.
1482 .IP "\fB\-fno\-threadsafe\-statics\fR" 4
1483 .IX Item "-fno-threadsafe-statics"
1484 Do not emit the extra code to use the routines specified in the \*(C+
1485 \&\s-1ABI\s0 for thread-safe initialization of local statics.  You can use this
1486 option to reduce code size slightly in code that doesn't need to be
1487 thread\-safe.
1488 .IP "\fB\-fuse\-cxa\-atexit\fR" 4
1489 .IX Item "-fuse-cxa-atexit"
1490 Register destructors for objects with static storage duration with the
1491 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR function rather than the \f(CW\*(C`atexit\*(C'\fR function.
1492 This option is required for fully standards-compliant handling of static
1493 destructors, but will only work if your C library supports
1494 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR.
1495 .IP "\fB\-fvisibility\-inlines\-hidden\fR" 4
1496 .IX Item "-fvisibility-inlines-hidden"
1497 Causes all inlined methods to be marked with
1498 \&\f(CW\*(C`_\|_attribute_\|_ ((visibility ("hidden")))\*(C'\fR so that they do not
1499 appear in the export table of a \s-1DSO\s0 and do not require a \s-1PLT\s0 indirection
1500 when used within the \s-1DSO\s0.  Enabling this option can have a dramatic effect
1501 on load and link times of a \s-1DSO\s0 as it massively reduces the size of the
1502 dynamic export table when the library makes heavy use of templates.  While
1503 it can cause bloating through duplication of code within each \s-1DSO\s0 where
1504 it is used, often the wastage is less than the considerable space occupied
1505 by a long symbol name in the export table which is typical when using
1506 templates and namespaces.  For even more savings, combine with the
1507 \&\fB\-fvisibility=hidden\fR switch.
1508 .IP "\fB\-fno\-weak\fR" 4
1509 .IX Item "-fno-weak"
1510 Do not use weak symbol support, even if it is provided by the linker.
1511 By default, G++ will use weak symbols if they are available.  This
1512 option exists only for testing, and should not be used by end\-users;
1513 it will result in inferior code and has no benefits.  This option may
1514 be removed in a future release of G++.
1515 .IP "\fB\-nostdinc++\fR" 4
1516 .IX Item "-nostdinc++"
1517 Do not search for header files in the standard directories specific to
1518 \&\*(C+, but do still search the other standard directories.  (This option
1519 is used when building the \*(C+ library.)
1521 In addition, these optimization, warning, and code generation options
1522 have meanings only for \*(C+ programs:
1523 .IP "\fB\-fno\-default\-inline\fR" 4
1524 .IX Item "-fno-default-inline"
1525 Do not assume \fBinline\fR for functions defined inside a class scope.
1526   Note that these
1527 functions will have linkage like inline functions; they just won't be
1528 inlined by default.
1529 .IP "\fB\-Wabi\fR (\*(C+ only)" 4
1530 .IX Item "-Wabi ( only)"
1531 Warn when G++ generates code that is probably not compatible with the
1532 vendor-neutral \*(C+ \s-1ABI\s0.  Although an effort has been made to warn about
1533 all such cases, there are probably some cases that are not warned about,
1534 even though G++ is generating incompatible code.  There may also be
1535 cases where warnings are emitted even though the code that is generated
1536 will be compatible.
1538 You should rewrite your code to avoid these warnings if you are
1539 concerned about the fact that code generated by G++ may not be binary
1540 compatible with code generated by other compilers.
1542 The known incompatibilities at this point include:
1543 .RS 4
1544 .IP "*" 4
1545 Incorrect handling of tail-padding for bit\-fields.  G++ may attempt to
1546 pack data into the same byte as a base class.  For example:
1548 .Vb 2
1549 \&        struct A { virtual void f(); int f1 : 1; };
1550 \&        struct B : public A { int f2 : 1; };
1553 In this case, G++ will place \f(CW\*(C`B::f2\*(C'\fR into the same byte
1554 as\f(CW\*(C`A::f1\*(C'\fR; other compilers will not.  You can avoid this problem
1555 by explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of the
1556 byte size on your platform; that will cause G++ and other compilers to
1557 layout \f(CW\*(C`B\*(C'\fR identically.
1558 .IP "*" 4
1559 Incorrect handling of tail-padding for virtual bases.  G++ does not use
1560 tail padding when laying out virtual bases.  For example:
1562 .Vb 3
1563 \&        struct A { virtual void f(); char c1; };
1564 \&        struct B { B(); char c2; };
1565 \&        struct C : public A, public virtual B {};
1568 In this case, G++ will not place \f(CW\*(C`B\*(C'\fR into the tail-padding for
1569 \&\f(CW\*(C`A\*(C'\fR; other compilers will.  You can avoid this problem by
1570 explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of its
1571 alignment (ignoring virtual base classes); that will cause G++ and other
1572 compilers to layout \f(CW\*(C`C\*(C'\fR identically.
1573 .IP "*" 4
1574 Incorrect handling of bit-fields with declared widths greater than that
1575 of their underlying types, when the bit-fields appear in a union.  For
1576 example:
1578 .Vb 1
1579 \&        union U { int i : 4096; };
1582 Assuming that an \f(CW\*(C`int\*(C'\fR does not have 4096 bits, G++ will make the
1583 union too small by the number of bits in an \f(CW\*(C`int\*(C'\fR.
1584 .IP "*" 4
1585 Empty classes can be placed at incorrect offsets.  For example:
1587 .Vb 1
1588 \&        struct A {};
1591 .Vb 4
1592 \&        struct B {
1593 \&          A a;
1594 \&          virtual void f ();
1595 \&        };
1598 .Vb 1
1599 \&        struct C : public B, public A {};
1602 G++ will place the \f(CW\*(C`A\*(C'\fR base class of \f(CW\*(C`C\*(C'\fR at a nonzero offset;
1603 it should be placed at offset zero.  G++ mistakenly believes that the
1604 \&\f(CW\*(C`A\*(C'\fR data member of \f(CW\*(C`B\*(C'\fR is already at offset zero.
1605 .IP "*" 4
1606 Names of template functions whose types involve \f(CW\*(C`typename\*(C'\fR or
1607 template template parameters can be mangled incorrectly.
1609 .Vb 2
1610 \&        template <typename Q>
1611 \&        void f(typename Q::X) {}
1614 .Vb 2
1615 \&        template <template <typename> class Q>
1616 \&        void f(typename Q<int>::X) {}
1619 Instantiations of these templates may be mangled incorrectly.
1621 .RS 4
1623 .IP "\fB\-Wctor\-dtor\-privacy\fR (\*(C+ only)" 4
1624 .IX Item "-Wctor-dtor-privacy ( only)"
1625 Warn when a class seems unusable because all the constructors or
1626 destructors in that class are private, and it has neither friends nor
1627 public static member functions.
1628 .IP "\fB\-Wnon\-virtual\-dtor\fR (\*(C+ only)" 4
1629 .IX Item "-Wnon-virtual-dtor ( only)"
1630 Warn when a class appears to be polymorphic, thereby requiring a virtual
1631 destructor, yet it declares a non-virtual one.
1632 This warning is enabled by \fB\-Wall\fR.
1633 .IP "\fB\-Wreorder\fR (\*(C+ only)" 4
1634 .IX Item "-Wreorder ( only)"
1635 Warn when the order of member initializers given in the code does not
1636 match the order in which they must be executed.  For instance:
1638 .Vb 5
1639 \&        struct A {
1640 \&          int i;
1641 \&          int j;
1642 \&          A(): j (0), i (1) { }
1643 \&        };
1646 The compiler will rearrange the member initializers for \fBi\fR
1647 and \fBj\fR to match the declaration order of the members, emitting
1648 a warning to that effect.  This warning is enabled by \fB\-Wall\fR.
1650 The following \fB\-W...\fR options are not affected by \fB\-Wall\fR.
1651 .IP "\fB\-Weffc++\fR (\*(C+ only)" 4
1652 .IX Item "-Weffc++ ( only)"
1653 Warn about violations of the following style guidelines from Scott Meyers'
1654 \&\fIEffective \*(C+\fR book:
1655 .RS 4
1656 .IP "*" 4
1657 Item 11:  Define a copy constructor and an assignment operator for classes
1658 with dynamically allocated memory.
1659 .IP "*" 4
1660 Item 12:  Prefer initialization to assignment in constructors.
1661 .IP "*" 4
1662 Item 14:  Make destructors virtual in base classes.
1663 .IP "*" 4
1664 Item 15:  Have \f(CW\*(C`operator=\*(C'\fR return a reference to \f(CW*this\fR.
1665 .IP "*" 4
1666 Item 23:  Don't try to return a reference when you must return an object.
1668 .RS 4
1670 Also warn about violations of the following style guidelines from
1671 Scott Meyers' \fIMore Effective \*(C+\fR book:
1672 .IP "*" 4
1673 Item 6:  Distinguish between prefix and postfix forms of increment and
1674 decrement operators.
1675 .IP "*" 4
1676 Item 7:  Never overload \f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, or \f(CW\*(C`,\*(C'\fR.
1678 .RS 4
1680 When selecting this option, be aware that the standard library
1681 headers do not obey all of these guidelines; use \fBgrep \-v\fR
1682 to filter out those warnings.
1684 .IP "\fB\-Wno\-deprecated\fR (\*(C+ only)" 4
1685 .IX Item "-Wno-deprecated ( only)"
1686 Do not warn about usage of deprecated features.  
1687 .IP "\fB\-Wstrict\-null\-sentinel\fR (\*(C+ only)" 4
1688 .IX Item "-Wstrict-null-sentinel ( only)"
1689 Warn also about the use of an uncasted \f(CW\*(C`NULL\*(C'\fR as sentinel.  When
1690 compiling only with \s-1GCC\s0 this is a valid sentinel, as \f(CW\*(C`NULL\*(C'\fR is defined
1691 to \f(CW\*(C`_\|_null\*(C'\fR.  Although it is a null pointer constant not a null pointer,
1692 it is guaranteed to of the same size as a pointer.  But this use is
1693 not portable across different compilers.
1694 .IP "\fB\-Wno\-non\-template\-friend\fR (\*(C+ only)" 4
1695 .IX Item "-Wno-non-template-friend ( only)"
1696 Disable warnings when non-templatized friend functions are declared
1697 within a template.  Since the advent of explicit template specification
1698 support in G++, if the name of the friend is an unqualified-id (i.e.,
1699 \&\fBfriend foo(int)\fR), the \*(C+ language specification demands that the
1700 friend declare or define an ordinary, nontemplate function.  (Section
1701 14.5.3).  Before G++ implemented explicit specification, unqualified-ids
1702 could be interpreted as a particular specialization of a templatized
1703 function.  Because this non-conforming behavior is no longer the default
1704 behavior for G++, \fB\-Wnon\-template\-friend\fR allows the compiler to
1705 check existing code for potential trouble spots and is on by default.
1706 This new compiler behavior can be turned off with
1707 \&\fB\-Wno\-non\-template\-friend\fR which keeps the conformant compiler code
1708 but disables the helpful warning.
1709 .IP "\fB\-Wold\-style\-cast\fR (\*(C+ only)" 4
1710 .IX Item "-Wold-style-cast ( only)"
1711 Warn if an old-style (C\-style) cast to a non-void type is used within
1712 a \*(C+ program.  The new-style casts (\fBdynamic_cast\fR,
1713 \&\fBstatic_cast\fR, \fBreinterpret_cast\fR, and \fBconst_cast\fR) are
1714 less vulnerable to unintended effects and much easier to search for.
1715 .IP "\fB\-Woverloaded\-virtual\fR (\*(C+ only)" 4
1716 .IX Item "-Woverloaded-virtual ( only)"
1717 Warn when a function declaration hides virtual functions from a
1718 base class.  For example, in:
1720 .Vb 3
1721 \&        struct A {
1722 \&          virtual void f();
1723 \&        };
1726 .Vb 3
1727 \&        struct B: public A {
1728 \&          void f(int);
1729 \&        };
1732 the \f(CW\*(C`A\*(C'\fR class version of \f(CW\*(C`f\*(C'\fR is hidden in \f(CW\*(C`B\*(C'\fR, and code
1733 like:
1735 .Vb 2
1736 \&        B* b;
1737 \&        b\->f();
1740 will fail to compile.
1741 .IP "\fB\-Wno\-pmf\-conversions\fR (\*(C+ only)" 4
1742 .IX Item "-Wno-pmf-conversions ( only)"
1743 Disable the diagnostic for converting a bound pointer to member function
1744 to a plain pointer.
1745 .IP "\fB\-Wsign\-promo\fR (\*(C+ only)" 4
1746 .IX Item "-Wsign-promo ( only)"
1747 Warn when overload resolution chooses a promotion from unsigned or
1748 enumerated type to a signed type, over a conversion to an unsigned type of
1749 the same size.  Previous versions of G++ would try to preserve
1750 unsignedness, but the standard mandates the current behavior.
1752 .Vb 4
1753 \&        struct A {
1754 \&          operator int ();
1755 \&          A& operator = (int);
1756 \&        };
1759 .Vb 5
1760 \&        main ()
1761 \&        {
1762 \&          A a,b;
1763 \&          a = b;
1764 \&        }
1767 In this example, G++ will synthesize a default \fBA& operator =
1768 (const A&);\fR, while cfront will use the user-defined \fBoperator =\fR.
1769 .Sh "Options Controlling Objective-C and Objective\-\*(C+ Dialects"
1770 .IX Subsection "Options Controlling Objective-C and Objective- Dialects"
1771 (\s-1NOTE:\s0 This manual does not describe the Objective-C and Objective\-\*(C+
1772 languages themselves.  See 
1774 This section describes the command-line options that are only meaningful
1775 for Objective-C and Objective\-\*(C+ programs, but you can also use most of
1776 the language-independent \s-1GNU\s0 compiler options.
1777 For example, you might compile a file \f(CW\*(C`some_class.m\*(C'\fR like this:
1779 .Vb 1
1780 \&        gcc \-g \-fgnu\-runtime \-O \-c some_class.m
1783 In this example, \fB\-fgnu\-runtime\fR is an option meant only for
1784 Objective-C and Objective\-\*(C+ programs; you can use the other options with
1785 any language supported by \s-1GCC\s0.
1787 Note that since Objective-C is an extension of the C language, Objective-C
1788 compilations may also use options specific to the C front-end (e.g.,
1789 \&\fB\-Wtraditional\fR).  Similarly, Objective\-\*(C+ compilations may use
1790 \&\*(C+\-specific options (e.g., \fB\-Wabi\fR).
1792 Here is a list of options that are \fIonly\fR for compiling Objective-C
1793 and Objective\-\*(C+ programs:
1794 .IP "\fB\-fconstant\-string\-class=\fR\fIclass-name\fR" 4
1795 .IX Item "-fconstant-string-class=class-name"
1796 Use \fIclass-name\fR as the name of the class to instantiate for each
1797 literal string specified with the syntax \f(CW\*(C`@"..."\*(C'\fR.  The default
1798 class name is \f(CW\*(C`NXConstantString\*(C'\fR if the \s-1GNU\s0 runtime is being used, and
1799 \&\f(CW\*(C`NSConstantString\*(C'\fR if the NeXT runtime is being used (see below).  The
1800 \&\fB\-fconstant\-cfstrings\fR option, if also present, will override the
1801 \&\fB\-fconstant\-string\-class\fR setting and cause \f(CW\*(C`@"..."\*(C'\fR literals
1802 to be laid out as constant CoreFoundation strings.
1803 .IP "\fB\-fgnu\-runtime\fR" 4
1804 .IX Item "-fgnu-runtime"
1805 Generate object code compatible with the standard \s-1GNU\s0 Objective-C
1806 runtime.  This is the default for most types of systems.
1807 .IP "\fB\-fnext\-runtime\fR" 4
1808 .IX Item "-fnext-runtime"
1809 Generate output compatible with the NeXT runtime.  This is the default
1810 for NeXT-based systems, including Darwin and Mac \s-1OS\s0 X.  The macro
1811 \&\f(CW\*(C`_\|_NEXT_RUNTIME_\|_\*(C'\fR is predefined if (and only if) this option is
1812 used.
1813 .IP "\fB\-fno\-nil\-receivers\fR" 4
1814 .IX Item "-fno-nil-receivers"
1815 Assume that all Objective-C message dispatches (e.g.,
1816 \&\f(CW\*(C`[receiver message:arg]\*(C'\fR) in this translation unit ensure that the receiver
1817 is not \f(CW\*(C`nil\*(C'\fR.  This allows for more efficient entry points in the runtime
1818 to be used.  Currently, this option is only available in conjunction with
1819 the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
1820 .IP "\fB\-fobjc\-call\-cxx\-cdtors\fR" 4
1821 .IX Item "-fobjc-call-cxx-cdtors"
1822 For each Objective-C class, check if any of its instance variables is a
1823 \&\*(C+ object with a non-trivial default constructor.  If so, synthesize a
1824 special \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR instance method that will run
1825 non-trivial default constructors on any such instance variables, in order,
1826 and then return \f(CW\*(C`self\*(C'\fR.  Similarly, check if any instance variable
1827 is a \*(C+ object with a non-trivial destructor, and if so, synthesize a
1828 special \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR method that will run
1829 all such default destructors, in reverse order.
1831 The \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR and/or \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods
1832 thusly generated will only operate on instance variables declared in the
1833 current Objective-C class, and not those inherited from superclasses.  It
1834 is the responsibility of the Objective-C runtime to invoke all such methods
1835 in an object's inheritance hierarchy.  The \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR methods
1836 will be invoked by the runtime immediately after a new object
1837 instance is allocated; the \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods will
1838 be invoked immediately before the runtime deallocates an object instance.
1840 As of this writing, only the NeXT runtime on Mac \s-1OS\s0 X 10.4 and later has
1841 support for invoking the \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR and
1842 \&\f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods.
1843 .IP "\fB\-fobjc\-direct\-dispatch\fR" 4
1844 .IX Item "-fobjc-direct-dispatch"
1845 Allow fast jumps to the message dispatcher.  On Darwin this is
1846 accomplished via the comm page.
1847 .IP "\fB\-fobjc\-exceptions\fR" 4
1848 .IX Item "-fobjc-exceptions"
1849 Enable syntactic support for structured exception handling in Objective\-C,
1850 similar to what is offered by \*(C+ and Java.  Currently, this option is only
1851 available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
1853 .Vb 23
1854 \&          @try {
1855 \&            ...
1856 \&               @throw expr;
1857 \&            ...
1858 \&          }
1859 \&          @catch (AnObjCClass *exc) {
1860 \&            ...
1861 \&              @throw expr;
1862 \&            ...
1863 \&              @throw;
1864 \&            ...
1865 \&          }
1866 \&          @catch (AnotherClass *exc) {
1867 \&            ...
1868 \&          }
1869 \&          @catch (id allOthers) {
1870 \&            ...
1871 \&          }
1872 \&          @finally {
1873 \&            ...
1874 \&              @throw expr;
1875 \&            ...
1876 \&          }
1879 The \f(CW@throw\fR statement may appear anywhere in an Objective-C or
1880 Objective\-\*(C+ program; when used inside of a \f(CW@catch\fR block, the
1881 \&\f(CW@throw\fR may appear without an argument (as shown above), in which case
1882 the object caught by the \f(CW@catch\fR will be rethrown.
1884 Note that only (pointers to) Objective-C objects may be thrown and
1885 caught using this scheme.  When an object is thrown, it will be caught
1886 by the nearest \f(CW@catch\fR clause capable of handling objects of that type,
1887 analogously to how \f(CW\*(C`catch\*(C'\fR blocks work in \*(C+ and Java.  A
1888 \&\f(CW\*(C`@catch(id ...)\*(C'\fR clause (as shown above) may also be provided to catch
1889 any and all Objective-C exceptions not caught by previous \f(CW@catch\fR
1890 clauses (if any).
1892 The \f(CW@finally\fR clause, if present, will be executed upon exit from the
1893 immediately preceding \f(CW\*(C`@try ... @catch\*(C'\fR section.  This will happen
1894 regardless of whether any exceptions are thrown, caught or rethrown
1895 inside the \f(CW\*(C`@try ... @catch\*(C'\fR section, analogously to the behavior
1896 of the \f(CW\*(C`finally\*(C'\fR clause in Java.
1898 There are several caveats to using the new exception mechanism:
1899 .RS 4
1900 .IP "*" 4
1901 Although currently designed to be binary compatible with \f(CW\*(C`NS_HANDLER\*(C'\fR\-style
1902 idioms provided by the \f(CW\*(C`NSException\*(C'\fR class, the new
1903 exceptions can only be used on Mac \s-1OS\s0 X 10.3 (Panther) and later
1904 systems, due to additional functionality needed in the (NeXT) Objective-C
1905 runtime.
1906 .IP "*" 4
1907 As mentioned above, the new exceptions do not support handling
1908 types other than Objective-C objects.   Furthermore, when used from
1909 Objective\-\*(C+, the Objective-C exception model does not interoperate with \*(C+
1910 exceptions at this time.  This means you cannot \f(CW@throw\fR an exception
1911 from Objective-C and \f(CW\*(C`catch\*(C'\fR it in \*(C+, or vice versa
1912 (i.e., \f(CW\*(C`throw ... @catch\*(C'\fR).
1914 .RS 4
1916 The \fB\-fobjc\-exceptions\fR switch also enables the use of synchronization
1917 blocks for thread-safe execution:
1919 .Vb 3
1920 \&          @synchronized (ObjCClass *guard) {
1921 \&            ...
1922 \&          }
1925 Upon entering the \f(CW@synchronized\fR block, a thread of execution shall
1926 first check whether a lock has been placed on the corresponding \f(CW\*(C`guard\*(C'\fR
1927 object by another thread.  If it has, the current thread shall wait until
1928 the other thread relinquishes its lock.  Once \f(CW\*(C`guard\*(C'\fR becomes available,
1929 the current thread will place its own lock on it, execute the code contained in
1930 the \f(CW@synchronized\fR block, and finally relinquish the lock (thereby
1931 making \f(CW\*(C`guard\*(C'\fR available to other threads).
1933 Unlike Java, Objective-C does not allow for entire methods to be marked
1934 \&\f(CW@synchronized\fR.  Note that throwing exceptions out of
1935 \&\f(CW@synchronized\fR blocks is allowed, and will cause the guarding object
1936 to be unlocked properly.
1938 .IP "\fB\-fobjc\-gc\fR" 4
1939 .IX Item "-fobjc-gc"
1940 Enable garbage collection (\s-1GC\s0) in Objective-C and Objective\-\*(C+ programs.
1941 .IP "\fB\-freplace\-objc\-classes\fR" 4
1942 .IX Item "-freplace-objc-classes"
1943 Emit a special marker instructing \fB\f(BIld\fB\|(1)\fR not to statically link in
1944 the resulting object file, and allow \fB\f(BIdyld\fB\|(1)\fR to load it in at
1945 run time instead.  This is used in conjunction with the Fix-and-Continue
1946 debugging mode, where the object file in question may be recompiled and
1947 dynamically reloaded in the course of program execution, without the need
1948 to restart the program itself.  Currently, Fix-and-Continue functionality
1949 is only available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3
1950 and later.
1951 .IP "\fB\-fzero\-link\fR" 4
1952 .IX Item "-fzero-link"
1953 When compiling for the NeXT runtime, the compiler ordinarily replaces calls
1954 to \f(CW\*(C`objc_getClass("...")\*(C'\fR (when the name of the class is known at
1955 compile time) with static class references that get initialized at load time,
1956 which improves run-time performance.  Specifying the \fB\-fzero\-link\fR flag
1957 suppresses this behavior and causes calls to \f(CW\*(C`objc_getClass("...")\*(C'\fR
1958 to be retained.  This is useful in Zero-Link debugging mode, since it allows
1959 for individual class implementations to be modified during program execution.
1960 .IP "\fB\-gen\-decls\fR" 4
1961 .IX Item "-gen-decls"
1962 Dump interface declarations for all classes seen in the source file to a
1963 file named \fI\fIsourcename\fI.decl\fR.
1964 .IP "\fB\-Wassign\-intercept\fR" 4
1965 .IX Item "-Wassign-intercept"
1966 Warn whenever an Objective-C assignment is being intercepted by the
1967 garbage collector.
1968 .IP "\fB\-Wno\-protocol\fR" 4
1969 .IX Item "-Wno-protocol"
1970 If a class is declared to implement a protocol, a warning is issued for
1971 every method in the protocol that is not implemented by the class.  The
1972 default behavior is to issue a warning for every method not explicitly
1973 implemented in the class, even if a method implementation is inherited
1974 from the superclass.  If you use the \fB\-Wno\-protocol\fR option, then
1975 methods inherited from the superclass are considered to be implemented,
1976 and no warning is issued for them.
1977 .IP "\fB\-Wselector\fR" 4
1978 .IX Item "-Wselector"
1979 Warn if multiple methods of different types for the same selector are
1980 found during compilation.  The check is performed on the list of methods
1981 in the final stage of compilation.  Additionally, a check is performed
1982 for each selector appearing in a \f(CW\*(C`@selector(...)\*(C'\fR
1983 expression, and a corresponding method for that selector has been found
1984 during compilation.  Because these checks scan the method table only at
1985 the end of compilation, these warnings are not produced if the final
1986 stage of compilation is not reached, for example because an error is
1987 found during compilation, or because the \fB\-fsyntax\-only\fR option is
1988 being used.
1989 .IP "\fB\-Wstrict\-selector\-match\fR" 4
1990 .IX Item "-Wstrict-selector-match"
1991 Warn if multiple methods with differing argument and/or return types are
1992 found for a given selector when attempting to send a message using this
1993 selector to a receiver of type \f(CW\*(C`id\*(C'\fR or \f(CW\*(C`Class\*(C'\fR.  When this flag
1994 is off (which is the default behavior), the compiler will omit such warnings
1995 if any differences found are confined to types which share the same size
1996 and alignment.
1997 .IP "\fB\-Wundeclared\-selector\fR" 4
1998 .IX Item "-Wundeclared-selector"
1999 Warn if a \f(CW\*(C`@selector(...)\*(C'\fR expression referring to an
2000 undeclared selector is found.  A selector is considered undeclared if no
2001 method with that name has been declared before the
2002 \&\f(CW\*(C`@selector(...)\*(C'\fR expression, either explicitly in an
2003 \&\f(CW@interface\fR or \f(CW@protocol\fR declaration, or implicitly in
2004 an \f(CW@implementation\fR section.  This option always performs its
2005 checks as soon as a \f(CW\*(C`@selector(...)\*(C'\fR expression is found,
2006 while \fB\-Wselector\fR only performs its checks in the final stage of
2007 compilation.  This also enforces the coding style convention
2008 that methods and selectors must be declared before being used.
2009 .IP "\fB\-print\-objc\-runtime\-info\fR" 4
2010 .IX Item "-print-objc-runtime-info"
2011 Generate C header describing the largest structure that is passed by
2012 value, if any.
2013 .Sh "Options to Control Diagnostic Messages Formatting"
2014 .IX Subsection "Options to Control Diagnostic Messages Formatting"
2015 Traditionally, diagnostic messages have been formatted irrespective of
2016 the output device's aspect (e.g. its width, ...).  The options described
2017 below can be used to control the diagnostic messages formatting
2018 algorithm, e.g. how many characters per line, how often source location
2019 information should be reported.  Right now, only the \*(C+ front end can
2020 honor these options.  However it is expected, in the near future, that
2021 the remaining front ends would be able to digest them correctly.
2022 .IP "\fB\-fmessage\-length=\fR\fIn\fR" 4
2023 .IX Item "-fmessage-length=n"
2024 Try to format error messages so that they fit on lines of about \fIn\fR
2025 characters.  The default is 72 characters for \fBg++\fR and 0 for the rest of
2026 the front ends supported by \s-1GCC\s0.  If \fIn\fR is zero, then no
2027 line-wrapping will be done; each error message will appear on a single
2028 line.
2029 .IP "\fB\-fdiagnostics\-show\-location=once\fR" 4
2030 .IX Item "-fdiagnostics-show-location=once"
2031 Only meaningful in line-wrapping mode.  Instructs the diagnostic messages
2032 reporter to emit \fIonce\fR source location information; that is, in
2033 case the message is too long to fit on a single physical line and has to
2034 be wrapped, the source location won't be emitted (as prefix) again,
2035 over and over, in subsequent continuation lines.  This is the default
2036 behavior.
2037 .IP "\fB\-fdiagnostics\-show\-location=every\-line\fR" 4
2038 .IX Item "-fdiagnostics-show-location=every-line"
2039 Only meaningful in line-wrapping mode.  Instructs the diagnostic
2040 messages reporter to emit the same source location information (as
2041 prefix) for physical lines that result from the process of breaking
2042 a message which is too long to fit on a single line.
2043 .IP "\fB\-fdiagnostics\-show\-options\fR" 4
2044 .IX Item "-fdiagnostics-show-options"
2045 This option instructs the diagnostic machinery to add text to each
2046 diagnostic emitted, which indicates which command line option directly
2047 controls that diagnostic, when such an option is known to the
2048 diagnostic machinery.
2049 .Sh "Options to Request or Suppress Warnings"
2050 .IX Subsection "Options to Request or Suppress Warnings"
2051 Warnings are diagnostic messages that report constructions which
2052 are not inherently erroneous but which are risky or suggest there
2053 may have been an error.
2055 You can request many specific warnings with options beginning \fB\-W\fR,
2056 for example \fB\-Wimplicit\fR to request warnings on implicit
2057 declarations.  Each of these specific warning options also has a
2058 negative form beginning \fB\-Wno\-\fR to turn off warnings;
2059 for example, \fB\-Wno\-implicit\fR.  This manual lists only one of the
2060 two forms, whichever is not the default.
2062 The following options control the amount and kinds of warnings produced
2063 by \s-1GCC\s0; for further, language-specific options also refer to
2064 \&\fB\*(C+ Dialect Options\fR and \fBObjective-C and Objective\-\*(C+ Dialect
2065 Options\fR.
2066 .IP "\fB\-fsyntax\-only\fR" 4
2067 .IX Item "-fsyntax-only"
2068 Check the code for syntax errors, but don't do anything beyond that.
2069 .IP "\fB\-pedantic\fR" 4
2070 .IX Item "-pedantic"
2071 Issue all the warnings demanded by strict \s-1ISO\s0 C and \s-1ISO\s0 \*(C+;
2072 reject all programs that use forbidden extensions, and some other
2073 programs that do not follow \s-1ISO\s0 C and \s-1ISO\s0 \*(C+.  For \s-1ISO\s0 C, follows the
2074 version of the \s-1ISO\s0 C standard specified by any \fB\-std\fR option used.
2076 Valid \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ programs should compile properly with or without
2077 this option (though a rare few will require \fB\-ansi\fR or a
2078 \&\fB\-std\fR option specifying the required version of \s-1ISO\s0 C).  However,
2079 without this option, certain \s-1GNU\s0 extensions and traditional C and \*(C+
2080 features are supported as well.  With this option, they are rejected.
2082 \&\fB\-pedantic\fR does not cause warning messages for use of the
2083 alternate keywords whose names begin and end with \fB_\|_\fR.  Pedantic
2084 warnings are also disabled in the expression that follows
2085 \&\f(CW\*(C`_\|_extension_\|_\*(C'\fR.  However, only system header files should use
2086 these escape routes; application programs should avoid them.
2088 Some users try to use \fB\-pedantic\fR to check programs for strict \s-1ISO\s0
2089 C conformance.  They soon find that it does not do quite what they want:
2090 it finds some non-ISO practices, but not all\-\-\-only those for which
2091 \&\s-1ISO\s0 C \fIrequires\fR a diagnostic, and some others for which
2092 diagnostics have been added.
2094 A feature to report any failure to conform to \s-1ISO\s0 C might be useful in
2095 some instances, but would require considerable additional work and would
2096 be quite different from \fB\-pedantic\fR.  We don't have plans to
2097 support such a feature in the near future.
2099 Where the standard specified with \fB\-std\fR represents a \s-1GNU\s0
2100 extended dialect of C, such as \fBgnu89\fR or \fBgnu99\fR, there is a
2101 corresponding \fIbase standard\fR, the version of \s-1ISO\s0 C on which the \s-1GNU\s0
2102 extended dialect is based.  Warnings from \fB\-pedantic\fR are given
2103 where they are required by the base standard.  (It would not make sense
2104 for such warnings to be given only for features not in the specified \s-1GNU\s0
2105 C dialect, since by definition the \s-1GNU\s0 dialects of C include all
2106 features the compiler supports with the given option, and there would be
2107 nothing to warn about.)
2108 .IP "\fB\-pedantic\-errors\fR" 4
2109 .IX Item "-pedantic-errors"
2110 Like \fB\-pedantic\fR, except that errors are produced rather than
2111 warnings.
2112 .IP "\fB\-w\fR" 4
2113 .IX Item "-w"
2114 Inhibit all warning messages.
2115 .IP "\fB\-Wno\-import\fR" 4
2116 .IX Item "-Wno-import"
2117 Inhibit warning messages about the use of \fB#import\fR.
2118 .IP "\fB\-Wchar\-subscripts\fR" 4
2119 .IX Item "-Wchar-subscripts"
2120 Warn if an array subscript has type \f(CW\*(C`char\*(C'\fR.  This is a common cause
2121 of error, as programmers often forget that this type is signed on some
2122 machines.
2123 This warning is enabled by \fB\-Wall\fR.
2124 .IP "\fB\-Wcomment\fR" 4
2125 .IX Item "-Wcomment"
2126 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
2127 comment, or whenever a Backslash-Newline appears in a \fB//\fR comment.
2128 This warning is enabled by \fB\-Wall\fR.
2129 .IP "\fB\-Wfatal\-errors\fR" 4
2130 .IX Item "-Wfatal-errors"
2131 This option causes the compiler to abort compilation on the first error
2132 occurred rather than trying to keep going and printing further error
2133 messages.
2134 .IP "\fB\-Wformat\fR" 4
2135 .IX Item "-Wformat"
2136 Check calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR, etc., to make sure that
2137 the arguments supplied have types appropriate to the format string
2138 specified, and that the conversions specified in the format string make
2139 sense.  This includes standard functions, and others specified by format
2140 attributes, in the \f(CW\*(C`printf\*(C'\fR,
2141 \&\f(CW\*(C`scanf\*(C'\fR, \f(CW\*(C`strftime\*(C'\fR and \f(CW\*(C`strfmon\*(C'\fR (an X/Open extension,
2142 not in the C standard) families (or other target-specific families).
2143 Which functions are checked without format attributes having been
2144 specified depends on the standard version selected, and such checks of
2145 functions without the attribute specified are disabled by
2146 \&\fB\-ffreestanding\fR or \fB\-fno\-builtin\fR.
2148 The formats are checked against the format features supported by \s-1GNU\s0
2149 libc version 2.2.  These include all \s-1ISO\s0 C90 and C99 features, as well
2150 as features from the Single Unix Specification and some \s-1BSD\s0 and \s-1GNU\s0
2151 extensions.  Other library implementations may not support all these
2152 features; \s-1GCC\s0 does not support warning about features that go beyond a
2153 particular library's limitations.  However, if \fB\-pedantic\fR is used
2154 with \fB\-Wformat\fR, warnings will be given about format features not
2155 in the selected standard version (but not for \f(CW\*(C`strfmon\*(C'\fR formats,
2156 since those are not in any version of the C standard).  
2158 Since \fB\-Wformat\fR also checks for null format arguments for
2159 several functions, \fB\-Wformat\fR also implies \fB\-Wnonnull\fR.
2161 \&\fB\-Wformat\fR is included in \fB\-Wall\fR.  For more control over some
2162 aspects of format checking, the options \fB\-Wformat\-y2k\fR,
2163 \&\fB\-Wno\-format\-extra\-args\fR, \fB\-Wno\-format\-zero\-length\fR,
2164 \&\fB\-Wformat\-nonliteral\fR, \fB\-Wformat\-security\fR, and
2165 \&\fB\-Wformat=2\fR are available, but are not included in \fB\-Wall\fR.
2166 .IP "\fB\-Wformat\-y2k\fR" 4
2167 .IX Item "-Wformat-y2k"
2168 If \fB\-Wformat\fR is specified, also warn about \f(CW\*(C`strftime\*(C'\fR
2169 formats which may yield only a two-digit year.
2170 .IP "\fB\-Wno\-format\-extra\-args\fR" 4
2171 .IX Item "-Wno-format-extra-args"
2172 If \fB\-Wformat\fR is specified, do not warn about excess arguments to a
2173 \&\f(CW\*(C`printf\*(C'\fR or \f(CW\*(C`scanf\*(C'\fR format function.  The C standard specifies
2174 that such arguments are ignored.
2176 Where the unused arguments lie between used arguments that are
2177 specified with \fB$\fR operand number specifications, normally
2178 warnings are still given, since the implementation could not know what
2179 type to pass to \f(CW\*(C`va_arg\*(C'\fR to skip the unused arguments.  However,
2180 in the case of \f(CW\*(C`scanf\*(C'\fR formats, this option will suppress the
2181 warning if the unused arguments are all pointers, since the Single
2182 Unix Specification says that such unused arguments are allowed.
2183 .IP "\fB\-Wno\-format\-zero\-length\fR" 4
2184 .IX Item "-Wno-format-zero-length"
2185 If \fB\-Wformat\fR is specified, do not warn about zero-length formats.
2186 The C standard specifies that zero-length formats are allowed.
2187 .IP "\fB\-Wformat\-nonliteral\fR" 4
2188 .IX Item "-Wformat-nonliteral"
2189 If \fB\-Wformat\fR is specified, also warn if the format string is not a
2190 string literal and so cannot be checked, unless the format function
2191 takes its format arguments as a \f(CW\*(C`va_list\*(C'\fR.
2192 .IP "\fB\-Wformat\-security\fR" 4
2193 .IX Item "-Wformat-security"
2194 If \fB\-Wformat\fR is specified, also warn about uses of format
2195 functions that represent possible security problems.  At present, this
2196 warns about calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR functions where the
2197 format string is not a string literal and there are no format arguments,
2198 as in \f(CW\*(C`printf (foo);\*(C'\fR.  This may be a security hole if the format
2199 string came from untrusted input and contains \fB%n\fR.  (This is
2200 currently a subset of what \fB\-Wformat\-nonliteral\fR warns about, but
2201 in future warnings may be added to \fB\-Wformat\-security\fR that are not
2202 included in \fB\-Wformat\-nonliteral\fR.)
2203 .IP "\fB\-Wformat=2\fR" 4
2204 .IX Item "-Wformat=2"
2205 Enable \fB\-Wformat\fR plus format checks not included in
2206 \&\fB\-Wformat\fR.  Currently equivalent to \fB\-Wformat
2207 \&\-Wformat\-nonliteral \-Wformat\-security \-Wformat\-y2k\fR.
2208 .IP "\fB\-Wnonnull\fR" 4
2209 .IX Item "-Wnonnull"
2210 Warn about passing a null pointer for arguments marked as
2211 requiring a non-null value by the \f(CW\*(C`nonnull\*(C'\fR function attribute.
2213 \&\fB\-Wnonnull\fR is included in \fB\-Wall\fR and \fB\-Wformat\fR.  It
2214 can be disabled with the \fB\-Wno\-nonnull\fR option.
2215 .IP "\fB\-Winit\-self\fR (C, \*(C+, Objective-C and Objective\-\*(C+ only)" 4
2216 .IX Item "-Winit-self (C, , Objective-C and Objective- only)"
2217 Warn about uninitialized variables which are initialized with themselves.
2218 Note this option can only be used with the \fB\-Wuninitialized\fR option,
2219 which in turn only works with \fB\-O1\fR and above.
2221 For example, \s-1GCC\s0 will warn about \f(CW\*(C`i\*(C'\fR being uninitialized in the
2222 following snippet only when \fB\-Winit\-self\fR has been specified:
2224 .Vb 5
2225 \&        int f()
2226 \&        {
2227 \&          int i = i;
2228 \&          return i;
2229 \&        }
2231 .IP "\fB\-Wimplicit\-int\fR" 4
2232 .IX Item "-Wimplicit-int"
2233 Warn when a declaration does not specify a type.
2234 This warning is enabled by \fB\-Wall\fR.
2235 .IP "\fB\-Wimplicit\-function\-declaration\fR" 4
2236 .IX Item "-Wimplicit-function-declaration"
2237 .PD 0
2238 .IP "\fB\-Werror\-implicit\-function\-declaration\fR" 4
2239 .IX Item "-Werror-implicit-function-declaration"
2241 Give a warning (or error) whenever a function is used before being
2242 declared.  The form \fB\-Wno\-error\-implicit\-function\-declaration\fR
2243 is not supported.
2244 This warning is enabled by \fB\-Wall\fR (as a warning, not an error).
2245 .IP "\fB\-Wimplicit\fR" 4
2246 .IX Item "-Wimplicit"
2247 Same as \fB\-Wimplicit\-int\fR and \fB\-Wimplicit\-function\-declaration\fR.
2248 This warning is enabled by \fB\-Wall\fR.
2249 .IP "\fB\-Wmain\fR" 4
2250 .IX Item "-Wmain"
2251 Warn if the type of \fBmain\fR is suspicious.  \fBmain\fR should be a
2252 function with external linkage, returning int, taking either zero
2253 arguments, two, or three arguments of appropriate types.
2254 This warning is enabled by \fB\-Wall\fR.
2255 .IP "\fB\-Wmissing\-braces\fR" 4
2256 .IX Item "-Wmissing-braces"
2257 Warn if an aggregate or union initializer is not fully bracketed.  In
2258 the following example, the initializer for \fBa\fR is not fully
2259 bracketed, but that for \fBb\fR is fully bracketed.
2261 .Vb 2
2262 \&        int a[2][2] = { 0, 1, 2, 3 };
2263 \&        int b[2][2] = { { 0, 1 }, { 2, 3 } };
2266 This warning is enabled by \fB\-Wall\fR.
2267 .IP "\fB\-Wmissing\-include\-dirs\fR (C, \*(C+, Objective-C and Objective\-\*(C+ only)" 4
2268 .IX Item "-Wmissing-include-dirs (C, , Objective-C and Objective- only)"
2269 Warn if a user-supplied include directory does not exist.
2270 .IP "\fB\-Wparentheses\fR" 4
2271 .IX Item "-Wparentheses"
2272 Warn if parentheses are omitted in certain contexts, such
2273 as when there is an assignment in a context where a truth value
2274 is expected, or when operators are nested whose precedence people
2275 often get confused about.  Only the warning for an assignment used as
2276 a truth value is supported when compiling \*(C+; the other warnings are
2277 only supported when compiling C.
2279 Also warn if a comparison like \fBx<=y<=z\fR appears; this is
2280 equivalent to \fB(x<=y ? 1 : 0) <= z\fR, which is a different
2281 interpretation from that of ordinary mathematical notation.
2283 Also warn about constructions where there may be confusion to which
2284 \&\f(CW\*(C`if\*(C'\fR statement an \f(CW\*(C`else\*(C'\fR branch belongs.  Here is an example of
2285 such a case:
2287 .Vb 7
2288 \&        {
2289 \&          if (a)
2290 \&            if (b)
2291 \&              foo ();
2292 \&          else
2293 \&            bar ();
2294 \&        }
2297 In C, every \f(CW\*(C`else\*(C'\fR branch belongs to the innermost possible \f(CW\*(C`if\*(C'\fR
2298 statement, which in this example is \f(CW\*(C`if (b)\*(C'\fR.  This is often not
2299 what the programmer expected, as illustrated in the above example by
2300 indentation the programmer chose.  When there is the potential for this
2301 confusion, \s-1GCC\s0 will issue a warning when this flag is specified.
2302 To eliminate the warning, add explicit braces around the innermost
2303 \&\f(CW\*(C`if\*(C'\fR statement so there is no way the \f(CW\*(C`else\*(C'\fR could belong to
2304 the enclosing \f(CW\*(C`if\*(C'\fR.  The resulting code would look like this:
2306 .Vb 9
2307 \&        {
2308 \&          if (a)
2309 \&            {
2310 \&              if (b)
2311 \&                foo ();
2312 \&              else
2313 \&                bar ();
2314 \&            }
2315 \&        }
2318 This warning is enabled by \fB\-Wall\fR.
2319 .IP "\fB\-Wsequence\-point\fR" 4
2320 .IX Item "-Wsequence-point"
2321 Warn about code that may have undefined semantics because of violations
2322 of sequence point rules in the C standard.
2324 The C standard defines the order in which expressions in a C program are
2325 evaluated in terms of \fIsequence points\fR, which represent a partial
2326 ordering between the execution of parts of the program: those executed
2327 before the sequence point, and those executed after it.  These occur
2328 after the evaluation of a full expression (one which is not part of a
2329 larger expression), after the evaluation of the first operand of a
2330 \&\f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, \f(CW\*(C`? :\*(C'\fR or \f(CW\*(C`,\*(C'\fR (comma) operator, before a
2331 function is called (but after the evaluation of its arguments and the
2332 expression denoting the called function), and in certain other places.
2333 Other than as expressed by the sequence point rules, the order of
2334 evaluation of subexpressions of an expression is not specified.  All
2335 these rules describe only a partial order rather than a total order,
2336 since, for example, if two functions are called within one expression
2337 with no sequence point between them, the order in which the functions
2338 are called is not specified.  However, the standards committee have
2339 ruled that function calls do not overlap.
2341 It is not specified when between sequence points modifications to the
2342 values of objects take effect.  Programs whose behavior depends on this
2343 have undefined behavior; the C standard specifies that \*(L"Between the
2344 previous and next sequence point an object shall have its stored value
2345 modified at most once by the evaluation of an expression.  Furthermore,
2346 the prior value shall be read only to determine the value to be
2347 stored.\*(R".  If a program breaks these rules, the results on any
2348 particular implementation are entirely unpredictable.
2350 Examples of code with undefined behavior are \f(CW\*(C`a = a++;\*(C'\fR, \f(CW\*(C`a[n]
2351 = b[n++]\*(C'\fR and \f(CW\*(C`a[i++] = i;\*(C'\fR.  Some more complicated cases are not
2352 diagnosed by this option, and it may give an occasional false positive
2353 result, but in general it has been found fairly effective at detecting
2354 this sort of problem in programs.
2356 The present implementation of this option only works for C programs.  A
2357 future implementation may also work for \*(C+ programs.
2359 The C standard is worded confusingly, therefore there is some debate
2360 over the precise meaning of the sequence point rules in subtle cases.
2361 Links to discussions of the problem, including proposed formal
2362 definitions, may be found on the \s-1GCC\s0 readings page, at
2363 <\fBhttp://gcc.gnu.org/readings.html\fR>.
2365 This warning is enabled by \fB\-Wall\fR.
2366 .IP "\fB\-Wreturn\-type\fR" 4
2367 .IX Item "-Wreturn-type"
2368 Warn whenever a function is defined with a return-type that defaults to
2369 \&\f(CW\*(C`int\*(C'\fR.  Also warn about any \f(CW\*(C`return\*(C'\fR statement with no
2370 return-value in a function whose return-type is not \f(CW\*(C`void\*(C'\fR.
2372 For C, also warn if the return type of a function has a type qualifier
2373 such as \f(CW\*(C`const\*(C'\fR.  Such a type qualifier has no effect, since the
2374 value returned by a function is not an lvalue.  \s-1ISO\s0 C prohibits
2375 qualified \f(CW\*(C`void\*(C'\fR return types on function definitions, so such
2376 return types always receive a warning even without this option.
2378 For \*(C+, a function without return type always produces a diagnostic
2379 message, even when \fB\-Wno\-return\-type\fR is specified.  The only
2380 exceptions are \fBmain\fR and functions defined in system headers.
2382 This warning is enabled by \fB\-Wall\fR.
2383 .IP "\fB\-Wswitch\fR" 4
2384 .IX Item "-Wswitch"
2385 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2386 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2387 enumeration.  (The presence of a \f(CW\*(C`default\*(C'\fR label prevents this
2388 warning.)  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2389 provoke warnings when this option is used.
2390 This warning is enabled by \fB\-Wall\fR.
2391 .IP "\fB\-Wswitch\-default\fR" 4
2392 .IX Item "-Wswitch-default"
2393 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement does not have a \f(CW\*(C`default\*(C'\fR
2394 case.
2395 .IP "\fB\-Wswitch\-enum\fR" 4
2396 .IX Item "-Wswitch-enum"
2397 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2398 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2399 enumeration.  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2400 provoke warnings when this option is used.
2401 .IP "\fB\-Wtrigraphs\fR" 4
2402 .IX Item "-Wtrigraphs"
2403 Warn if any trigraphs are encountered that might change the meaning of
2404 the program (trigraphs within comments are not warned about).
2405 This warning is enabled by \fB\-Wall\fR.
2406 .IP "\fB\-Wunused\-function\fR" 4
2407 .IX Item "-Wunused-function"
2408 Warn whenever a static function is declared but not defined or a
2409 non-inline static function is unused.
2410 This warning is enabled by \fB\-Wall\fR.
2411 .IP "\fB\-Wunused\-label\fR" 4
2412 .IX Item "-Wunused-label"
2413 Warn whenever a label is declared but not used.
2414 This warning is enabled by \fB\-Wall\fR.
2416 To suppress this warning use the \fBunused\fR attribute.
2417 .IP "\fB\-Wunused\-parameter\fR" 4
2418 .IX Item "-Wunused-parameter"
2419 Warn whenever a function parameter is unused aside from its declaration.
2421 To suppress this warning use the \fBunused\fR attribute.
2422 .IP "\fB\-Wunused\-variable\fR" 4
2423 .IX Item "-Wunused-variable"
2424 Warn whenever a local variable or non-constant static variable is unused
2425 aside from its declaration.
2426 This warning is enabled by \fB\-Wall\fR.
2428 To suppress this warning use the \fBunused\fR attribute.
2429 .IP "\fB\-Wunused\-value\fR" 4
2430 .IX Item "-Wunused-value"
2431 Warn whenever a statement computes a result that is explicitly not used.
2432 This warning is enabled by \fB\-Wall\fR.
2434 To suppress this warning cast the expression to \fBvoid\fR.
2435 .IP "\fB\-Wunused\fR" 4
2436 .IX Item "-Wunused"
2437 All the above \fB\-Wunused\fR options combined.
2439 In order to get a warning about an unused function parameter, you must
2440 either specify \fB\-Wextra \-Wunused\fR (note that \fB\-Wall\fR implies
2441 \&\fB\-Wunused\fR), or separately specify \fB\-Wunused\-parameter\fR.
2442 .IP "\fB\-Wuninitialized\fR" 4
2443 .IX Item "-Wuninitialized"
2444 Warn if an automatic variable is used without first being initialized or
2445 if a variable may be clobbered by a \f(CW\*(C`setjmp\*(C'\fR call.
2447 These warnings are possible only in optimizing compilation,
2448 because they require data flow information that is computed only
2449 when optimizing.  If you don't specify \fB\-O\fR, you simply won't
2450 get these warnings.
2452 If you want to warn about code which uses the uninitialized value of the
2453 variable in its own initializer, use the \fB\-Winit\-self\fR option.
2455 These warnings occur for individual uninitialized or clobbered
2456 elements of structure, union or array variables as well as for
2457 variables which are uninitialized or clobbered as a whole.  They do
2458 not occur for variables or elements declared \f(CW\*(C`volatile\*(C'\fR.  Because
2459 these warnings depend on optimization, the exact variables or elements
2460 for which there are warnings will depend on the precise optimization
2461 options and version of \s-1GCC\s0 used.
2463 Note that there may be no warning about a variable that is used only
2464 to compute a value that itself is never used, because such
2465 computations may be deleted by data flow analysis before the warnings
2466 are printed.
2468 These warnings are made optional because \s-1GCC\s0 is not smart
2469 enough to see all the reasons why the code might be correct
2470 despite appearing to have an error.  Here is one example of how
2471 this can happen:
2473 .Vb 12
2474 \&        {
2475 \&          int x;
2476 \&          switch (y)
2477 \&            {
2478 \&            case 1: x = 1;
2479 \&              break;
2480 \&            case 2: x = 4;
2481 \&              break;
2482 \&            case 3: x = 5;
2483 \&            }
2484 \&          foo (x);
2485 \&        }
2488 If the value of \f(CW\*(C`y\*(C'\fR is always 1, 2 or 3, then \f(CW\*(C`x\*(C'\fR is
2489 always initialized, but \s-1GCC\s0 doesn't know this.  Here is
2490 another common case:
2492 .Vb 6
2493 \&        {
2494 \&          int save_y;
2495 \&          if (change_y) save_y = y, y = new_y;
2496 \&          ...
2497 \&          if (change_y) y = save_y;
2498 \&        }
2501 This has no bug because \f(CW\*(C`save_y\*(C'\fR is used only if it is set.
2503 This option also warns when a non-volatile automatic variable might be
2504 changed by a call to \f(CW\*(C`longjmp\*(C'\fR.  These warnings as well are possible
2505 only in optimizing compilation.
2507 The compiler sees only the calls to \f(CW\*(C`setjmp\*(C'\fR.  It cannot know
2508 where \f(CW\*(C`longjmp\*(C'\fR will be called; in fact, a signal handler could
2509 call it at any point in the code.  As a result, you may get a warning
2510 even when there is in fact no problem because \f(CW\*(C`longjmp\*(C'\fR cannot
2511 in fact be called at the place which would cause a problem.
2513 Some spurious warnings can be avoided if you declare all the functions
2514 you use that never return as \f(CW\*(C`noreturn\*(C'\fR.  
2516 This warning is enabled by \fB\-Wall\fR.
2517 .IP "\fB\-Wunknown\-pragmas\fR" 4
2518 .IX Item "-Wunknown-pragmas"
2519 Warn when a #pragma directive is encountered which is not understood by
2520 \&\s-1GCC\s0.  If this command line option is used, warnings will even be issued
2521 for unknown pragmas in system header files.  This is not the case if
2522 the warnings were only enabled by the \fB\-Wall\fR command line option.
2523 .IP "\fB\-Wno\-pragmas\fR" 4
2524 .IX Item "-Wno-pragmas"
2525 Do not warn about misuses of pragmas, such as incorrect parameters,
2526 invalid syntax, or conflicts between pragmas.  See also
2527 \&\fB\-Wunknown\-pragmas\fR.
2528 .IP "\fB\-Wstrict\-aliasing\fR" 4
2529 .IX Item "-Wstrict-aliasing"
2530 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2531 It warns about code which might break the strict aliasing rules that the
2532 compiler is using for optimization.  The warning does not catch all
2533 cases, but does attempt to catch the more common pitfalls.  It is
2534 included in \fB\-Wall\fR.
2535 .IP "\fB\-Wstrict\-aliasing=2\fR" 4
2536 .IX Item "-Wstrict-aliasing=2"
2537 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2538 It warns about code which might break the strict aliasing rules that the
2539 compiler is using for optimization.  This warning catches more cases than
2540 \&\fB\-Wstrict\-aliasing\fR, but it will also give a warning for some ambiguous
2541 cases that are safe.
2542 .IP "\fB\-Wall\fR" 4
2543 .IX Item "-Wall"
2544 All of the above \fB\-W\fR options combined.  This enables all the
2545 warnings about constructions that some users consider questionable, and
2546 that are easy to avoid (or modify to prevent the warning), even in
2547 conjunction with macros.  This also enables some language-specific
2548 warnings described in \fB\*(C+ Dialect Options\fR and
2549 \&\fBObjective-C and Objective\-\*(C+ Dialect Options\fR.
2551 The following \fB\-W...\fR options are not implied by \fB\-Wall\fR.
2552 Some of them warn about constructions that users generally do not
2553 consider questionable, but which occasionally you might wish to check
2554 for; others warn about constructions that are necessary or hard to avoid
2555 in some cases, and there is no simple way to modify the code to suppress
2556 the warning.
2557 .IP "\fB\-Wextra\fR" 4
2558 .IX Item "-Wextra"
2559 (This option used to be called \fB\-W\fR.  The older name is still
2560 supported, but the newer name is more descriptive.)  Print extra warning
2561 messages for these events:
2562 .RS 4
2563 .IP "*" 4
2564 A function can return either with or without a value.  (Falling
2565 off the end of the function body is considered returning without
2566 a value.)  For example, this function would evoke such a
2567 warning:
2569 .Vb 5
2570 \&        foo (a)
2571 \&        {
2572 \&          if (a > 0)
2573 \&            return a;
2574 \&        }
2576 .IP "*" 4
2577 An expression-statement or the left-hand side of a comma expression
2578 contains no side effects.
2579 To suppress the warning, cast the unused expression to void.
2580 For example, an expression such as \fBx[i,j]\fR will cause a warning,
2581 but \fBx[(void)i,j]\fR will not.
2582 .IP "*" 4
2583 An unsigned value is compared against zero with \fB<\fR or \fB>=\fR.
2584 .IP "*" 4
2585 Storage-class specifiers like \f(CW\*(C`static\*(C'\fR are not the first things in
2586 a declaration.  According to the C Standard, this usage is obsolescent.
2587 .IP "*" 4
2588 If \fB\-Wall\fR or \fB\-Wunused\fR is also specified, warn about unused
2589 arguments.
2590 .IP "*" 4
2591 A comparison between signed and unsigned values could produce an
2592 incorrect result when the signed value is converted to unsigned.
2593 (But don't warn if \fB\-Wno\-sign\-compare\fR is also specified.)
2594 .IP "*" 4
2595 An aggregate has an initializer which does not initialize all members.
2596 This warning can be independently controlled by
2597 \&\fB\-Wmissing\-field\-initializers\fR.
2598 .IP "*" 4
2599 A function parameter is declared without a type specifier in K&R\-style
2600 functions:
2602 .Vb 1
2603 \&        void foo(bar) { }
2605 .IP "*" 4
2606 An empty body occurs in an \fBif\fR or \fBelse\fR statement.
2607 .IP "*" 4
2608 A pointer is compared against integer zero with \fB<\fR, \fB<=\fR,
2609 \&\fB>\fR, or \fB>=\fR.
2610 .IP "*" 4
2611 A variable might be changed by \fBlongjmp\fR or \fBvfork\fR.
2612 .IP "*" 4
2613 Any of several floating-point events that often indicate errors, such as
2614 overflow, underflow, loss of precision, etc.
2615 .IP "*<(\*(C+ only)>" 4
2616 .IX Item "*<( only)>"
2617 An enumerator and a non-enumerator both appear in a conditional expression.
2618 .IP "*<(\*(C+ only)>" 4
2619 .IX Item "*<( only)>"
2620 A non-static reference or non-static \fBconst\fR member appears in a
2621 class without constructors.
2622 .IP "*<(\*(C+ only)>" 4
2623 .IX Item "*<( only)>"
2624 Ambiguous virtual bases.
2625 .IP "*<(\*(C+ only)>" 4
2626 .IX Item "*<( only)>"
2627 Subscripting an array which has been declared \fBregister\fR.
2628 .IP "*<(\*(C+ only)>" 4
2629 .IX Item "*<( only)>"
2630 Taking the address of a variable which has been declared \fBregister\fR.
2631 .IP "*<(\*(C+ only)>" 4
2632 .IX Item "*<( only)>"
2633 A base class is not initialized in a derived class' copy constructor.
2635 .RS 4
2637 .IP "\fB\-Wno\-div\-by\-zero\fR" 4
2638 .IX Item "-Wno-div-by-zero"
2639 Do not warn about compile-time integer division by zero.  Floating point
2640 division by zero is not warned about, as it can be a legitimate way of
2641 obtaining infinities and NaNs.
2642 .IP "\fB\-Wsystem\-headers\fR" 4
2643 .IX Item "-Wsystem-headers"
2644 Print warning messages for constructs found in system header files.
2645 Warnings from system headers are normally suppressed, on the assumption
2646 that they usually do not indicate real problems and would only make the
2647 compiler output harder to read.  Using this command line option tells
2648 \&\s-1GCC\s0 to emit warnings from system headers as if they occurred in user
2649 code.  However, note that using \fB\-Wall\fR in conjunction with this
2650 option will \fInot\fR warn about unknown pragmas in system
2651 headers\-\-\-for that, \fB\-Wunknown\-pragmas\fR must also be used.
2652 .IP "\fB\-Wfloat\-equal\fR" 4
2653 .IX Item "-Wfloat-equal"
2654 Warn if floating point values are used in equality comparisons.
2656 The idea behind this is that sometimes it is convenient (for the
2657 programmer) to consider floating-point values as approximations to
2658 infinitely precise real numbers.  If you are doing this, then you need
2659 to compute (by analyzing the code, or in some other way) the maximum or
2660 likely maximum error that the computation introduces, and allow for it
2661 when performing comparisons (and when producing output, but that's a
2662 different problem).  In particular, instead of testing for equality, you
2663 would check to see whether the two values have ranges that overlap; and
2664 this is done with the relational operators, so equality comparisons are
2665 probably mistaken.
2666 .IP "\fB\-Wtraditional\fR (C only)" 4
2667 .IX Item "-Wtraditional (C only)"
2668 Warn about certain constructs that behave differently in traditional and
2669 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
2670 equivalent, and/or problematic constructs which should be avoided.
2671 .RS 4
2672 .IP "*" 4
2673 Macro parameters that appear within string literals in the macro body.
2674 In traditional C macro replacement takes place within string literals,
2675 but does not in \s-1ISO\s0 C.
2676 .IP "*" 4
2677 In traditional C, some preprocessor directives did not exist.
2678 Traditional preprocessors would only consider a line to be a directive
2679 if the \fB#\fR appeared in column 1 on the line.  Therefore
2680 \&\fB\-Wtraditional\fR warns about directives that traditional C
2681 understands but would ignore because the \fB#\fR does not appear as the
2682 first character on the line.  It also suggests you hide directives like
2683 \&\fB#pragma\fR not understood by traditional C by indenting them.  Some
2684 traditional implementations would not recognize \fB#elif\fR, so it
2685 suggests avoiding it altogether.
2686 .IP "*" 4
2687 A function-like macro that appears without arguments.
2688 .IP "*" 4
2689 The unary plus operator.
2690 .IP "*" 4
2691 The \fBU\fR integer constant suffix, or the \fBF\fR or \fBL\fR floating point
2692 constant suffixes.  (Traditional C does support the \fBL\fR suffix on integer
2693 constants.)  Note, these suffixes appear in macros defined in the system
2694 headers of most modern systems, e.g. the \fB_MIN\fR/\fB_MAX\fR macros in \f(CW\*(C`<limits.h>\*(C'\fR.
2695 Use of these macros in user code might normally lead to spurious
2696 warnings, however \s-1GCC\s0's integrated preprocessor has enough context to
2697 avoid warning in these cases.
2698 .IP "*" 4
2699 A function declared external in one block and then used after the end of
2700 the block.
2701 .IP "*" 4
2702 A \f(CW\*(C`switch\*(C'\fR statement has an operand of type \f(CW\*(C`long\*(C'\fR.
2703 .IP "*" 4
2704 A non\-\f(CW\*(C`static\*(C'\fR function declaration follows a \f(CW\*(C`static\*(C'\fR one.
2705 This construct is not accepted by some traditional C compilers.
2706 .IP "*" 4
2707 The \s-1ISO\s0 type of an integer constant has a different width or
2708 signedness from its traditional type.  This warning is only issued if
2709 the base of the constant is ten.  I.e. hexadecimal or octal values, which
2710 typically represent bit patterns, are not warned about.
2711 .IP "*" 4
2712 Usage of \s-1ISO\s0 string concatenation is detected.
2713 .IP "*" 4
2714 Initialization of automatic aggregates.
2715 .IP "*" 4
2716 Identifier conflicts with labels.  Traditional C lacks a separate
2717 namespace for labels.
2718 .IP "*" 4
2719 Initialization of unions.  If the initializer is zero, the warning is
2720 omitted.  This is done under the assumption that the zero initializer in
2721 user code appears conditioned on e.g. \f(CW\*(C`_\|_STDC_\|_\*(C'\fR to avoid missing
2722 initializer warnings and relies on default initialization to zero in the
2723 traditional C case.
2724 .IP "*" 4
2725 Conversions by prototypes between fixed/floating point values and vice
2726 versa.  The absence of these prototypes when compiling with traditional
2727 C would cause serious problems.  This is a subset of the possible
2728 conversion warnings, for the full set use \fB\-Wconversion\fR.
2729 .IP "*" 4
2730 Use of \s-1ISO\s0 C style function definitions.  This warning intentionally is
2731 \&\fInot\fR issued for prototype declarations or variadic functions
2732 because these \s-1ISO\s0 C features will appear in your code when using
2733 libiberty's traditional C compatibility macros, \f(CW\*(C`PARAMS\*(C'\fR and
2734 \&\f(CW\*(C`VPARAMS\*(C'\fR.  This warning is also bypassed for nested functions
2735 because that feature is already a \s-1GCC\s0 extension and thus not relevant to
2736 traditional C compatibility.
2738 .RS 4
2740 .IP "\fB\-Wdeclaration\-after\-statement\fR (C only)" 4
2741 .IX Item "-Wdeclaration-after-statement (C only)"
2742 Warn when a declaration is found after a statement in a block.  This
2743 construct, known from \*(C+, was introduced with \s-1ISO\s0 C99 and is by default
2744 allowed in \s-1GCC\s0.  It is not supported by \s-1ISO\s0 C90 and was not supported by
2745 \&\s-1GCC\s0 versions before \s-1GCC\s0 3.0.  
2746 .IP "\fB\-Wundef\fR" 4
2747 .IX Item "-Wundef"
2748 Warn if an undefined identifier is evaluated in an \fB#if\fR directive.
2749 .IP "\fB\-Wno\-endif\-labels\fR" 4
2750 .IX Item "-Wno-endif-labels"
2751 Do not warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
2752 .IP "\fB\-Wshadow\fR" 4
2753 .IX Item "-Wshadow"
2754 Warn whenever a local variable shadows another local variable, parameter or
2755 global variable or whenever a built-in function is shadowed.
2756 .IP "\fB\-Wlarger\-than\-\fR\fIlen\fR" 4
2757 .IX Item "-Wlarger-than-len"
2758 Warn whenever an object of larger than \fIlen\fR bytes is defined.
2759 .IP "\fB\-Wunsafe\-loop\-optimizations\fR" 4
2760 .IX Item "-Wunsafe-loop-optimizations"
2761 Warn if the loop cannot be optimized because the compiler could not
2762 assume anything on the bounds of the loop indices.  With
2763 \&\fB\-funsafe\-loop\-optimizations\fR warn if the compiler made
2764 such assumptions.
2765 .IP "\fB\-Wpointer\-arith\fR" 4
2766 .IX Item "-Wpointer-arith"
2767 Warn about anything that depends on the \*(L"size of\*(R" a function type or
2768 of \f(CW\*(C`void\*(C'\fR.  \s-1GNU\s0 C assigns these types a size of 1, for
2769 convenience in calculations with \f(CW\*(C`void *\*(C'\fR pointers and pointers
2770 to functions.
2771 .IP "\fB\-Wbad\-function\-cast\fR (C only)" 4
2772 .IX Item "-Wbad-function-cast (C only)"
2773 Warn whenever a function call is cast to a non-matching type.
2774 For example, warn if \f(CW\*(C`int malloc()\*(C'\fR is cast to \f(CW\*(C`anything *\*(C'\fR.
2775 .IP "\fB\-Wc++\-compat\fR" 4
2776 .IX Item "-Wc++-compat"
2777 Warn about \s-1ISO\s0 C constructs that are outside of the common subset of
2778 \&\s-1ISO\s0 C and \s-1ISO\s0 \*(C+, e.g. request for implicit conversion from
2779 \&\f(CW\*(C`void *\*(C'\fR to a pointer to non\-\f(CW\*(C`void\*(C'\fR type.
2780 .IP "\fB\-Wcast\-qual\fR" 4
2781 .IX Item "-Wcast-qual"
2782 Warn whenever a pointer is cast so as to remove a type qualifier from
2783 the target type.  For example, warn if a \f(CW\*(C`const char *\*(C'\fR is cast
2784 to an ordinary \f(CW\*(C`char *\*(C'\fR.
2785 .IP "\fB\-Wcast\-align\fR" 4
2786 .IX Item "-Wcast-align"
2787 Warn whenever a pointer is cast such that the required alignment of the
2788 target is increased.  For example, warn if a \f(CW\*(C`char *\*(C'\fR is cast to
2789 an \f(CW\*(C`int *\*(C'\fR on machines where integers can only be accessed at
2790 two\- or four-byte boundaries.
2791 .IP "\fB\-Wwrite\-strings\fR" 4
2792 .IX Item "-Wwrite-strings"
2793 When compiling C, give string constants the type \f(CW\*(C`const
2794 char[\f(CIlength\f(CW]\*(C'\fR so that
2795 copying the address of one into a non\-\f(CW\*(C`const\*(C'\fR \f(CW\*(C`char *\*(C'\fR
2796 pointer will get a warning; when compiling \*(C+, warn about the
2797 deprecated conversion from string constants to \f(CW\*(C`char *\*(C'\fR.
2798 These warnings will help you find at
2799 compile time code that can try to write into a string constant, but
2800 only if you have been very careful about using \f(CW\*(C`const\*(C'\fR in
2801 declarations and prototypes.  Otherwise, it will just be a nuisance;
2802 this is why we did not make \fB\-Wall\fR request these warnings.
2803 .IP "\fB\-Wconversion\fR" 4
2804 .IX Item "-Wconversion"
2805 Warn if a prototype causes a type conversion that is different from what
2806 would happen to the same argument in the absence of a prototype.  This
2807 includes conversions of fixed point to floating and vice versa, and
2808 conversions changing the width or signedness of a fixed point argument
2809 except when the same as the default promotion.
2811 Also, warn if a negative integer constant expression is implicitly
2812 converted to an unsigned type.  For example, warn about the assignment
2813 \&\f(CW\*(C`x = \-1\*(C'\fR if \f(CW\*(C`x\*(C'\fR is unsigned.  But do not warn about explicit
2814 casts like \f(CW\*(C`(unsigned) \-1\*(C'\fR.
2815 .IP "\fB\-Wsign\-compare\fR" 4
2816 .IX Item "-Wsign-compare"
2817 Warn when a comparison between signed and unsigned values could produce
2818 an incorrect result when the signed value is converted to unsigned.
2819 This warning is also enabled by \fB\-Wextra\fR; to get the other warnings
2820 of \fB\-Wextra\fR without this warning, use \fB\-Wextra \-Wno\-sign\-compare\fR.
2821 .IP "\fB\-Waggregate\-return\fR" 4
2822 .IX Item "-Waggregate-return"
2823 Warn if any functions that return structures or unions are defined or
2824 called.  (In languages where you can return an array, this also elicits
2825 a warning.)
2826 .IP "\fB\-Wno\-attributes\fR" 4
2827 .IX Item "-Wno-attributes"
2828 Do not warn if an unexpected \f(CW\*(C`_\|_attribute_\|_\*(C'\fR is used, such as
2829 unrecognized attributes, function attributes applied to variables,
2830 etc.  This will not stop errors for incorrect use of supported
2831 attributes.
2832 .IP "\fB\-Wstrict\-prototypes\fR (C only)" 4
2833 .IX Item "-Wstrict-prototypes (C only)"
2834 Warn if a function is declared or defined without specifying the
2835 argument types.  (An old-style function definition is permitted without
2836 a warning if preceded by a declaration which specifies the argument
2837 types.)
2838 .IP "\fB\-Wold\-style\-definition\fR (C only)" 4
2839 .IX Item "-Wold-style-definition (C only)"
2840 Warn if an old-style function definition is used.  A warning is given
2841 even if there is a previous prototype.
2842 .IP "\fB\-Wmissing\-prototypes\fR (C only)" 4
2843 .IX Item "-Wmissing-prototypes (C only)"
2844 Warn if a global function is defined without a previous prototype
2845 declaration.  This warning is issued even if the definition itself
2846 provides a prototype.  The aim is to detect global functions that fail
2847 to be declared in header files.
2848 .IP "\fB\-Wmissing\-declarations\fR (C only)" 4
2849 .IX Item "-Wmissing-declarations (C only)"
2850 Warn if a global function is defined without a previous declaration.
2851 Do so even if the definition itself provides a prototype.
2852 Use this option to detect global functions that are not declared in
2853 header files.
2854 .IP "\fB\-Wmissing\-field\-initializers\fR" 4
2855 .IX Item "-Wmissing-field-initializers"
2856 Warn if a structure's initializer has some fields missing.  For
2857 example, the following code would cause such a warning, because
2858 \&\f(CW\*(C`x.h\*(C'\fR is implicitly zero:
2860 .Vb 2
2861 \&        struct s { int f, g, h; };
2862 \&        struct s x = { 3, 4 };
2865 This option does not warn about designated initializers, so the following
2866 modification would not trigger a warning:
2868 .Vb 2
2869 \&        struct s { int f, g, h; };
2870 \&        struct s x = { .f = 3, .g = 4 };
2873 This warning is included in \fB\-Wextra\fR.  To get other \fB\-Wextra\fR
2874 warnings without this one, use \fB\-Wextra \-Wno\-missing\-field\-initializers\fR.
2875 .IP "\fB\-Wmissing\-noreturn\fR" 4
2876 .IX Item "-Wmissing-noreturn"
2877 Warn about functions which might be candidates for attribute \f(CW\*(C`noreturn\*(C'\fR.
2878 Note these are only possible candidates, not absolute ones.  Care should
2879 be taken to manually verify functions actually do not ever return before
2880 adding the \f(CW\*(C`noreturn\*(C'\fR attribute, otherwise subtle code generation
2881 bugs could be introduced.  You will not get a warning for \f(CW\*(C`main\*(C'\fR in
2882 hosted C environments.
2883 .IP "\fB\-Wmissing\-format\-attribute\fR" 4
2884 .IX Item "-Wmissing-format-attribute"
2885 Warn about function pointers which might be candidates for \f(CW\*(C`format\*(C'\fR
2886 attributes.  Note these are only possible candidates, not absolute ones.
2887 \&\s-1GCC\s0 will guess that function pointers with \f(CW\*(C`format\*(C'\fR attributes that
2888 are used in assignment, initialization, parameter passing or return
2889 statements should have a corresponding \f(CW\*(C`format\*(C'\fR attribute in the
2890 resulting type.  I.e. the left-hand side of the assignment or
2891 initialization, the type of the parameter variable, or the return type
2892 of the containing function respectively should also have a \f(CW\*(C`format\*(C'\fR
2893 attribute to avoid the warning.
2895 \&\s-1GCC\s0 will also warn about function definitions which might be
2896 candidates for \f(CW\*(C`format\*(C'\fR attributes.  Again, these are only
2897 possible candidates.  \s-1GCC\s0 will guess that \f(CW\*(C`format\*(C'\fR attributes
2898 might be appropriate for any function that calls a function like
2899 \&\f(CW\*(C`vprintf\*(C'\fR or \f(CW\*(C`vscanf\*(C'\fR, but this might not always be the
2900 case, and some functions for which \f(CW\*(C`format\*(C'\fR attributes are
2901 appropriate may not be detected.
2902 .IP "\fB\-Wno\-multichar\fR" 4
2903 .IX Item "-Wno-multichar"
2904 Do not warn if a multicharacter constant (\fB'\s-1FOOF\s0'\fR) is used.
2905 Usually they indicate a typo in the user's code, as they have
2906 implementation-defined values, and should not be used in portable code.
2907 .IP "\fB\-Wnormalized=<none|id|nfc|nfkc>\fR" 4
2908 .IX Item "-Wnormalized=<none|id|nfc|nfkc>"
2909 In \s-1ISO\s0 C and \s-1ISO\s0 \*(C+, two identifiers are different if they are
2910 different sequences of characters.  However, sometimes when characters
2911 outside the basic \s-1ASCII\s0 character set are used, you can have two
2912 different character sequences that look the same.  To avoid confusion,
2913 the \s-1ISO\s0 10646 standard sets out some \fInormalization rules\fR which
2914 when applied ensure that two sequences that look the same are turned into
2915 the same sequence.  \s-1GCC\s0 can warn you if you are using identifiers which
2916 have not been normalized; this option controls that warning.
2918 There are four levels of warning that \s-1GCC\s0 supports.  The default is
2919 \&\fB\-Wnormalized=nfc\fR, which warns about any identifier which is
2920 not in the \s-1ISO\s0 10646 \*(L"C\*(R" normalized form, \fI\s-1NFC\s0\fR.  \s-1NFC\s0 is the
2921 recommended form for most uses.
2923 Unfortunately, there are some characters which \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ allow
2924 in identifiers that when turned into \s-1NFC\s0 aren't allowable as
2925 identifiers.  That is, there's no way to use these symbols in portable
2926 \&\s-1ISO\s0 C or \*(C+ and have all your identifiers in \s-1NFC\s0.
2927 \&\fB\-Wnormalized=id\fR suppresses the warning for these characters.
2928 It is hoped that future versions of the standards involved will correct
2929 this, which is why this option is not the default.
2931 You can switch the warning off for all characters by writing
2932 \&\fB\-Wnormalized=none\fR.  You would only want to do this if you
2933 were using some other normalization scheme (like \*(L"D\*(R"), because
2934 otherwise you can easily create bugs that are literally impossible to see.
2936 Some characters in \s-1ISO\s0 10646 have distinct meanings but look identical
2937 in some fonts or display methodologies, especially once formatting has
2938 been applied.  For instance \f(CW\*(C`\eu207F\*(C'\fR, \*(L"\s-1SUPERSCRIPT\s0 \s-1LATIN\s0 \s-1SMALL\s0
2939 \&\s-1LETTER\s0 N\*(R", will display just like a regular \f(CW\*(C`n\*(C'\fR which has been
2940 placed in a superscript.  \s-1ISO\s0 10646 defines the \fI\s-1NFKC\s0\fR
2941 normalisation scheme to convert all these into a standard form as
2942 well, and \s-1GCC\s0 will warn if your code is not in \s-1NFKC\s0 if you use
2943 \&\fB\-Wnormalized=nfkc\fR.  This warning is comparable to warning
2944 about every identifier that contains the letter O because it might be
2945 confused with the digit 0, and so is not the default, but may be
2946 useful as a local coding convention if the programming environment is
2947 unable to be fixed to display these characters distinctly.
2948 .IP "\fB\-Wno\-deprecated\-declarations\fR" 4
2949 .IX Item "-Wno-deprecated-declarations"
2950 Do not warn about uses of functions, variables, and types marked as
2951 deprecated by using the \f(CW\*(C`deprecated\*(C'\fR attribute.
2952 (@pxref{Function Attributes}, \f(CW@pxref\fR{Variable Attributes},
2953 \&\f(CW@pxref\fR{Type Attributes}.)
2954 .IP "\fB\-Wpacked\fR" 4
2955 .IX Item "-Wpacked"
2956 Warn if a structure is given the packed attribute, but the packed
2957 attribute has no effect on the layout or size of the structure.
2958 Such structures may be mis-aligned for little benefit.  For
2959 instance, in this code, the variable \f(CW\*(C`f.x\*(C'\fR in \f(CW\*(C`struct bar\*(C'\fR
2960 will be misaligned even though \f(CW\*(C`struct bar\*(C'\fR does not itself
2961 have the packed attribute:
2963 .Vb 8
2964 \&        struct foo {
2965 \&          int x;
2966 \&          char a, b, c, d;
2967 \&        } __attribute__((packed));
2968 \&        struct bar {
2969 \&          char z;
2970 \&          struct foo f;
2971 \&        };
2973 .IP "\fB\-Wpadded\fR" 4
2974 .IX Item "-Wpadded"
2975 Warn if padding is included in a structure, either to align an element
2976 of the structure or to align the whole structure.  Sometimes when this
2977 happens it is possible to rearrange the fields of the structure to
2978 reduce the padding and so make the structure smaller.
2979 .IP "\fB\-Wredundant\-decls\fR" 4
2980 .IX Item "-Wredundant-decls"
2981 Warn if anything is declared more than once in the same scope, even in
2982 cases where multiple declaration is valid and changes nothing.
2983 .IP "\fB\-Wnested\-externs\fR (C only)" 4
2984 .IX Item "-Wnested-externs (C only)"
2985 Warn if an \f(CW\*(C`extern\*(C'\fR declaration is encountered within a function.
2986 .IP "\fB\-Wunreachable\-code\fR" 4
2987 .IX Item "-Wunreachable-code"
2988 Warn if the compiler detects that code will never be executed.
2990 This option is intended to warn when the compiler detects that at
2991 least a whole line of source code will never be executed, because
2992 some condition is never satisfied or because it is after a
2993 procedure that never returns.
2995 It is possible for this option to produce a warning even though there
2996 are circumstances under which part of the affected line can be executed,
2997 so care should be taken when removing apparently-unreachable code.
2999 For instance, when a function is inlined, a warning may mean that the
3000 line is unreachable in only one inlined copy of the function.
3002 This option is not made part of \fB\-Wall\fR because in a debugging
3003 version of a program there is often substantial code which checks
3004 correct functioning of the program and is, hopefully, unreachable
3005 because the program does work.  Another common use of unreachable
3006 code is to provide behavior which is selectable at compile\-time.
3007 .IP "\fB\-Winline\fR" 4
3008 .IX Item "-Winline"
3009 Warn if a function can not be inlined and it was declared as inline.
3010 Even with this option, the compiler will not warn about failures to
3011 inline functions declared in system headers.
3013 The compiler uses a variety of heuristics to determine whether or not
3014 to inline a function.  For example, the compiler takes into account
3015 the size of the function being inlined and the amount of inlining
3016 that has already been done in the current function.  Therefore,
3017 seemingly insignificant changes in the source program can cause the
3018 warnings produced by \fB\-Winline\fR to appear or disappear.
3019 .IP "\fB\-Wno\-invalid\-offsetof\fR (\*(C+ only)" 4
3020 .IX Item "-Wno-invalid-offsetof ( only)"
3021 Suppress warnings from applying the \fBoffsetof\fR macro to a non-POD
3022 type.  According to the 1998 \s-1ISO\s0 \*(C+ standard, applying \fBoffsetof\fR
3023 to a non-POD type is undefined.  In existing \*(C+ implementations,
3024 however, \fBoffsetof\fR typically gives meaningful results even when
3025 applied to certain kinds of non-POD types. (Such as a simple
3026 \&\fBstruct\fR that fails to be a \s-1POD\s0 type only by virtue of having a
3027 constructor.)  This flag is for users who are aware that they are
3028 writing nonportable code and who have deliberately chosen to ignore the
3029 warning about it.
3031 The restrictions on \fBoffsetof\fR may be relaxed in a future version
3032 of the \*(C+ standard.
3033 .IP "\fB\-Wno\-int\-to\-pointer\-cast\fR (C only)" 4
3034 .IX Item "-Wno-int-to-pointer-cast (C only)"
3035 Suppress warnings from casts to pointer type of an integer of a
3036 different size.
3037 .IP "\fB\-Wno\-pointer\-to\-int\-cast\fR (C only)" 4
3038 .IX Item "-Wno-pointer-to-int-cast (C only)"
3039 Suppress warnings from casts from a pointer to an integer type of a
3040 different size.
3041 .IP "\fB\-Winvalid\-pch\fR" 4
3042 .IX Item "-Winvalid-pch"
3043 Warn if a precompiled header is found in
3044 the search path but can't be used.
3045 .IP "\fB\-Wlong\-long\fR" 4
3046 .IX Item "-Wlong-long"
3047 Warn if \fBlong long\fR type is used.  This is default.  To inhibit
3048 the warning messages, use \fB\-Wno\-long\-long\fR.  Flags
3049 \&\fB\-Wlong\-long\fR and \fB\-Wno\-long\-long\fR are taken into account
3050 only when \fB\-pedantic\fR flag is used.
3051 .IP "\fB\-Wvariadic\-macros\fR" 4
3052 .IX Item "-Wvariadic-macros"
3053 Warn if variadic macros are used in pedantic \s-1ISO\s0 C90 mode, or the \s-1GNU\s0
3054 alternate syntax when in pedantic \s-1ISO\s0 C99 mode.  This is default.
3055 To inhibit the warning messages, use \fB\-Wno\-variadic\-macros\fR.
3056 .IP "\fB\-Wvolatile\-register\-var\fR" 4
3057 .IX Item "-Wvolatile-register-var"
3058 Warn if a register variable is declared volatile.  The volatile
3059 modifier does not inhibit all optimizations that may eliminate reads
3060 and/or writes to register variables.
3061 .IP "\fB\-Wdisabled\-optimization\fR" 4
3062 .IX Item "-Wdisabled-optimization"
3063 Warn if a requested optimization pass is disabled.  This warning does
3064 not generally indicate that there is anything wrong with your code; it
3065 merely indicates that \s-1GCC\s0's optimizers were unable to handle the code
3066 effectively.  Often, the problem is that your code is too big or too
3067 complex; \s-1GCC\s0 will refuse to optimize programs when the optimization
3068 itself is likely to take inordinate amounts of time.
3069 .IP "\fB\-Wpointer\-sign\fR" 4
3070 .IX Item "-Wpointer-sign"
3071 Warn for pointer argument passing or assignment with different signedness.
3072 This option is only supported for C and Objective\-C.  It is implied by
3073 \&\fB\-Wall\fR and by \fB\-pedantic\fR, which can be disabled with
3074 \&\fB\-Wno\-pointer\-sign\fR.
3075 .IP "\fB\-Werror\fR" 4
3076 .IX Item "-Werror"
3077 Make all warnings into errors.
3078 .IP "\fB\-Werror\-maybe\-reset\fR" 4
3079 .IX Item "-Werror-maybe-reset"
3080 Act like \fB\-Wno\-error\fR if the \fB\s-1GCC_NO_WERROR\s0\fR environment
3081 variable is set to anything other than 0 or empty.
3082 .IP "\fB\-fhonour\-copts\fR" 4
3083 .IX Item "-fhonour-copts"
3084 If \fB\s-1GCC_HONOUR_COPTS\s0\fR is set to 1, abort if this option is not
3085 given at least once, and warn if it is given more than once.
3086 If \fB\s-1GCC_HONOUR_COPTS\s0\fR is set to 2, abort if this option is not
3087 given exactly once.
3088 If \fB\s-1GCC_HONOUR_COPTS\s0\fR is set to 0 or unset, warn if this option
3089 is not given exactly once.
3090 The warning is quelled if \fB\s-1GCC_HONOUR_COPTS\s0\fR is set to \fBs\fR.
3091 This flag and environment variable only affect the C language.
3092 .IP "\fB\-Wstack\-protector\fR" 4
3093 .IX Item "-Wstack-protector"
3094 This option is only active when \fB\-fstack\-protector\fR is active.  It
3095 warns about functions that will not be protected against stack smashing.
3096 .Sh "Options for Debugging Your Program or \s-1GCC\s0"
3097 .IX Subsection "Options for Debugging Your Program or GCC"
3098 \&\s-1GCC\s0 has various special options that are used for debugging
3099 either your program or \s-1GCC:\s0
3100 .IP "\fB\-g\fR" 4
3101 .IX Item "-g"
3102 Produce debugging information in the operating system's native format
3103 (stabs, \s-1COFF\s0, \s-1XCOFF\s0, or \s-1DWARF\s0 2).  \s-1GDB\s0 can work with this debugging
3104 information.
3106 On most systems that use stabs format, \fB\-g\fR enables use of extra
3107 debugging information that only \s-1GDB\s0 can use; this extra information
3108 makes debugging work better in \s-1GDB\s0 but will probably make other debuggers
3109 crash or
3110 refuse to read the program.  If you want to control for certain whether
3111 to generate the extra information, use \fB\-gstabs+\fR, \fB\-gstabs\fR,
3112 \&\fB\-gxcoff+\fR, \fB\-gxcoff\fR, or \fB\-gvms\fR (see below).
3114 \&\s-1GCC\s0 allows you to use \fB\-g\fR with
3115 \&\fB\-O\fR.  The shortcuts taken by optimized code may occasionally
3116 produce surprising results: some variables you declared may not exist
3117 at all; flow of control may briefly move where you did not expect it;
3118 some statements may not be executed because they compute constant
3119 results or their values were already at hand; some statements may
3120 execute in different places because they were moved out of loops.
3122 Nevertheless it proves possible to debug optimized output.  This makes
3123 it reasonable to use the optimizer for programs that might have bugs.
3125 The following options are useful when \s-1GCC\s0 is generated with the
3126 capability for more than one debugging format.
3127 .IP "\fB\-ggdb\fR" 4
3128 .IX Item "-ggdb"
3129 Produce debugging information for use by \s-1GDB\s0.  This means to use the
3130 most expressive format available (\s-1DWARF\s0 2, stabs, or the native format
3131 if neither of those are supported), including \s-1GDB\s0 extensions if at all
3132 possible.
3133 .IP "\fB\-gstabs\fR" 4
3134 .IX Item "-gstabs"
3135 Produce debugging information in stabs format (if that is supported),
3136 without \s-1GDB\s0 extensions.  This is the format used by \s-1DBX\s0 on most \s-1BSD\s0
3137 systems.  On \s-1MIPS\s0, Alpha and System V Release 4 systems this option
3138 produces stabs debugging output which is not understood by \s-1DBX\s0 or \s-1SDB\s0.
3139 On System V Release 4 systems this option requires the \s-1GNU\s0 assembler.
3140 .IP "\fB\-feliminate\-unused\-debug\-symbols\fR" 4
3141 .IX Item "-feliminate-unused-debug-symbols"
3142 Produce debugging information in stabs format (if that is supported),
3143 for only symbols that are actually used.
3144 .IP "\fB\-gstabs+\fR" 4
3145 .IX Item "-gstabs+"
3146 Produce debugging information in stabs format (if that is supported),
3147 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3148 use of these extensions is likely to make other debuggers crash or
3149 refuse to read the program.
3150 .IP "\fB\-gcoff\fR" 4
3151 .IX Item "-gcoff"
3152 Produce debugging information in \s-1COFF\s0 format (if that is supported).
3153 This is the format used by \s-1SDB\s0 on most System V systems prior to
3154 System V Release 4.
3155 .IP "\fB\-gxcoff\fR" 4
3156 .IX Item "-gxcoff"
3157 Produce debugging information in \s-1XCOFF\s0 format (if that is supported).
3158 This is the format used by the \s-1DBX\s0 debugger on \s-1IBM\s0 \s-1RS/6000\s0 systems.
3159 .IP "\fB\-gxcoff+\fR" 4
3160 .IX Item "-gxcoff+"
3161 Produce debugging information in \s-1XCOFF\s0 format (if that is supported),
3162 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3163 use of these extensions is likely to make other debuggers crash or
3164 refuse to read the program, and may cause assemblers other than the \s-1GNU\s0
3165 assembler (\s-1GAS\s0) to fail with an error.
3166 .IP "\fB\-gdwarf\-2\fR" 4
3167 .IX Item "-gdwarf-2"
3168 Produce debugging information in \s-1DWARF\s0 version 2 format (if that is
3169 supported).  This is the format used by \s-1DBX\s0 on \s-1IRIX\s0 6.  With this
3170 option, \s-1GCC\s0 uses features of \s-1DWARF\s0 version 3 when they are useful;
3171 version 3 is upward compatible with version 2, but may still cause
3172 problems for older debuggers.
3173 .IP "\fB\-gvms\fR" 4
3174 .IX Item "-gvms"
3175 Produce debugging information in \s-1VMS\s0 debug format (if that is
3176 supported).  This is the format used by \s-1DEBUG\s0 on \s-1VMS\s0 systems.
3177 .IP "\fB\-g\fR\fIlevel\fR" 4
3178 .IX Item "-glevel"
3179 .PD 0
3180 .IP "\fB\-ggdb\fR\fIlevel\fR" 4
3181 .IX Item "-ggdblevel"
3182 .IP "\fB\-gstabs\fR\fIlevel\fR" 4
3183 .IX Item "-gstabslevel"
3184 .IP "\fB\-gcoff\fR\fIlevel\fR" 4
3185 .IX Item "-gcofflevel"
3186 .IP "\fB\-gxcoff\fR\fIlevel\fR" 4
3187 .IX Item "-gxcofflevel"
3188 .IP "\fB\-gvms\fR\fIlevel\fR" 4
3189 .IX Item "-gvmslevel"
3191 Request debugging information and also use \fIlevel\fR to specify how
3192 much information.  The default level is 2.
3194 Level 1 produces minimal information, enough for making backtraces in
3195 parts of the program that you don't plan to debug.  This includes
3196 descriptions of functions and external variables, but no information
3197 about local variables and no line numbers.
3199 Level 3 includes extra information, such as all the macro definitions
3200 present in the program.  Some debuggers support macro expansion when
3201 you use \fB\-g3\fR.
3203 \&\fB\-gdwarf\-2\fR does not accept a concatenated debug level, because
3204 \&\s-1GCC\s0 used to support an option \fB\-gdwarf\fR that meant to generate
3205 debug information in version 1 of the \s-1DWARF\s0 format (which is very
3206 different from version 2), and it would have been too confusing.  That
3207 debug format is long obsolete, but the option cannot be changed now.
3208 Instead use an additional \fB\-g\fR\fIlevel\fR option to change the
3209 debug level for \s-1DWARF2\s0.
3210 .IP "\fB\-feliminate\-dwarf2\-dups\fR" 4
3211 .IX Item "-feliminate-dwarf2-dups"
3212 Compress \s-1DWARF2\s0 debugging information by eliminating duplicated
3213 information about each symbol.  This option only makes sense when
3214 generating \s-1DWARF2\s0 debugging information with \fB\-gdwarf\-2\fR.
3215 .IP "\fB\-p\fR" 4
3216 .IX Item "-p"
3217 Generate extra code to write profile information suitable for the
3218 analysis program \fBprof\fR.  You must use this option when compiling
3219 the source files you want data about, and you must also use it when
3220 linking.
3221 .IP "\fB\-pg\fR" 4
3222 .IX Item "-pg"
3223 Generate extra code to write profile information suitable for the
3224 analysis program \fBgprof\fR.  You must use this option when compiling
3225 the source files you want data about, and you must also use it when
3226 linking.
3227 .IP "\fB\-Q\fR" 4
3228 .IX Item "-Q"
3229 Makes the compiler print out each function name as it is compiled, and
3230 print some statistics about each pass when it finishes.
3231 .IP "\fB\-ftime\-report\fR" 4
3232 .IX Item "-ftime-report"
3233 Makes the compiler print some statistics about the time consumed by each
3234 pass when it finishes.
3235 .IP "\fB\-fmem\-report\fR" 4
3236 .IX Item "-fmem-report"
3237 Makes the compiler print some statistics about permanent memory
3238 allocation when it finishes.
3239 .IP "\fB\-fprofile\-arcs\fR" 4
3240 .IX Item "-fprofile-arcs"
3241 Add code so that program flow \fIarcs\fR are instrumented.  During
3242 execution the program records how many times each branch and call is
3243 executed and how many times it is taken or returns.  When the compiled
3244 program exits it saves this data to a file called
3245 \&\fI\fIauxname\fI.gcda\fR for each source file.  The data may be used for
3246 profile-directed optimizations (\fB\-fbranch\-probabilities\fR), or for
3247 test coverage analysis (\fB\-ftest\-coverage\fR).  Each object file's
3248 \&\fIauxname\fR is generated from the name of the output file, if
3249 explicitly specified and it is not the final executable, otherwise it is
3250 the basename of the source file.  In both cases any suffix is removed
3251 (e.g. \fIfoo.gcda\fR for input file \fIdir/foo.c\fR, or
3252 \&\fIdir/foo.gcda\fR for output file specified as \fB\-o dir/foo.o\fR).
3253 .IP "\fB\-\-coverage\fR" 4
3254 .IX Item "--coverage"
3255 This option is used to compile and link code instrumented for coverage
3256 analysis.  The option is a synonym for \fB\-fprofile\-arcs\fR
3257 \&\fB\-ftest\-coverage\fR (when compiling) and \fB\-lgcov\fR (when
3258 linking).  See the documentation for those options for more details.
3259 .RS 4
3260 .IP "@bullet" 4
3261 .IX Item "@bullet"
3262 Compile the source files with \fB\-fprofile\-arcs\fR plus optimization
3263 and code generation options.  For test coverage analysis, use the
3264 additional \fB\-ftest\-coverage\fR option.  You do not need to profile
3265 every source file in a program.
3266 .IP "@cvmmfu" 4
3267 .IX Item "@cvmmfu"
3268 Link your object files with \fB\-lgcov\fR or \fB\-fprofile\-arcs\fR
3269 (the latter implies the former).
3270 .IP "@dwnngv" 4
3271 .IX Item "@dwnngv"
3272 Run the program on a representative workload to generate the arc profile
3273 information.  This may be repeated any number of times.  You can run
3274 concurrent instances of your program, and provided that the file system
3275 supports locking, the data files will be correctly updated.  Also
3276 \&\f(CW\*(C`fork\*(C'\fR calls are detected and correctly handled (double counting
3277 will not happen).
3278 .IP "@exoohw" 4
3279 .IX Item "@exoohw"
3280 For profile-directed optimizations, compile the source files again with
3281 the same optimization and code generation options plus
3282 \&\fB\-fbranch\-probabilities\fR.
3283 .IP "@fyppix" 4
3284 .IX Item "@fyppix"
3285 For test coverage analysis, use \fBgcov\fR to produce human readable
3286 information from the \fI.gcno\fR and \fI.gcda\fR files.  Refer to the
3287 \&\fBgcov\fR documentation for further information.
3289 .RS 4
3291 With \fB\-fprofile\-arcs\fR, for each function of your program \s-1GCC\s0
3292 creates a program flow graph, then finds a spanning tree for the graph.
3293 Only arcs that are not on the spanning tree have to be instrumented: the
3294 compiler adds code to count the number of times that these arcs are
3295 executed.  When an arc is the only exit or only entrance to a block, the
3296 instrumentation code can be added to the block; otherwise, a new basic
3297 block must be created to hold the instrumentation code.
3299 .IP "\fB\-ftest\-coverage\fR" 4
3300 .IX Item "-ftest-coverage"
3301 Produce a notes file that the \fBgcov\fR code-coverage utility can use to
3302 show program coverage.  Each source file's note file is called
3303 \&\fI\fIauxname\fI.gcno\fR.  Refer to the \fB\-fprofile\-arcs\fR option
3304 above for a description of \fIauxname\fR and instructions on how to
3305 generate test coverage data.  Coverage data will match the source files
3306 more closely, if you do not optimize.
3307 .IP "\fB\-d\fR\fIletters\fR" 4
3308 .IX Item "-dletters"
3309 .PD 0
3310 .IP "\fB\-fdump\-rtl\-\fR\fIpass\fR" 4
3311 .IX Item "-fdump-rtl-pass"
3313 Says to make debugging dumps during compilation at times specified by
3314 \&\fIletters\fR.    This is used for debugging the RTL-based passes of the
3315 compiler.  The file names for most of the dumps are made by appending a
3316 pass number and a word to the \fIdumpname\fR.  \fIdumpname\fR is generated
3317 from the name of the output file, if explicitly specified and it is not
3318 an executable, otherwise it is the basename of the source file.
3320 Most debug dumps can be enabled either passing a letter to the \fB\-d\fR
3321 option, or with a long \fB\-fdump\-rtl\fR switch; here are the possible
3322 letters for use in \fIletters\fR and \fIpass\fR, and their meanings:
3323 .RS 4
3324 .IP "\fB\-dA\fR" 4
3325 .IX Item "-dA"
3326 Annotate the assembler output with miscellaneous debugging information.
3327 .IP "\fB\-db\fR" 4
3328 .IX Item "-db"
3329 .PD 0
3330 .IP "\fB\-fdump\-rtl\-bp\fR" 4
3331 .IX Item "-fdump-rtl-bp"
3333 Dump after computing branch probabilities, to \fI\fIfile\fI.09.bp\fR.
3334 .IP "\fB\-dB\fR" 4
3335 .IX Item "-dB"
3336 .PD 0
3337 .IP "\fB\-fdump\-rtl\-bbro\fR" 4
3338 .IX Item "-fdump-rtl-bbro"
3340 Dump after block reordering, to \fI\fIfile\fI.30.bbro\fR.
3341 .IP "\fB\-dc\fR" 4
3342 .IX Item "-dc"
3343 .PD 0
3344 .IP "\fB\-fdump\-rtl\-combine\fR" 4
3345 .IX Item "-fdump-rtl-combine"
3347 Dump after instruction combination, to the file \fI\fIfile\fI.17.combine\fR.
3348 .IP "\fB\-dC\fR" 4
3349 .IX Item "-dC"
3350 .PD 0
3351 .IP "\fB\-fdump\-rtl\-ce1\fR" 4
3352 .IX Item "-fdump-rtl-ce1"
3353 .IP "\fB\-fdump\-rtl\-ce2\fR" 4
3354 .IX Item "-fdump-rtl-ce2"
3356 \&\fB\-dC\fR and \fB\-fdump\-rtl\-ce1\fR enable dumping after the
3357 first if conversion, to the file \fI\fIfile\fI.11.ce1\fR.  \fB\-dC\fR
3358 and \fB\-fdump\-rtl\-ce2\fR enable dumping after the second if
3359 conversion, to the file \fI\fIfile\fI.18.ce2\fR.
3360 .IP "\fB\-dd\fR" 4
3361 .IX Item "-dd"
3362 .PD 0
3363 .IP "\fB\-fdump\-rtl\-btl\fR" 4
3364 .IX Item "-fdump-rtl-btl"
3365 .IP "\fB\-fdump\-rtl\-dbr\fR" 4
3366 .IX Item "-fdump-rtl-dbr"
3368 \&\fB\-dd\fR and \fB\-fdump\-rtl\-btl\fR enable dumping after branch
3369 target load optimization, to \fI\fIfile\fI.31.btl\fR.  \fB\-dd\fR
3370 and \fB\-fdump\-rtl\-dbr\fR enable dumping after delayed branch
3371 scheduling, to \fI\fIfile\fI.36.dbr\fR.
3372 .IP "\fB\-dD\fR" 4
3373 .IX Item "-dD"
3374 Dump all macro definitions, at the end of preprocessing, in addition to
3375 normal output.
3376 .IP "\fB\-dE\fR" 4
3377 .IX Item "-dE"
3378 .PD 0
3379 .IP "\fB\-fdump\-rtl\-ce3\fR" 4
3380 .IX Item "-fdump-rtl-ce3"
3382 Dump after the third if conversion, to \fI\fIfile\fI.28.ce3\fR.
3383 .IP "\fB\-df\fR" 4
3384 .IX Item "-df"
3385 .PD 0
3386 .IP "\fB\-fdump\-rtl\-cfg\fR" 4
3387 .IX Item "-fdump-rtl-cfg"
3388 .IP "\fB\-fdump\-rtl\-life\fR" 4
3389 .IX Item "-fdump-rtl-life"
3391 \&\fB\-df\fR and \fB\-fdump\-rtl\-cfg\fR enable dumping after control
3392 and data flow analysis, to \fI\fIfile\fI.08.cfg\fR.  \fB\-df\fR
3393 and \fB\-fdump\-rtl\-cfg\fR enable dumping dump after life analysis,
3394 to \fI\fIfile\fI.16.life\fR.
3395 .IP "\fB\-dg\fR" 4
3396 .IX Item "-dg"
3397 .PD 0
3398 .IP "\fB\-fdump\-rtl\-greg\fR" 4
3399 .IX Item "-fdump-rtl-greg"
3401 Dump after global register allocation, to \fI\fIfile\fI.23.greg\fR.
3402 .IP "\fB\-dG\fR" 4
3403 .IX Item "-dG"
3404 .PD 0
3405 .IP "\fB\-fdump\-rtl\-gcse\fR" 4
3406 .IX Item "-fdump-rtl-gcse"
3407 .IP "\fB\-fdump\-rtl\-bypass\fR" 4
3408 .IX Item "-fdump-rtl-bypass"
3410 \&\fB\-dG\fR and \fB\-fdump\-rtl\-gcse\fR enable dumping after \s-1GCSE\s0, to
3411 \&\fI\fIfile\fI.05.gcse\fR.  \fB\-dG\fR and \fB\-fdump\-rtl\-bypass\fR
3412 enable dumping after jump bypassing and control flow optimizations, to
3413 \&\fI\fIfile\fI.07.bypass\fR.
3414 .IP "\fB\-dh\fR" 4
3415 .IX Item "-dh"
3416 .PD 0
3417 .IP "\fB\-fdump\-rtl\-eh\fR" 4
3418 .IX Item "-fdump-rtl-eh"
3420 Dump after finalization of \s-1EH\s0 handling code, to \fI\fIfile\fI.02.eh\fR.
3421 .IP "\fB\-di\fR" 4
3422 .IX Item "-di"
3423 .PD 0
3424 .IP "\fB\-fdump\-rtl\-sibling\fR" 4
3425 .IX Item "-fdump-rtl-sibling"
3427 Dump after sibling call optimizations, to \fI\fIfile\fI.01.sibling\fR.
3428 .IP "\fB\-dj\fR" 4
3429 .IX Item "-dj"
3430 .PD 0
3431 .IP "\fB\-fdump\-rtl\-jump\fR" 4
3432 .IX Item "-fdump-rtl-jump"
3434 Dump after the first jump optimization, to \fI\fIfile\fI.03.jump\fR.
3435 .IP "\fB\-dk\fR" 4
3436 .IX Item "-dk"
3437 .PD 0
3438 .IP "\fB\-fdump\-rtl\-stack\fR" 4
3439 .IX Item "-fdump-rtl-stack"
3441 Dump after conversion from registers to stack, to \fI\fIfile\fI.33.stack\fR.
3442 .IP "\fB\-dl\fR" 4
3443 .IX Item "-dl"
3444 .PD 0
3445 .IP "\fB\-fdump\-rtl\-lreg\fR" 4
3446 .IX Item "-fdump-rtl-lreg"
3448 Dump after local register allocation, to \fI\fIfile\fI.22.lreg\fR.
3449 .IP "\fB\-dL\fR" 4
3450 .IX Item "-dL"
3451 .PD 0
3452 .IP "\fB\-fdump\-rtl\-loop\fR" 4
3453 .IX Item "-fdump-rtl-loop"
3454 .IP "\fB\-fdump\-rtl\-loop2\fR" 4
3455 .IX Item "-fdump-rtl-loop2"
3457 \&\fB\-dL\fR and \fB\-fdump\-rtl\-loop\fR enable dumping after the first
3458 loop optimization pass, to \fI\fIfile\fI.06.loop\fR.  \fB\-dL\fR and
3459 \&\fB\-fdump\-rtl\-loop2\fR enable dumping after the second pass, to
3460 \&\fI\fIfile\fI.13.loop2\fR.
3461 .IP "\fB\-dm\fR" 4
3462 .IX Item "-dm"
3463 .PD 0
3464 .IP "\fB\-fdump\-rtl\-sms\fR" 4
3465 .IX Item "-fdump-rtl-sms"
3467 Dump after modulo scheduling, to \fI\fIfile\fI.20.sms\fR.
3468 .IP "\fB\-dM\fR" 4
3469 .IX Item "-dM"
3470 .PD 0
3471 .IP "\fB\-fdump\-rtl\-mach\fR" 4
3472 .IX Item "-fdump-rtl-mach"
3474 Dump after performing the machine dependent reorganization pass, to
3475 \&\fI\fIfile\fI.35.mach\fR.
3476 .IP "\fB\-dn\fR" 4
3477 .IX Item "-dn"
3478 .PD 0
3479 .IP "\fB\-fdump\-rtl\-rnreg\fR" 4
3480 .IX Item "-fdump-rtl-rnreg"
3482 Dump after register renumbering, to \fI\fIfile\fI.29.rnreg\fR.
3483 .IP "\fB\-dN\fR" 4
3484 .IX Item "-dN"
3485 .PD 0
3486 .IP "\fB\-fdump\-rtl\-regmove\fR" 4
3487 .IX Item "-fdump-rtl-regmove"
3489 Dump after the register move pass, to \fI\fIfile\fI.19.regmove\fR.
3490 .IP "\fB\-do\fR" 4
3491 .IX Item "-do"
3492 .PD 0
3493 .IP "\fB\-fdump\-rtl\-postreload\fR" 4
3494 .IX Item "-fdump-rtl-postreload"
3496 Dump after post-reload optimizations, to \fI\fIfile\fI.24.postreload\fR.
3497 .IP "\fB\-dr\fR" 4
3498 .IX Item "-dr"
3499 .PD 0
3500 .IP "\fB\-fdump\-rtl\-expand\fR" 4
3501 .IX Item "-fdump-rtl-expand"
3503 Dump after \s-1RTL\s0 generation, to \fI\fIfile\fI.00.expand\fR.
3504 .IP "\fB\-dR\fR" 4
3505 .IX Item "-dR"
3506 .PD 0
3507 .IP "\fB\-fdump\-rtl\-sched2\fR" 4
3508 .IX Item "-fdump-rtl-sched2"
3510 Dump after the second scheduling pass, to \fI\fIfile\fI.32.sched2\fR.
3511 .IP "\fB\-ds\fR" 4
3512 .IX Item "-ds"
3513 .PD 0
3514 .IP "\fB\-fdump\-rtl\-cse\fR" 4
3515 .IX Item "-fdump-rtl-cse"
3517 Dump after \s-1CSE\s0 (including the jump optimization that sometimes follows
3518 \&\s-1CSE\s0), to \fI\fIfile\fI.04.cse\fR.
3519 .IP "\fB\-dS\fR" 4
3520 .IX Item "-dS"
3521 .PD 0
3522 .IP "\fB\-fdump\-rtl\-sched\fR" 4
3523 .IX Item "-fdump-rtl-sched"
3525 Dump after the first scheduling pass, to \fI\fIfile\fI.21.sched\fR.
3526 .IP "\fB\-dt\fR" 4
3527 .IX Item "-dt"
3528 .PD 0
3529 .IP "\fB\-fdump\-rtl\-cse2\fR" 4
3530 .IX Item "-fdump-rtl-cse2"
3532 Dump after the second \s-1CSE\s0 pass (including the jump optimization that
3533 sometimes follows \s-1CSE\s0), to \fI\fIfile\fI.15.cse2\fR.
3534 .IP "\fB\-dT\fR" 4
3535 .IX Item "-dT"
3536 .PD 0
3537 .IP "\fB\-fdump\-rtl\-tracer\fR" 4
3538 .IX Item "-fdump-rtl-tracer"
3540 Dump after running tracer, to \fI\fIfile\fI.12.tracer\fR.
3541 .IP "\fB\-dV\fR" 4
3542 .IX Item "-dV"
3543 .PD 0
3544 .IP "\fB\-fdump\-rtl\-vpt\fR" 4
3545 .IX Item "-fdump-rtl-vpt"
3546 .IP "\fB\-fdump\-rtl\-vartrack\fR" 4
3547 .IX Item "-fdump-rtl-vartrack"
3549 \&\fB\-dV\fR and \fB\-fdump\-rtl\-vpt\fR enable dumping after the value
3550 profile transformations, to \fI\fIfile\fI.10.vpt\fR.  \fB\-dV\fR
3551 and \fB\-fdump\-rtl\-vartrack\fR enable dumping after variable tracking,
3552 to \fI\fIfile\fI.34.vartrack\fR.
3553 .IP "\fB\-dw\fR" 4
3554 .IX Item "-dw"
3555 .PD 0
3556 .IP "\fB\-fdump\-rtl\-flow2\fR" 4
3557 .IX Item "-fdump-rtl-flow2"
3559 Dump after the second flow pass, to \fI\fIfile\fI.26.flow2\fR.
3560 .IP "\fB\-dz\fR" 4
3561 .IX Item "-dz"
3562 .PD 0
3563 .IP "\fB\-fdump\-rtl\-peephole2\fR" 4
3564 .IX Item "-fdump-rtl-peephole2"
3566 Dump after the peephole pass, to \fI\fIfile\fI.27.peephole2\fR.
3567 .IP "\fB\-dZ\fR" 4
3568 .IX Item "-dZ"
3569 .PD 0
3570 .IP "\fB\-fdump\-rtl\-web\fR" 4
3571 .IX Item "-fdump-rtl-web"
3573 Dump after live range splitting, to \fI\fIfile\fI.14.web\fR.
3574 .IP "\fB\-da\fR" 4
3575 .IX Item "-da"
3576 .PD 0
3577 .IP "\fB\-fdump\-rtl\-all\fR" 4
3578 .IX Item "-fdump-rtl-all"
3580 Produce all the dumps listed above.
3581 .IP "\fB\-dH\fR" 4
3582 .IX Item "-dH"
3583 Produce a core dump whenever an error occurs.
3584 .IP "\fB\-dm\fR" 4
3585 .IX Item "-dm"
3586 Print statistics on memory usage, at the end of the run, to
3587 standard error.
3588 .IP "\fB\-dp\fR" 4
3589 .IX Item "-dp"
3590 Annotate the assembler output with a comment indicating which
3591 pattern and alternative was used.  The length of each instruction is
3592 also printed.
3593 .IP "\fB\-dP\fR" 4
3594 .IX Item "-dP"
3595 Dump the \s-1RTL\s0 in the assembler output as a comment before each instruction.
3596 Also turns on \fB\-dp\fR annotation.
3597 .IP "\fB\-dv\fR" 4
3598 .IX Item "-dv"
3599 For each of the other indicated dump files (either with \fB\-d\fR or
3600 \&\fB\-fdump\-rtl\-\fR\fIpass\fR), dump a representation of the control flow
3601 graph suitable for viewing with \s-1VCG\s0 to \fI\fIfile\fI.\fIpass\fI.vcg\fR.
3602 .IP "\fB\-dx\fR" 4
3603 .IX Item "-dx"
3604 Just generate \s-1RTL\s0 for a function instead of compiling it.  Usually used
3605 with \fBr\fR (\fB\-fdump\-rtl\-expand\fR).
3606 .IP "\fB\-dy\fR" 4
3607 .IX Item "-dy"
3608 Dump debugging information during parsing, to standard error.
3610 .RS 4
3612 .IP "\fB\-fdump\-unnumbered\fR" 4
3613 .IX Item "-fdump-unnumbered"
3614 When doing debugging dumps (see \fB\-d\fR option above), suppress instruction
3615 numbers and line number note output.  This makes it more feasible to
3616 use diff on debugging dumps for compiler invocations with different
3617 options, in particular with and without \fB\-g\fR.
3618 .IP "\fB\-fdump\-translation\-unit\fR (\*(C+ only)" 4
3619 .IX Item "-fdump-translation-unit ( only)"
3620 .PD 0
3621 .IP "\fB\-fdump\-translation\-unit\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3622 .IX Item "-fdump-translation-unit-options ( only)"
3624 Dump a representation of the tree structure for the entire translation
3625 unit to a file.  The file name is made by appending \fI.tu\fR to the
3626 source file name.  If the \fB\-\fR\fIoptions\fR form is used, \fIoptions\fR
3627 controls the details of the dump as described for the
3628 \&\fB\-fdump\-tree\fR options.
3629 .IP "\fB\-fdump\-class\-hierarchy\fR (\*(C+ only)" 4
3630 .IX Item "-fdump-class-hierarchy ( only)"
3631 .PD 0
3632 .IP "\fB\-fdump\-class\-hierarchy\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3633 .IX Item "-fdump-class-hierarchy-options ( only)"
3635 Dump a representation of each class's hierarchy and virtual function
3636 table layout to a file.  The file name is made by appending \fI.class\fR
3637 to the source file name.  If the \fB\-\fR\fIoptions\fR form is used,
3638 \&\fIoptions\fR controls the details of the dump as described for the
3639 \&\fB\-fdump\-tree\fR options.
3640 .IP "\fB\-fdump\-ipa\-\fR\fIswitch\fR" 4
3641 .IX Item "-fdump-ipa-switch"
3642 Control the dumping at various stages of inter-procedural analysis
3643 language tree to a file.  The file name is generated by appending a switch
3644 specific suffix to the source file name.  The following dumps are possible:
3645 .RS 4
3646 .IP "\fBall\fR" 4
3647 .IX Item "all"
3648 Enables all inter-procedural analysis dumps; currently the only produced
3649 dump is the \fBcgraph\fR dump.
3650 .IP "\fBcgraph\fR" 4
3651 .IX Item "cgraph"
3652 Dumps information about call-graph optimization, unused function removal,
3653 and inlining decisions.
3655 .RS 4
3657 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR" 4
3658 .IX Item "-fdump-tree-switch"
3659 .PD 0
3660 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR\fB\-\fR\fIoptions\fR" 4
3661 .IX Item "-fdump-tree-switch-options"
3663 Control the dumping at various stages of processing the intermediate
3664 language tree to a file.  The file name is generated by appending a switch
3665 specific suffix to the source file name.  If the \fB\-\fR\fIoptions\fR
3666 form is used, \fIoptions\fR is a list of \fB\-\fR separated options that
3667 control the details of the dump.  Not all options are applicable to all
3668 dumps, those which are not meaningful will be ignored.  The following
3669 options are available
3670 .RS 4
3671 .IP "\fBaddress\fR" 4
3672 .IX Item "address"
3673 Print the address of each node.  Usually this is not meaningful as it
3674 changes according to the environment and source file.  Its primary use
3675 is for tying up a dump file with a debug environment.
3676 .IP "\fBslim\fR" 4
3677 .IX Item "slim"
3678 Inhibit dumping of members of a scope or body of a function merely
3679 because that scope has been reached.  Only dump such items when they
3680 are directly reachable by some other path.  When dumping pretty-printed
3681 trees, this option inhibits dumping the bodies of control structures.
3682 .IP "\fBraw\fR" 4
3683 .IX Item "raw"
3684 Print a raw representation of the tree.  By default, trees are
3685 pretty-printed into a C\-like representation.
3686 .IP "\fBdetails\fR" 4
3687 .IX Item "details"
3688 Enable more detailed dumps (not honored by every dump option).
3689 .IP "\fBstats\fR" 4
3690 .IX Item "stats"
3691 Enable dumping various statistics about the pass (not honored by every dump
3692 option).
3693 .IP "\fBblocks\fR" 4
3694 .IX Item "blocks"
3695 Enable showing basic block boundaries (disabled in raw dumps).
3696 .IP "\fBvops\fR" 4
3697 .IX Item "vops"
3698 Enable showing virtual operands for every statement.
3699 .IP "\fBlineno\fR" 4
3700 .IX Item "lineno"
3701 Enable showing line numbers for statements.
3702 .IP "\fBuid\fR" 4
3703 .IX Item "uid"
3704 Enable showing the unique \s-1ID\s0 (\f(CW\*(C`DECL_UID\*(C'\fR) for each variable.
3705 .IP "\fBall\fR" 4
3706 .IX Item "all"
3707 Turn on all options, except \fBraw\fR, \fBslim\fR and \fBlineno\fR.
3709 .RS 4
3711 The following tree dumps are possible:
3712 .IP "\fBoriginal\fR" 4
3713 .IX Item "original"
3714 Dump before any tree based optimization, to \fI\fIfile\fI.original\fR.
3715 .IP "\fBoptimized\fR" 4
3716 .IX Item "optimized"
3717 Dump after all tree based optimization, to \fI\fIfile\fI.optimized\fR.
3718 .IP "\fBinlined\fR" 4
3719 .IX Item "inlined"
3720 Dump after function inlining, to \fI\fIfile\fI.inlined\fR.
3721 .IP "\fBgimple\fR" 4
3722 .IX Item "gimple"
3723 Dump each function before and after the gimplification pass to a file.  The
3724 file name is made by appending \fI.gimple\fR to the source file name.
3725 .IP "\fBcfg\fR" 4
3726 .IX Item "cfg"
3727 Dump the control flow graph of each function to a file.  The file name is
3728 made by appending \fI.cfg\fR to the source file name.
3729 .IP "\fBvcg\fR" 4
3730 .IX Item "vcg"
3731 Dump the control flow graph of each function to a file in \s-1VCG\s0 format.  The
3732 file name is made by appending \fI.vcg\fR to the source file name.  Note
3733 that if the file contains more than one function, the generated file cannot
3734 be used directly by \s-1VCG\s0.  You will need to cut and paste each function's
3735 graph into its own separate file first.
3736 .IP "\fBch\fR" 4
3737 .IX Item "ch"
3738 Dump each function after copying loop headers.  The file name is made by
3739 appending \fI.ch\fR to the source file name.
3740 .IP "\fBssa\fR" 4
3741 .IX Item "ssa"
3742 Dump \s-1SSA\s0 related information to a file.  The file name is made by appending
3743 \&\fI.ssa\fR to the source file name.
3744 .IP "\fBsalias\fR" 4
3745 .IX Item "salias"
3746 Dump structure aliasing variable information to a file.  This file name
3747 is made by appending \fI.salias\fR to the source file name.
3748 .IP "\fBalias\fR" 4
3749 .IX Item "alias"
3750 Dump aliasing information for each function.  The file name is made by
3751 appending \fI.alias\fR to the source file name.
3752 .IP "\fBccp\fR" 4
3753 .IX Item "ccp"
3754 Dump each function after \s-1CCP\s0.  The file name is made by appending
3755 \&\fI.ccp\fR to the source file name.
3756 .IP "\fBstoreccp\fR" 4
3757 .IX Item "storeccp"
3758 Dump each function after \s-1STORE\-CCP\s0.  The file name is made by appending
3759 \&\fI.storeccp\fR to the source file name.
3760 .IP "\fBpre\fR" 4
3761 .IX Item "pre"
3762 Dump trees after partial redundancy elimination.  The file name is made
3763 by appending \fI.pre\fR to the source file name.
3764 .IP "\fBfre\fR" 4
3765 .IX Item "fre"
3766 Dump trees after full redundancy elimination.  The file name is made
3767 by appending \fI.fre\fR to the source file name.
3768 .IP "\fBcopyprop\fR" 4
3769 .IX Item "copyprop"
3770 Dump trees after copy propagation.  The file name is made
3771 by appending \fI.copyprop\fR to the source file name.
3772 .IP "\fBstore_copyprop\fR" 4
3773 .IX Item "store_copyprop"
3774 Dump trees after store copy\-propagation.  The file name is made
3775 by appending \fI.store_copyprop\fR to the source file name.
3776 .IP "\fBdce\fR" 4
3777 .IX Item "dce"
3778 Dump each function after dead code elimination.  The file name is made by
3779 appending \fI.dce\fR to the source file name.
3780 .IP "\fBmudflap\fR" 4
3781 .IX Item "mudflap"
3782 Dump each function after adding mudflap instrumentation.  The file name is
3783 made by appending \fI.mudflap\fR to the source file name.
3784 .IP "\fBsra\fR" 4
3785 .IX Item "sra"
3786 Dump each function after performing scalar replacement of aggregates.  The
3787 file name is made by appending \fI.sra\fR to the source file name.
3788 .IP "\fBsink\fR" 4
3789 .IX Item "sink"
3790 Dump each function after performing code sinking.  The file name is made
3791 by appending \fI.sink\fR to the source file name. 
3792 .IP "\fBdom\fR" 4
3793 .IX Item "dom"
3794 Dump each function after applying dominator tree optimizations.  The file
3795 name is made by appending \fI.dom\fR to the source file name.
3796 .IP "\fBdse\fR" 4
3797 .IX Item "dse"
3798 Dump each function after applying dead store elimination.  The file
3799 name is made by appending \fI.dse\fR to the source file name.
3800 .IP "\fBphiopt\fR" 4
3801 .IX Item "phiopt"
3802 Dump each function after optimizing \s-1PHI\s0 nodes into straightline code.  The file
3803 name is made by appending \fI.phiopt\fR to the source file name.
3804 .IP "\fBforwprop\fR" 4
3805 .IX Item "forwprop"
3806 Dump each function after forward propagating single use variables.  The file
3807 name is made by appending \fI.forwprop\fR to the source file name.
3808 .IP "\fBcopyrename\fR" 4
3809 .IX Item "copyrename"
3810 Dump each function after applying the copy rename optimization.  The file
3811 name is made by appending \fI.copyrename\fR to the source file name.
3812 .IP "\fBnrv\fR" 4
3813 .IX Item "nrv"
3814 Dump each function after applying the named return value optimization on
3815 generic trees.  The file name is made by appending \fI.nrv\fR to the source
3816 file name.
3817 .IP "\fBvect\fR" 4
3818 .IX Item "vect"
3819 Dump each function after applying vectorization of loops.  The file name is
3820 made by appending \fI.vect\fR to the source file name.
3821 .IP "\fBvrp\fR" 4
3822 .IX Item "vrp"
3823 Dump each function after Value Range Propagation (\s-1VRP\s0).  The file name
3824 is made by appending \fI.vrp\fR to the source file name.
3825 .IP "\fBall\fR" 4
3826 .IX Item "all"
3827 Enable all the available tree dumps with the flags provided in this option.
3829 .RS 4
3831 .IP "\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR" 4
3832 .IX Item "-ftree-vectorizer-verbose=n"
3833 This option controls the amount of debugging output the vectorizer prints.
3834 This information is written to standard error, unless \fB\-fdump\-tree\-all\fR
3835 or \fB\-fdump\-tree\-vect\fR is specified, in which case it is output to the
3836 usual dump listing file, \fI.vect\fR.
3837 .IP "\fB\-frandom\-seed=\fR\fIstring\fR" 4
3838 .IX Item "-frandom-seed=string"
3839 This option provides a seed that \s-1GCC\s0 uses when it would otherwise use
3840 random numbers.  It is used to generate certain symbol names
3841 that have to be different in every compiled file.  It is also used to
3842 place unique stamps in coverage data files and the object files that
3843 produce them.  You can use the \fB\-frandom\-seed\fR option to produce
3844 reproducibly identical object files.
3846 The \fIstring\fR should be different for every file you compile.
3847 .IP "\fB\-fsched\-verbose=\fR\fIn\fR" 4
3848 .IX Item "-fsched-verbose=n"
3849 On targets that use instruction scheduling, this option controls the
3850 amount of debugging output the scheduler prints.  This information is
3851 written to standard error, unless \fB\-dS\fR or \fB\-dR\fR is
3852 specified, in which case it is output to the usual dump
3853 listing file, \fI.sched\fR or \fI.sched2\fR respectively.  However
3854 for \fIn\fR greater than nine, the output is always printed to standard
3855 error.
3857 For \fIn\fR greater than zero, \fB\-fsched\-verbose\fR outputs the
3858 same information as \fB\-dRS\fR.  For \fIn\fR greater than one, it
3859 also output basic block probabilities, detailed ready list information
3860 and unit/insn info.  For \fIn\fR greater than two, it includes \s-1RTL\s0
3861 at abort point, control-flow and regions info.  And for \fIn\fR over
3862 four, \fB\-fsched\-verbose\fR also includes dependence info.
3863 .IP "\fB\-save\-temps\fR" 4
3864 .IX Item "-save-temps"
3865 Store the usual \*(L"temporary\*(R" intermediate files permanently; place them
3866 in the current directory and name them based on the source file.  Thus,
3867 compiling \fIfoo.c\fR with \fB\-c \-save\-temps\fR would produce files
3868 \&\fIfoo.i\fR and \fIfoo.s\fR, as well as \fIfoo.o\fR.  This creates a
3869 preprocessed \fIfoo.i\fR output file even though the compiler now
3870 normally uses an integrated preprocessor.
3872 When used in combination with the \fB\-x\fR command line option,
3873 \&\fB\-save\-temps\fR is sensible enough to avoid over writing an
3874 input source file with the same extension as an intermediate file.
3875 The corresponding intermediate file may be obtained by renaming the
3876 source file before using \fB\-save\-temps\fR.
3877 .IP "\fB\-time\fR" 4
3878 .IX Item "-time"
3879 Report the \s-1CPU\s0 time taken by each subprocess in the compilation
3880 sequence.  For C source files, this is the compiler proper and assembler
3881 (plus the linker if linking is done).  The output looks like this:
3883 .Vb 2
3884 \&        # cc1 0.12 0.01
3885 \&        # as 0.00 0.01
3888 The first number on each line is the \*(L"user time\*(R", that is time spent
3889 executing the program itself.  The second number is \*(L"system time\*(R",
3890 time spent executing operating system routines on behalf of the program.
3891 Both numbers are in seconds.
3892 .IP "\fB\-fvar\-tracking\fR" 4
3893 .IX Item "-fvar-tracking"
3894 Run variable tracking pass.  It computes where variables are stored at each
3895 position in code.  Better debugging information is then generated
3896 (if the debugging information format supports this information).
3898 It is enabled by default when compiling with optimization (\fB\-Os\fR,
3899 \&\fB\-O\fR, \fB\-O2\fR, ...), debugging information (\fB\-g\fR) and
3900 the debug info format supports it.
3901 .IP "\fB\-print\-file\-name=\fR\fIlibrary\fR" 4
3902 .IX Item "-print-file-name=library"
3903 Print the full absolute name of the library file \fIlibrary\fR that
3904 would be used when linking\-\-\-and don't do anything else.  With this
3905 option, \s-1GCC\s0 does not compile or link anything; it just prints the
3906 file name.
3907 .IP "\fB\-print\-multi\-directory\fR" 4
3908 .IX Item "-print-multi-directory"
3909 Print the directory name corresponding to the multilib selected by any
3910 other switches present in the command line.  This directory is supposed
3911 to exist in \fB\s-1GCC_EXEC_PREFIX\s0\fR.
3912 .IP "\fB\-print\-multi\-lib\fR" 4
3913 .IX Item "-print-multi-lib"
3914 Print the mapping from multilib directory names to compiler switches
3915 that enable them.  The directory name is separated from the switches by
3916 \&\fB;\fR, and each switch starts with an \fB@} instead of the
3917 \&\f(CB@samp\fB{\-\fR, without spaces between multiple switches.  This is supposed to
3918 ease shell\-processing.
3919 .IP "\fB\-print\-prog\-name=\fR\fIprogram\fR" 4
3920 .IX Item "-print-prog-name=program"
3921 Like \fB\-print\-file\-name\fR, but searches for a program such as \fBcpp\fR.
3922 .IP "\fB\-print\-libgcc\-file\-name\fR" 4
3923 .IX Item "-print-libgcc-file-name"
3924 Same as \fB\-print\-file\-name=libgcc.a\fR.
3926 This is useful when you use \fB\-nostdlib\fR or \fB\-nodefaultlibs\fR
3927 but you do want to link with \fIlibgcc.a\fR.  You can do
3929 .Vb 1
3930 \&        gcc \-nostdlib <files>... `gcc \-print\-libgcc\-file\-name`
3932 .IP "\fB\-print\-search\-dirs\fR" 4
3933 .IX Item "-print-search-dirs"
3934 Print the name of the configured installation directory and a list of
3935 program and library directories \fBgcc\fR will search\-\-\-and don't do anything else.
3937 This is useful when \fBgcc\fR prints the error message
3938 \&\fBinstallation problem, cannot exec cpp0: No such file or directory\fR.
3939 To resolve this you either need to put \fIcpp0\fR and the other compiler
3940 components where \fBgcc\fR expects to find them, or you can set the environment
3941 variable \fB\s-1GCC_EXEC_PREFIX\s0\fR to the directory where you installed them.
3942 Don't forget the trailing \fB/\fR.
3943 .IP "\fB\-dumpmachine\fR" 4
3944 .IX Item "-dumpmachine"
3945 Print the compiler's target machine (for example,
3946 \&\fBi686\-pc\-linux\-gnu\fR)\-\-\-and don't do anything else.
3947 .IP "\fB\-dumpversion\fR" 4
3948 .IX Item "-dumpversion"
3949 Print the compiler version (for example, \fB3.0\fR)\-\-\-and don't do
3950 anything else.
3951 .IP "\fB\-dumpspecs\fR" 4
3952 .IX Item "-dumpspecs"
3953 Print the compiler's built-in specs\-\-\-and don't do anything else.  (This
3954 is used when \s-1GCC\s0 itself is being built.)  
3955 .IP "\fB\-feliminate\-unused\-debug\-types\fR" 4
3956 .IX Item "-feliminate-unused-debug-types"
3957 Normally, when producing \s-1DWARF2\s0 output, \s-1GCC\s0 will emit debugging
3958 information for all types declared in a compilation
3959 unit, regardless of whether or not they are actually used
3960 in that compilation unit.  Sometimes this is useful, such as
3961 if, in the debugger, you want to cast a value to a type that is
3962 not actually used in your program (but is declared).  More often,
3963 however, this results in a significant amount of wasted space.
3964 With this option, \s-1GCC\s0 will avoid producing debug symbol output
3965 for types that are nowhere used in the source file being compiled.
3966 .Sh "Options That Control Optimization"
3967 .IX Subsection "Options That Control Optimization"
3968 These options control various sorts of optimizations.
3970 Without any optimization option, the compiler's goal is to reduce the
3971 cost of compilation and to make debugging produce the expected
3972 results.  Statements are independent: if you stop the program with a
3973 breakpoint between statements, you can then assign a new value to any
3974 variable or change the program counter to any other statement in the
3975 function and get exactly the results you would expect from the source
3976 code.
3978 Turning on optimization flags makes the compiler attempt to improve
3979 the performance and/or code size at the expense of compilation time
3980 and possibly the ability to debug the program.
3982 The compiler performs optimization based on the knowledge it has of
3983 the program.  Optimization levels \fB\-O\fR and above, in
3984 particular, enable \fIunit-at-a-time\fR mode, which allows the
3985 compiler to consider information gained from later functions in
3986 the file when compiling a function.  Compiling multiple files at
3987 once to a single output file in \fIunit-at-a-time\fR mode allows
3988 the compiler to use information gained from all of the files when
3989 compiling each of them.
3991 Not all optimizations are controlled directly by a flag.  Only
3992 optimizations that have a flag are listed.
3993 .IP "\fB\-O\fR" 4
3994 .IX Item "-O"
3995 .PD 0
3996 .IP "\fB\-O1\fR" 4
3997 .IX Item "-O1"
3999 Optimize.  Optimizing compilation takes somewhat more time, and a lot
4000 more memory for a large function.
4002 With \fB\-O\fR, the compiler tries to reduce code size and execution
4003 time, without performing any optimizations that take a great deal of
4004 compilation time.
4006 \&\fB\-O\fR turns on the following optimization flags:
4007 \&\fB\-fdefer\-pop 
4008 \&\-fdelayed\-branch 
4009 \&\-fguess\-branch\-probability 
4010 \&\-fcprop\-registers 
4011 \&\-floop\-optimize 
4012 \&\-fif\-conversion 
4013 \&\-fif\-conversion2 
4014 \&\-ftree\-ccp 
4015 \&\-ftree\-dce 
4016 \&\-ftree\-dominator\-opts 
4017 \&\-ftree\-dse 
4018 \&\-ftree\-ter 
4019 \&\-ftree\-lrs 
4020 \&\-ftree\-sra 
4021 \&\-ftree\-copyrename 
4022 \&\-ftree\-fre 
4023 \&\-ftree\-ch 
4024 \&\-funit\-at\-a\-time 
4025 \&\-fmerge\-constants\fR
4027 \&\fB\-O\fR also turns on \fB\-fomit\-frame\-pointer\fR on machines
4028 where doing so does not interfere with debugging.
4030 \&\fB\-O\fR doesn't turn on \fB\-ftree\-sra\fR for the Ada compiler.
4031 This option must be explicitly specified on the command line to be
4032 enabled for the Ada compiler.
4033 .IP "\fB\-O2\fR" 4
4034 .IX Item "-O2"
4035 Optimize even more.  \s-1GCC\s0 performs nearly all supported optimizations
4036 that do not involve a space-speed tradeoff.  The compiler does not
4037 perform loop unrolling or function inlining when you specify \fB\-O2\fR.
4038 As compared to \fB\-O\fR, this option increases both compilation time
4039 and the performance of the generated code.
4041 \&\fB\-O2\fR turns on all optimization flags specified by \fB\-O\fR.  It
4042 also turns on the following optimization flags:
4043 \&\fB\-fthread\-jumps 
4044 \&\-fcrossjumping 
4045 \&\-foptimize\-sibling\-calls 
4046 \&\-fcse\-follow\-jumps  \-fcse\-skip\-blocks 
4047 \&\-fgcse  \-fgcse\-lm  
4048 \&\-fexpensive\-optimizations 
4049 \&\-fstrength\-reduce 
4050 \&\-frerun\-cse\-after\-loop  \-frerun\-loop\-opt 
4051 \&\-fcaller\-saves 
4052 \&\-fpeephole2 
4053 \&\-fschedule\-insns  \-fschedule\-insns2 
4054 \&\-fsched\-interblock  \-fsched\-spec 
4055 \&\-fregmove 
4056 \&\-fstrict\-aliasing 
4057 \&\-fdelete\-null\-pointer\-checks 
4058 \&\-freorder\-blocks  \-freorder\-functions 
4059 \&\-falign\-functions  \-falign\-jumps 
4060 \&\-falign\-loops  \-falign\-labels 
4061 \&\-ftree\-vrp 
4062 \&\-ftree\-pre\fR
4064 Please note the warning under \fB\-fgcse\fR about
4065 invoking \fB\-O2\fR on programs that use computed gotos.
4066 .IP "\fB\-O3\fR" 4
4067 .IX Item "-O3"
4068 Optimize yet more.  \fB\-O3\fR turns on all optimizations specified by
4069 \&\fB\-O2\fR and also turns on the \fB\-finline\-functions\fR,
4070 \&\fB\-funswitch\-loops\fR and \fB\-fgcse\-after\-reload\fR options.
4071 .IP "\fB\-O0\fR" 4
4072 .IX Item "-O0"
4073 Do not optimize.  This is the default.
4074 .IP "\fB\-Os\fR" 4
4075 .IX Item "-Os"
4076 Optimize for size.  \fB\-Os\fR enables all \fB\-O2\fR optimizations that
4077 do not typically increase code size.  It also performs further
4078 optimizations designed to reduce code size.
4080 \&\fB\-Os\fR disables the following optimization flags:
4081 \&\fB\-falign\-functions  \-falign\-jumps  \-falign\-loops 
4082 \&\-falign\-labels  \-freorder\-blocks  \-freorder\-blocks\-and\-partition 
4083 \&\-fprefetch\-loop\-arrays  \-ftree\-vect\-loop\-version\fR
4085 If you use multiple \fB\-O\fR options, with or without level numbers,
4086 the last such option is the one that is effective.
4088 Options of the form \fB\-f\fR\fIflag\fR specify machine-independent
4089 flags.  Most flags have both positive and negative forms; the negative
4090 form of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table
4091 below, only one of the forms is listed\-\-\-the one you typically will
4092 use.  You can figure out the other form by either removing \fBno\-\fR
4093 or adding it.
4095 The following options control specific optimizations.  They are either
4096 activated by \fB\-O\fR options or are related to ones that are.  You
4097 can use the following flags in the rare cases when \*(L"fine\-tuning\*(R" of
4098 optimizations to be performed is desired.
4099 .IP "\fB\-fno\-default\-inline\fR" 4
4100 .IX Item "-fno-default-inline"
4101 Do not make member functions inline by default merely because they are
4102 defined inside the class scope (\*(C+ only).  Otherwise, when you specify
4103 \&\fB\-O\fR, member functions defined inside class scope are compiled
4104 inline by default; i.e., you don't need to add \fBinline\fR in front of
4105 the member function name.
4106 .IP "\fB\-fno\-defer\-pop\fR" 4
4107 .IX Item "-fno-defer-pop"
4108 Always pop the arguments to each function call as soon as that function
4109 returns.  For machines which must pop arguments after a function call,
4110 the compiler normally lets arguments accumulate on the stack for several
4111 function calls and pops them all at once.
4113 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4114 .IP "\fB\-fforce\-mem\fR" 4
4115 .IX Item "-fforce-mem"
4116 Force memory operands to be copied into registers before doing
4117 arithmetic on them.  This produces better code by making all memory
4118 references potential common subexpressions.  When they are not common
4119 subexpressions, instruction combination should eliminate the separate
4120 register\-load. This option is now a nop and will be removed in 4.2.
4121 .IP "\fB\-fforce\-addr\fR" 4
4122 .IX Item "-fforce-addr"
4123 Force memory address constants to be copied into registers before
4124 doing arithmetic on them.
4125 .IP "\fB\-fomit\-frame\-pointer\fR" 4
4126 .IX Item "-fomit-frame-pointer"
4127 Don't keep the frame pointer in a register for functions that
4128 don't need one.  This avoids the instructions to save, set up and
4129 restore frame pointers; it also makes an extra register available
4130 in many functions.  \fBIt also makes debugging impossible on
4131 some machines.\fR
4133 On some machines, such as the \s-1VAX\s0, this flag has no effect, because
4134 the standard calling sequence automatically handles the frame pointer
4135 and nothing is saved by pretending it doesn't exist.  The
4136 machine-description macro \f(CW\*(C`FRAME_POINTER_REQUIRED\*(C'\fR controls
4137 whether a target machine supports this flag.  
4139 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4140 .IP "\fB\-foptimize\-sibling\-calls\fR" 4
4141 .IX Item "-foptimize-sibling-calls"
4142 Optimize sibling and tail recursive calls.
4144 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4145 .IP "\fB\-fno\-inline\fR" 4
4146 .IX Item "-fno-inline"
4147 Don't pay attention to the \f(CW\*(C`inline\*(C'\fR keyword.  Normally this option
4148 is used to keep the compiler from expanding any functions inline.
4149 Note that if you are not optimizing, no functions can be expanded inline.
4150 .IP "\fB\-finline\-functions\fR" 4
4151 .IX Item "-finline-functions"
4152 Integrate all simple functions into their callers.  The compiler
4153 heuristically decides which functions are simple enough to be worth
4154 integrating in this way.
4156 If all calls to a given function are integrated, and the function is
4157 declared \f(CW\*(C`static\*(C'\fR, then the function is normally not output as
4158 assembler code in its own right.
4160 Enabled at level \fB\-O3\fR.
4161 .IP "\fB\-finline\-functions\-called\-once\fR" 4
4162 .IX Item "-finline-functions-called-once"
4163 Consider all \f(CW\*(C`static\*(C'\fR functions called once for inlining into their
4164 caller even if they are not marked \f(CW\*(C`inline\*(C'\fR.  If a call to a given
4165 function is integrated, then the function is not output as assembler code
4166 in its own right.
4168 Enabled if \fB\-funit\-at\-a\-time\fR is enabled.
4169 .IP "\fB\-fearly\-inlining\fR" 4
4170 .IX Item "-fearly-inlining"
4171 Inline functions marked by \f(CW\*(C`always_inline\*(C'\fR and functions whose body seems
4172 smaller than the function call overhead early before doing
4173 \&\fB\-fprofile\-generate\fR instrumentation and real inlining pass.  Doing so
4174 makes profiling significantly cheaper and usually inlining faster on programs
4175 having large chains of nested wrapper functions.
4177 Enabled by default.
4178 .IP "\fB\-finline\-limit=\fR\fIn\fR" 4
4179 .IX Item "-finline-limit=n"
4180 By default, \s-1GCC\s0 limits the size of functions that can be inlined.  This flag
4181 allows the control of this limit for functions that are explicitly marked as
4182 inline (i.e., marked with the inline keyword or defined within the class
4183 definition in c++).  \fIn\fR is the size of functions that can be inlined in
4184 number of pseudo instructions (not counting parameter handling).  The default
4185 value of \fIn\fR is 600.
4186 Increasing this value can result in more inlined code at
4187 the cost of compilation time and memory consumption.  Decreasing usually makes
4188 the compilation faster and less code will be inlined (which presumably
4189 means slower programs).  This option is particularly useful for programs that
4190 use inlining heavily such as those based on recursive templates with \*(C+.
4192 Inlining is actually controlled by a number of parameters, which may be
4193 specified individually by using \fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR.
4194 The \fB\-finline\-limit=\fR\fIn\fR option sets some of these parameters
4195 as follows:
4196 .RS 4
4197 .IP "\fBmax-inline-insns-single\fR" 4
4198 .IX Item "max-inline-insns-single"
4199 .Vb 1
4200 \& is set to I<n>/2.
4202 .IP "\fBmax-inline-insns-auto\fR" 4
4203 .IX Item "max-inline-insns-auto"
4204 .Vb 1
4205 \& is set to I<n>/2.
4207 .IP "\fBmin-inline-insns\fR" 4
4208 .IX Item "min-inline-insns"
4209 .Vb 1
4210 \& is set to 130 or I<n>/4, whichever is smaller.
4212 .IP "\fBmax-inline-insns-rtl\fR" 4
4213 .IX Item "max-inline-insns-rtl"
4214 .Vb 1
4215 \& is set to I<n>.
4218 .RS 4
4220 See below for a documentation of the individual
4221 parameters controlling inlining.
4223 \&\fINote:\fR pseudo instruction represents, in this particular context, an
4224 abstract measurement of function's size.  In no way does it represent a count
4225 of assembly instructions and as such its exact meaning might change from one
4226 release to an another.
4228 .IP "\fB\-fkeep\-inline\-functions\fR" 4
4229 .IX Item "-fkeep-inline-functions"
4230 In C, emit \f(CW\*(C`static\*(C'\fR functions that are declared \f(CW\*(C`inline\*(C'\fR
4231 into the object file, even if the function has been inlined into all
4232 of its callers.  This switch does not affect functions using the
4233 \&\f(CW\*(C`extern inline\*(C'\fR extension in \s-1GNU\s0 C.  In \*(C+, emit any and all
4234 inline functions into the object file.
4235 .IP "\fB\-fkeep\-static\-consts\fR" 4
4236 .IX Item "-fkeep-static-consts"
4237 Emit variables declared \f(CW\*(C`static const\*(C'\fR when optimization isn't turned
4238 on, even if the variables aren't referenced.
4240 \&\s-1GCC\s0 enables this option by default.  If you want to force the compiler to
4241 check if the variable was referenced, regardless of whether or not
4242 optimization is turned on, use the \fB\-fno\-keep\-static\-consts\fR option.
4243 .IP "\fB\-fmerge\-constants\fR" 4
4244 .IX Item "-fmerge-constants"
4245 Attempt to merge identical constants (string constants and floating point
4246 constants) across compilation units.
4248 This option is the default for optimized compilation if the assembler and
4249 linker support it.  Use \fB\-fno\-merge\-constants\fR to inhibit this
4250 behavior.
4252 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4253 .IP "\fB\-fmerge\-all\-constants\fR" 4
4254 .IX Item "-fmerge-all-constants"
4255 Attempt to merge identical constants and identical variables.
4257 This option implies \fB\-fmerge\-constants\fR.  In addition to
4258 \&\fB\-fmerge\-constants\fR this considers e.g. even constant initialized
4259 arrays or initialized constant variables with integral or floating point
4260 types.  Languages like C or \*(C+ require each non-automatic variable to
4261 have distinct location, so using this option will result in non-conforming
4262 behavior.
4263 .IP "\fB\-fmodulo\-sched\fR" 4
4264 .IX Item "-fmodulo-sched"
4265 Perform swing modulo scheduling immediately before the first scheduling
4266 pass.  This pass looks at innermost loops and reorders their
4267 instructions by overlapping different iterations.
4268 .IP "\fB\-fno\-branch\-count\-reg\fR" 4
4269 .IX Item "-fno-branch-count-reg"
4270 Do not use \*(L"decrement and branch\*(R" instructions on a count register,
4271 but instead generate a sequence of instructions that decrement a
4272 register, compare it against zero, then branch based upon the result.
4273 This option is only meaningful on architectures that support such
4274 instructions, which include x86, PowerPC, \s-1IA\-64\s0 and S/390.
4276 The default is \fB\-fbranch\-count\-reg\fR, enabled when
4277 \&\fB\-fstrength\-reduce\fR is enabled.
4278 .IP "\fB\-fno\-function\-cse\fR" 4
4279 .IX Item "-fno-function-cse"
4280 Do not put function addresses in registers; make each instruction that
4281 calls a constant function contain the function's address explicitly.
4283 This option results in less efficient code, but some strange hacks
4284 that alter the assembler output may be confused by the optimizations
4285 performed when this option is not used.
4287 The default is \fB\-ffunction\-cse\fR
4288 .IP "\fB\-fno\-zero\-initialized\-in\-bss\fR" 4
4289 .IX Item "-fno-zero-initialized-in-bss"
4290 If the target supports a \s-1BSS\s0 section, \s-1GCC\s0 by default puts variables that
4291 are initialized to zero into \s-1BSS\s0.  This can save space in the resulting
4292 code.
4294 This option turns off this behavior because some programs explicitly
4295 rely on variables going to the data section.  E.g., so that the
4296 resulting executable can find the beginning of that section and/or make
4297 assumptions based on that.
4299 The default is \fB\-fzero\-initialized\-in\-bss\fR.
4300 .IP "\fB\-fbounds\-check\fR" 4
4301 .IX Item "-fbounds-check"
4302 For front-ends that support it, generate additional code to check that
4303 indices used to access arrays are within the declared range.  This is
4304 currently only supported by the Java and Fortran front\-ends, where
4305 this option defaults to true and false respectively.
4306 .IP "\fB\-fmudflap \-fmudflapth \-fmudflapir\fR" 4
4307 .IX Item "-fmudflap -fmudflapth -fmudflapir"
4308 For front-ends that support it (C and \*(C+), instrument all risky
4309 pointer/array dereferencing operations, some standard library
4310 string/heap functions, and some other associated constructs with
4311 range/validity tests.  Modules so instrumented should be immune to
4312 buffer overflows, invalid heap use, and some other classes of C/\*(C+
4313 programming errors.  The instrumentation relies on a separate runtime
4314 library (\fIlibmudflap\fR), which will be linked into a program if
4315 \&\fB\-fmudflap\fR is given at link time.  Run-time behavior of the
4316 instrumented program is controlled by the \fB\s-1MUDFLAP_OPTIONS\s0\fR
4317 environment variable.  See \f(CW\*(C`env MUDFLAP_OPTIONS=\-help a.out\*(C'\fR
4318 for its options.
4320 Use \fB\-fmudflapth\fR instead of \fB\-fmudflap\fR to compile and to
4321 link if your program is multi\-threaded.  Use \fB\-fmudflapir\fR, in
4322 addition to \fB\-fmudflap\fR or \fB\-fmudflapth\fR, if
4323 instrumentation should ignore pointer reads.  This produces less
4324 instrumentation (and therefore faster execution) and still provides
4325 some protection against outright memory corrupting writes, but allows
4326 erroneously read data to propagate within a program.
4327 .IP "\fB\-fstrength\-reduce\fR" 4
4328 .IX Item "-fstrength-reduce"
4329 Perform the optimizations of loop strength reduction and
4330 elimination of iteration variables.
4332 Enabled at levels \fB\-O3\fR.
4333 .IP "\fB\-fthread\-jumps\fR" 4
4334 .IX Item "-fthread-jumps"
4335 Perform optimizations where we check to see if a jump branches to a
4336 location where another comparison subsumed by the first is found.  If
4337 so, the first branch is redirected to either the destination of the
4338 second branch or a point immediately following it, depending on whether
4339 the condition is known to be true or false.
4341 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4342 .IP "\fB\-fcse\-follow\-jumps\fR" 4
4343 .IX Item "-fcse-follow-jumps"
4344 In common subexpression elimination, scan through jump instructions
4345 when the target of the jump is not reached by any other path.  For
4346 example, when \s-1CSE\s0 encounters an \f(CW\*(C`if\*(C'\fR statement with an
4347 \&\f(CW\*(C`else\*(C'\fR clause, \s-1CSE\s0 will follow the jump when the condition
4348 tested is false.
4350 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4351 .IP "\fB\-fcse\-skip\-blocks\fR" 4
4352 .IX Item "-fcse-skip-blocks"
4353 This is similar to \fB\-fcse\-follow\-jumps\fR, but causes \s-1CSE\s0 to
4354 follow jumps which conditionally skip over blocks.  When \s-1CSE\s0
4355 encounters a simple \f(CW\*(C`if\*(C'\fR statement with no else clause,
4356 \&\fB\-fcse\-skip\-blocks\fR causes \s-1CSE\s0 to follow the jump around the
4357 body of the \f(CW\*(C`if\*(C'\fR.
4359 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4360 .IP "\fB\-frerun\-cse\-after\-loop\fR" 4
4361 .IX Item "-frerun-cse-after-loop"
4362 Re-run common subexpression elimination after loop optimizations has been
4363 performed.
4365 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4366 .IP "\fB\-frerun\-loop\-opt\fR" 4
4367 .IX Item "-frerun-loop-opt"
4368 Run the loop optimizer twice.
4370 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4371 .IP "\fB\-fgcse\fR" 4
4372 .IX Item "-fgcse"
4373 Perform a global common subexpression elimination pass.
4374 This pass also performs global constant and copy propagation.
4376 \&\fINote:\fR When compiling a program using computed gotos, a \s-1GCC\s0
4377 extension, you may get better runtime performance if you disable
4378 the global common subexpression elimination pass by adding
4379 \&\fB\-fno\-gcse\fR to the command line.
4381 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4382 .IP "\fB\-fgcse\-lm\fR" 4
4383 .IX Item "-fgcse-lm"
4384 When \fB\-fgcse\-lm\fR is enabled, global common subexpression elimination will
4385 attempt to move loads which are only killed by stores into themselves.  This
4386 allows a loop containing a load/store sequence to be changed to a load outside
4387 the loop, and a copy/store within the loop.
4389 Enabled by default when gcse is enabled.
4390 .IP "\fB\-fgcse\-sm\fR" 4
4391 .IX Item "-fgcse-sm"
4392 When \fB\-fgcse\-sm\fR is enabled, a store motion pass is run after
4393 global common subexpression elimination.  This pass will attempt to move
4394 stores out of loops.  When used in conjunction with \fB\-fgcse\-lm\fR,
4395 loops containing a load/store sequence can be changed to a load before
4396 the loop and a store after the loop.
4398 Not enabled at any optimization level.
4399 .IP "\fB\-fgcse\-las\fR" 4
4400 .IX Item "-fgcse-las"
4401 When \fB\-fgcse\-las\fR is enabled, the global common subexpression
4402 elimination pass eliminates redundant loads that come after stores to the
4403 same memory location (both partial and full redundancies).
4405 Not enabled at any optimization level.
4406 .IP "\fB\-fgcse\-after\-reload\fR" 4
4407 .IX Item "-fgcse-after-reload"
4408 When \fB\-fgcse\-after\-reload\fR is enabled, a redundant load elimination
4409 pass is performed after reload.  The purpose of this pass is to cleanup
4410 redundant spilling.
4411 .IP "\fB\-floop\-optimize\fR" 4
4412 .IX Item "-floop-optimize"
4413 Perform loop optimizations: move constant expressions out of loops, simplify
4414 exit test conditions and optionally do strength-reduction as well.
4416 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4417 .IP "\fB\-floop\-optimize2\fR" 4
4418 .IX Item "-floop-optimize2"
4419 Perform loop optimizations using the new loop optimizer.  The optimizations
4420 (loop unrolling, peeling and unswitching, loop invariant motion) are enabled
4421 by separate flags.
4422 .IP "\fB\-funsafe\-loop\-optimizations\fR" 4
4423 .IX Item "-funsafe-loop-optimizations"
4424 If given, the loop optimizer will assume that loop indices do not
4425 overflow, and that the loops with nontrivial exit condition are not
4426 infinite.  This enables a wider range of loop optimizations even if
4427 the loop optimizer itself cannot prove that these assumptions are valid.
4428 Using \fB\-Wunsafe\-loop\-optimizations\fR, the compiler will warn you
4429 if it finds this kind of loop.
4430 .IP "\fB\-fcrossjumping\fR" 4
4431 .IX Item "-fcrossjumping"
4432 Perform cross-jumping transformation.  This transformation unifies equivalent code and save code size.  The
4433 resulting code may or may not perform better than without cross\-jumping.
4435 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4436 .IP "\fB\-fif\-conversion\fR" 4
4437 .IX Item "-fif-conversion"
4438 Attempt to transform conditional jumps into branch-less equivalents.  This
4439 include use of conditional moves, min, max, set flags and abs instructions, and
4440 some tricks doable by standard arithmetics.  The use of conditional execution
4441 on chips where it is available is controlled by \f(CW\*(C`if\-conversion2\*(C'\fR.
4443 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4444 .IP "\fB\-fif\-conversion2\fR" 4
4445 .IX Item "-fif-conversion2"
4446 Use conditional execution (where available) to transform conditional jumps into
4447 branch-less equivalents.
4449 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4450 .IP "\fB\-fdelete\-null\-pointer\-checks\fR" 4
4451 .IX Item "-fdelete-null-pointer-checks"
4452 Use global dataflow analysis to identify and eliminate useless checks
4453 for null pointers.  The compiler assumes that dereferencing a null
4454 pointer would have halted the program.  If a pointer is checked after
4455 it has already been dereferenced, it cannot be null.
4457 In some environments, this assumption is not true, and programs can
4458 safely dereference null pointers.  Use
4459 \&\fB\-fno\-delete\-null\-pointer\-checks\fR to disable this optimization
4460 for programs which depend on that behavior.
4462 Enabled at levels \fB\-O3\fR.
4463 .IP "\fB\-fexpensive\-optimizations\fR" 4
4464 .IX Item "-fexpensive-optimizations"
4465 Perform a number of minor optimizations that are relatively expensive.
4467 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4468 .IP "\fB\-foptimize\-register\-move\fR" 4
4469 .IX Item "-foptimize-register-move"
4470 .PD 0
4471 .IP "\fB\-fregmove\fR" 4
4472 .IX Item "-fregmove"
4474 Attempt to reassign register numbers in move instructions and as
4475 operands of other simple instructions in order to maximize the amount of
4476 register tying.  This is especially helpful on machines with two-operand
4477 instructions.
4479 Note \fB\-fregmove\fR and \fB\-foptimize\-register\-move\fR are the same
4480 optimization.
4482 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4483 .IP "\fB\-fdelayed\-branch\fR" 4
4484 .IX Item "-fdelayed-branch"
4485 If supported for the target machine, attempt to reorder instructions
4486 to exploit instruction slots available after delayed branch
4487 instructions.
4489 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4490 .IP "\fB\-fschedule\-insns\fR" 4
4491 .IX Item "-fschedule-insns"
4492 If supported for the target machine, attempt to reorder instructions to
4493 eliminate execution stalls due to required data being unavailable.  This
4494 helps machines that have slow floating point or memory load instructions
4495 by allowing other instructions to be issued until the result of the load
4496 or floating point instruction is required.
4498 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4499 .IP "\fB\-fschedule\-insns2\fR" 4
4500 .IX Item "-fschedule-insns2"
4501 Similar to \fB\-fschedule\-insns\fR, but requests an additional pass of
4502 instruction scheduling after register allocation has been done.  This is
4503 especially useful on machines with a relatively small number of
4504 registers and where memory load instructions take more than one cycle.
4506 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4507 .IP "\fB\-fno\-sched\-interblock\fR" 4
4508 .IX Item "-fno-sched-interblock"
4509 Don't schedule instructions across basic blocks.  This is normally
4510 enabled by default when scheduling before register allocation, i.e.
4511 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4512 .IP "\fB\-fno\-sched\-spec\fR" 4
4513 .IX Item "-fno-sched-spec"
4514 Don't allow speculative motion of non-load instructions.  This is normally
4515 enabled by default when scheduling before register allocation, i.e.
4516 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4517 .IP "\fB\-fsched\-spec\-load\fR" 4
4518 .IX Item "-fsched-spec-load"
4519 Allow speculative motion of some load instructions.  This only makes
4520 sense when scheduling before register allocation, i.e. with
4521 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4522 .IP "\fB\-fsched\-spec\-load\-dangerous\fR" 4
4523 .IX Item "-fsched-spec-load-dangerous"
4524 Allow speculative motion of more load instructions.  This only makes
4525 sense when scheduling before register allocation, i.e. with
4526 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4527 .IP "\fB\-fsched\-stalled\-insns=\fR\fIn\fR" 4
4528 .IX Item "-fsched-stalled-insns=n"
4529 Define how many insns (if any) can be moved prematurely from the queue
4530 of stalled insns into the ready list, during the second scheduling pass.
4531 .IP "\fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR" 4
4532 .IX Item "-fsched-stalled-insns-dep=n"
4533 Define how many insn groups (cycles) will be examined for a dependency
4534 on a stalled insn that is candidate for premature removal from the queue
4535 of stalled insns.  Has an effect only during the second scheduling pass,
4536 and only if \fB\-fsched\-stalled\-insns\fR is used and its value is not zero.
4537 .IP "\fB\-fsched2\-use\-superblocks\fR" 4
4538 .IX Item "-fsched2-use-superblocks"
4539 When scheduling after register allocation, do use superblock scheduling
4540 algorithm.  Superblock scheduling allows motion across basic block boundaries
4541 resulting on faster schedules.  This option is experimental, as not all machine
4542 descriptions used by \s-1GCC\s0 model the \s-1CPU\s0 closely enough to avoid unreliable
4543 results from the algorithm.
4545 This only makes sense when scheduling after register allocation, i.e. with
4546 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4547 .IP "\fB\-fsched2\-use\-traces\fR" 4
4548 .IX Item "-fsched2-use-traces"
4549 Use \fB\-fsched2\-use\-superblocks\fR algorithm when scheduling after register
4550 allocation and additionally perform code duplication in order to increase the
4551 size of superblocks using tracer pass.  See \fB\-ftracer\fR for details on
4552 trace formation.
4554 This mode should produce faster but significantly longer programs.  Also
4555 without \fB\-fbranch\-probabilities\fR the traces constructed may not
4556 match the reality and hurt the performance.  This only makes
4557 sense when scheduling after register allocation, i.e. with
4558 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4559 .IP "\fB\-freschedule\-modulo\-scheduled\-loops\fR" 4
4560 .IX Item "-freschedule-modulo-scheduled-loops"
4561 The modulo scheduling comes before the traditional scheduling, if a loop was modulo scheduled
4562 we may want to prevent the later scheduling passes from changing its schedule, we use this
4563 option to control that.
4564 .IP "\fB\-fcaller\-saves\fR" 4
4565 .IX Item "-fcaller-saves"
4566 Enable values to be allocated in registers that will be clobbered by
4567 function calls, by emitting extra instructions to save and restore the
4568 registers around such calls.  Such allocation is done only when it
4569 seems to result in better code than would otherwise be produced.
4571 This option is always enabled by default on certain machines, usually
4572 those which have no call-preserved registers to use instead.
4574 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4575 .IP "\fB\-ftree\-pre\fR" 4
4576 .IX Item "-ftree-pre"
4577 Perform Partial Redundancy Elimination (\s-1PRE\s0) on trees.  This flag is
4578 enabled by default at \fB\-O2\fR and \fB\-O3\fR.
4579 .IP "\fB\-ftree\-fre\fR" 4
4580 .IX Item "-ftree-fre"
4581 Perform Full Redundancy Elimination (\s-1FRE\s0) on trees.  The difference
4582 between \s-1FRE\s0 and \s-1PRE\s0 is that \s-1FRE\s0 only considers expressions
4583 that are computed on all paths leading to the redundant computation.
4584 This analysis faster than \s-1PRE\s0, though it exposes fewer redundancies.
4585 This flag is enabled by default at \fB\-O\fR and higher.
4586 .IP "\fB\-ftree\-copy\-prop\fR" 4
4587 .IX Item "-ftree-copy-prop"
4588 Perform copy propagation on trees.  This pass eliminates unnecessary
4589 copy operations.  This flag is enabled by default at \fB\-O\fR and
4590 higher.
4591 .IP "\fB\-ftree\-store\-copy\-prop\fR" 4
4592 .IX Item "-ftree-store-copy-prop"
4593 Perform copy propagation of memory loads and stores.  This pass
4594 eliminates unnecessary copy operations in memory references
4595 (structures, global variables, arrays, etc).  This flag is enabled by
4596 default at \fB\-O2\fR and higher.
4597 .IP "\fB\-ftree\-salias\fR" 4
4598 .IX Item "-ftree-salias"
4599 Perform structural alias analysis on trees.  This flag
4600 is enabled by default at \fB\-O\fR and higher.
4601 .IP "\fB\-ftree\-sink\fR" 4
4602 .IX Item "-ftree-sink"
4603 Perform forward store motion  on trees.  This flag is
4604 enabled by default at \fB\-O\fR and higher.
4605 .IP "\fB\-ftree\-ccp\fR" 4
4606 .IX Item "-ftree-ccp"
4607 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4608 pass only operates on local scalar variables and is enabled by default
4609 at \fB\-O\fR and higher.
4610 .IP "\fB\-ftree\-store\-ccp\fR" 4
4611 .IX Item "-ftree-store-ccp"
4612 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4613 pass operates on both local scalar variables and memory stores and
4614 loads (global variables, structures, arrays, etc).  This flag is
4615 enabled by default at \fB\-O2\fR and higher.
4616 .IP "\fB\-ftree\-dce\fR" 4
4617 .IX Item "-ftree-dce"
4618 Perform dead code elimination (\s-1DCE\s0) on trees.  This flag is enabled by
4619 default at \fB\-O\fR and higher.
4620 .IP "\fB\-ftree\-dominator\-opts\fR" 4
4621 .IX Item "-ftree-dominator-opts"
4622 Perform a variety of simple scalar cleanups (constant/copy
4623 propagation, redundancy elimination, range propagation and expression
4624 simplification) based on a dominator tree traversal.  This also
4625 performs jump threading (to reduce jumps to jumps). This flag is
4626 enabled by default at \fB\-O\fR and higher.
4627 .IP "\fB\-ftree\-ch\fR" 4
4628 .IX Item "-ftree-ch"
4629 Perform loop header copying on trees.  This is beneficial since it increases
4630 effectiveness of code motion optimizations.  It also saves one jump.  This flag
4631 is enabled by default at \fB\-O\fR and higher.  It is not enabled
4632 for \fB\-Os\fR, since it usually increases code size.
4633 .IP "\fB\-ftree\-loop\-optimize\fR" 4
4634 .IX Item "-ftree-loop-optimize"
4635 Perform loop optimizations on trees.  This flag is enabled by default
4636 at \fB\-O\fR and higher.
4637 .IP "\fB\-ftree\-loop\-linear\fR" 4
4638 .IX Item "-ftree-loop-linear"
4639 Perform linear loop transformations on tree.  This flag can improve cache
4640 performance and allow further loop optimizations to take place.
4641 .IP "\fB\-ftree\-loop\-im\fR" 4
4642 .IX Item "-ftree-loop-im"
4643 Perform loop invariant motion on trees.  This pass moves only invariants that
4644 would be hard to handle at \s-1RTL\s0 level (function calls, operations that expand to
4645 nontrivial sequences of insns).  With \fB\-funswitch\-loops\fR it also moves
4646 operands of conditions that are invariant out of the loop, so that we can use
4647 just trivial invariantness analysis in loop unswitching.  The pass also includes
4648 store motion.
4649 .IP "\fB\-ftree\-loop\-ivcanon\fR" 4
4650 .IX Item "-ftree-loop-ivcanon"
4651 Create a canonical counter for number of iterations in the loop for that
4652 determining number of iterations requires complicated analysis.  Later
4653 optimizations then may determine the number easily.  Useful especially
4654 in connection with unrolling.
4655 .IP "\fB\-fivopts\fR" 4
4656 .IX Item "-fivopts"
4657 Perform induction variable optimizations (strength reduction, induction
4658 variable merging and induction variable elimination) on trees.
4659 .IP "\fB\-ftree\-sra\fR" 4
4660 .IX Item "-ftree-sra"
4661 Perform scalar replacement of aggregates.  This pass replaces structure
4662 references with scalars to prevent committing structures to memory too
4663 early.  This flag is enabled by default at \fB\-O\fR and higher.
4664 .IP "\fB\-ftree\-copyrename\fR" 4
4665 .IX Item "-ftree-copyrename"
4666 Perform copy renaming on trees.  This pass attempts to rename compiler
4667 temporaries to other variables at copy locations, usually resulting in
4668 variable names which more closely resemble the original variables.  This flag
4669 is enabled by default at \fB\-O\fR and higher.
4670 .IP "\fB\-ftree\-ter\fR" 4
4671 .IX Item "-ftree-ter"
4672 Perform temporary expression replacement during the \s-1SSA\-\s0>normal phase.  Single
4673 use/single def temporaries are replaced at their use location with their
4674 defining expression.  This results in non-GIMPLE code, but gives the expanders
4675 much more complex trees to work on resulting in better \s-1RTL\s0 generation.  This is
4676 enabled by default at \fB\-O\fR and higher.
4677 .IP "\fB\-ftree\-lrs\fR" 4
4678 .IX Item "-ftree-lrs"
4679 Perform live range splitting during the \s-1SSA\-\s0>normal phase.  Distinct live
4680 ranges of a variable are split into unique variables, allowing for better
4681 optimization later.  This is enabled by default at \fB\-O\fR and higher.
4682 .IP "\fB\-ftree\-vectorize\fR" 4
4683 .IX Item "-ftree-vectorize"
4684 Perform loop vectorization on trees.
4685 .IP "\fB\-ftree\-vect\-loop\-version\fR" 4
4686 .IX Item "-ftree-vect-loop-version"
4687 Perform loop versioning when doing loop vectorization on trees.  When a loop
4688 appears to be vectorizable except that data alignment or data dependence cannot
4689 be determined at compile time then vectorized and non-vectorized versions of
4690 the loop are generated along with runtime checks for alignment or dependence
4691 to control which version is executed.  This option is enabled by default
4692 except at level \fB\-Os\fR where it is disabled.
4693 .IP "\fB\-ftree\-vrp\fR" 4
4694 .IX Item "-ftree-vrp"
4695 Perform Value Range Propagation on trees.  This is similar to the
4696 constant propagation pass, but instead of values, ranges of values are
4697 propagated.  This allows the optimizers to remove unnecessary range
4698 checks like array bound checks and null pointer checks.  This is
4699 enabled by default at \fB\-O2\fR and higher.  Null pointer check
4700 elimination is only done if \fB\-fdelete\-null\-pointer\-checks\fR is
4701 enabled.
4702 .IP "\fB\-ftracer\fR" 4
4703 .IX Item "-ftracer"
4704 Perform tail duplication to enlarge superblock size.  This transformation
4705 simplifies the control flow of the function allowing other optimizations to do
4706 better job.
4707 .IP "\fB\-funroll\-loops\fR" 4
4708 .IX Item "-funroll-loops"
4709 Unroll loops whose number of iterations can be determined at compile
4710 time or upon entry to the loop.  \fB\-funroll\-loops\fR implies both
4711 \&\fB\-fstrength\-reduce\fR and \fB\-frerun\-cse\-after\-loop\fR.  This
4712 option makes code larger, and may or may not make it run faster.
4713 .IP "\fB\-funroll\-all\-loops\fR" 4
4714 .IX Item "-funroll-all-loops"
4715 Unroll all loops, even if their number of iterations is uncertain when
4716 the loop is entered.  This usually makes programs run more slowly.
4717 \&\fB\-funroll\-all\-loops\fR implies the same options as
4718 \&\fB\-funroll\-loops\fR,
4719 .IP "\fB\-fsplit\-ivs\-in\-unroller\fR" 4
4720 .IX Item "-fsplit-ivs-in-unroller"
4721 Enables expressing of values of induction variables in later iterations
4722 of the unrolled loop using the value in the first iteration.  This breaks
4723 long dependency chains, thus improving efficiency of the scheduling passes.
4725 Combination of \fB\-fweb\fR and \s-1CSE\s0 is often sufficient to obtain the
4726 same effect.  However in cases the loop body is more complicated than
4727 a single basic block, this is not reliable.  It also does not work at all
4728 on some of the architectures due to restrictions in the \s-1CSE\s0 pass.
4730 This optimization is enabled by default.
4731 .IP "\fB\-fvariable\-expansion\-in\-unroller\fR" 4
4732 .IX Item "-fvariable-expansion-in-unroller"
4733 With this option, the compiler will create multiple copies of some
4734 local variables when unrolling a loop which can result in superior code.
4735 .IP "\fB\-fprefetch\-loop\-arrays\fR" 4
4736 .IX Item "-fprefetch-loop-arrays"
4737 If supported by the target machine, generate instructions to prefetch
4738 memory to improve the performance of loops that access large arrays.
4740 These options may generate better or worse code; results are highly
4741 dependent on the structure of loops within the source code.
4742 .IP "\fB\-fno\-peephole\fR" 4
4743 .IX Item "-fno-peephole"
4744 .PD 0
4745 .IP "\fB\-fno\-peephole2\fR" 4
4746 .IX Item "-fno-peephole2"
4748 Disable any machine-specific peephole optimizations.  The difference
4749 between \fB\-fno\-peephole\fR and \fB\-fno\-peephole2\fR is in how they
4750 are implemented in the compiler; some targets use one, some use the
4751 other, a few use both.
4753 \&\fB\-fpeephole\fR is enabled by default.
4754 \&\fB\-fpeephole2\fR enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4755 .IP "\fB\-fno\-guess\-branch\-probability\fR" 4
4756 .IX Item "-fno-guess-branch-probability"
4757 Do not guess branch probabilities using heuristics.
4759 \&\s-1GCC\s0 will use heuristics to guess branch probabilities if they are
4760 not provided by profiling feedback (\fB\-fprofile\-arcs\fR).  These
4761 heuristics are based on the control flow graph.  If some branch probabilities
4762 are specified by \fB_\|_builtin_expect\fR, then the heuristics will be
4763 used to guess branch probabilities for the rest of the control flow graph,
4764 taking the \fB_\|_builtin_expect\fR info into account.  The interactions
4765 between the heuristics and \fB_\|_builtin_expect\fR can be complex, and in
4766 some cases, it may be useful to disable the heuristics so that the effects
4767 of \fB_\|_builtin_expect\fR are easier to understand.
4769 The default is \fB\-fguess\-branch\-probability\fR at levels
4770 \&\fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4771 .IP "\fB\-freorder\-blocks\fR" 4
4772 .IX Item "-freorder-blocks"
4773 Reorder basic blocks in the compiled function in order to reduce number of
4774 taken branches and improve code locality.
4776 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4777 .IP "\fB\-freorder\-blocks\-and\-partition\fR" 4
4778 .IX Item "-freorder-blocks-and-partition"
4779 In addition to reordering basic blocks in the compiled function, in order
4780 to reduce number of taken branches, partitions hot and cold basic blocks
4781 into separate sections of the assembly and .o files, to improve
4782 paging and cache locality performance.
4784 This optimization is automatically turned off in the presence of
4785 exception handling, for linkonce sections, for functions with a user-defined
4786 section attribute and on any architecture that does not support named
4787 sections.
4788 .IP "\fB\-freorder\-functions\fR" 4
4789 .IX Item "-freorder-functions"
4790 Reorder functions in the object file in order to
4791 improve code locality.  This is implemented by using special
4792 subsections \f(CW\*(C`.text.hot\*(C'\fR for most frequently executed functions and
4793 \&\f(CW\*(C`.text.unlikely\*(C'\fR for unlikely executed functions.  Reordering is done by
4794 the linker so object file format must support named sections and linker must
4795 place them in a reasonable way.
4797 Also profile feedback must be available in to make this option effective.  See
4798 \&\fB\-fprofile\-arcs\fR for details.
4800 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4801 .IP "\fB\-fstrict\-aliasing\fR" 4
4802 .IX Item "-fstrict-aliasing"
4803 Allows the compiler to assume the strictest aliasing rules applicable to
4804 the language being compiled.  For C (and \*(C+), this activates
4805 optimizations based on the type of expressions.  In particular, an
4806 object of one type is assumed never to reside at the same address as an
4807 object of a different type, unless the types are almost the same.  For
4808 example, an \f(CW\*(C`unsigned int\*(C'\fR can alias an \f(CW\*(C`int\*(C'\fR, but not a
4809 \&\f(CW\*(C`void*\*(C'\fR or a \f(CW\*(C`double\*(C'\fR.  A character type may alias any other
4810 type.
4812 Pay special attention to code like this:
4814 .Vb 4
4815 \&        union a_union {
4816 \&          int i;
4817 \&          double d;
4818 \&        };
4821 .Vb 5
4822 \&        int f() {
4823 \&          a_union t;
4824 \&          t.d = 3.0;
4825 \&          return t.i;
4826 \&        }
4829 The practice of reading from a different union member than the one most
4830 recently written to (called \*(L"type\-punning\*(R") is common.  Even with
4831 \&\fB\-fstrict\-aliasing\fR, type-punning is allowed, provided the memory
4832 is accessed through the union type.  So, the code above will work as
4833 expected.  However, this code might not:
4835 .Vb 7
4836 \&        int f() {
4837 \&          a_union t;
4838 \&          int* ip;
4839 \&          t.d = 3.0;
4840 \&          ip = &t.i;
4841 \&          return *ip;
4842 \&        }
4845 Every language that wishes to perform language-specific alias analysis
4846 should define a function that computes, given an \f(CW\*(C`tree\*(C'\fR
4847 node, an alias set for the node.  Nodes in different alias sets are not
4848 allowed to alias.  For an example, see the C front-end function
4849 \&\f(CW\*(C`c_get_alias_set\*(C'\fR.
4851 Enabled at levels \fB\-O3\fR.
4852 .IP "\fB\-falign\-functions\fR" 4
4853 .IX Item "-falign-functions"
4854 .PD 0
4855 .IP "\fB\-falign\-functions=\fR\fIn\fR" 4
4856 .IX Item "-falign-functions=n"
4858 Align the start of functions to the next power-of-two greater than
4859 \&\fIn\fR, skipping up to \fIn\fR bytes.  For instance,
4860 \&\fB\-falign\-functions=32\fR aligns functions to the next 32\-byte
4861 boundary, but \fB\-falign\-functions=24\fR would align to the next
4862 32\-byte boundary only if this can be done by skipping 23 bytes or less.
4864 \&\fB\-fno\-align\-functions\fR and \fB\-falign\-functions=1\fR are
4865 equivalent and mean that functions will not be aligned.
4867 Some assemblers only support this flag when \fIn\fR is a power of two;
4868 in that case, it is rounded up.
4870 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4872 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4873 .IP "\fB\-falign\-labels\fR" 4
4874 .IX Item "-falign-labels"
4875 .PD 0
4876 .IP "\fB\-falign\-labels=\fR\fIn\fR" 4
4877 .IX Item "-falign-labels=n"
4879 Align all branch targets to a power-of-two boundary, skipping up to
4880 \&\fIn\fR bytes like \fB\-falign\-functions\fR.  This option can easily
4881 make code slower, because it must insert dummy operations for when the
4882 branch target is reached in the usual flow of the code.
4884 \&\fB\-fno\-align\-labels\fR and \fB\-falign\-labels=1\fR are
4885 equivalent and mean that labels will not be aligned.
4887 If \fB\-falign\-loops\fR or \fB\-falign\-jumps\fR are applicable and
4888 are greater than this value, then their values are used instead.
4890 If \fIn\fR is not specified or is zero, use a machine-dependent default
4891 which is very likely to be \fB1\fR, meaning no alignment.
4893 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4894 .IP "\fB\-falign\-loops\fR" 4
4895 .IX Item "-falign-loops"
4896 .PD 0
4897 .IP "\fB\-falign\-loops=\fR\fIn\fR" 4
4898 .IX Item "-falign-loops=n"
4900 Align loops to a power-of-two boundary, skipping up to \fIn\fR bytes
4901 like \fB\-falign\-functions\fR.  The hope is that the loop will be
4902 executed many times, which will make up for any execution of the dummy
4903 operations.
4905 \&\fB\-fno\-align\-loops\fR and \fB\-falign\-loops=1\fR are
4906 equivalent and mean that loops will not be aligned.
4908 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4910 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4911 .IP "\fB\-falign\-jumps\fR" 4
4912 .IX Item "-falign-jumps"
4913 .PD 0
4914 .IP "\fB\-falign\-jumps=\fR\fIn\fR" 4
4915 .IX Item "-falign-jumps=n"
4917 Align branch targets to a power-of-two boundary, for branch targets
4918 where the targets can only be reached by jumping, skipping up to \fIn\fR
4919 bytes like \fB\-falign\-functions\fR.  In this case, no dummy operations
4920 need be executed.
4922 \&\fB\-fno\-align\-jumps\fR and \fB\-falign\-jumps=1\fR are
4923 equivalent and mean that loops will not be aligned.
4925 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4927 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4928 .IP "\fB\-funit\-at\-a\-time\fR" 4
4929 .IX Item "-funit-at-a-time"
4930 Parse the whole compilation unit before starting to produce code.
4931 This allows some extra optimizations to take place but consumes
4932 more memory (in general).  There are some compatibility issues
4933 with \fIunit-at-at-time\fR mode:
4934 .RS 4
4935 .IP "*" 4
4936 enabling \fIunit-at-a-time\fR mode may change the order
4937 in which functions, variables, and top-level \f(CW\*(C`asm\*(C'\fR statements
4938 are emitted, and will likely break code relying on some particular
4939 ordering.  The majority of such top-level \f(CW\*(C`asm\*(C'\fR statements,
4940 though, can be replaced by \f(CW\*(C`section\*(C'\fR attributes.
4941 .IP "*" 4
4942 \&\fIunit-at-a-time\fR mode removes unreferenced static variables
4943 and functions.  This may result in undefined references
4944 when an \f(CW\*(C`asm\*(C'\fR statement refers directly to variables or functions
4945 that are otherwise unused.  In that case either the variable/function
4946 shall be listed as an operand of the \f(CW\*(C`asm\*(C'\fR statement operand or,
4947 in the case of top-level \f(CW\*(C`asm\*(C'\fR statements the attribute \f(CW\*(C`used\*(C'\fR
4948 shall be used on the declaration.
4949 .IP "*" 4
4950 Static functions now can use non-standard passing conventions that
4951 may break \f(CW\*(C`asm\*(C'\fR statements calling functions directly.  Again,
4952 attribute \f(CW\*(C`used\*(C'\fR will prevent this behavior.
4954 .RS 4
4956 As a temporary workaround, \fB\-fno\-unit\-at\-a\-time\fR can be used,
4957 but this scheme may not be supported by future releases of \s-1GCC\s0.
4959 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4961 .IP "\fB\-fweb\fR" 4
4962 .IX Item "-fweb"
4963 Constructs webs as commonly used for register allocation purposes and assign
4964 each web individual pseudo register.  This allows the register allocation pass
4965 to operate on pseudos directly, but also strengthens several other optimization
4966 passes, such as \s-1CSE\s0, loop optimizer and trivial dead code remover.  It can,
4967 however, make debugging impossible, since variables will no longer stay in a
4968 \&\*(L"home register\*(R".
4970 Enabled by default with \fB\-funroll\-loops\fR.
4971 .IP "\fB\-fwhole\-program\fR" 4
4972 .IX Item "-fwhole-program"
4973 Assume that the current compilation unit represents whole program being
4974 compiled.  All public functions and variables with the exception of \f(CW\*(C`main\*(C'\fR
4975 and those merged by attribute \f(CW\*(C`externally_visible\*(C'\fR become static functions
4976 and in a affect gets more aggressively optimized by interprocedural optimizers.
4977 While this option is equivalent to proper use of \f(CW\*(C`static\*(C'\fR keyword for
4978 programs consisting of single file, in combination with option
4979 \&\fB\-\-combine\fR this flag can be used to compile most of smaller scale C
4980 programs since the functions and variables become local for the whole combined
4981 compilation unit, not for the single source file itself.
4982 .IP "\fB\-fno\-cprop\-registers\fR" 4
4983 .IX Item "-fno-cprop-registers"
4984 After register allocation and post-register allocation instruction splitting,
4985 we perform a copy-propagation pass to try to reduce scheduling dependencies
4986 and occasionally eliminate the copy.
4988 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4989 .IP "\fB\-fprofile\-generate\fR" 4
4990 .IX Item "-fprofile-generate"
4991 Enable options usually used for instrumenting application to produce
4992 profile useful for later recompilation with profile feedback based
4993 optimization.  You must use \fB\-fprofile\-generate\fR both when
4994 compiling and when linking your program.
4996 The following options are enabled: \f(CW\*(C`\-fprofile\-arcs\*(C'\fR, \f(CW\*(C`\-fprofile\-values\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR.
4997 .IP "\fB\-fprofile\-use\fR" 4
4998 .IX Item "-fprofile-use"
4999 Enable profile feedback directed optimizations, and optimizations
5000 generally profitable only with profile feedback available.
5002 The following options are enabled: \f(CW\*(C`\-fbranch\-probabilities\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR,
5003 \&\f(CW\*(C`\-funroll\-loops\*(C'\fR, \f(CW\*(C`\-fpeel\-loops\*(C'\fR, \f(CW\*(C`\-ftracer\*(C'\fR,
5004 \&\f(CW\*(C`\-fno\-loop\-optimize\*(C'\fR.
5006 The following options control compiler behavior regarding floating
5007 point arithmetic.  These options trade off between speed and
5008 correctness.  All must be specifically enabled.
5009 .IP "\fB\-ffloat\-store\fR" 4
5010 .IX Item "-ffloat-store"
5011 Do not store floating point variables in registers, and inhibit other
5012 options that might change whether a floating point value is taken from a
5013 register or memory.
5015 This option prevents undesirable excess precision on machines such as
5016 the 68000 where the floating registers (of the 68881) keep more
5017 precision than a \f(CW\*(C`double\*(C'\fR is supposed to have.  Similarly for the
5018 x86 architecture.  For most programs, the excess precision does only
5019 good, but a few programs rely on the precise definition of \s-1IEEE\s0 floating
5020 point.  Use \fB\-ffloat\-store\fR for such programs, after modifying
5021 them to store all pertinent intermediate computations into variables.
5022 .IP "\fB\-ffast\-math\fR" 4
5023 .IX Item "-ffast-math"
5024 Sets \fB\-fno\-math\-errno\fR, \fB\-funsafe\-math\-optimizations\fR, \fB\-fno\-trapping\-math\fR, \fB\-ffinite\-math\-only\fR,
5025 \&\fB\-fno\-rounding\-math\fR, \fB\-fno\-signaling\-nans\fR
5026 and \fBfcx-limited-range\fR.
5028 This option causes the preprocessor macro \f(CW\*(C`_\|_FAST_MATH_\|_\*(C'\fR to be defined.
5030 This option should never be turned on by any \fB\-O\fR option since
5031 it can result in incorrect output for programs which depend on
5032 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5033 math functions.
5034 .IP "\fB\-fno\-math\-errno\fR" 4
5035 .IX Item "-fno-math-errno"
5036 Do not set \s-1ERRNO\s0 after calling math functions that are executed
5037 with a single instruction, e.g., sqrt.  A program that relies on
5038 \&\s-1IEEE\s0 exceptions for math error handling may want to use this flag
5039 for speed while maintaining \s-1IEEE\s0 arithmetic compatibility.
5041 This option should never be turned on by any \fB\-O\fR option since
5042 it can result in incorrect output for programs which depend on
5043 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5044 math functions.
5046 The default is \fB\-fmath\-errno\fR.
5048 On Darwin systems, the math library never sets \f(CW\*(C`errno\*(C'\fR.  There is therefore
5049 no reason for the compiler to consider the possibility that it might,
5050 and \fB\-fno\-math\-errno\fR is the default.
5051 .IP "\fB\-funsafe\-math\-optimizations\fR" 4
5052 .IX Item "-funsafe-math-optimizations"
5053 Allow optimizations for floating-point arithmetic that (a) assume
5054 that arguments and results are valid and (b) may violate \s-1IEEE\s0 or
5055 \&\s-1ANSI\s0 standards.  When used at link\-time, it may include libraries
5056 or startup files that change the default \s-1FPU\s0 control word or other
5057 similar optimizations.
5059 This option should never be turned on by any \fB\-O\fR option since
5060 it can result in incorrect output for programs which depend on
5061 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5062 math functions.
5064 The default is \fB\-fno\-unsafe\-math\-optimizations\fR.
5065 .IP "\fB\-ffinite\-math\-only\fR" 4
5066 .IX Item "-ffinite-math-only"
5067 Allow optimizations for floating-point arithmetic that assume
5068 that arguments and results are not NaNs or +\-Infs.
5070 This option should never be turned on by any \fB\-O\fR option since
5071 it can result in incorrect output for programs which depend on
5072 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications.
5074 The default is \fB\-fno\-finite\-math\-only\fR.
5075 .IP "\fB\-fno\-trapping\-math\fR" 4
5076 .IX Item "-fno-trapping-math"
5077 Compile code assuming that floating-point operations cannot generate
5078 user-visible traps.  These traps include division by zero, overflow,
5079 underflow, inexact result and invalid operation.  This option implies
5080 \&\fB\-fno\-signaling\-nans\fR.  Setting this option may allow faster
5081 code if one relies on \*(L"non\-stop\*(R" \s-1IEEE\s0 arithmetic, for example.
5083 This option should never be turned on by any \fB\-O\fR option since
5084 it can result in incorrect output for programs which depend on
5085 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5086 math functions.
5088 The default is \fB\-ftrapping\-math\fR.
5089 .IP "\fB\-frounding\-math\fR" 4
5090 .IX Item "-frounding-math"
5091 Disable transformations and optimizations that assume default floating
5092 point rounding behavior.  This is round-to-zero for all floating point
5093 to integer conversions, and round-to-nearest for all other arithmetic
5094 truncations.  This option should be specified for programs that change
5095 the \s-1FP\s0 rounding mode dynamically, or that may be executed with a
5096 non-default rounding mode.  This option disables constant folding of
5097 floating point expressions at compile-time (which may be affected by
5098 rounding mode) and arithmetic transformations that are unsafe in the
5099 presence of sign-dependent rounding modes.
5101 The default is \fB\-fno\-rounding\-math\fR.
5103 This option is experimental and does not currently guarantee to
5104 disable all \s-1GCC\s0 optimizations that are affected by rounding mode.
5105 Future versions of \s-1GCC\s0 may provide finer control of this setting
5106 using C99's \f(CW\*(C`FENV_ACCESS\*(C'\fR pragma.  This command line option
5107 will be used to specify the default state for \f(CW\*(C`FENV_ACCESS\*(C'\fR.
5108 .IP "\fB\-fsignaling\-nans\fR" 4
5109 .IX Item "-fsignaling-nans"
5110 Compile code assuming that \s-1IEEE\s0 signaling NaNs may generate user-visible
5111 traps during floating-point operations.  Setting this option disables
5112 optimizations that may change the number of exceptions visible with
5113 signaling NaNs.  This option implies \fB\-ftrapping\-math\fR.
5115 This option causes the preprocessor macro \f(CW\*(C`_\|_SUPPORT_SNAN_\|_\*(C'\fR to
5116 be defined.
5118 The default is \fB\-fno\-signaling\-nans\fR.
5120 This option is experimental and does not currently guarantee to
5121 disable all \s-1GCC\s0 optimizations that affect signaling NaN behavior.
5122 .IP "\fB\-fsingle\-precision\-constant\fR" 4
5123 .IX Item "-fsingle-precision-constant"
5124 Treat floating point constant as single precision constant instead of
5125 implicitly converting it to double precision constant.
5126 .IP "\fB\-fcx\-limited\-range\fR" 4
5127 .IX Item "-fcx-limited-range"
5128 .PD 0
5129 .IP "\fB\-fno\-cx\-limited\-range\fR" 4
5130 .IX Item "-fno-cx-limited-range"
5132 When enabled, this option states that a range reduction step is not
5133 needed when performing complex division.  The default is
5134 \&\fB\-fno\-cx\-limited\-range\fR, but is enabled by \fB\-ffast\-math\fR.
5136 This option controls the default setting of the \s-1ISO\s0 C99 
5137 \&\f(CW\*(C`CX_LIMITED_RANGE\*(C'\fR pragma.  Nevertheless, the option applies to
5138 all languages.
5140 The following options control optimizations that may improve
5141 performance, but are not enabled by any \fB\-O\fR options.  This
5142 section includes experimental options that may produce broken code.
5143 .IP "\fB\-fbranch\-probabilities\fR" 4
5144 .IX Item "-fbranch-probabilities"
5145 After running a program compiled with \fB\-fprofile\-arcs\fR, you can compile it a second time using
5146 \&\fB\-fbranch\-probabilities\fR, to improve optimizations based on
5147 the number of times each branch was taken.  When the program
5148 compiled with \fB\-fprofile\-arcs\fR exits it saves arc execution
5149 counts to a file called \fI\fIsourcename\fI.gcda\fR for each source
5150 file  The information in this data file is very dependent on the
5151 structure of the generated code, so you must use the same source code
5152 and the same optimization options for both compilations.
5154 With \fB\-fbranch\-probabilities\fR, \s-1GCC\s0 puts a
5155 \&\fB\s-1REG_BR_PROB\s0\fR note on each \fB\s-1JUMP_INSN\s0\fR and \fB\s-1CALL_INSN\s0\fR.
5156 These can be used to improve optimization.  Currently, they are only
5157 used in one place: in \fIreorg.c\fR, instead of guessing which path a
5158 branch is mostly to take, the \fB\s-1REG_BR_PROB\s0\fR values are used to
5159 exactly determine which path is taken more often.
5160 .IP "\fB\-fprofile\-values\fR" 4
5161 .IX Item "-fprofile-values"
5162 If combined with \fB\-fprofile\-arcs\fR, it adds code so that some
5163 data about values of expressions in the program is gathered.
5165 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5166 from profiling values of expressions and adds \fB\s-1REG_VALUE_PROFILE\s0\fR
5167 notes to instructions for their later usage in optimizations.
5169 Enabled with \fB\-fprofile\-generate\fR and \fB\-fprofile\-use\fR.
5170 .IP "\fB\-fvpt\fR" 4
5171 .IX Item "-fvpt"
5172 If combined with \fB\-fprofile\-arcs\fR, it instructs the compiler to add
5173 a code to gather information about values of expressions.
5175 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5176 and actually performs the optimizations based on them.
5177 Currently the optimizations include specialization of division operation
5178 using the knowledge about the value of the denominator.
5179 .IP "\fB\-frename\-registers\fR" 4
5180 .IX Item "-frename-registers"
5181 Attempt to avoid false dependencies in scheduled code by making use
5182 of registers left over after register allocation.  This optimization
5183 will most benefit processors with lots of registers.  Depending on the
5184 debug information format adopted by the target, however, it can
5185 make debugging impossible, since variables will no longer stay in
5186 a \*(L"home register\*(R".
5188 Enabled by default with \fB\-funroll\-loops\fR.
5189 .IP "\fB\-ftracer\fR" 4
5190 .IX Item "-ftracer"
5191 Perform tail duplication to enlarge superblock size.  This transformation
5192 simplifies the control flow of the function allowing other optimizations to do
5193 better job.
5195 Enabled with \fB\-fprofile\-use\fR.
5196 .IP "\fB\-funroll\-loops\fR" 4
5197 .IX Item "-funroll-loops"
5198 Unroll loops whose number of iterations can be determined at compile time or
5199 upon entry to the loop.  \fB\-funroll\-loops\fR implies
5200 \&\fB\-frerun\-cse\-after\-loop\fR, \fB\-fweb\fR and \fB\-frename\-registers\fR. 
5201 It also turns on complete loop peeling (i.e. complete removal of loops with
5202 small constant number of iterations).  This option makes code larger, and may
5203 or may not make it run faster.
5205 Enabled with \fB\-fprofile\-use\fR.
5206 .IP "\fB\-funroll\-all\-loops\fR" 4
5207 .IX Item "-funroll-all-loops"
5208 Unroll all loops, even if their number of iterations is uncertain when
5209 the loop is entered.  This usually makes programs run more slowly.
5210 \&\fB\-funroll\-all\-loops\fR implies the same options as
5211 \&\fB\-funroll\-loops\fR.
5212 .IP "\fB\-fpeel\-loops\fR" 4
5213 .IX Item "-fpeel-loops"
5214 Peels the loops for that there is enough information that they do not
5215 roll much (from profile feedback).  It also turns on complete loop peeling
5216 (i.e. complete removal of loops with small constant number of iterations).
5218 Enabled with \fB\-fprofile\-use\fR.
5219 .IP "\fB\-fmove\-loop\-invariants\fR" 4
5220 .IX Item "-fmove-loop-invariants"
5221 Enables the loop invariant motion pass in the new loop optimizer.  Enabled
5222 at level \fB\-O1\fR
5223 .IP "\fB\-funswitch\-loops\fR" 4
5224 .IX Item "-funswitch-loops"
5225 Move branches with loop invariant conditions out of the loop, with duplicates
5226 of the loop on both branches (modified according to result of the condition).
5227 .IP "\fB\-fprefetch\-loop\-arrays\fR" 4
5228 .IX Item "-fprefetch-loop-arrays"
5229 If supported by the target machine, generate instructions to prefetch
5230 memory to improve the performance of loops that access large arrays.
5232 Disabled at level \fB\-Os\fR.
5233 .IP "\fB\-ffunction\-sections\fR" 4
5234 .IX Item "-ffunction-sections"
5235 .PD 0
5236 .IP "\fB\-fdata\-sections\fR" 4
5237 .IX Item "-fdata-sections"
5239 Place each function or data item into its own section in the output
5240 file if the target supports arbitrary sections.  The name of the
5241 function or the name of the data item determines the section's name
5242 in the output file.
5244 Use these options on systems where the linker can perform optimizations
5245 to improve locality of reference in the instruction space.  Most systems
5246 using the \s-1ELF\s0 object format and \s-1SPARC\s0 processors running Solaris 2 have
5247 linkers with such optimizations.  \s-1AIX\s0 may have these optimizations in
5248 the future.
5250 Only use these options when there are significant benefits from doing
5251 so.  When you specify these options, the assembler and linker will
5252 create larger object and executable files and will also be slower.
5253 You will not be able to use \f(CW\*(C`gprof\*(C'\fR on all systems if you
5254 specify this option and you may have problems with debugging if
5255 you specify both this option and \fB\-g\fR.
5256 .IP "\fB\-fbranch\-target\-load\-optimize\fR" 4
5257 .IX Item "-fbranch-target-load-optimize"
5258 Perform branch target register load optimization before prologue / epilogue
5259 threading.
5260 The use of target registers can typically be exposed only during reload,
5261 thus hoisting loads out of loops and doing inter-block scheduling needs
5262 a separate optimization pass.
5263 .IP "\fB\-fbranch\-target\-load\-optimize2\fR" 4
5264 .IX Item "-fbranch-target-load-optimize2"
5265 Perform branch target register load optimization after prologue / epilogue
5266 threading.
5267 .IP "\fB\-fbtr\-bb\-exclusive\fR" 4
5268 .IX Item "-fbtr-bb-exclusive"
5269 When performing branch target register load optimization, don't reuse
5270 branch target registers in within any basic block.
5271 .IP "\fB\-fstack\-protector\fR" 4
5272 .IX Item "-fstack-protector"
5273 Emit extra code to check for buffer overflows, such as stack smashing
5274 attacks.  This is done by adding a guard variable to functions with
5275 vulnerable objects.  This includes functions that call alloca, and
5276 functions with buffers larger than 8 bytes.  The guards are initialized
5277 when a function is entered and then checked when the function exits.
5278 If a guard check fails, an error message is printed and the program exits.
5279 .IP "\fB\-fstack\-protector\-all\fR" 4
5280 .IX Item "-fstack-protector-all"
5281 Like \fB\-fstack\-protector\fR except that all functions are protected.
5282 .IP "\fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR" 4
5283 .IX Item "--param name=value"
5284 In some places, \s-1GCC\s0 uses various constants to control the amount of
5285 optimization that is done.  For example, \s-1GCC\s0 will not inline functions
5286 that contain more that a certain number of instructions.  You can
5287 control some of these constants on the command-line using the
5288 \&\fB\-\-param\fR option.
5290 The names of specific parameters, and the meaning of the values, are
5291 tied to the internals of the compiler, and are subject to change
5292 without notice in future releases.
5294 In each case, the \fIvalue\fR is an integer.  The allowable choices for
5295 \&\fIname\fR are given in the following table:
5296 .RS 4
5297 .IP "\fBsalias-max-implicit-fields\fR" 4
5298 .IX Item "salias-max-implicit-fields"
5299 The maximum number of fields in a variable without direct
5300 structure accesses for which structure aliasing will consider trying 
5301 to track each field.  The default is 5
5302 .IP "\fBsra-max-structure-size\fR" 4
5303 .IX Item "sra-max-structure-size"
5304 The maximum structure size, in bytes, at which the scalar replacement
5305 of aggregates (\s-1SRA\s0) optimization will perform block copies.  The
5306 default value, 0, implies that \s-1GCC\s0 will select the most appropriate
5307 size itself.
5308 .IP "\fBsra-field-structure-ratio\fR" 4
5309 .IX Item "sra-field-structure-ratio"
5310 The threshold ratio (as a percentage) between instantiated fields and
5311 the complete structure size.  We say that if the ratio of the number
5312 of bytes in instantiated fields to the number of bytes in the complete
5313 structure exceeds this parameter, then block copies are not used.  The
5314 default is 75.
5315 .IP "\fBmax-crossjump-edges\fR" 4
5316 .IX Item "max-crossjump-edges"
5317 The maximum number of incoming edges to consider for crossjumping.
5318 The algorithm used by \fB\-fcrossjumping\fR is O(N^2) in
5319 the number of edges incoming to each block.  Increasing values mean
5320 more aggressive optimization, making the compile time increase with
5321 probably small improvement in executable size.
5322 .IP "\fBmin-crossjump-insns\fR" 4
5323 .IX Item "min-crossjump-insns"
5324 The minimum number of instructions which must be matched at the end
5325 of two blocks before crossjumping will be performed on them.  This
5326 value is ignored in the case where all instructions in the block being
5327 crossjumped from are matched.  The default value is 5.
5328 .IP "\fBmax-grow-copy-bb-insns\fR" 4
5329 .IX Item "max-grow-copy-bb-insns"
5330 The maximum code size expansion factor when copying basic blocks
5331 instead of jumping.  The expansion is relative to a jump instruction.
5332 The default value is 8.
5333 .IP "\fBmax-goto-duplication-insns\fR" 4
5334 .IX Item "max-goto-duplication-insns"
5335 The maximum number of instructions to duplicate to a block that jumps
5336 to a computed goto.  To avoid O(N^2) behavior in a number of
5337 passes, \s-1GCC\s0 factors computed gotos early in the compilation process,
5338 and unfactors them as late as possible.  Only computed jumps at the
5339 end of a basic blocks with no more than max-goto-duplication-insns are
5340 unfactored.  The default value is 8.
5341 .IP "\fBmax-delay-slot-insn-search\fR" 4
5342 .IX Item "max-delay-slot-insn-search"
5343 The maximum number of instructions to consider when looking for an
5344 instruction to fill a delay slot.  If more than this arbitrary number of
5345 instructions is searched, the time savings from filling the delay slot
5346 will be minimal so stop searching.  Increasing values mean more
5347 aggressive optimization, making the compile time increase with probably
5348 small improvement in executable run time.
5349 .IP "\fBmax-delay-slot-live-search\fR" 4
5350 .IX Item "max-delay-slot-live-search"
5351 When trying to fill delay slots, the maximum number of instructions to
5352 consider when searching for a block with valid live register
5353 information.  Increasing this arbitrarily chosen value means more
5354 aggressive optimization, increasing the compile time.  This parameter
5355 should be removed when the delay slot code is rewritten to maintain the
5356 control-flow graph.
5357 .IP "\fBmax-gcse-memory\fR" 4
5358 .IX Item "max-gcse-memory"
5359 The approximate maximum amount of memory that will be allocated in
5360 order to perform the global common subexpression elimination
5361 optimization.  If more memory than specified is required, the
5362 optimization will not be done.
5363 .IP "\fBmax-gcse-passes\fR" 4
5364 .IX Item "max-gcse-passes"
5365 The maximum number of passes of \s-1GCSE\s0 to run.  The default is 1.
5366 .IP "\fBmax-pending-list-length\fR" 4
5367 .IX Item "max-pending-list-length"
5368 The maximum number of pending dependencies scheduling will allow
5369 before flushing the current state and starting over.  Large functions
5370 with few branches or calls can create excessively large lists which
5371 needlessly consume memory and resources.
5372 .IP "\fBmax-inline-insns-single\fR" 4
5373 .IX Item "max-inline-insns-single"
5374 Several parameters control the tree inliner used in gcc.
5375 This number sets the maximum number of instructions (counted in \s-1GCC\s0's
5376 internal representation) in a single function that the tree inliner
5377 will consider for inlining.  This only affects functions declared
5378 inline and methods implemented in a class declaration (\*(C+).
5379 The default value is 450.
5380 .IP "\fBmax-inline-insns-auto\fR" 4
5381 .IX Item "max-inline-insns-auto"
5382 When you use \fB\-finline\-functions\fR (included in \fB\-O3\fR),
5383 a lot of functions that would otherwise not be considered for inlining
5384 by the compiler will be investigated.  To those functions, a different
5385 (more restrictive) limit compared to functions declared inline can
5386 be applied.
5387 The default value is 90.
5388 .IP "\fBlarge-function-insns\fR" 4
5389 .IX Item "large-function-insns"
5390 The limit specifying really large functions.  For functions larger than this
5391 limit after inlining inlining is constrained by
5392 \&\fB\-\-param large-function-growth\fR.  This parameter is useful primarily
5393 to avoid extreme compilation time caused by non-linear algorithms used by the
5394 backend.
5395 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5396 The default value is 2700.
5397 .IP "\fBlarge-function-growth\fR" 4
5398 .IX Item "large-function-growth"
5399 Specifies maximal growth of large function caused by inlining in percents.
5400 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5401 The default value is 100 which limits large function growth to 2.0 times
5402 the original size.
5403 .IP "\fBlarge-unit-insns\fR" 4
5404 .IX Item "large-unit-insns"
5405 The limit specifying large translation unit.  Growth caused by inlining of
5406 units larger than this limit is limited by \fB\-\-param inline-unit-growth\fR.
5407 For small units this might be too tight (consider unit consisting of function A
5408 that is inline and B that just calls A three time.  If B is small relative to
5409 A, the growth of unit is 300\e% and yet such inlining is very sane.  For very
5410 large units consisting of small inlininable functions however the overall unit
5411 growth limit is needed to avoid exponential explosion of code size.  Thus for
5412 smaller units, the size is increased to \fB\-\-param large-unit-insns\fR
5413 before aplying \fB\-\-param inline-unit-growth\fR.  The default is 10000
5414 .IP "\fBinline-unit-growth\fR" 4
5415 .IX Item "inline-unit-growth"
5416 Specifies maximal overall growth of the compilation unit caused by inlining.
5417 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5418 The default value is 50 which limits unit growth to 1.5 times the original
5419 size.
5420 .IP "\fBmax-inline-insns-recursive\fR" 4
5421 .IX Item "max-inline-insns-recursive"
5422 .PD 0
5423 .IP "\fBmax-inline-insns-recursive-auto\fR" 4
5424 .IX Item "max-inline-insns-recursive-auto"
5426 Specifies maximum number of instructions out-of-line copy of self recursive inline
5427 function can grow into by performing recursive inlining.
5429 For functions declared inline \fB\-\-param max-inline-insns-recursive\fR is
5430 taken into account.  For function not declared inline, recursive inlining
5431 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5432 enabled and \fB\-\-param max-inline-insns-recursive-auto\fR is used.  The
5433 default value is 450.
5434 .IP "\fBmax-inline-recursive-depth\fR" 4
5435 .IX Item "max-inline-recursive-depth"
5436 .PD 0
5437 .IP "\fBmax-inline-recursive-depth-auto\fR" 4
5438 .IX Item "max-inline-recursive-depth-auto"
5440 Specifies maximum recursion depth used by the recursive inlining.
5442 For functions declared inline \fB\-\-param max-inline-recursive-depth\fR is
5443 taken into account.  For function not declared inline, recursive inlining
5444 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5445 enabled and \fB\-\-param max-inline-recursive-depth-auto\fR is used.  The
5446 default value is 450.
5447 .IP "\fBmin-inline-recursive-probability\fR" 4
5448 .IX Item "min-inline-recursive-probability"
5449 Recursive inlining is profitable only for function having deep recursion
5450 in average and can hurt for function having little recursion depth by
5451 increasing the prologue size or complexity of function body to other
5452 optimizers.
5454 When profile feedback is available (see \fB\-fprofile\-generate\fR) the actual
5455 recursion depth can be guessed from probability that function will recurse via
5456 given call expression.  This parameter limits inlining only to call expression
5457 whose probability exceeds given threshold (in percents).  The default value is
5459 .IP "\fBinline-call-cost\fR" 4
5460 .IX Item "inline-call-cost"
5461 Specify cost of call instruction relative to simple arithmetics operations
5462 (having cost of 1).  Increasing this cost disqualifies inlining of non-leaf
5463 functions and at the same time increases size of leaf function that is believed to
5464 reduce function size by being inlined.  In effect it increases amount of
5465 inlining for code having large abstraction penalty (many functions that just
5466 pass the arguments to other functions) and decrease inlining for code with low
5467 abstraction penalty.  The default value is 16.
5468 .IP "\fBmax-unrolled-insns\fR" 4
5469 .IX Item "max-unrolled-insns"
5470 The maximum number of instructions that a loop should have if that loop
5471 is unrolled, and if the loop is unrolled, it determines how many times
5472 the loop code is unrolled.
5473 .IP "\fBmax-average-unrolled-insns\fR" 4
5474 .IX Item "max-average-unrolled-insns"
5475 The maximum number of instructions biased by probabilities of their execution
5476 that a loop should have if that loop is unrolled, and if the loop is unrolled,
5477 it determines how many times the loop code is unrolled.
5478 .IP "\fBmax-unroll-times\fR" 4
5479 .IX Item "max-unroll-times"
5480 The maximum number of unrollings of a single loop.
5481 .IP "\fBmax-peeled-insns\fR" 4
5482 .IX Item "max-peeled-insns"
5483 The maximum number of instructions that a loop should have if that loop
5484 is peeled, and if the loop is peeled, it determines how many times
5485 the loop code is peeled.
5486 .IP "\fBmax-peel-times\fR" 4
5487 .IX Item "max-peel-times"
5488 The maximum number of peelings of a single loop.
5489 .IP "\fBmax-completely-peeled-insns\fR" 4
5490 .IX Item "max-completely-peeled-insns"
5491 The maximum number of insns of a completely peeled loop.
5492 .IP "\fBmax-completely-peel-times\fR" 4
5493 .IX Item "max-completely-peel-times"
5494 The maximum number of iterations of a loop to be suitable for complete peeling.
5495 .IP "\fBmax-unswitch-insns\fR" 4
5496 .IX Item "max-unswitch-insns"
5497 The maximum number of insns of an unswitched loop.
5498 .IP "\fBmax-unswitch-level\fR" 4
5499 .IX Item "max-unswitch-level"
5500 The maximum number of branches unswitched in a single loop.
5501 .IP "\fBlim-expensive\fR" 4
5502 .IX Item "lim-expensive"
5503 The minimum cost of an expensive expression in the loop invariant motion.
5504 .IP "\fBiv-consider-all-candidates-bound\fR" 4
5505 .IX Item "iv-consider-all-candidates-bound"
5506 Bound on number of candidates for induction variables below that
5507 all candidates are considered for each use in induction variable
5508 optimizations.  Only the most relevant candidates are considered
5509 if there are more candidates, to avoid quadratic time complexity.
5510 .IP "\fBiv-max-considered-uses\fR" 4
5511 .IX Item "iv-max-considered-uses"
5512 The induction variable optimizations give up on loops that contain more
5513 induction variable uses.
5514 .IP "\fBiv-always-prune-cand-set-bound\fR" 4
5515 .IX Item "iv-always-prune-cand-set-bound"
5516 If number of candidates in the set is smaller than this value,
5517 we always try to remove unnecessary ivs from the set during its
5518 optimization when a new iv is added to the set.
5519 .IP "\fBscev-max-expr-size\fR" 4
5520 .IX Item "scev-max-expr-size"
5521 Bound on size of expressions used in the scalar evolutions analyzer.
5522 Large expressions slow the analyzer.
5523 .IP "\fBvect-max-version-checks\fR" 4
5524 .IX Item "vect-max-version-checks"
5525 The maximum number of runtime checks that can be performed when doing
5526 loop versioning in the vectorizer.  See option ftree-vect-loop-version
5527 for more information.
5528 .IP "\fBmax-iterations-to-track\fR" 4
5529 .IX Item "max-iterations-to-track"
5530 The maximum number of iterations of a loop the brute force algorithm
5531 for analysis of # of iterations of the loop tries to evaluate.
5532 .IP "\fBhot-bb-count-fraction\fR" 4
5533 .IX Item "hot-bb-count-fraction"
5534 Select fraction of the maximal count of repetitions of basic block in program
5535 given basic block needs to have to be considered hot.
5536 .IP "\fBhot-bb-frequency-fraction\fR" 4
5537 .IX Item "hot-bb-frequency-fraction"
5538 Select fraction of the maximal frequency of executions of basic block in
5539 function given basic block needs to have to be considered hot
5540 .IP "\fBmax-predicted-iterations\fR" 4
5541 .IX Item "max-predicted-iterations"
5542 The maximum number of loop iterations we predict statically.  This is useful
5543 in cases where function contain single loop with known bound and other loop
5544 with unknown.  We predict the known number of iterations correctly, while
5545 the unknown number of iterations average to roughly 10.  This means that the
5546 loop without bounds would appear artificially cold relative to the other one.
5547 .IP "\fBtracer-dynamic-coverage\fR" 4
5548 .IX Item "tracer-dynamic-coverage"
5549 .PD 0
5550 .IP "\fBtracer-dynamic-coverage-feedback\fR" 4
5551 .IX Item "tracer-dynamic-coverage-feedback"
5553 This value is used to limit superblock formation once the given percentage of
5554 executed instructions is covered.  This limits unnecessary code size
5555 expansion.
5557 The \fBtracer-dynamic-coverage-feedback\fR is used only when profile
5558 feedback is available.  The real profiles (as opposed to statically estimated
5559 ones) are much less balanced allowing the threshold to be larger value.
5560 .IP "\fBtracer-max-code-growth\fR" 4
5561 .IX Item "tracer-max-code-growth"
5562 Stop tail duplication once code growth has reached given percentage.  This is
5563 rather hokey argument, as most of the duplicates will be eliminated later in
5564 cross jumping, so it may be set to much higher values than is the desired code
5565 growth.
5566 .IP "\fBtracer-min-branch-ratio\fR" 4
5567 .IX Item "tracer-min-branch-ratio"
5568 Stop reverse growth when the reverse probability of best edge is less than this
5569 threshold (in percent).
5570 .IP "\fBtracer-min-branch-ratio\fR" 4
5571 .IX Item "tracer-min-branch-ratio"
5572 .PD 0
5573 .IP "\fBtracer-min-branch-ratio-feedback\fR" 4
5574 .IX Item "tracer-min-branch-ratio-feedback"
5576 Stop forward growth if the best edge do have probability lower than this
5577 threshold.
5579 Similarly to \fBtracer-dynamic-coverage\fR two values are present, one for
5580 compilation for profile feedback and one for compilation without.  The value
5581 for compilation with profile feedback needs to be more conservative (higher) in
5582 order to make tracer effective.
5583 .IP "\fBmax-cse-path-length\fR" 4
5584 .IX Item "max-cse-path-length"
5585 Maximum number of basic blocks on path that cse considers.  The default is 10.
5586 .IP "\fBmax-cse-insns\fR" 4
5587 .IX Item "max-cse-insns"
5588 The maximum instructions \s-1CSE\s0 process before flushing. The default is 1000.
5589 .IP "\fBglobal-var-threshold\fR" 4
5590 .IX Item "global-var-threshold"
5591 Counts the number of function calls (\fIn\fR) and the number of
5592 call-clobbered variables (\fIv\fR).  If \fIn\fRx\fIv\fR is larger than this limit, a
5593 single artificial variable will be created to represent all the
5594 call-clobbered variables at function call sites.  This artificial
5595 variable will then be made to alias every call-clobbered variable.
5596 (done as \f(CW\*(C`int * size_t\*(C'\fR on the host machine; beware overflow).
5597 .IP "\fBmax-aliased-vops\fR" 4
5598 .IX Item "max-aliased-vops"
5599 Maximum number of virtual operands allowed to represent aliases
5600 before triggering the alias grouping heuristic.  Alias grouping
5601 reduces compile times and memory consumption needed for aliasing at
5602 the expense of precision loss in alias information.
5603 .IP "\fBggc-min-expand\fR" 4
5604 .IX Item "ggc-min-expand"
5605 \&\s-1GCC\s0 uses a garbage collector to manage its own memory allocation.  This
5606 parameter specifies the minimum percentage by which the garbage
5607 collector's heap should be allowed to expand between collections.
5608 Tuning this may improve compilation speed; it has no effect on code
5609 generation.
5611 The default is 30% + 70% * (\s-1RAM/1GB\s0) with an upper bound of 100% when
5612 \&\s-1RAM\s0 >= 1GB.  If \f(CW\*(C`getrlimit\*(C'\fR is available, the notion of \*(L"\s-1RAM\s0\*(R" is
5613 the smallest of actual \s-1RAM\s0 and \f(CW\*(C`RLIMIT_DATA\*(C'\fR or \f(CW\*(C`RLIMIT_AS\*(C'\fR.  If
5614 \&\s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a particular platform, the lower
5615 bound of 30% is used.  Setting this parameter and
5616 \&\fBggc-min-heapsize\fR to zero causes a full collection to occur at
5617 every opportunity.  This is extremely slow, but can be useful for
5618 debugging.
5619 .IP "\fBggc-min-heapsize\fR" 4
5620 .IX Item "ggc-min-heapsize"
5621 Minimum size of the garbage collector's heap before it begins bothering
5622 to collect garbage.  The first collection occurs after the heap expands
5623 by \fBggc-min-expand\fR% beyond \fBggc-min-heapsize\fR.  Again,
5624 tuning this may improve compilation speed, and has no effect on code
5625 generation.
5627 The default is the smaller of \s-1RAM/8\s0, \s-1RLIMIT_RSS\s0, or a limit which
5628 tries to ensure that \s-1RLIMIT_DATA\s0 or \s-1RLIMIT_AS\s0 are not exceeded, but
5629 with a lower bound of 4096 (four megabytes) and an upper bound of
5630 131072 (128 megabytes).  If \s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a
5631 particular platform, the lower bound is used.  Setting this parameter
5632 very large effectively disables garbage collection.  Setting this
5633 parameter and \fBggc-min-expand\fR to zero causes a full collection
5634 to occur at every opportunity.
5635 .IP "\fBmax-reload-search-insns\fR" 4
5636 .IX Item "max-reload-search-insns"
5637 The maximum number of instruction reload should look backward for equivalent
5638 register.  Increasing values mean more aggressive optimization, making the
5639 compile time increase with probably slightly better performance.  The default
5640 value is 100.
5641 .IP "\fBmax-cselib-memory-location\fR" 4
5642 .IX Item "max-cselib-memory-location"
5643 The maximum number of memory locations cselib should take into account.
5644 Increasing values mean more aggressive optimization, making the compile time
5645 increase with probably slightly better performance.  The default value is 500.
5646 .IP "\fBmax-flow-memory-location\fR" 4
5647 .IX Item "max-flow-memory-location"
5648 Similar as \fBmax-cselib-memory-location\fR but for dataflow liveness.
5649 The default value is 100.
5650 .IP "\fBreorder-blocks-duplicate\fR" 4
5651 .IX Item "reorder-blocks-duplicate"
5652 .PD 0
5653 .IP "\fBreorder-blocks-duplicate-feedback\fR" 4
5654 .IX Item "reorder-blocks-duplicate-feedback"
5656 Used by basic block reordering pass to decide whether to use unconditional
5657 branch or duplicate the code on its destination.  Code is duplicated when its
5658 estimated size is smaller than this value multiplied by the estimated size of
5659 unconditional jump in the hot spots of the program.
5661 The \fBreorder-block-duplicate-feedback\fR is used only when profile
5662 feedback is available and may be set to higher values than
5663 \&\fBreorder-block-duplicate\fR since information about the hot spots is more
5664 accurate.
5665 .IP "\fBmax-sched-region-blocks\fR" 4
5666 .IX Item "max-sched-region-blocks"
5667 The maximum number of blocks in a region to be considered for
5668 interblock scheduling.  The default value is 10.
5669 .IP "\fBmax-sched-region-insns\fR" 4
5670 .IX Item "max-sched-region-insns"
5671 The maximum number of insns in a region to be considered for
5672 interblock scheduling.  The default value is 100.
5673 .IP "\fBmin-sched-prob\fR" 4
5674 .IX Item "min-sched-prob"
5675 The minimum probability of reaching a source block for interblock
5676 speculative scheduling.  The default value is 40.
5677 .IP "\fBmax-last-value-rtl\fR" 4
5678 .IX Item "max-last-value-rtl"
5679 The maximum size measured as number of RTLs that can be recorded in an expression
5680 in combiner for a pseudo register as last known value of that register.  The default
5681 is 10000.
5682 .IP "\fBinteger-share-limit\fR" 4
5683 .IX Item "integer-share-limit"
5684 Small integer constants can use a shared data structure, reducing the
5685 compiler's memory usage and increasing its speed.  This sets the maximum
5686 value of a shared integer constant's.  The default value is 256.
5687 .IP "\fBmin-virtual-mappings\fR" 4
5688 .IX Item "min-virtual-mappings"
5689 Specifies the minimum number of virtual mappings in the incremental
5690 \&\s-1SSA\s0 updater that should be registered to trigger the virtual mappings
5691 heuristic defined by virtual\-mappings\-ratio.  The default value is
5692 100.
5693 .IP "\fBvirtual-mappings-ratio\fR" 4
5694 .IX Item "virtual-mappings-ratio"
5695 If the number of virtual mappings is virtual-mappings-ratio bigger
5696 than the number of virtual symbols to be updated, then the incremental
5697 \&\s-1SSA\s0 updater switches to a full update for those symbols.  The default
5698 ratio is 3.
5699 .IP "\fBssp-buffer-size\fR" 4
5700 .IX Item "ssp-buffer-size"
5701 The minimum size of buffers (i.e. arrays) that will receive stack smashing
5702 protection when \fB\-fstack\-protection\fR is used.
5703 .IP "\fBmax-jump-thread-duplication-stmts\fR" 4
5704 .IX Item "max-jump-thread-duplication-stmts"
5705 Maximum number of statements allowed in a block that needs to be
5706 duplicated when threading jumps.
5707 .IP "\fBmax-fields-for-field-sensitive\fR" 4
5708 .IX Item "max-fields-for-field-sensitive"
5709 Maximum number of fields in a structure we will treat in
5710 a field sensitive manner during pointer analysis.
5712 .RS 4
5714 .Sh "Options Controlling the Preprocessor"
5715 .IX Subsection "Options Controlling the Preprocessor"
5716 These options control the C preprocessor, which is run on each C source
5717 file before actual compilation.
5719 If you use the \fB\-E\fR option, nothing is done except preprocessing.
5720 Some of these options make sense only together with \fB\-E\fR because
5721 they cause the preprocessor output to be unsuitable for actual
5722 compilation.
5724 .RS 4
5725 You can use \fB\-Wp,\fR\fIoption\fR to bypass the compiler driver
5726 and pass \fIoption\fR directly through to the preprocessor.  If
5727 \&\fIoption\fR contains commas, it is split into multiple options at the
5728 commas.  However, many options are modified, translated or interpreted
5729 by the compiler driver before being passed to the preprocessor, and
5730 \&\fB\-Wp\fR forcibly bypasses this phase.  The preprocessor's direct
5731 interface is undocumented and subject to change, so whenever possible
5732 you should avoid using \fB\-Wp\fR and let the driver handle the
5733 options instead.
5735 .IP "\fB\-Xpreprocessor\fR \fIoption\fR" 4
5736 .IX Item "-Xpreprocessor option"
5737 Pass \fIoption\fR as an option to the preprocessor.  You can use this to
5738 supply system-specific preprocessor options which \s-1GCC\s0 does not know how to
5739 recognize.
5741 If you want to pass an option that takes an argument, you must use
5742 \&\fB\-Xpreprocessor\fR twice, once for the option and once for the argument.
5743 .IP "\fB\-D\fR \fIname\fR" 4
5744 .IX Item "-D name"
5745 Predefine \fIname\fR as a macro, with definition \f(CW1\fR.
5746 .IP "\fB\-D\fR \fIname\fR\fB=\fR\fIdefinition\fR" 4
5747 .IX Item "-D name=definition"
5748 The contents of \fIdefinition\fR are tokenized and processed as if
5749 they appeared during translation phase three in a \fB#define\fR
5750 directive.  In particular, the definition will be truncated by
5751 embedded newline characters.
5753 If you are invoking the preprocessor from a shell or shell-like
5754 program you may need to use the shell's quoting syntax to protect
5755 characters such as spaces that have a meaning in the shell syntax.
5757 If you wish to define a function-like macro on the command line, write
5758 its argument list with surrounding parentheses before the equals sign
5759 (if any).  Parentheses are meaningful to most shells, so you will need
5760 to quote the option.  With \fBsh\fR and \fBcsh\fR,
5761 \&\fB\-D'\fR\fIname\fR\fB(\fR\fIargs...\fR\fB)=\fR\fIdefinition\fR\fB'\fR works.
5763 \&\fB\-D\fR and \fB\-U\fR options are processed in the order they
5764 are given on the command line.  All \fB\-imacros\fR \fIfile\fR and
5765 \&\fB\-include\fR \fIfile\fR options are processed after all
5766 \&\fB\-D\fR and \fB\-U\fR options.
5767 .IP "\fB\-U\fR \fIname\fR" 4
5768 .IX Item "-U name"
5769 Cancel any previous definition of \fIname\fR, either built in or
5770 provided with a \fB\-D\fR option.
5771 .IP "\fB\-undef\fR" 4
5772 .IX Item "-undef"
5773 Do not predefine any system-specific or GCC-specific macros.  The
5774 standard predefined macros remain defined.
5775 .IP "\fB\-I\fR \fIdir\fR" 4
5776 .IX Item "-I dir"
5777 Add the directory \fIdir\fR to the list of directories to be searched
5778 for header files.
5779 Directories named by \fB\-I\fR are searched before the standard
5780 system include directories.  If the directory \fIdir\fR is a standard
5781 system include directory, the option is ignored to ensure that the
5782 default search order for system directories and the special treatment
5783 of system headers are not defeated
5785 .IP "\fB\-o\fR \fIfile\fR" 4
5786 .IX Item "-o file"
5787 Write output to \fIfile\fR.  This is the same as specifying \fIfile\fR
5788 as the second non-option argument to \fBcpp\fR.  \fBgcc\fR has a
5789 different interpretation of a second non-option argument, so you must
5790 use \fB\-o\fR to specify the output file.
5791 .IP "\fB\-Wall\fR" 4
5792 .IX Item "-Wall"
5793 Turns on all optional warnings which are desirable for normal code.
5794 At present this is \fB\-Wcomment\fR, \fB\-Wtrigraphs\fR,
5795 \&\fB\-Wmultichar\fR and a warning about integer promotion causing a
5796 change of sign in \f(CW\*(C`#if\*(C'\fR expressions.  Note that many of the
5797 preprocessor's warnings are on by default and have no options to
5798 control them.
5799 .IP "\fB\-Wcomment\fR" 4
5800 .IX Item "-Wcomment"
5801 .PD 0
5802 .IP "\fB\-Wcomments\fR" 4
5803 .IX Item "-Wcomments"
5805 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
5806 comment, or whenever a backslash-newline appears in a \fB//\fR comment.
5807 (Both forms have the same effect.)
5808 .IP "\fB\-Wtrigraphs\fR" 4
5809 .IX Item "-Wtrigraphs"
5810 @anchor{Wtrigraphs}
5811 Most trigraphs in comments cannot affect the meaning of the program.
5812 However, a trigraph that would form an escaped newline (\fB??/\fR at
5813 the end of a line) can, by changing where the comment begins or ends.
5814 Therefore, only trigraphs that would form escaped newlines produce
5815 warnings inside a comment.
5817 This option is implied by \fB\-Wall\fR.  If \fB\-Wall\fR is not
5818 given, this option is still enabled unless trigraphs are enabled.  To
5819 get trigraph conversion without warnings, but get the other
5820 \&\fB\-Wall\fR warnings, use \fB\-trigraphs \-Wall \-Wno\-trigraphs\fR.
5821 .IP "\fB\-Wtraditional\fR" 4
5822 .IX Item "-Wtraditional"
5823 Warn about certain constructs that behave differently in traditional and
5824 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
5825 equivalent, and problematic constructs which should be avoided.
5826 .IP "\fB\-Wimport\fR" 4
5827 .IX Item "-Wimport"
5828 Warn the first time \fB#import\fR is used.
5829 .IP "\fB\-Wundef\fR" 4
5830 .IX Item "-Wundef"
5831 Warn whenever an identifier which is not a macro is encountered in an
5832 \&\fB#if\fR directive, outside of \fBdefined\fR.  Such identifiers are
5833 replaced with zero.
5834 .IP "\fB\-Wunused\-macros\fR" 4
5835 .IX Item "-Wunused-macros"
5836 Warn about macros defined in the main file that are unused.  A macro
5837 is \fIused\fR if it is expanded or tested for existence at least once.
5838 The preprocessor will also warn if the macro has not been used at the
5839 time it is redefined or undefined.
5841 Built-in macros, macros defined on the command line, and macros
5842 defined in include files are not warned about.
5844 \&\fINote:\fR If a macro is actually used, but only used in skipped
5845 conditional blocks, then \s-1CPP\s0 will report it as unused.  To avoid the
5846 warning in such a case, you might improve the scope of the macro's
5847 definition by, for example, moving it into the first skipped block.
5848 Alternatively, you could provide a dummy use with something like:
5850 .Vb 2
5851 \&        #if defined the_macro_causing_the_warning
5852 \&        #endif
5854 .IP "\fB\-Wendif\-labels\fR" 4
5855 .IX Item "-Wendif-labels"
5856 Warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
5857 This usually happens in code of the form
5859 .Vb 5
5860 \&        #if FOO
5861 \&        ...
5862 \&        #else FOO
5863 \&        ...
5864 \&        #endif FOO
5867 The second and third \f(CW\*(C`FOO\*(C'\fR should be in comments, but often are not
5868 in older programs.  This warning is on by default.
5869 .IP "\fB\-Werror\fR" 4
5870 .IX Item "-Werror"
5871 Make all warnings into hard errors.  Source code which triggers warnings
5872 will be rejected.
5873 .IP "\fB\-Werror\-maybe\-reset\fR" 4
5874 .IX Item "-Werror-maybe-reset"
5875 Act like \fB\-Wno\-error\fR if the \fB\s-1GCC_NO_WERROR\s0\fR environment
5876 variable is set to anything other than 0 or empty.
5877 .IP "\fB\-Wsystem\-headers\fR" 4
5878 .IX Item "-Wsystem-headers"
5879 Issue warnings for code in system headers.  These are normally unhelpful
5880 in finding bugs in your own code, therefore suppressed.  If you are
5881 responsible for the system library, you may want to see them.
5882 .IP "\fB\-w\fR" 4
5883 .IX Item "-w"
5884 Suppress all warnings, including those which \s-1GNU\s0 \s-1CPP\s0 issues by default.
5885 .IP "\fB\-pedantic\fR" 4
5886 .IX Item "-pedantic"
5887 Issue all the mandatory diagnostics listed in the C standard.  Some of
5888 them are left out by default, since they trigger frequently on harmless
5889 code.
5890 .IP "\fB\-pedantic\-errors\fR" 4
5891 .IX Item "-pedantic-errors"
5892 Issue all the mandatory diagnostics, and make all mandatory diagnostics
5893 into errors.  This includes mandatory diagnostics that \s-1GCC\s0 issues
5894 without \fB\-pedantic\fR but treats as warnings.
5895 .IP "\fB\-M\fR" 4
5896 .IX Item "-M"
5897 Instead of outputting the result of preprocessing, output a rule
5898 suitable for \fBmake\fR describing the dependencies of the main
5899 source file.  The preprocessor outputs one \fBmake\fR rule containing
5900 the object file name for that source file, a colon, and the names of all
5901 the included files, including those coming from \fB\-include\fR or
5902 \&\fB\-imacros\fR command line options.
5904 Unless specified explicitly (with \fB\-MT\fR or \fB\-MQ\fR), the
5905 object file name consists of the basename of the source file with any
5906 suffix replaced with object file suffix.  If there are many included
5907 files then the rule is split into several lines using \fB\e\fR\-newline.
5908 The rule has no commands.
5910 This option does not suppress the preprocessor's debug output, such as
5911 \&\fB\-dM\fR.  To avoid mixing such debug output with the dependency
5912 rules you should explicitly specify the dependency output file with
5913 \&\fB\-MF\fR, or use an environment variable like
5914 \&\fB\s-1DEPENDENCIES_OUTPUT\s0\fR.  Debug output
5915 will still be sent to the regular output stream as normal.
5917 Passing \fB\-M\fR to the driver implies \fB\-E\fR, and suppresses
5918 warnings with an implicit \fB\-w\fR.
5919 .IP "\fB\-MM\fR" 4
5920 .IX Item "-MM"
5921 Like \fB\-M\fR but do not mention header files that are found in
5922 system header directories, nor header files that are included,
5923 directly or indirectly, from such a header.
5925 This implies that the choice of angle brackets or double quotes in an
5926 \&\fB#include\fR directive does not in itself determine whether that
5927 header will appear in \fB\-MM\fR dependency output.  This is a
5928 slight change in semantics from \s-1GCC\s0 versions 3.0 and earlier.
5930 @anchor{dashMF}
5931 .IP "\fB\-MF\fR \fIfile\fR" 4
5932 .IX Item "-MF file"
5933 When used with \fB\-M\fR or \fB\-MM\fR, specifies a
5934 file to write the dependencies to.  If no \fB\-MF\fR switch is given
5935 the preprocessor sends the rules to the same place it would have sent
5936 preprocessed output.
5938 When used with the driver options \fB\-MD\fR or \fB\-MMD\fR,
5939 \&\fB\-MF\fR overrides the default dependency output file.
5940 .IP "\fB\-MG\fR" 4
5941 .IX Item "-MG"
5942 In conjunction with an option such as \fB\-M\fR requesting
5943 dependency generation, \fB\-MG\fR assumes missing header files are
5944 generated files and adds them to the dependency list without raising
5945 an error.  The dependency filename is taken directly from the
5946 \&\f(CW\*(C`#include\*(C'\fR directive without prepending any path.  \fB\-MG\fR
5947 also suppresses preprocessed output, as a missing header file renders
5948 this useless.
5950 This feature is used in automatic updating of makefiles.
5951 .IP "\fB\-MP\fR" 4
5952 .IX Item "-MP"
5953 This option instructs \s-1CPP\s0 to add a phony target for each dependency
5954 other than the main file, causing each to depend on nothing.  These
5955 dummy rules work around errors \fBmake\fR gives if you remove header
5956 files without updating the \fIMakefile\fR to match.
5958 This is typical output:
5960 .Vb 1
5961 \&        test.o: test.c test.h
5964 .Vb 1
5965 \&        test.h:
5967 .IP "\fB\-MT\fR \fItarget\fR" 4
5968 .IX Item "-MT target"
5969 Change the target of the rule emitted by dependency generation.  By
5970 default \s-1CPP\s0 takes the name of the main input file, including any path,
5971 deletes any file suffix such as \fB.c\fR, and appends the platform's
5972 usual object suffix.  The result is the target.
5974 An \fB\-MT\fR option will set the target to be exactly the string you
5975 specify.  If you want multiple targets, you can specify them as a single
5976 argument to \fB\-MT\fR, or use multiple \fB\-MT\fR options.
5978 For example, \fB\-MT\ '$(objpfx)foo.o'\fR might give
5980 .Vb 1
5981 \&        $(objpfx)foo.o: foo.c
5983 .IP "\fB\-MQ\fR \fItarget\fR" 4
5984 .IX Item "-MQ target"
5985 Same as \fB\-MT\fR, but it quotes any characters which are special to
5986 Make.  \fB\-MQ\ '$(objpfx)foo.o'\fR gives
5988 .Vb 1
5989 \&        $$(objpfx)foo.o: foo.c
5992 The default target is automatically quoted, as if it were given with
5993 \&\fB\-MQ\fR.
5994 .IP "\fB\-MD\fR" 4
5995 .IX Item "-MD"
5996 \&\fB\-MD\fR is equivalent to \fB\-M \-MF\fR \fIfile\fR, except that
5997 \&\fB\-E\fR is not implied.  The driver determines \fIfile\fR based on
5998 whether an \fB\-o\fR option is given.  If it is, the driver uses its
5999 argument but with a suffix of \fI.d\fR, otherwise it take the
6000 basename of the input file and applies a \fI.d\fR suffix.
6002 If \fB\-MD\fR is used in conjunction with \fB\-E\fR, any
6003 \&\fB\-o\fR switch is understood to specify the dependency output file
6004 (but \f(CW@pxref\fR{dashMF,,\-MF}), but if used without \fB\-E\fR, each \fB\-o\fR
6005 is understood to specify a target object file.
6007 Since \fB\-E\fR is not implied, \fB\-MD\fR can be used to generate
6008 a dependency output file as a side-effect of the compilation process.
6009 .IP "\fB\-MMD\fR" 4
6010 .IX Item "-MMD"
6011 Like \fB\-MD\fR except mention only user header files, not system
6012 header files.
6013 .IP "\fB\-fpch\-deps\fR" 4
6014 .IX Item "-fpch-deps"
6015 When using precompiled headers, this flag
6016 will cause the dependency-output flags to also list the files from the
6017 precompiled header's dependencies.  If not specified only the
6018 precompiled header would be listed and not the files that were used to
6019 create it because those files are not consulted when a precompiled
6020 header is used.
6021 .IP "\fB\-fpch\-preprocess\fR" 4
6022 .IX Item "-fpch-preprocess"
6023 This option allows use of a precompiled header together with \fB\-E\fR.  It inserts a special \f(CW\*(C`#pragma\*(C'\fR,
6024 \&\f(CW\*(C`#pragma GCC pch_preprocess "<filename>"\*(C'\fR in the output to mark
6025 the place where the precompiled header was found, and its filename.  When
6026 \&\fB\-fpreprocessed\fR is in use, \s-1GCC\s0 recognizes this \f(CW\*(C`#pragma\*(C'\fR and
6027 loads the \s-1PCH\s0.
6029 This option is off by default, because the resulting preprocessed output
6030 is only really suitable as input to \s-1GCC\s0.  It is switched on by
6031 \&\fB\-save\-temps\fR.
6033 You should not write this \f(CW\*(C`#pragma\*(C'\fR in your own code, but it is
6034 safe to edit the filename if the \s-1PCH\s0 file is available in a different
6035 location.  The filename may be absolute or it may be relative to \s-1GCC\s0's
6036 current directory.
6037 .IP "\fB\-x c\fR" 4
6038 .IX Item "-x c"
6039 .PD 0
6040 .IP "\fB\-x c++\fR" 4
6041 .IX Item "-x c++"
6042 .IP "\fB\-x objective-c\fR" 4
6043 .IX Item "-x objective-c"
6044 .IP "\fB\-x assembler-with-cpp\fR" 4
6045 .IX Item "-x assembler-with-cpp"
6047 Specify the source language: C, \*(C+, Objective\-C, or assembly.  This has
6048 nothing to do with standards conformance or extensions; it merely
6049 selects which base syntax to expect.  If you give none of these options,
6050 cpp will deduce the language from the extension of the source file:
6051 \&\fB.c\fR, \fB.cc\fR, \fB.m\fR, or \fB.S\fR.  Some other common
6052 extensions for \*(C+ and assembly are also recognized.  If cpp does not
6053 recognize the extension, it will treat the file as C; this is the most
6054 generic mode.
6056 \&\fINote:\fR Previous versions of cpp accepted a \fB\-lang\fR option
6057 which selected both the language and the standards conformance level.
6058 This option has been removed, because it conflicts with the \fB\-l\fR
6059 option.
6060 .IP "\fB\-std=\fR\fIstandard\fR" 4
6061 .IX Item "-std=standard"
6062 .PD 0
6063 .IP "\fB\-ansi\fR" 4
6064 .IX Item "-ansi"
6066 Specify the standard to which the code should conform.  Currently \s-1CPP\s0
6067 knows about C and \*(C+ standards; others may be added in the future.
6069 \&\fIstandard\fR
6070 may be one of:
6071 .RS 4
6072 .ie n .IP """iso9899:1990""" 4
6073 .el .IP "\f(CWiso9899:1990\fR" 4
6074 .IX Item "iso9899:1990"
6075 .PD 0
6076 .ie n .IP """c89""" 4
6077 .el .IP "\f(CWc89\fR" 4
6078 .IX Item "c89"
6080 The \s-1ISO\s0 C standard from 1990.  \fBc89\fR is the customary shorthand for
6081 this version of the standard.
6083 The \fB\-ansi\fR option is equivalent to \fB\-std=c89\fR.
6084 .ie n .IP """iso9899:199409""" 4
6085 .el .IP "\f(CWiso9899:199409\fR" 4
6086 .IX Item "iso9899:199409"
6087 The 1990 C standard, as amended in 1994.
6088 .ie n .IP """iso9899:1999""" 4
6089 .el .IP "\f(CWiso9899:1999\fR" 4
6090 .IX Item "iso9899:1999"
6091 .PD 0
6092 .ie n .IP """c99""" 4
6093 .el .IP "\f(CWc99\fR" 4
6094 .IX Item "c99"
6095 .ie n .IP """iso9899:199x""" 4
6096 .el .IP "\f(CWiso9899:199x\fR" 4
6097 .IX Item "iso9899:199x"
6098 .ie n .IP """c9x""" 4
6099 .el .IP "\f(CWc9x\fR" 4
6100 .IX Item "c9x"
6102 The revised \s-1ISO\s0 C standard, published in December 1999.  Before
6103 publication, this was known as C9X.
6104 .ie n .IP """gnu89""" 4
6105 .el .IP "\f(CWgnu89\fR" 4
6106 .IX Item "gnu89"
6107 The 1990 C standard plus \s-1GNU\s0 extensions.  This is the default.
6108 .ie n .IP """gnu99""" 4
6109 .el .IP "\f(CWgnu99\fR" 4
6110 .IX Item "gnu99"
6111 .PD 0
6112 .ie n .IP """gnu9x""" 4
6113 .el .IP "\f(CWgnu9x\fR" 4
6114 .IX Item "gnu9x"
6116 The 1999 C standard plus \s-1GNU\s0 extensions.
6117 .ie n .IP """c++98""" 4
6118 .el .IP "\f(CWc++98\fR" 4
6119 .IX Item "c++98"
6120 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
6121 .ie n .IP """gnu++98""" 4
6122 .el .IP "\f(CWgnu++98\fR" 4
6123 .IX Item "gnu++98"
6124 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
6125 default for \*(C+ code.
6127 .RS 4
6129 .IP "\fB\-I\-\fR" 4
6130 .IX Item "-I-"
6131 Split the include path.  Any directories specified with \fB\-I\fR
6132 options before \fB\-I\-\fR are searched only for headers requested with
6133 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6134 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR.  If additional directories are
6135 specified with \fB\-I\fR options after the \fB\-I\-\fR, those
6136 directories are searched for all \fB#include\fR directives.
6138 In addition, \fB\-I\-\fR inhibits the use of the directory of the current
6139 file directory as the first search directory for \f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR.
6140 This option has been deprecated.
6141 .IP "\fB\-nostdinc\fR" 4
6142 .IX Item "-nostdinc"
6143 Do not search the standard system directories for header files.
6144 Only the directories you have specified with \fB\-I\fR options
6145 (and the directory of the current file, if appropriate) are searched.
6146 .IP "\fB\-nostdinc++\fR" 4
6147 .IX Item "-nostdinc++"
6148 Do not search for header files in the \*(C+\-specific standard directories,
6149 but do still search the other standard directories.  (This option is
6150 used when building the \*(C+ library.)
6151 .IP "\fB\-include\fR \fIfile\fR" 4
6152 .IX Item "-include file"
6153 Process \fIfile\fR as if \f(CW\*(C`#include "file"\*(C'\fR appeared as the first
6154 line of the primary source file.  However, the first directory searched
6155 for \fIfile\fR is the preprocessor's working directory \fIinstead of\fR
6156 the directory containing the main source file.  If not found there, it
6157 is searched for in the remainder of the \f(CW\*(C`#include "..."\*(C'\fR search
6158 chain as normal.
6160 If multiple \fB\-include\fR options are given, the files are included
6161 in the order they appear on the command line.
6162 .IP "\fB\-imacros\fR \fIfile\fR" 4
6163 .IX Item "-imacros file"
6164 Exactly like \fB\-include\fR, except that any output produced by
6165 scanning \fIfile\fR is thrown away.  Macros it defines remain defined.
6166 This allows you to acquire all the macros from a header without also
6167 processing its declarations.
6169 All files specified by \fB\-imacros\fR are processed before all files
6170 specified by \fB\-include\fR.
6171 .IP "\fB\-idirafter\fR \fIdir\fR" 4
6172 .IX Item "-idirafter dir"
6173 Search \fIdir\fR for header files, but do it \fIafter\fR all
6174 directories specified with \fB\-I\fR and the standard system directories
6175 have been exhausted.  \fIdir\fR is treated as a system include directory.
6176 .IP "\fB\-iprefix\fR \fIprefix\fR" 4
6177 .IX Item "-iprefix prefix"
6178 Specify \fIprefix\fR as the prefix for subsequent \fB\-iwithprefix\fR
6179 options.  If the prefix represents a directory, you should include the
6180 final \fB/\fR.
6181 .IP "\fB\-iwithprefix\fR \fIdir\fR" 4
6182 .IX Item "-iwithprefix dir"
6183 .PD 0
6184 .IP "\fB\-iwithprefixbefore\fR \fIdir\fR" 4
6185 .IX Item "-iwithprefixbefore dir"
6187 Append \fIdir\fR to the prefix specified previously with
6188 \&\fB\-iprefix\fR, and add the resulting directory to the include search
6189 path.  \fB\-iwithprefixbefore\fR puts it in the same place \fB\-I\fR
6190 would; \fB\-iwithprefix\fR puts it where \fB\-idirafter\fR would.
6191 .IP "\fB\-isysroot\fR \fIdir\fR" 4
6192 .IX Item "-isysroot dir"
6193 This option is like the \fB\-\-sysroot\fR option, but applies only to
6194 header files.  See the \fB\-\-sysroot\fR option for more information.
6195 .IP "\fB\-isystem\fR \fIdir\fR" 4
6196 .IX Item "-isystem dir"
6197 Search \fIdir\fR for header files, after all directories specified by
6198 \&\fB\-I\fR but before the standard system directories.  Mark it
6199 as a system directory, so that it gets the same special treatment as
6200 is applied to the standard system directories.
6201 .IP "\fB\-iquote\fR \fIdir\fR" 4
6202 .IX Item "-iquote dir"
6203 Search \fIdir\fR only for header files requested with
6204 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6205 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR, before all directories specified by
6206 \&\fB\-I\fR and before the standard system directories.
6207 .IP "\fB\-fdollars\-in\-identifiers\fR" 4
6208 .IX Item "-fdollars-in-identifiers"
6209 @anchor{fdollars\-in\-identifiers}
6210 Accept \fB$\fR in identifiers.
6211 .IP "\fB\-fextended\-identifiers\fR" 4
6212 .IX Item "-fextended-identifiers"
6213 Accept universal character names in identifiers.  This option is
6214 experimental; in a future version of \s-1GCC\s0, it will be enabled by
6215 default for C99 and \*(C+.
6216 .IP "\fB\-fpreprocessed\fR" 4
6217 .IX Item "-fpreprocessed"
6218 Indicate to the preprocessor that the input file has already been
6219 preprocessed.  This suppresses things like macro expansion, trigraph
6220 conversion, escaped newline splicing, and processing of most directives.
6221 The preprocessor still recognizes and removes comments, so that you can
6222 pass a file preprocessed with \fB\-C\fR to the compiler without
6223 problems.  In this mode the integrated preprocessor is little more than
6224 a tokenizer for the front ends.
6226 \&\fB\-fpreprocessed\fR is implicit if the input file has one of the
6227 extensions \fB.i\fR, \fB.ii\fR or \fB.mi\fR.  These are the
6228 extensions that \s-1GCC\s0 uses for preprocessed files created by
6229 \&\fB\-save\-temps\fR.
6230 .IP "\fB\-ftabstop=\fR\fIwidth\fR" 4
6231 .IX Item "-ftabstop=width"
6232 Set the distance between tab stops.  This helps the preprocessor report
6233 correct column numbers in warnings or errors, even if tabs appear on the
6234 line.  If the value is less than 1 or greater than 100, the option is
6235 ignored.  The default is 8.
6236 .IP "\fB\-fexec\-charset=\fR\fIcharset\fR" 4
6237 .IX Item "-fexec-charset=charset"
6238 Set the execution character set, used for string and character
6239 constants.  The default is \s-1UTF\-8\s0.  \fIcharset\fR can be any encoding
6240 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6241 .IP "\fB\-fwide\-exec\-charset=\fR\fIcharset\fR" 4
6242 .IX Item "-fwide-exec-charset=charset"
6243 Set the wide execution character set, used for wide string and
6244 character constants.  The default is \s-1UTF\-32\s0 or \s-1UTF\-16\s0, whichever
6245 corresponds to the width of \f(CW\*(C`wchar_t\*(C'\fR.  As with
6246 \&\fB\-fexec\-charset\fR, \fIcharset\fR can be any encoding supported
6247 by the system's \f(CW\*(C`iconv\*(C'\fR library routine; however, you will have
6248 problems with encodings that do not fit exactly in \f(CW\*(C`wchar_t\*(C'\fR.
6249 .IP "\fB\-finput\-charset=\fR\fIcharset\fR" 4
6250 .IX Item "-finput-charset=charset"
6251 Set the input character set, used for translation from the character
6252 set of the input file to the source character set used by \s-1GCC\s0.  If the
6253 locale does not specify, or \s-1GCC\s0 cannot get this information from the
6254 locale, the default is \s-1UTF\-8\s0.  This can be overridden by either the locale
6255 or this command line option.  Currently the command line option takes
6256 precedence if there's a conflict.  \fIcharset\fR can be any encoding
6257 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6258 .IP "\fB\-fworking\-directory\fR" 4
6259 .IX Item "-fworking-directory"
6260 Enable generation of linemarkers in the preprocessor output that will
6261 let the compiler know the current working directory at the time of
6262 preprocessing.  When this option is enabled, the preprocessor will
6263 emit, after the initial linemarker, a second linemarker with the
6264 current working directory followed by two slashes.  \s-1GCC\s0 will use this
6265 directory, when it's present in the preprocessed input, as the
6266 directory emitted as the current working directory in some debugging
6267 information formats.  This option is implicitly enabled if debugging
6268 information is enabled, but this can be inhibited with the negated
6269 form \fB\-fno\-working\-directory\fR.  If the \fB\-P\fR flag is
6270 present in the command line, this option has no effect, since no
6271 \&\f(CW\*(C`#line\*(C'\fR directives are emitted whatsoever.
6272 .IP "\fB\-fno\-show\-column\fR" 4
6273 .IX Item "-fno-show-column"
6274 Do not print column numbers in diagnostics.  This may be necessary if
6275 diagnostics are being scanned by a program that does not understand the
6276 column numbers, such as \fBdejagnu\fR.
6277 .IP "\fB\-A\fR \fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6278 .IX Item "-A predicate=answer"
6279 Make an assertion with the predicate \fIpredicate\fR and answer
6280 \&\fIanswer\fR.  This form is preferred to the older form \fB\-A\fR
6281 \&\fIpredicate\fR\fB(\fR\fIanswer\fR\fB)\fR, which is still supported, because
6282 it does not use shell special characters.
6283 .IP "\fB\-A \-\fR\fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6284 .IX Item "-A -predicate=answer"
6285 Cancel an assertion with the predicate \fIpredicate\fR and answer
6286 \&\fIanswer\fR.
6287 .IP "\fB\-dCHARS\fR" 4
6288 .IX Item "-dCHARS"
6289 \&\fI\s-1CHARS\s0\fR is a sequence of one or more of the following characters,
6290 and must not be preceded by a space.  Other characters are interpreted
6291 by the compiler proper, or reserved for future versions of \s-1GCC\s0, and so
6292 are silently ignored.  If you specify characters whose behavior
6293 conflicts, the result is undefined.
6294 .RS 4
6295 .IP "\fBM\fR" 4
6296 .IX Item "M"
6297 Instead of the normal output, generate a list of \fB#define\fR
6298 directives for all the macros defined during the execution of the
6299 preprocessor, including predefined macros.  This gives you a way of
6300 finding out what is predefined in your version of the preprocessor.
6301 Assuming you have no file \fIfoo.h\fR, the command
6303 .Vb 1
6304 \&        touch foo.h; cpp \-dM foo.h
6307 will show all the predefined macros.
6308 .IP "\fBD\fR" 4
6309 .IX Item "D"
6310 Like \fBM\fR except in two respects: it does \fInot\fR include the
6311 predefined macros, and it outputs \fIboth\fR the \fB#define\fR
6312 directives and the result of preprocessing.  Both kinds of output go to
6313 the standard output file.
6314 .IP "\fBN\fR" 4
6315 .IX Item "N"
6316 Like \fBD\fR, but emit only the macro names, not their expansions.
6317 .IP "\fBI\fR" 4
6318 .IX Item "I"
6319 Output \fB#include\fR directives in addition to the result of
6320 preprocessing.
6322 .RS 4
6324 .IP "\fB\-P\fR" 4
6325 .IX Item "-P"
6326 Inhibit generation of linemarkers in the output from the preprocessor.
6327 This might be useful when running the preprocessor on something that is
6328 not C code, and will be sent to a program which might be confused by the
6329 linemarkers.
6330 .IP "\fB\-C\fR" 4
6331 .IX Item "-C"
6332 Do not discard comments.  All comments are passed through to the output
6333 file, except for comments in processed directives, which are deleted
6334 along with the directive.
6336 You should be prepared for side effects when using \fB\-C\fR; it
6337 causes the preprocessor to treat comments as tokens in their own right.
6338 For example, comments appearing at the start of what would be a
6339 directive line have the effect of turning that line into an ordinary
6340 source line, since the first token on the line is no longer a \fB#\fR.
6341 .IP "\fB\-CC\fR" 4
6342 .IX Item "-CC"
6343 Do not discard comments, including during macro expansion.  This is
6344 like \fB\-C\fR, except that comments contained within macros are
6345 also passed through to the output file where the macro is expanded.
6347 In addition to the side-effects of the \fB\-C\fR option, the
6348 \&\fB\-CC\fR option causes all \*(C+\-style comments inside a macro
6349 to be converted to C\-style comments.  This is to prevent later use
6350 of that macro from inadvertently commenting out the remainder of
6351 the source line.
6353 The \fB\-CC\fR option is generally used to support lint comments.
6354 .IP "\fB\-traditional\-cpp\fR" 4
6355 .IX Item "-traditional-cpp"
6356 Try to imitate the behavior of old-fashioned C preprocessors, as
6357 opposed to \s-1ISO\s0 C preprocessors.
6358 .IP "\fB\-trigraphs\fR" 4
6359 .IX Item "-trigraphs"
6360 Process trigraph sequences.
6361 These are three-character sequences, all starting with \fB??\fR, that
6362 are defined by \s-1ISO\s0 C to stand for single characters.  For example,
6363 \&\fB??/\fR stands for \fB\e\fR, so \fB'??/n'\fR is a character
6364 constant for a newline.  By default, \s-1GCC\s0 ignores trigraphs, but in
6365 standard-conforming modes it converts them.  See the \fB\-std\fR and
6366 \&\fB\-ansi\fR options.
6368 The nine trigraphs and their replacements are
6370 .Vb 2
6371 \&        Trigraph:       ??(  ??)  ??<  ??>  ??=  ??/  ??\(aq  ??!  ??\-
6372 \&        Replacement:      [    ]    {    }    #    \e    ^    |    ~
6374 .IP "\fB\-remap\fR" 4
6375 .IX Item "-remap"
6376 Enable special code to work around file systems which only permit very
6377 short file names, such as \s-1MS\-DOS\s0.
6378 .IP "\fB\-\-help\fR" 4
6379 .IX Item "--help"
6380 .PD 0
6381 .IP "\fB\-\-target\-help\fR" 4
6382 .IX Item "--target-help"
6384 Print text describing all the command line options instead of
6385 preprocessing anything.
6386 .IP "\fB\-v\fR" 4
6387 .IX Item "-v"
6388 Verbose mode.  Print out \s-1GNU\s0 \s-1CPP\s0's version number at the beginning of
6389 execution, and report the final form of the include path.
6390 .IP "\fB\-H\fR" 4
6391 .IX Item "-H"
6392 Print the name of each header file used, in addition to other normal
6393 activities.  Each name is indented to show how deep in the
6394 \&\fB#include\fR stack it is.  Precompiled header files are also
6395 printed, even if they are found to be invalid; an invalid precompiled
6396 header file is printed with \fB...x\fR and a valid one with \fB...!\fR .
6397 .IP "\fB\-version\fR" 4
6398 .IX Item "-version"
6399 .PD 0
6400 .IP "\fB\-\-version\fR" 4
6401 .IX Item "--version"
6403 Print out \s-1GNU\s0 \s-1CPP\s0's version number.  With one dash, proceed to
6404 preprocess as normal.  With two dashes, exit immediately.
6405 .Sh "Passing Options to the Assembler"
6406 .IX Subsection "Passing Options to the Assembler"
6407 You can pass options to the assembler.
6408 .IP "\fB\-Wa,\fR\fIoption\fR" 4
6409 .IX Item "-Wa,option"
6410 Pass \fIoption\fR as an option to the assembler.  If \fIoption\fR
6411 contains commas, it is split into multiple options at the commas.
6412 .IP "\fB\-Xassembler\fR \fIoption\fR" 4
6413 .IX Item "-Xassembler option"
6414 Pass \fIoption\fR as an option to the assembler.  You can use this to
6415 supply system-specific assembler options which \s-1GCC\s0 does not know how to
6416 recognize.
6418 If you want to pass an option that takes an argument, you must use
6419 \&\fB\-Xassembler\fR twice, once for the option and once for the argument.
6420 .Sh "Options for Linking"
6421 .IX Subsection "Options for Linking"
6422 These options come into play when the compiler links object files into
6423 an executable output file.  They are meaningless if the compiler is
6424 not doing a link step.
6425 .IP "\fIobject-file-name\fR" 4
6426 .IX Item "object-file-name"
6427 A file name that does not end in a special recognized suffix is
6428 considered to name an object file or library.  (Object files are
6429 distinguished from libraries by the linker according to the file
6430 contents.)  If linking is done, these object files are used as input
6431 to the linker.
6432 .IP "\fB\-c\fR" 4
6433 .IX Item "-c"
6434 .PD 0
6435 .IP "\fB\-S\fR" 4
6436 .IX Item "-S"
6437 .IP "\fB\-E\fR" 4
6438 .IX Item "-E"
6440 If any of these options is used, then the linker is not run, and
6441 object file names should not be used as arguments.  
6442 .IP "\fB\-l\fR\fIlibrary\fR" 4
6443 .IX Item "-llibrary"
6444 .PD 0
6445 .IP "\fB\-l\fR \fIlibrary\fR" 4
6446 .IX Item "-l library"
6448 Search the library named \fIlibrary\fR when linking.  (The second
6449 alternative with the library as a separate argument is only for
6450 \&\s-1POSIX\s0 compliance and is not recommended.)
6452 It makes a difference where in the command you write this option; the
6453 linker searches and processes libraries and object files in the order they
6454 are specified.  Thus, \fBfoo.o \-lz bar.o\fR searches library \fBz\fR
6455 after file \fIfoo.o\fR but before \fIbar.o\fR.  If \fIbar.o\fR refers
6456 to functions in \fBz\fR, those functions may not be loaded.
6458 The linker searches a standard list of directories for the library,
6459 which is actually a file named \fIlib\fIlibrary\fI.a\fR.  The linker
6460 then uses this file as if it had been specified precisely by name.
6462 The directories searched include several standard system directories
6463 plus any that you specify with \fB\-L\fR.
6465 Normally the files found this way are library files\-\-\-archive files
6466 whose members are object files.  The linker handles an archive file by
6467 scanning through it for members which define symbols that have so far
6468 been referenced but not defined.  But if the file that is found is an
6469 ordinary object file, it is linked in the usual fashion.  The only
6470 difference between using an \fB\-l\fR option and specifying a file name
6471 is that \fB\-l\fR surrounds \fIlibrary\fR with \fBlib\fR and \fB.a\fR
6472 and searches several directories.
6473 .IP "\fB\-lobjc\fR" 4
6474 .IX Item "-lobjc"
6475 You need this special case of the \fB\-l\fR option in order to
6476 link an Objective-C or Objective\-\*(C+ program.
6477 .IP "\fB\-nostartfiles\fR" 4
6478 .IX Item "-nostartfiles"
6479 Do not use the standard system startup files when linking.
6480 The standard system libraries are used normally, unless \fB\-nostdlib\fR
6481 or \fB\-nodefaultlibs\fR is used.
6482 .IP "\fB\-nodefaultlibs\fR" 4
6483 .IX Item "-nodefaultlibs"
6484 Do not use the standard system libraries when linking.
6485 Only the libraries you specify will be passed to the linker.
6486 The standard startup files are used normally, unless \fB\-nostartfiles\fR
6487 is used.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR,
6488 \&\f(CW\*(C`memset\*(C'\fR, \f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6489 These entries are usually resolved by entries in
6490 libc.  These entry points should be supplied through some other
6491 mechanism when this option is specified.
6492 .IP "\fB\-nostdlib\fR" 4
6493 .IX Item "-nostdlib"
6494 Do not use the standard system startup files or libraries when linking.
6495 No startup files and only the libraries you specify will be passed to
6496 the linker.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR, \f(CW\*(C`memset\*(C'\fR,
6497 \&\f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6498 These entries are usually resolved by entries in
6499 libc.  These entry points should be supplied through some other
6500 mechanism when this option is specified.
6502 One of the standard libraries bypassed by \fB\-nostdlib\fR and
6503 \&\fB\-nodefaultlibs\fR is \fIlibgcc.a\fR, a library of internal subroutines
6504 that \s-1GCC\s0 uses to overcome shortcomings of particular machines, or special
6505 needs for some languages.
6507 In most cases, you need \fIlibgcc.a\fR even when you want to avoid
6508 other standard libraries.  In other words, when you specify \fB\-nostdlib\fR
6509 or \fB\-nodefaultlibs\fR you should usually specify \fB\-lgcc\fR as well.
6510 This ensures that you have no unresolved references to internal \s-1GCC\s0
6511 library subroutines.  (For example, \fB_\|_main\fR, used to ensure \*(C+
6512 constructors will be called.)
6513 .IP "\fB\-pie\fR" 4
6514 .IX Item "-pie"
6515 Produce a position independent executable on targets which support it.
6516 For predictable results, you must also specify the same set of options
6517 that were used to generate code (\fB\-fpie\fR, \fB\-fPIE\fR,
6518 or model suboptions) when you specify this option.
6519 .IP "\fB\-rdynamic\fR" 4
6520 .IX Item "-rdynamic"
6521 Pass the flag \fB\-export\-dynamic\fR to the \s-1ELF\s0 linker, on targets
6522 that support it. This instructs the linker to add all symbols, not
6523 only used ones, to the dynamic symbol table. This option is needed
6524 for some uses of \f(CW\*(C`dlopen\*(C'\fR or to allow obtaining backtraces
6525 from within a program.
6526 .IP "\fB\-s\fR" 4
6527 .IX Item "-s"
6528 Remove all symbol table and relocation information from the executable.
6529 .IP "\fB\-static\fR" 4
6530 .IX Item "-static"
6531 On systems that support dynamic linking, this prevents linking with the shared
6532 libraries.  On other systems, this option has no effect.
6533 .IP "\fB\-shared\fR" 4
6534 .IX Item "-shared"
6535 Produce a shared object which can then be linked with other objects to
6536 form an executable.  Not all systems support this option.  For predictable
6537 results, you must also specify the same set of options that were used to
6538 generate code (\fB\-fpic\fR, \fB\-fPIC\fR, or model suboptions)
6539 when you specify this option.[1]
6540 .IP "\fB\-shared\-libgcc\fR" 4
6541 .IX Item "-shared-libgcc"
6542 .PD 0
6543 .IP "\fB\-static\-libgcc\fR" 4
6544 .IX Item "-static-libgcc"
6546 On systems that provide \fIlibgcc\fR as a shared library, these options
6547 force the use of either the shared or static version respectively.
6548 If no shared version of \fIlibgcc\fR was built when the compiler was
6549 configured, these options have no effect.
6551 There are several situations in which an application should use the
6552 shared \fIlibgcc\fR instead of the static version.  The most common
6553 of these is when the application wishes to throw and catch exceptions
6554 across different shared libraries.  In that case, each of the libraries
6555 as well as the application itself should use the shared \fIlibgcc\fR.
6557 Therefore, the G++ and \s-1GCJ\s0 drivers automatically add
6558 \&\fB\-shared\-libgcc\fR whenever you build a shared library or a main
6559 executable, because \*(C+ and Java programs typically use exceptions, so
6560 this is the right thing to do.
6562 If, instead, you use the \s-1GCC\s0 driver to create shared libraries, you may
6563 find that they will not always be linked with the shared \fIlibgcc\fR.
6564 If \s-1GCC\s0 finds, at its configuration time, that you have a non-GNU linker
6565 or a \s-1GNU\s0 linker that does not support option \fB\-\-eh\-frame\-hdr\fR,
6566 it will link the shared version of \fIlibgcc\fR into shared libraries
6567 by default.  Otherwise, it will take advantage of the linker and optimize
6568 away the linking with the shared version of \fIlibgcc\fR, linking with
6569 the static version of libgcc by default.  This allows exceptions to
6570 propagate through such shared libraries, without incurring relocation
6571 costs at library load time.
6573 However, if a library or main executable is supposed to throw or catch
6574 exceptions, you must link it using the G++ or \s-1GCJ\s0 driver, as appropriate
6575 for the languages used in the program, or using the option
6576 \&\fB\-shared\-libgcc\fR, such that it is linked with the shared
6577 \&\fIlibgcc\fR.
6578 .IP "\fB\-symbolic\fR" 4
6579 .IX Item "-symbolic"
6580 Bind references to global symbols when building a shared object.  Warn
6581 about any unresolved references (unless overridden by the link editor
6582 option \fB\-Xlinker \-z \-Xlinker defs\fR).  Only a few systems support
6583 this option.
6584 .IP "\fB\-Xlinker\fR \fIoption\fR" 4
6585 .IX Item "-Xlinker option"
6586 Pass \fIoption\fR as an option to the linker.  You can use this to
6587 supply system-specific linker options which \s-1GCC\s0 does not know how to
6588 recognize.
6590 If you want to pass an option that takes an argument, you must use
6591 \&\fB\-Xlinker\fR twice, once for the option and once for the argument.
6592 For example, to pass \fB\-assert definitions\fR, you must write
6593 \&\fB\-Xlinker \-assert \-Xlinker definitions\fR.  It does not work to write
6594 \&\fB\-Xlinker \*(L"\-assert definitions\*(R"\fR, because this passes the entire
6595 string as a single argument, which is not what the linker expects.
6596 .IP "\fB\-Wl,\fR\fIoption\fR" 4
6597 .IX Item "-Wl,option"
6598 Pass \fIoption\fR as an option to the linker.  If \fIoption\fR contains
6599 commas, it is split into multiple options at the commas.
6600 .IP "\fB\-u\fR \fIsymbol\fR" 4
6601 .IX Item "-u symbol"
6602 Pretend the symbol \fIsymbol\fR is undefined, to force linking of
6603 library modules to define it.  You can use \fB\-u\fR multiple times with
6604 different symbols to force loading of additional library modules.
6605 .Sh "Options for Directory Search"
6606 .IX Subsection "Options for Directory Search"
6607 These options specify directories to search for header files, for
6608 libraries and for parts of the compiler:
6609 .IP "\fB\-I\fR\fIdir\fR" 4
6610 .IX Item "-Idir"
6611 Add the directory \fIdir\fR to the head of the list of directories to be
6612 searched for header files.  This can be used to override a system header
6613 file, substituting your own version, since these directories are
6614 searched before the system header file directories.  However, you should
6615 not use this option to add directories that contain vendor-supplied
6616 system header files (use \fB\-isystem\fR for that).  If you use more than
6617 one \fB\-I\fR option, the directories are scanned in left-to-right
6618 order; the standard system directories come after.
6620 If a standard system include directory, or a directory specified with
6621 \&\fB\-isystem\fR, is also specified with \fB\-I\fR, the \fB\-I\fR
6622 option will be ignored.  The directory will still be searched but as a
6623 system directory at its normal position in the system include chain.
6624 This is to ensure that \s-1GCC\s0's procedure to fix buggy system headers and
6625 the ordering for the include_next directive are not inadvertently changed.
6626 If you really need to change the search order for system directories,
6627 use the \fB\-nostdinc\fR and/or \fB\-isystem\fR options.
6628 .IP "\fB\-iquote\fR\fIdir\fR" 4
6629 .IX Item "-iquotedir"
6630 Add the directory \fIdir\fR to the head of the list of directories to
6631 be searched for header files only for the case of \fB#include
6632 "\fR\fIfile\fR\fB"\fR; they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR,
6633 otherwise just like \fB\-I\fR.
6634 .IP "\fB\-L\fR\fIdir\fR" 4
6635 .IX Item "-Ldir"
6636 Add directory \fIdir\fR to the list of directories to be searched
6637 for \fB\-l\fR.
6638 .IP "\fB\-B\fR\fIprefix\fR" 4
6639 .IX Item "-Bprefix"
6640 This option specifies where to find the executables, libraries,
6641 include files, and data files of the compiler itself.
6643 The compiler driver program runs one or more of the subprograms
6644 \&\fIcpp\fR, \fIcc1\fR, \fIas\fR and \fIld\fR.  It tries
6645 \&\fIprefix\fR as a prefix for each program it tries to run, both with and
6646 without \fImachine\fR\fB/\fR\fIversion\fR\fB/\fR.
6648 For each subprogram to be run, the compiler driver first tries the
6649 \&\fB\-B\fR prefix, if any.  If that name is not found, or if \fB\-B\fR
6650 was not specified, the driver tries two standard prefixes, which are
6651 \&\fI/usr/lib/gcc/\fR and \fI/usr/local/lib/gcc/\fR.  If neither of
6652 those results in a file name that is found, the unmodified program
6653 name is searched for using the directories specified in your
6654 \&\fB\s-1PATH\s0\fR environment variable.
6656 The compiler will check to see if the path provided by the \fB\-B\fR
6657 refers to a directory, and if necessary it will add a directory
6658 separator character at the end of the path.
6660 \&\fB\-B\fR prefixes that effectively specify directory names also apply
6661 to libraries in the linker, because the compiler translates these
6662 options into \fB\-L\fR options for the linker.  They also apply to
6663 includes files in the preprocessor, because the compiler translates these
6664 options into \fB\-isystem\fR options for the preprocessor.  In this case,
6665 the compiler appends \fBinclude\fR to the prefix.
6667 The run-time support file \fIlibgcc.a\fR can also be searched for using
6668 the \fB\-B\fR prefix, if needed.  If it is not found there, the two
6669 standard prefixes above are tried, and that is all.  The file is left
6670 out of the link if it is not found by those means.
6672 Another way to specify a prefix much like the \fB\-B\fR prefix is to use
6673 the environment variable \fB\s-1GCC_EXEC_PREFIX\s0\fR.  
6675 As a special kludge, if the path provided by \fB\-B\fR is
6676 \&\fI[dir/]stage\fIN\fI/\fR, where \fIN\fR is a number in the range 0 to
6677 9, then it will be replaced by \fI[dir/]include\fR.  This is to help
6678 with boot-strapping the compiler.
6679 .IP "\fB\-specs=\fR\fIfile\fR" 4
6680 .IX Item "-specs=file"
6681 Process \fIfile\fR after the compiler reads in the standard \fIspecs\fR
6682 file, in order to override the defaults that the \fIgcc\fR driver
6683 program uses when determining what switches to pass to \fIcc1\fR,
6684 \&\fIcc1plus\fR, \fIas\fR, \fIld\fR, etc.  More than one
6685 \&\fB\-specs=\fR\fIfile\fR can be specified on the command line, and they
6686 are processed in order, from left to right.
6687 .IP "\fB\-\-sysroot=\fR\fIdir\fR" 4
6688 .IX Item "--sysroot=dir"
6689 Use \fIdir\fR as the logical root directory for headers and libraries.
6690 For example, if the compiler would normally search for headers in
6691 \&\fI/usr/include\fR and libraries in \fI/usr/lib\fR, it will instead
6692 search \fI\fIdir\fI/usr/include\fR and \fI\fIdir\fI/usr/lib\fR.  
6694 If you use both this option and the \fB\-isysroot\fR option, then
6695 the \fB\-\-sysroot\fR option will apply to libraries, but the
6696 \&\fB\-isysroot\fR option will apply to header files.
6698 The \s-1GNU\s0 linker (beginning with version 2.16) has the necessary support
6699 for this option.  If your linker does not support this option, the
6700 header file aspect of \fB\-\-sysroot\fR will still work, but the
6701 library aspect will not.
6702 .IP "\fB\-I\-\fR" 4
6703 .IX Item "-I-"
6704 This option has been deprecated.  Please use \fB\-iquote\fR instead for
6705 \&\fB\-I\fR directories before the \fB\-I\-\fR and remove the \fB\-I\-\fR.
6706 Any directories you specify with \fB\-I\fR options before the \fB\-I\-\fR
6707 option are searched only for the case of \fB#include "\fR\fIfile\fR\fB"\fR;
6708 they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR.
6710 If additional directories are specified with \fB\-I\fR options after
6711 the \fB\-I\-\fR, these directories are searched for all \fB#include\fR
6712 directives.  (Ordinarily \fIall\fR \fB\-I\fR directories are used
6713 this way.)
6715 In addition, the \fB\-I\-\fR option inhibits the use of the current
6716 directory (where the current input file came from) as the first search
6717 directory for \fB#include "\fR\fIfile\fR\fB"\fR.  There is no way to
6718 override this effect of \fB\-I\-\fR.  With \fB\-I.\fR you can specify
6719 searching the directory which was current when the compiler was
6720 invoked.  That is not exactly the same as what the preprocessor does
6721 by default, but it is often satisfactory.
6723 \&\fB\-I\-\fR does not inhibit the use of the standard system directories
6724 for header files.  Thus, \fB\-I\-\fR and \fB\-nostdinc\fR are
6725 independent.
6726 .Sh "Specifying Target Machine and Compiler Version"
6727 .IX Subsection "Specifying Target Machine and Compiler Version"
6728 The usual way to run \s-1GCC\s0 is to run the executable called \fIgcc\fR, or
6729 \&\fI<machine>\-gcc\fR when cross\-compiling, or
6730 \&\fI<machine>\-gcc\-<version>\fR to run a version other than the one that
6731 was installed last.  Sometimes this is inconvenient, so \s-1GCC\s0 provides
6732 options that will switch to another cross-compiler or version.
6733 .IP "\fB\-b\fR \fImachine\fR" 4
6734 .IX Item "-b machine"
6735 The argument \fImachine\fR specifies the target machine for compilation.
6737 The value to use for \fImachine\fR is the same as was specified as the
6738 machine type when configuring \s-1GCC\s0 as a cross\-compiler.  For
6739 example, if a cross-compiler was configured with \fBconfigure
6740 arm-elf\fR, meaning to compile for an arm processor with elf binaries,
6741 then you would specify \fB\-b arm-elf\fR to run that cross compiler.
6742 Because there are other options beginning with \fB\-b\fR, the
6743 configuration must contain a hyphen. 
6744 .IP "\fB\-V\fR \fIversion\fR" 4
6745 .IX Item "-V version"
6746 The argument \fIversion\fR specifies which version of \s-1GCC\s0 to run.
6747 This is useful when multiple versions are installed.  For example,
6748 \&\fIversion\fR might be \fB4.0\fR, meaning to run \s-1GCC\s0 version 4.0.
6750 The \fB\-V\fR and \fB\-b\fR options work by running the
6751 \&\fI<machine>\-gcc\-<version>\fR executable, so there's no real reason to
6752 use them if you can just run that directly.
6753 .Sh "Hardware Models and Configurations"
6754 .IX Subsection "Hardware Models and Configurations"
6755 Earlier we discussed the standard option \fB\-b\fR which chooses among
6756 different installed compilers for completely different target
6757 machines, such as \s-1VAX\s0 vs. 68000 vs. 80386.
6759 In addition, each of these target machine types can have its own
6760 special options, starting with \fB\-m\fR, to choose among various
6761 hardware models or configurations\-\-\-for example, 68010 vs 68020,
6762 floating coprocessor or none.  A single installed version of the
6763 compiler can compile for any model or configuration, according to the
6764 options specified.
6766 Some configurations of the compiler also support additional special
6767 options, usually for compatibility with other compilers on the same
6768 platform.
6770 \fI\s-1ARC\s0 Options\fR
6771 .IX Subsection "ARC Options"
6773 These options are defined for \s-1ARC\s0 implementations:
6774 .IP "\fB\-EL\fR" 4
6775 .IX Item "-EL"
6776 Compile code for little endian mode.  This is the default.
6777 .IP "\fB\-EB\fR" 4
6778 .IX Item "-EB"
6779 Compile code for big endian mode.
6780 .IP "\fB\-mmangle\-cpu\fR" 4
6781 .IX Item "-mmangle-cpu"
6782 Prepend the name of the cpu to all public symbol names.
6783 In multiple-processor systems, there are many \s-1ARC\s0 variants with different
6784 instruction and register set characteristics.  This flag prevents code
6785 compiled for one cpu to be linked with code compiled for another.
6786 No facility exists for handling variants that are \*(L"almost identical\*(R".
6787 This is an all or nothing option.
6788 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
6789 .IX Item "-mcpu=cpu"
6790 Compile code for \s-1ARC\s0 variant \fIcpu\fR.
6791 Which variants are supported depend on the configuration.
6792 All variants support \fB\-mcpu=base\fR, this is the default.
6793 .IP "\fB\-mtext=\fR\fItext-section\fR" 4
6794 .IX Item "-mtext=text-section"
6795 .PD 0
6796 .IP "\fB\-mdata=\fR\fIdata-section\fR" 4
6797 .IX Item "-mdata=data-section"
6798 .IP "\fB\-mrodata=\fR\fIreadonly-data-section\fR" 4
6799 .IX Item "-mrodata=readonly-data-section"
6801 Put functions, data, and readonly data in \fItext-section\fR,
6802 \&\fIdata-section\fR, and \fIreadonly-data-section\fR respectively
6803 by default.  This can be overridden with the \f(CW\*(C`section\*(C'\fR attribute.
6805 \fI\s-1ARM\s0 Options\fR
6806 .IX Subsection "ARM Options"
6808 These \fB\-m\fR options are defined for Advanced \s-1RISC\s0 Machines (\s-1ARM\s0)
6809 architectures:
6810 .IP "\fB\-mabi=\fR\fIname\fR" 4
6811 .IX Item "-mabi=name"
6812 Generate code for the specified \s-1ABI\s0.  Permissible values are: \fBapcs-gnu\fR,
6813 \&\fBatpcs\fR, \fBaapcs\fR, \fBaapcs-linux\fR and \fBiwmmxt\fR.
6814 .IP "\fB\-mapcs\-frame\fR" 4
6815 .IX Item "-mapcs-frame"
6816 Generate a stack frame that is compliant with the \s-1ARM\s0 Procedure Call
6817 Standard for all functions, even if this is not strictly necessary for
6818 correct execution of the code.  Specifying \fB\-fomit\-frame\-pointer\fR
6819 with this option will cause the stack frames not to be generated for
6820 leaf functions.  The default is \fB\-mno\-apcs\-frame\fR.
6821 .IP "\fB\-mapcs\fR" 4
6822 .IX Item "-mapcs"
6823 This is a synonym for \fB\-mapcs\-frame\fR.
6824 .IP "\fB\-mthumb\-interwork\fR" 4
6825 .IX Item "-mthumb-interwork"
6826 Generate code which supports calling between the \s-1ARM\s0 and Thumb
6827 instruction sets.  Without this option the two instruction sets cannot
6828 be reliably used inside one program.  The default is
6829 \&\fB\-mno\-thumb\-interwork\fR, since slightly larger code is generated
6830 when \fB\-mthumb\-interwork\fR is specified.
6831 .IP "\fB\-mno\-sched\-prolog\fR" 4
6832 .IX Item "-mno-sched-prolog"
6833 Prevent the reordering of instructions in the function prolog, or the
6834 merging of those instruction with the instructions in the function's
6835 body.  This means that all functions will start with a recognizable set
6836 of instructions (or in fact one of a choice from a small set of
6837 different function prologues), and this information can be used to
6838 locate the start if functions inside an executable piece of code.  The
6839 default is \fB\-msched\-prolog\fR.
6840 .IP "\fB\-mhard\-float\fR" 4
6841 .IX Item "-mhard-float"
6842 Generate output containing floating point instructions.  This is the
6843 default.
6844 .IP "\fB\-msoft\-float\fR" 4
6845 .IX Item "-msoft-float"
6846 Generate output containing library calls for floating point.
6847 \&\fBWarning:\fR the requisite libraries are not available for all \s-1ARM\s0
6848 targets.  Normally the facilities of the machine's usual C compiler are
6849 used, but this cannot be done directly in cross\-compilation.  You must make
6850 your own arrangements to provide suitable library functions for
6851 cross\-compilation.
6853 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
6854 therefore, it is only useful if you compile \fIall\fR of a program with
6855 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
6856 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
6857 this to work.
6858 .IP "\fB\-mfloat\-abi=\fR\fIname\fR" 4
6859 .IX Item "-mfloat-abi=name"
6860 Specifies which \s-1ABI\s0 to use for floating point values.  Permissible values
6861 are: \fBsoft\fR, \fBsoftfp\fR and \fBhard\fR.
6863 \&\fBsoft\fR and \fBhard\fR are equivalent to \fB\-msoft\-float\fR
6864 and \fB\-mhard\-float\fR respectively.  \fBsoftfp\fR allows the generation
6865 of floating point instructions, but still uses the soft-float calling
6866 conventions.
6867 .IP "\fB\-mlittle\-endian\fR" 4
6868 .IX Item "-mlittle-endian"
6869 Generate code for a processor running in little-endian mode.  This is
6870 the default for all standard configurations.
6871 .IP "\fB\-mbig\-endian\fR" 4
6872 .IX Item "-mbig-endian"
6873 Generate code for a processor running in big-endian mode; the default is
6874 to compile code for a little-endian processor.
6875 .IP "\fB\-mwords\-little\-endian\fR" 4
6876 .IX Item "-mwords-little-endian"
6877 This option only applies when generating code for big-endian processors.
6878 Generate code for a little-endian word order but a big-endian byte
6879 order.  That is, a byte order of the form \fB32107654\fR.  Note: this
6880 option should only be used if you require compatibility with code for
6881 big-endian \s-1ARM\s0 processors generated by versions of the compiler prior to
6882 2.8.
6883 .IP "\fB\-mcpu=\fR\fIname\fR" 4
6884 .IX Item "-mcpu=name"
6885 This specifies the name of the target \s-1ARM\s0 processor.  \s-1GCC\s0 uses this name
6886 to determine what kind of instructions it can emit when generating
6887 assembly code.  Permissible names are: \fBarm2\fR, \fBarm250\fR,
6888 \&\fBarm3\fR, \fBarm6\fR, \fBarm60\fR, \fBarm600\fR, \fBarm610\fR,
6889 \&\fBarm620\fR, \fBarm7\fR, \fBarm7m\fR, \fBarm7d\fR, \fBarm7dm\fR,
6890 \&\fBarm7di\fR, \fBarm7dmi\fR, \fBarm70\fR, \fBarm700\fR,
6891 \&\fBarm700i\fR, \fBarm710\fR, \fBarm710c\fR, \fBarm7100\fR,
6892 \&\fBarm7500\fR, \fBarm7500fe\fR, \fBarm7tdmi\fR, \fBarm7tdmi\-s\fR,
6893 \&\fBarm8\fR, \fBstrongarm\fR, \fBstrongarm110\fR, \fBstrongarm1100\fR,
6894 \&\fBarm8\fR, \fBarm810\fR, \fBarm9\fR, \fBarm9e\fR, \fBarm920\fR,
6895 \&\fBarm920t\fR, \fBarm922t\fR, \fBarm946e\-s\fR, \fBarm966e\-s\fR,
6896 \&\fBarm968e\-s\fR, \fBarm926ej\-s\fR, \fBarm940t\fR, \fBarm9tdmi\fR,
6897 \&\fBarm10tdmi\fR, \fBarm1020t\fR, \fBarm1026ej\-s\fR,
6898 \&\fBarm10e\fR, \fBarm1020e\fR, \fBarm1022e\fR,
6899 \&\fBarm1136j\-s\fR, \fBarm1136jf\-s\fR, \fBmpcore\fR, \fBmpcorenovfp\fR,
6900 \&\fBarm1176jz\-s\fR, \fBarm1176jzf\-s\fR, \fBxscale\fR, \fBiwmmxt\fR,
6901 \&\fBep9312\fR.
6902 .IP "\fB\-mtune=\fR\fIname\fR" 4
6903 .IX Item "-mtune=name"
6904 This option is very similar to the \fB\-mcpu=\fR option, except that
6905 instead of specifying the actual target processor type, and hence
6906 restricting which instructions can be used, it specifies that \s-1GCC\s0 should
6907 tune the performance of the code as if the target were of the type
6908 specified in this option, but still choosing the instructions that it
6909 will generate based on the cpu specified by a \fB\-mcpu=\fR option.
6910 For some \s-1ARM\s0 implementations better performance can be obtained by using
6911 this option.
6912 .IP "\fB\-march=\fR\fIname\fR" 4
6913 .IX Item "-march=name"
6914 This specifies the name of the target \s-1ARM\s0 architecture.  \s-1GCC\s0 uses this
6915 name to determine what kind of instructions it can emit when generating
6916 assembly code.  This option can be used in conjunction with or instead
6917 of the \fB\-mcpu=\fR option.  Permissible names are: \fBarmv2\fR,
6918 \&\fBarmv2a\fR, \fBarmv3\fR, \fBarmv3m\fR, \fBarmv4\fR, \fBarmv4t\fR,
6919 \&\fBarmv5\fR, \fBarmv5t\fR, \fBarmv5te\fR, \fBarmv6\fR, \fBarmv6j\fR,
6920 \&\fBiwmmxt\fR, \fBep9312\fR.
6921 .IP "\fB\-mfpu=\fR\fIname\fR" 4
6922 .IX Item "-mfpu=name"
6923 .PD 0
6924 .IP "\fB\-mfpe=\fR\fInumber\fR" 4
6925 .IX Item "-mfpe=number"
6926 .IP "\fB\-mfp=\fR\fInumber\fR" 4
6927 .IX Item "-mfp=number"
6929 This specifies what floating point hardware (or hardware emulation) is
6930 available on the target.  Permissible names are: \fBfpa\fR, \fBfpe2\fR,
6931 \&\fBfpe3\fR, \fBmaverick\fR, \fBvfp\fR.  \fB\-mfp\fR and \fB\-mfpe\fR
6932 are synonyms for \fB\-mfpu\fR=\fBfpe\fR\fInumber\fR, for compatibility
6933 with older versions of \s-1GCC\s0.
6935 If \fB\-msoft\-float\fR is specified this specifies the format of
6936 floating point values.
6937 .IP "\fB\-mstructure\-size\-boundary=\fR\fIn\fR" 4
6938 .IX Item "-mstructure-size-boundary=n"
6939 The size of all structures and unions will be rounded up to a multiple
6940 of the number of bits set by this option.  Permissible values are 8, 32
6941 and 64.  The default value varies for different toolchains.  For the \s-1COFF\s0
6942 targeted toolchain the default value is 8.  A value of 64 is only allowed
6943 if the underlying \s-1ABI\s0 supports it.
6945 Specifying the larger number can produce faster, more efficient code, but
6946 can also increase the size of the program.  Different values are potentially
6947 incompatible.  Code compiled with one value cannot necessarily expect to
6948 work with code or libraries compiled with another value, if they exchange
6949 information using structures or unions.
6950 .IP "\fB\-mabort\-on\-noreturn\fR" 4
6951 .IX Item "-mabort-on-noreturn"
6952 Generate a call to the function \f(CW\*(C`abort\*(C'\fR at the end of a
6953 \&\f(CW\*(C`noreturn\*(C'\fR function.  It will be executed if the function tries to
6954 return.
6955 .IP "\fB\-mlong\-calls\fR" 4
6956 .IX Item "-mlong-calls"
6957 .PD 0
6958 .IP "\fB\-mno\-long\-calls\fR" 4
6959 .IX Item "-mno-long-calls"
6961 Tells the compiler to perform function calls by first loading the
6962 address of the function into a register and then performing a subroutine
6963 call on this register.  This switch is needed if the target function
6964 will lie outside of the 64 megabyte addressing range of the offset based
6965 version of subroutine call instruction.
6967 Even if this switch is enabled, not all function calls will be turned
6968 into long calls.  The heuristic is that static functions, functions
6969 which have the \fBshort-call\fR attribute, functions that are inside
6970 the scope of a \fB#pragma no_long_calls\fR directive and functions whose
6971 definitions have already been compiled within the current compilation
6972 unit, will not be turned into long calls.  The exception to this rule is
6973 that weak function definitions, functions with the \fBlong-call\fR
6974 attribute or the \fBsection\fR attribute, and functions that are within
6975 the scope of a \fB#pragma long_calls\fR directive, will always be
6976 turned into long calls.
6978 This feature is not enabled by default.  Specifying
6979 \&\fB\-mno\-long\-calls\fR will restore the default behavior, as will
6980 placing the function calls within the scope of a \fB#pragma
6981 long_calls_off\fR directive.  Note these switches have no effect on how
6982 the compiler generates code to handle function calls via function
6983 pointers.
6984 .IP "\fB\-mnop\-fun\-dllimport\fR" 4
6985 .IX Item "-mnop-fun-dllimport"
6986 Disable support for the \f(CW\*(C`dllimport\*(C'\fR attribute.
6987 .IP "\fB\-msingle\-pic\-base\fR" 4
6988 .IX Item "-msingle-pic-base"
6989 Treat the register used for \s-1PIC\s0 addressing as read\-only, rather than
6990 loading it in the prologue for each function.  The run-time system is
6991 responsible for initializing this register with an appropriate value
6992 before execution begins.
6993 .IP "\fB\-mpic\-register=\fR\fIreg\fR" 4
6994 .IX Item "-mpic-register=reg"
6995 Specify the register to be used for \s-1PIC\s0 addressing.  The default is R10
6996 unless stack-checking is enabled, when R9 is used.
6997 .IP "\fB\-mcirrus\-fix\-invalid\-insns\fR" 4
6998 .IX Item "-mcirrus-fix-invalid-insns"
6999 Insert NOPs into the instruction stream to in order to work around
7000 problems with invalid Maverick instruction combinations.  This option
7001 is only valid if the \fB\-mcpu=ep9312\fR option has been used to
7002 enable generation of instructions for the Cirrus Maverick floating
7003 point co\-processor.  This option is not enabled by default, since the
7004 problem is only present in older Maverick implementations.  The default
7005 can be re-enabled by use of the \fB\-mno\-cirrus\-fix\-invalid\-insns\fR
7006 switch.
7007 .IP "\fB\-mpoke\-function\-name\fR" 4
7008 .IX Item "-mpoke-function-name"
7009 Write the name of each function into the text section, directly
7010 preceding the function prologue.  The generated code is similar to this:
7012 .Vb 9
7013 \&             t0
7014 \&                 .ascii "arm_poke_function_name", 0
7015 \&                 .align
7016 \&             t1
7017 \&                 .word 0xff000000 + (t1 \- t0)
7018 \&             arm_poke_function_name
7019 \&                 mov     ip, sp
7020 \&                 stmfd   sp!, {fp, ip, lr, pc}
7021 \&                 sub     fp, ip, #4
7024 When performing a stack backtrace, code can inspect the value of
7025 \&\f(CW\*(C`pc\*(C'\fR stored at \f(CW\*(C`fp + 0\*(C'\fR.  If the trace function then looks at
7026 location \f(CW\*(C`pc \- 12\*(C'\fR and the top 8 bits are set, then we know that
7027 there is a function name embedded immediately preceding this location
7028 and has length \f(CW\*(C`((pc[\-3]) & 0xff000000)\*(C'\fR.
7029 .IP "\fB\-mthumb\fR" 4
7030 .IX Item "-mthumb"
7031 Generate code for the 16\-bit Thumb instruction set.  The default is to
7032 use the 32\-bit \s-1ARM\s0 instruction set.
7033 .IP "\fB\-mtpcs\-frame\fR" 4
7034 .IX Item "-mtpcs-frame"
7035 Generate a stack frame that is compliant with the Thumb Procedure Call
7036 Standard for all non-leaf functions.  (A leaf function is one that does
7037 not call any other functions.)  The default is \fB\-mno\-tpcs\-frame\fR.
7038 .IP "\fB\-mtpcs\-leaf\-frame\fR" 4
7039 .IX Item "-mtpcs-leaf-frame"
7040 Generate a stack frame that is compliant with the Thumb Procedure Call
7041 Standard for all leaf functions.  (A leaf function is one that does
7042 not call any other functions.)  The default is \fB\-mno\-apcs\-leaf\-frame\fR.
7043 .IP "\fB\-mcallee\-super\-interworking\fR" 4
7044 .IX Item "-mcallee-super-interworking"
7045 Gives all externally visible functions in the file being compiled an \s-1ARM\s0
7046 instruction set header which switches to Thumb mode before executing the
7047 rest of the function.  This allows these functions to be called from
7048 non-interworking code.
7049 .IP "\fB\-mcaller\-super\-interworking\fR" 4
7050 .IX Item "-mcaller-super-interworking"
7051 Allows calls via function pointers (including virtual functions) to
7052 execute correctly regardless of whether the target code has been
7053 compiled for interworking or not.  There is a small overhead in the cost
7054 of executing a function pointer if this option is enabled.
7055 .IP "\fB\-mtp=\fR\fIname\fR" 4
7056 .IX Item "-mtp=name"
7057 Specify the access model for the thread local storage pointer.  The valid
7058 models are \fBsoft\fR, which generates calls to \f(CW\*(C`_\|_aeabi_read_tp\*(C'\fR,
7059 \&\fBcp15\fR, which fetches the thread pointer from \f(CW\*(C`cp15\*(C'\fR directly
7060 (supported in the arm6k architecture), and \fBauto\fR, which uses the
7061 best available method for the selected processor.  The default setting is
7062 \&\fBauto\fR.
7064 \fI\s-1AVR\s0 Options\fR
7065 .IX Subsection "AVR Options"
7067 These options are defined for \s-1AVR\s0 implementations:
7068 .IP "\fB\-mmcu=\fR\fImcu\fR" 4
7069 .IX Item "-mmcu=mcu"
7070 Specify \s-1ATMEL\s0 \s-1AVR\s0 instruction set or \s-1MCU\s0 type.
7072 Instruction set avr1 is for the minimal \s-1AVR\s0 core, not supported by the C
7073 compiler, only for assembler programs (\s-1MCU\s0 types: at90s1200, attiny10,
7074 attiny11, attiny12, attiny15, attiny28).
7076 Instruction set avr2 (default) is for the classic \s-1AVR\s0 core with up to
7077 8K program memory space (\s-1MCU\s0 types: at90s2313, at90s2323, attiny22,
7078 at90s2333, at90s2343, at90s4414, at90s4433, at90s4434, at90s8515,
7079 at90c8534, at90s8535).
7081 Instruction set avr3 is for the classic \s-1AVR\s0 core with up to 128K program
7082 memory space (\s-1MCU\s0 types: atmega103, atmega603, at43usb320, at76c711).
7084 Instruction set avr4 is for the enhanced \s-1AVR\s0 core with up to 8K program
7085 memory space (\s-1MCU\s0 types: atmega8, atmega83, atmega85).
7087 Instruction set avr5 is for the enhanced \s-1AVR\s0 core with up to 128K program
7088 memory space (\s-1MCU\s0 types: atmega16, atmega161, atmega163, atmega32, atmega323,
7089 atmega64, atmega128, at43usb355, at94k).
7090 .IP "\fB\-msize\fR" 4
7091 .IX Item "-msize"
7092 Output instruction sizes to the asm file.
7093 .IP "\fB\-minit\-stack=\fR\fIN\fR" 4
7094 .IX Item "-minit-stack=N"
7095 Specify the initial stack address, which may be a symbol or numeric value,
7096 \&\fB_\|_stack\fR is the default.
7097 .IP "\fB\-mno\-interrupts\fR" 4
7098 .IX Item "-mno-interrupts"
7099 Generated code is not compatible with hardware interrupts.
7100 Code size will be smaller.
7101 .IP "\fB\-mcall\-prologues\fR" 4
7102 .IX Item "-mcall-prologues"
7103 Functions prologues/epilogues expanded as call to appropriate
7104 subroutines.  Code size will be smaller.
7105 .IP "\fB\-mno\-tablejump\fR" 4
7106 .IX Item "-mno-tablejump"
7107 Do not generate tablejump insns which sometimes increase code size.
7108 .IP "\fB\-mtiny\-stack\fR" 4
7109 .IX Item "-mtiny-stack"
7110 Change only the low 8 bits of the stack pointer.
7111 .IP "\fB\-mint8\fR" 4
7112 .IX Item "-mint8"
7113 Assume int to be 8 bit integer.  This affects the sizes of all types: A
7114 char will be 1 byte, an int will be 1 byte, an long will be 2 bytes
7115 and long long will be 4 bytes.  Please note that this option does not
7116 comply to the C standards, but it will provide you with smaller code
7117 size.
7119 \fIBlackfin Options\fR
7120 .IX Subsection "Blackfin Options"
7121 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
7122 .IX Item "-momit-leaf-frame-pointer"
7123 Don't keep the frame pointer in a register for leaf functions.  This
7124 avoids the instructions to save, set up and restore frame pointers and
7125 makes an extra register available in leaf functions.  The option
7126 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
7127 which might make debugging harder.
7128 .IP "\fB\-mspecld\-anomaly\fR" 4
7129 .IX Item "-mspecld-anomaly"
7130 When enabled, the compiler will ensure that the generated code does not
7131 contain speculative loads after jump instructions.  This option is enabled
7132 by default.
7133 .IP "\fB\-mno\-specld\-anomaly\fR" 4
7134 .IX Item "-mno-specld-anomaly"
7135 Don't generate extra code to prevent speculative loads from occurring.
7136 .IP "\fB\-mcsync\-anomaly\fR" 4
7137 .IX Item "-mcsync-anomaly"
7138 When enabled, the compiler will ensure that the generated code does not
7139 contain \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions too soon after conditional branches.
7140 This option is enabled by default.
7141 .IP "\fB\-mno\-csync\-anomaly\fR" 4
7142 .IX Item "-mno-csync-anomaly"
7143 Don't generate extra code to prevent \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions from
7144 occurring too soon after a conditional branch.
7145 .IP "\fB\-mlow\-64k\fR" 4
7146 .IX Item "-mlow-64k"
7147 When enabled, the compiler is free to take advantage of the knowledge that
7148 the entire program fits into the low 64k of memory.
7149 .IP "\fB\-mno\-low\-64k\fR" 4
7150 .IX Item "-mno-low-64k"
7151 Assume that the program is arbitrarily large.  This is the default.
7152 .IP "\fB\-mid\-shared\-library\fR" 4
7153 .IX Item "-mid-shared-library"
7154 Generate code that supports shared libraries via the library \s-1ID\s0 method.
7155 This allows for execute in place and shared libraries in an environment
7156 without virtual memory management.  This option implies \fB\-fPIC\fR.
7157 .IP "\fB\-mno\-id\-shared\-library\fR" 4
7158 .IX Item "-mno-id-shared-library"
7159 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
7160 This is the default.
7161 .IP "\fB\-mshared\-library\-id=n\fR" 4
7162 .IX Item "-mshared-library-id=n"
7163 Specified the identification number of the \s-1ID\s0 based shared library being
7164 compiled.  Specifying a value of 0 will generate more compact code, specifying
7165 other values will force the allocation of that number to the current
7166 library but is no more space or time efficient than omitting this option.
7167 .IP "\fB\-mlong\-calls\fR" 4
7168 .IX Item "-mlong-calls"
7169 .PD 0
7170 .IP "\fB\-mno\-long\-calls\fR" 4
7171 .IX Item "-mno-long-calls"
7173 Tells the compiler to perform function calls by first loading the
7174 address of the function into a register and then performing a subroutine
7175 call on this register.  This switch is needed if the target function
7176 will lie outside of the 24 bit addressing range of the offset based
7177 version of subroutine call instruction.
7179 This feature is not enabled by default.  Specifying
7180 \&\fB\-mno\-long\-calls\fR will restore the default behavior.  Note these
7181 switches have no effect on how the compiler generates code to handle
7182 function calls via function pointers.
7184 \fI\s-1CRIS\s0 Options\fR
7185 .IX Subsection "CRIS Options"
7187 These options are defined specifically for the \s-1CRIS\s0 ports.
7188 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
7189 .IX Item "-march=architecture-type"
7190 .PD 0
7191 .IP "\fB\-mcpu=\fR\fIarchitecture-type\fR" 4
7192 .IX Item "-mcpu=architecture-type"
7194 Generate code for the specified architecture.  The choices for
7195 \&\fIarchitecture-type\fR are \fBv3\fR, \fBv8\fR and \fBv10\fR for
7196 respectively \s-1ETRAX\s0\ 4, \s-1ETRAX\s0\ 100, and \s-1ETRAX\s0\ 100\ \s-1LX\s0.
7197 Default is \fBv0\fR except for cris\-axis\-linux\-gnu, where the default is
7198 \&\fBv10\fR.
7199 .IP "\fB\-mtune=\fR\fIarchitecture-type\fR" 4
7200 .IX Item "-mtune=architecture-type"
7201 Tune to \fIarchitecture-type\fR everything applicable about the generated
7202 code, except for the \s-1ABI\s0 and the set of available instructions.  The
7203 choices for \fIarchitecture-type\fR are the same as for
7204 \&\fB\-march=\fR\fIarchitecture-type\fR.
7205 .IP "\fB\-mmax\-stack\-frame=\fR\fIn\fR" 4
7206 .IX Item "-mmax-stack-frame=n"
7207 Warn when the stack frame of a function exceeds \fIn\fR bytes.
7208 .IP "\fB\-melinux\-stacksize=\fR\fIn\fR" 4
7209 .IX Item "-melinux-stacksize=n"
7210 Only available with the \fBcris-axis-aout\fR target.  Arranges for
7211 indications in the program to the kernel loader that the stack of the
7212 program should be set to \fIn\fR bytes.
7213 .IP "\fB\-metrax4\fR" 4
7214 .IX Item "-metrax4"
7215 .PD 0
7216 .IP "\fB\-metrax100\fR" 4
7217 .IX Item "-metrax100"
7219 The options \fB\-metrax4\fR and \fB\-metrax100\fR are synonyms for
7220 \&\fB\-march=v3\fR and \fB\-march=v8\fR respectively.
7221 .IP "\fB\-mmul\-bug\-workaround\fR" 4
7222 .IX Item "-mmul-bug-workaround"
7223 .PD 0
7224 .IP "\fB\-mno\-mul\-bug\-workaround\fR" 4
7225 .IX Item "-mno-mul-bug-workaround"
7227 Work around a bug in the \f(CW\*(C`muls\*(C'\fR and \f(CW\*(C`mulu\*(C'\fR instructions for \s-1CPU\s0
7228 models where it applies.  This option is active by default.
7229 .IP "\fB\-mpdebug\fR" 4
7230 .IX Item "-mpdebug"
7231 Enable CRIS-specific verbose debug-related information in the assembly
7232 code.  This option also has the effect to turn off the \fB#NO_APP\fR
7233 formatted-code indicator to the assembler at the beginning of the
7234 assembly file.
7235 .IP "\fB\-mcc\-init\fR" 4
7236 .IX Item "-mcc-init"
7237 Do not use condition-code results from previous instruction; always emit
7238 compare and test instructions before use of condition codes.
7239 .IP "\fB\-mno\-side\-effects\fR" 4
7240 .IX Item "-mno-side-effects"
7241 Do not emit instructions with side-effects in addressing modes other than
7242 post\-increment.
7243 .IP "\fB\-mstack\-align\fR" 4
7244 .IX Item "-mstack-align"
7245 .PD 0
7246 .IP "\fB\-mno\-stack\-align\fR" 4
7247 .IX Item "-mno-stack-align"
7248 .IP "\fB\-mdata\-align\fR" 4
7249 .IX Item "-mdata-align"
7250 .IP "\fB\-mno\-data\-align\fR" 4
7251 .IX Item "-mno-data-align"
7252 .IP "\fB\-mconst\-align\fR" 4
7253 .IX Item "-mconst-align"
7254 .IP "\fB\-mno\-const\-align\fR" 4
7255 .IX Item "-mno-const-align"
7257 These options (no\-options) arranges (eliminate arrangements) for the
7258 stack\-frame, individual data and constants to be aligned for the maximum
7259 single data access size for the chosen \s-1CPU\s0 model.  The default is to
7260 arrange for 32\-bit alignment.  \s-1ABI\s0 details such as structure layout are
7261 not affected by these options.
7262 .IP "\fB\-m32\-bit\fR" 4
7263 .IX Item "-m32-bit"
7264 .PD 0
7265 .IP "\fB\-m16\-bit\fR" 4
7266 .IX Item "-m16-bit"
7267 .IP "\fB\-m8\-bit\fR" 4
7268 .IX Item "-m8-bit"
7270 Similar to the stack\- data\- and const-align options above, these options
7271 arrange for stack\-frame, writable data and constants to all be 32\-bit,
7272 16\-bit or 8\-bit aligned.  The default is 32\-bit alignment.
7273 .IP "\fB\-mno\-prologue\-epilogue\fR" 4
7274 .IX Item "-mno-prologue-epilogue"
7275 .PD 0
7276 .IP "\fB\-mprologue\-epilogue\fR" 4
7277 .IX Item "-mprologue-epilogue"
7279 With \fB\-mno\-prologue\-epilogue\fR, the normal function prologue and
7280 epilogue that sets up the stack-frame are omitted and no return
7281 instructions or return sequences are generated in the code.  Use this
7282 option only together with visual inspection of the compiled code: no
7283 warnings or errors are generated when call-saved registers must be saved,
7284 or storage for local variable needs to be allocated.
7285 .IP "\fB\-mno\-gotplt\fR" 4
7286 .IX Item "-mno-gotplt"
7287 .PD 0
7288 .IP "\fB\-mgotplt\fR" 4
7289 .IX Item "-mgotplt"
7291 With \fB\-fpic\fR and \fB\-fPIC\fR, don't generate (do generate)
7292 instruction sequences that load addresses for functions from the \s-1PLT\s0 part
7293 of the \s-1GOT\s0 rather than (traditional on other architectures) calls to the
7294 \&\s-1PLT\s0.  The default is \fB\-mgotplt\fR.
7295 .IP "\fB\-maout\fR" 4
7296 .IX Item "-maout"
7297 Legacy no-op option only recognized with the cris-axis-aout target.
7298 .IP "\fB\-melf\fR" 4
7299 .IX Item "-melf"
7300 Legacy no-op option only recognized with the cris-axis-elf and
7301 cris-axis-linux-gnu targets.
7302 .IP "\fB\-melinux\fR" 4
7303 .IX Item "-melinux"
7304 Only recognized with the cris-axis-aout target, where it selects a
7305 GNU/linux\-like multilib, include files and instruction set for
7306 \&\fB\-march=v8\fR.
7307 .IP "\fB\-mlinux\fR" 4
7308 .IX Item "-mlinux"
7309 Legacy no-op option only recognized with the cris-axis-linux-gnu target.
7310 .IP "\fB\-sim\fR" 4
7311 .IX Item "-sim"
7312 This option, recognized for the cris-axis-aout and cris-axis-elf arranges
7313 to link with input-output functions from a simulator library.  Code,
7314 initialized data and zero-initialized data are allocated consecutively.
7315 .IP "\fB\-sim2\fR" 4
7316 .IX Item "-sim2"
7317 Like \fB\-sim\fR, but pass linker options to locate initialized data at
7318 0x40000000 and zero-initialized data at 0x80000000.
7320 \fI\s-1CRX\s0 Options\fR
7321 .IX Subsection "CRX Options"
7323 These options are defined specifically for the \s-1CRX\s0 ports.
7324 .IP "\fB\-mmac\fR" 4
7325 .IX Item "-mmac"
7326 Enable the use of multiply-accumulate instructions. Disabled by default.
7327 .IP "\fB\-mpush\-args\fR" 4
7328 .IX Item "-mpush-args"
7329 Push instructions will be used to pass outgoing arguments when functions
7330 are called. Enabled by default.
7332 \fIDarwin Options\fR
7333 .IX Subsection "Darwin Options"
7335 These options are defined for all architectures running the Darwin operating
7336 system.
7338 \&\s-1FSF\s0 \s-1GCC\s0 on Darwin does not create \*(L"fat\*(R" object files; it will create
7339 an object file for the single architecture that it was built to
7340 target.  Apple's \s-1GCC\s0 on Darwin does create \*(L"fat\*(R" files if multiple
7341 \&\fB\-arch\fR options are used; it does so by running the compiler or
7342 linker multiple times and joining the results together with
7343 \&\fIlipo\fR.
7345 The subtype of the file created (like \fBppc7400\fR or \fBppc970\fR or
7346 \&\fBi686\fR) is determined by the flags that specify the \s-1ISA\s0
7347 that \s-1GCC\s0 is targetting, like \fB\-mcpu\fR or \fB\-march\fR.  The
7348 \&\fB\-force_cpusubtype_ALL\fR option can be used to override this.
7350 The Darwin tools vary in their behavior when presented with an \s-1ISA\s0
7351 mismatch.  The assembler, \fIas\fR, will only permit instructions to
7352 be used that are valid for the subtype of the file it is generating,
7353 so you cannot put 64\-bit instructions in an \fBppc750\fR object file.
7354 The linker for shared libraries, \fI/usr/bin/libtool\fR, will fail
7355 and print an error if asked to create a shared library with a less
7356 restrictive subtype than its input files (for instance, trying to put
7357 a \fBppc970\fR object file in a \fBppc7400\fR library).  The linker
7358 for executables, \fIld\fR, will quietly give the executable the most
7359 restrictive subtype of any of its input files.
7360 .IP "\fB\-F\fR\fIdir\fR" 4
7361 .IX Item "-Fdir"
7362 Add the framework directory \fIdir\fR to the head of the list of
7363 directories to be searched for header files.  These directories are
7364 interleaved with those specified by \fB\-I\fR options and are
7365 scanned in a left-to-right order.
7367 A framework directory is a directory with frameworks in it.  A
7368 framework is a directory with a \fB\*(L"Headers\*(R"\fR and/or
7369 \&\fB\*(L"PrivateHeaders\*(R"\fR directory contained directly in it that ends
7370 in \fB\*(L".framework\*(R"\fR.  The name of a framework is the name of this
7371 directory excluding the \fB\*(L".framework\*(R"\fR.  Headers associated with
7372 the framework are found in one of those two directories, with
7373 \&\fB\*(L"Headers\*(R"\fR being searched first.  A subframework is a framework
7374 directory that is in a framework's \fB\*(L"Frameworks\*(R"\fR directory.
7375 Includes of subframework headers can only appear in a header of a
7376 framework that contains the subframework, or in a sibling subframework
7377 header.  Two subframeworks are siblings if they occur in the same
7378 framework.  A subframework should not have the same name as a
7379 framework, a warning will be issued if this is violated.  Currently a
7380 subframework cannot have subframeworks, in the future, the mechanism
7381 may be extended to support this.  The standard frameworks can be found
7382 in \fB\*(L"/System/Library/Frameworks\*(R"\fR and
7383 \&\fB\*(L"/Library/Frameworks\*(R"\fR.  An example include looks like
7384 \&\f(CW\*(C`#include <Framework/header.h>\*(C'\fR, where \fBFramework\fR denotes
7385 the name of the framework and header.h is found in the
7386 \&\fB\*(L"PrivateHeaders\*(R"\fR or \fB\*(L"Headers\*(R"\fR directory.
7387 .IP "\fB\-gused\fR" 4
7388 .IX Item "-gused"
7389 Emit debugging information for symbols that are used.  For \s-1STABS\s0
7390 debugging format, this enables \fB\-feliminate\-unused\-debug\-symbols\fR.
7391 This is by default \s-1ON\s0.
7392 .IP "\fB\-gfull\fR" 4
7393 .IX Item "-gfull"
7394 Emit debugging information for all symbols and types.
7395 .IP "\fB\-mmacosx\-version\-min=\fR\fIversion\fR" 4
7396 .IX Item "-mmacosx-version-min=version"
7397 The earliest version of MacOS X that this executable will run on
7398 is \fIversion\fR.  Typical values of \fIversion\fR include \f(CW10.1\fR,
7399 \&\f(CW10.2\fR, and \f(CW10.3.9\fR.
7401 The default for this option is to make choices that seem to be most
7402 useful.  
7403 .IP "\fB\-mone\-byte\-bool\fR" 4
7404 .IX Item "-mone-byte-bool"
7405 Override the defaults for \fBbool\fR so that \fBsizeof(bool)==1\fR.
7406 By default \fBsizeof(bool)\fR is \fB4\fR when compiling for
7407 Darwin/PowerPC and \fB1\fR when compiling for Darwin/x86, so this
7408 option has no effect on x86.
7410 \&\fBWarning:\fR The \fB\-mone\-byte\-bool\fR switch causes \s-1GCC\s0
7411 to generate code that is not binary compatible with code generated
7412 without that switch.  Using this switch may require recompiling all
7413 other modules in a program, including system libraries.  Use this
7414 switch to conform to a non-default data model.
7415 .IP "\fB\-mfix\-and\-continue\fR" 4
7416 .IX Item "-mfix-and-continue"
7417 .PD 0
7418 .IP "\fB\-ffix\-and\-continue\fR" 4
7419 .IX Item "-ffix-and-continue"
7420 .IP "\fB\-findirect\-data\fR" 4
7421 .IX Item "-findirect-data"
7423 Generate code suitable for fast turn around development.  Needed to
7424 enable gdb to dynamically load \f(CW\*(C`.o\*(C'\fR files into already running
7425 programs.  \fB\-findirect\-data\fR and \fB\-ffix\-and\-continue\fR
7426 are provided for backwards compatibility.
7427 .IP "\fB\-all_load\fR" 4
7428 .IX Item "-all_load"
7429 Loads all members of static archive libraries.
7430 See man \fIld\fR\|(1) for more information.
7431 .IP "\fB\-arch_errors_fatal\fR" 4
7432 .IX Item "-arch_errors_fatal"
7433 Cause the errors having to do with files that have the wrong architecture
7434 to be fatal.
7435 .IP "\fB\-bind_at_load\fR" 4
7436 .IX Item "-bind_at_load"
7437 Causes the output file to be marked such that the dynamic linker will
7438 bind all undefined references when the file is loaded or launched.
7439 .IP "\fB\-bundle\fR" 4
7440 .IX Item "-bundle"
7441 Produce a Mach-o bundle format file.
7442 See man \fIld\fR\|(1) for more information.
7443 .IP "\fB\-bundle_loader\fR \fIexecutable\fR" 4
7444 .IX Item "-bundle_loader executable"
7445 This option specifies the \fIexecutable\fR that will be loading the build
7446 output file being linked.  See man \fIld\fR\|(1) for more information.
7447 .IP "\fB\-dynamiclib\fR" 4
7448 .IX Item "-dynamiclib"
7449 When passed this option, \s-1GCC\s0 will produce a dynamic library instead of
7450 an executable when linking, using the Darwin \fIlibtool\fR command.
7451 .IP "\fB\-force_cpusubtype_ALL\fR" 4
7452 .IX Item "-force_cpusubtype_ALL"
7453 This causes \s-1GCC\s0's output file to have the \fI\s-1ALL\s0\fR subtype, instead of
7454 one controlled by the \fB\-mcpu\fR or \fB\-march\fR option.
7455 .IP "\fB\-allowable_client\fR  \fIclient_name\fR" 4
7456 .IX Item "-allowable_client  client_name"
7457 .PD 0
7458 .IP "\fB\-client_name\fR" 4
7459 .IX Item "-client_name"
7460 .IP "\fB\-compatibility_version\fR" 4
7461 .IX Item "-compatibility_version"
7462 .IP "\fB\-current_version\fR" 4
7463 .IX Item "-current_version"
7464 .IP "\fB\-dead_strip\fR" 4
7465 .IX Item "-dead_strip"
7466 .IP "\fB\-dependency\-file\fR" 4
7467 .IX Item "-dependency-file"
7468 .IP "\fB\-dylib_file\fR" 4
7469 .IX Item "-dylib_file"
7470 .IP "\fB\-dylinker_install_name\fR" 4
7471 .IX Item "-dylinker_install_name"
7472 .IP "\fB\-dynamic\fR" 4
7473 .IX Item "-dynamic"
7474 .IP "\fB\-exported_symbols_list\fR" 4
7475 .IX Item "-exported_symbols_list"
7476 .IP "\fB\-filelist\fR" 4
7477 .IX Item "-filelist"
7478 .IP "\fB\-flat_namespace\fR" 4
7479 .IX Item "-flat_namespace"
7480 .IP "\fB\-force_flat_namespace\fR" 4
7481 .IX Item "-force_flat_namespace"
7482 .IP "\fB\-headerpad_max_install_names\fR" 4
7483 .IX Item "-headerpad_max_install_names"
7484 .IP "\fB\-image_base\fR" 4
7485 .IX Item "-image_base"
7486 .IP "\fB\-init\fR" 4
7487 .IX Item "-init"
7488 .IP "\fB\-install_name\fR" 4
7489 .IX Item "-install_name"
7490 .IP "\fB\-keep_private_externs\fR" 4
7491 .IX Item "-keep_private_externs"
7492 .IP "\fB\-multi_module\fR" 4
7493 .IX Item "-multi_module"
7494 .IP "\fB\-multiply_defined\fR" 4
7495 .IX Item "-multiply_defined"
7496 .IP "\fB\-multiply_defined_unused\fR" 4
7497 .IX Item "-multiply_defined_unused"
7498 .IP "\fB\-noall_load\fR" 4
7499 .IX Item "-noall_load"
7500 .IP "\fB\-no_dead_strip_inits_and_terms\fR" 4
7501 .IX Item "-no_dead_strip_inits_and_terms"
7502 .IP "\fB\-nofixprebinding\fR" 4
7503 .IX Item "-nofixprebinding"
7504 .IP "\fB\-nomultidefs\fR" 4
7505 .IX Item "-nomultidefs"
7506 .IP "\fB\-noprebind\fR" 4
7507 .IX Item "-noprebind"
7508 .IP "\fB\-noseglinkedit\fR" 4
7509 .IX Item "-noseglinkedit"
7510 .IP "\fB\-pagezero_size\fR" 4
7511 .IX Item "-pagezero_size"
7512 .IP "\fB\-prebind\fR" 4
7513 .IX Item "-prebind"
7514 .IP "\fB\-prebind_all_twolevel_modules\fR" 4
7515 .IX Item "-prebind_all_twolevel_modules"
7516 .IP "\fB\-private_bundle\fR" 4
7517 .IX Item "-private_bundle"
7518 .IP "\fB\-read_only_relocs\fR" 4
7519 .IX Item "-read_only_relocs"
7520 .IP "\fB\-sectalign\fR" 4
7521 .IX Item "-sectalign"
7522 .IP "\fB\-sectobjectsymbols\fR" 4
7523 .IX Item "-sectobjectsymbols"
7524 .IP "\fB\-whyload\fR" 4
7525 .IX Item "-whyload"
7526 .IP "\fB\-seg1addr\fR" 4
7527 .IX Item "-seg1addr"
7528 .IP "\fB\-sectcreate\fR" 4
7529 .IX Item "-sectcreate"
7530 .IP "\fB\-sectobjectsymbols\fR" 4
7531 .IX Item "-sectobjectsymbols"
7532 .IP "\fB\-sectorder\fR" 4
7533 .IX Item "-sectorder"
7534 .IP "\fB\-segaddr\fR" 4
7535 .IX Item "-segaddr"
7536 .IP "\fB\-segs_read_only_addr\fR" 4
7537 .IX Item "-segs_read_only_addr"
7538 .IP "\fB\-segs_read_write_addr\fR" 4
7539 .IX Item "-segs_read_write_addr"
7540 .IP "\fB\-seg_addr_table\fR" 4
7541 .IX Item "-seg_addr_table"
7542 .IP "\fB\-seg_addr_table_filename\fR" 4
7543 .IX Item "-seg_addr_table_filename"
7544 .IP "\fB\-seglinkedit\fR" 4
7545 .IX Item "-seglinkedit"
7546 .IP "\fB\-segprot\fR" 4
7547 .IX Item "-segprot"
7548 .IP "\fB\-segs_read_only_addr\fR" 4
7549 .IX Item "-segs_read_only_addr"
7550 .IP "\fB\-segs_read_write_addr\fR" 4
7551 .IX Item "-segs_read_write_addr"
7552 .IP "\fB\-single_module\fR" 4
7553 .IX Item "-single_module"
7554 .IP "\fB\-static\fR" 4
7555 .IX Item "-static"
7556 .IP "\fB\-sub_library\fR" 4
7557 .IX Item "-sub_library"
7558 .IP "\fB\-sub_umbrella\fR" 4
7559 .IX Item "-sub_umbrella"
7560 .IP "\fB\-twolevel_namespace\fR" 4
7561 .IX Item "-twolevel_namespace"
7562 .IP "\fB\-umbrella\fR" 4
7563 .IX Item "-umbrella"
7564 .IP "\fB\-undefined\fR" 4
7565 .IX Item "-undefined"
7566 .IP "\fB\-unexported_symbols_list\fR" 4
7567 .IX Item "-unexported_symbols_list"
7568 .IP "\fB\-weak_reference_mismatches\fR" 4
7569 .IX Item "-weak_reference_mismatches"
7570 .IP "\fB\-whatsloaded\fR" 4
7571 .IX Item "-whatsloaded"
7573 These options are passed to the Darwin linker.  The Darwin linker man page
7574 describes them in detail.
7576 \fI\s-1DEC\s0 Alpha Options\fR
7577 .IX Subsection "DEC Alpha Options"
7579 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha implementations:
7580 .IP "\fB\-mno\-soft\-float\fR" 4
7581 .IX Item "-mno-soft-float"
7582 .PD 0
7583 .IP "\fB\-msoft\-float\fR" 4
7584 .IX Item "-msoft-float"
7586 Use (do not use) the hardware floating-point instructions for
7587 floating-point operations.  When \fB\-msoft\-float\fR is specified,
7588 functions in \fIlibgcc.a\fR will be used to perform floating-point
7589 operations.  Unless they are replaced by routines that emulate the
7590 floating-point operations, or compiled in such a way as to call such
7591 emulations routines, these routines will issue floating-point
7592 operations.   If you are compiling for an Alpha without floating-point
7593 operations, you must ensure that the library is built so as not to call
7594 them.
7596 Note that Alpha implementations without floating-point operations are
7597 required to have floating-point registers.
7598 .IP "\fB\-mfp\-reg\fR" 4
7599 .IX Item "-mfp-reg"
7600 .PD 0
7601 .IP "\fB\-mno\-fp\-regs\fR" 4
7602 .IX Item "-mno-fp-regs"
7604 Generate code that uses (does not use) the floating-point register set.
7605 \&\fB\-mno\-fp\-regs\fR implies \fB\-msoft\-float\fR.  If the floating-point
7606 register set is not used, floating point operands are passed in integer
7607 registers as if they were integers and floating-point results are passed
7608 in \f(CW$0\fR instead of \f(CW$f0\fR.  This is a non-standard calling sequence,
7609 so any function with a floating-point argument or return value called by code
7610 compiled with \fB\-mno\-fp\-regs\fR must also be compiled with that
7611 option.
7613 A typical use of this option is building a kernel that does not use,
7614 and hence need not save and restore, any floating-point registers.
7615 .IP "\fB\-mieee\fR" 4
7616 .IX Item "-mieee"
7617 The Alpha architecture implements floating-point hardware optimized for
7618 maximum performance.  It is mostly compliant with the \s-1IEEE\s0 floating
7619 point standard.  However, for full compliance, software assistance is
7620 required.  This option generates code fully \s-1IEEE\s0 compliant code
7621 \&\fIexcept\fR that the \fIinexact-flag\fR is not maintained (see below).
7622 If this option is turned on, the preprocessor macro \f(CW\*(C`_IEEE_FP\*(C'\fR is
7623 defined during compilation.  The resulting code is less efficient but is
7624 able to correctly support denormalized numbers and exceptional \s-1IEEE\s0
7625 values such as not-a-number and plus/minus infinity.  Other Alpha
7626 compilers call this option \fB\-ieee_with_no_inexact\fR.
7627 .IP "\fB\-mieee\-with\-inexact\fR" 4
7628 .IX Item "-mieee-with-inexact"
7629 This is like \fB\-mieee\fR except the generated code also maintains
7630 the \s-1IEEE\s0 \fIinexact-flag\fR.  Turning on this option causes the
7631 generated code to implement fully-compliant \s-1IEEE\s0 math.  In addition to
7632 \&\f(CW\*(C`_IEEE_FP\*(C'\fR, \f(CW\*(C`_IEEE_FP_EXACT\*(C'\fR is defined as a preprocessor
7633 macro.  On some Alpha implementations the resulting code may execute
7634 significantly slower than the code generated by default.  Since there is
7635 very little code that depends on the \fIinexact-flag\fR, you should
7636 normally not specify this option.  Other Alpha compilers call this
7637 option \fB\-ieee_with_inexact\fR.
7638 .IP "\fB\-mfp\-trap\-mode=\fR\fItrap-mode\fR" 4
7639 .IX Item "-mfp-trap-mode=trap-mode"
7640 This option controls what floating-point related traps are enabled.
7641 Other Alpha compilers call this option \fB\-fptm\fR \fItrap-mode\fR.
7642 The trap mode can be set to one of four values:
7643 .RS 4
7644 .IP "\fBn\fR" 4
7645 .IX Item "n"
7646 This is the default (normal) setting.  The only traps that are enabled
7647 are the ones that cannot be disabled in software (e.g., division by zero
7648 trap).
7649 .IP "\fBu\fR" 4
7650 .IX Item "u"
7651 In addition to the traps enabled by \fBn\fR, underflow traps are enabled
7652 as well.
7653 .IP "\fBsu\fR" 4
7654 .IX Item "su"
7655 Like \fBsu\fR, but the instructions are marked to be safe for software
7656 completion (see Alpha architecture manual for details).
7657 .IP "\fBsui\fR" 4
7658 .IX Item "sui"
7659 Like \fBsu\fR, but inexact traps are enabled as well.
7661 .RS 4
7663 .IP "\fB\-mfp\-rounding\-mode=\fR\fIrounding-mode\fR" 4
7664 .IX Item "-mfp-rounding-mode=rounding-mode"
7665 Selects the \s-1IEEE\s0 rounding mode.  Other Alpha compilers call this option
7666 \&\fB\-fprm\fR \fIrounding-mode\fR.  The \fIrounding-mode\fR can be one
7668 .RS 4
7669 .IP "\fBn\fR" 4
7670 .IX Item "n"
7671 Normal \s-1IEEE\s0 rounding mode.  Floating point numbers are rounded towards
7672 the nearest machine number or towards the even machine number in case
7673 of a tie.
7674 .IP "\fBm\fR" 4
7675 .IX Item "m"
7676 Round towards minus infinity.
7677 .IP "\fBc\fR" 4
7678 .IX Item "c"
7679 Chopped rounding mode.  Floating point numbers are rounded towards zero.
7680 .IP "\fBd\fR" 4
7681 .IX Item "d"
7682 Dynamic rounding mode.  A field in the floating point control register
7683 (\fIfpcr\fR, see Alpha architecture reference manual) controls the
7684 rounding mode in effect.  The C library initializes this register for
7685 rounding towards plus infinity.  Thus, unless your program modifies the
7686 \&\fIfpcr\fR, \fBd\fR corresponds to round towards plus infinity.
7688 .RS 4
7690 .IP "\fB\-mtrap\-precision=\fR\fItrap-precision\fR" 4
7691 .IX Item "-mtrap-precision=trap-precision"
7692 In the Alpha architecture, floating point traps are imprecise.  This
7693 means without software assistance it is impossible to recover from a
7694 floating trap and program execution normally needs to be terminated.
7695 \&\s-1GCC\s0 can generate code that can assist operating system trap handlers
7696 in determining the exact location that caused a floating point trap.
7697 Depending on the requirements of an application, different levels of
7698 precisions can be selected:
7699 .RS 4
7700 .IP "\fBp\fR" 4
7701 .IX Item "p"
7702 Program precision.  This option is the default and means a trap handler
7703 can only identify which program caused a floating point exception.
7704 .IP "\fBf\fR" 4
7705 .IX Item "f"
7706 Function precision.  The trap handler can determine the function that
7707 caused a floating point exception.
7708 .IP "\fBi\fR" 4
7709 .IX Item "i"
7710 Instruction precision.  The trap handler can determine the exact
7711 instruction that caused a floating point exception.
7713 .RS 4
7715 Other Alpha compilers provide the equivalent options called
7716 \&\fB\-scope_safe\fR and \fB\-resumption_safe\fR.
7718 .IP "\fB\-mieee\-conformant\fR" 4
7719 .IX Item "-mieee-conformant"
7720 This option marks the generated code as \s-1IEEE\s0 conformant.  You must not
7721 use this option unless you also specify \fB\-mtrap\-precision=i\fR and either
7722 \&\fB\-mfp\-trap\-mode=su\fR or \fB\-mfp\-trap\-mode=sui\fR.  Its only effect
7723 is to emit the line \fB.eflag 48\fR in the function prologue of the
7724 generated assembly file.  Under \s-1DEC\s0 Unix, this has the effect that
7725 IEEE-conformant math library routines will be linked in.
7726 .IP "\fB\-mbuild\-constants\fR" 4
7727 .IX Item "-mbuild-constants"
7728 Normally \s-1GCC\s0 examines a 32\- or 64\-bit integer constant to
7729 see if it can construct it from smaller constants in two or three
7730 instructions.  If it cannot, it will output the constant as a literal and
7731 generate code to load it from the data segment at runtime.
7733 Use this option to require \s-1GCC\s0 to construct \fIall\fR integer constants
7734 using code, even if it takes more instructions (the maximum is six).
7736 You would typically use this option to build a shared library dynamic
7737 loader.  Itself a shared library, it must relocate itself in memory
7738 before it can find the variables and constants in its own data segment.
7739 .IP "\fB\-malpha\-as\fR" 4
7740 .IX Item "-malpha-as"
7741 .PD 0
7742 .IP "\fB\-mgas\fR" 4
7743 .IX Item "-mgas"
7745 Select whether to generate code to be assembled by the vendor-supplied
7746 assembler (\fB\-malpha\-as\fR) or by the \s-1GNU\s0 assembler \fB\-mgas\fR.
7747 .IP "\fB\-mbwx\fR" 4
7748 .IX Item "-mbwx"
7749 .PD 0
7750 .IP "\fB\-mno\-bwx\fR" 4
7751 .IX Item "-mno-bwx"
7752 .IP "\fB\-mcix\fR" 4
7753 .IX Item "-mcix"
7754 .IP "\fB\-mno\-cix\fR" 4
7755 .IX Item "-mno-cix"
7756 .IP "\fB\-mfix\fR" 4
7757 .IX Item "-mfix"
7758 .IP "\fB\-mno\-fix\fR" 4
7759 .IX Item "-mno-fix"
7760 .IP "\fB\-mmax\fR" 4
7761 .IX Item "-mmax"
7762 .IP "\fB\-mno\-max\fR" 4
7763 .IX Item "-mno-max"
7765 Indicate whether \s-1GCC\s0 should generate code to use the optional \s-1BWX\s0,
7766 \&\s-1CIX\s0, \s-1FIX\s0 and \s-1MAX\s0 instruction sets.  The default is to use the instruction
7767 sets supported by the \s-1CPU\s0 type specified via \fB\-mcpu=\fR option or that
7768 of the \s-1CPU\s0 on which \s-1GCC\s0 was built if none was specified.
7769 .IP "\fB\-mfloat\-vax\fR" 4
7770 .IX Item "-mfloat-vax"
7771 .PD 0
7772 .IP "\fB\-mfloat\-ieee\fR" 4
7773 .IX Item "-mfloat-ieee"
7775 Generate code that uses (does not use) \s-1VAX\s0 F and G floating point
7776 arithmetic instead of \s-1IEEE\s0 single and double precision.
7777 .IP "\fB\-mexplicit\-relocs\fR" 4
7778 .IX Item "-mexplicit-relocs"
7779 .PD 0
7780 .IP "\fB\-mno\-explicit\-relocs\fR" 4
7781 .IX Item "-mno-explicit-relocs"
7783 Older Alpha assemblers provided no way to generate symbol relocations
7784 except via assembler macros.  Use of these macros does not allow
7785 optimal instruction scheduling.  \s-1GNU\s0 binutils as of version 2.12
7786 supports a new syntax that allows the compiler to explicitly mark
7787 which relocations should apply to which instructions.  This option
7788 is mostly useful for debugging, as \s-1GCC\s0 detects the capabilities of
7789 the assembler when it is built and sets the default accordingly.
7790 .IP "\fB\-msmall\-data\fR" 4
7791 .IX Item "-msmall-data"
7792 .PD 0
7793 .IP "\fB\-mlarge\-data\fR" 4
7794 .IX Item "-mlarge-data"
7796 When \fB\-mexplicit\-relocs\fR is in effect, static data is
7797 accessed via \fIgp-relative\fR relocations.  When \fB\-msmall\-data\fR
7798 is used, objects 8 bytes long or smaller are placed in a \fIsmall data area\fR
7799 (the \f(CW\*(C`.sdata\*(C'\fR and \f(CW\*(C`.sbss\*(C'\fR sections) and are accessed via
7800 16\-bit relocations off of the \f(CW$gp\fR register.  This limits the
7801 size of the small data area to 64KB, but allows the variables to be
7802 directly accessed via a single instruction.
7804 The default is \fB\-mlarge\-data\fR.  With this option the data area
7805 is limited to just below 2GB.  Programs that require more than 2GB of
7806 data must use \f(CW\*(C`malloc\*(C'\fR or \f(CW\*(C`mmap\*(C'\fR to allocate the data in the
7807 heap instead of in the program's data segment.
7809 When generating code for shared libraries, \fB\-fpic\fR implies
7810 \&\fB\-msmall\-data\fR and \fB\-fPIC\fR implies \fB\-mlarge\-data\fR.
7811 .IP "\fB\-msmall\-text\fR" 4
7812 .IX Item "-msmall-text"
7813 .PD 0
7814 .IP "\fB\-mlarge\-text\fR" 4
7815 .IX Item "-mlarge-text"
7817 When \fB\-msmall\-text\fR is used, the compiler assumes that the
7818 code of the entire program (or shared library) fits in 4MB, and is
7819 thus reachable with a branch instruction.  When \fB\-msmall\-data\fR
7820 is used, the compiler can assume that all local symbols share the
7821 same \f(CW$gp\fR value, and thus reduce the number of instructions
7822 required for a function call from 4 to 1.
7824 The default is \fB\-mlarge\-text\fR.
7825 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
7826 .IX Item "-mcpu=cpu_type"
7827 Set the instruction set and instruction scheduling parameters for
7828 machine type \fIcpu_type\fR.  You can specify either the \fB\s-1EV\s0\fR
7829 style name or the corresponding chip number.  \s-1GCC\s0 supports scheduling
7830 parameters for the \s-1EV4\s0, \s-1EV5\s0 and \s-1EV6\s0 family of processors and will
7831 choose the default values for the instruction set from the processor
7832 you specify.  If you do not specify a processor type, \s-1GCC\s0 will default
7833 to the processor on which the compiler was built.
7835 Supported values for \fIcpu_type\fR are
7836 .RS 4
7837 .IP "\fBev4\fR" 4
7838 .IX Item "ev4"
7839 .PD 0
7840 .IP "\fBev45\fR" 4
7841 .IX Item "ev45"
7842 .IP "\fB21064\fR" 4
7843 .IX Item "21064"
7845 Schedules as an \s-1EV4\s0 and has no instruction set extensions.
7846 .IP "\fBev5\fR" 4
7847 .IX Item "ev5"
7848 .PD 0
7849 .IP "\fB21164\fR" 4
7850 .IX Item "21164"
7852 Schedules as an \s-1EV5\s0 and has no instruction set extensions.
7853 .IP "\fBev56\fR" 4
7854 .IX Item "ev56"
7855 .PD 0
7856 .IP "\fB21164a\fR" 4
7857 .IX Item "21164a"
7859 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 extension.
7860 .IP "\fBpca56\fR" 4
7861 .IX Item "pca56"
7862 .PD 0
7863 .IP "\fB21164pc\fR" 4
7864 .IX Item "21164pc"
7865 .IP "\fB21164PC\fR" 4
7866 .IX Item "21164PC"
7868 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 and \s-1MAX\s0 extensions.
7869 .IP "\fBev6\fR" 4
7870 .IX Item "ev6"
7871 .PD 0
7872 .IP "\fB21264\fR" 4
7873 .IX Item "21264"
7875 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7876 .IP "\fBev67\fR" 4
7877 .IX Item "ev67"
7878 .PD 0
7879 .IP "\fB21264a\fR" 4
7880 .IX Item "21264a"
7882 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1CIX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7884 .RS 4
7886 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
7887 .IX Item "-mtune=cpu_type"
7888 Set only the instruction scheduling parameters for machine type
7889 \&\fIcpu_type\fR.  The instruction set is not changed.
7890 .IP "\fB\-mmemory\-latency=\fR\fItime\fR" 4
7891 .IX Item "-mmemory-latency=time"
7892 Sets the latency the scheduler should assume for typical memory
7893 references as seen by the application.  This number is highly
7894 dependent on the memory access patterns used by the application
7895 and the size of the external cache on the machine.
7897 Valid options for \fItime\fR are
7898 .RS 4
7899 .IP "\fInumber\fR" 4
7900 .IX Item "number"
7901 A decimal number representing clock cycles.
7902 .IP "\fBL1\fR" 4
7903 .IX Item "L1"
7904 .PD 0
7905 .IP "\fBL2\fR" 4
7906 .IX Item "L2"
7907 .IP "\fBL3\fR" 4
7908 .IX Item "L3"
7909 .IP "\fBmain\fR" 4
7910 .IX Item "main"
7912 The compiler contains estimates of the number of clock cycles for
7913 \&\*(L"typical\*(R" \s-1EV4\s0 & \s-1EV5\s0 hardware for the Level 1, 2 & 3 caches
7914 (also called Dcache, Scache, and Bcache), as well as to main memory.
7915 Note that L3 is only valid for \s-1EV5\s0.
7917 .RS 4
7920 \fI\s-1DEC\s0 Alpha/VMS Options\fR
7921 .IX Subsection "DEC Alpha/VMS Options"
7923 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha/VMS implementations:
7924 .IP "\fB\-mvms\-return\-codes\fR" 4
7925 .IX Item "-mvms-return-codes"
7926 Return \s-1VMS\s0 condition codes from main.  The default is to return \s-1POSIX\s0
7927 style condition (e.g. error) codes.
7929 \fI\s-1FRV\s0 Options\fR
7930 .IX Subsection "FRV Options"
7931 .IP "\fB\-mgpr\-32\fR" 4
7932 .IX Item "-mgpr-32"
7933 Only use the first 32 general purpose registers.
7934 .IP "\fB\-mgpr\-64\fR" 4
7935 .IX Item "-mgpr-64"
7936 Use all 64 general purpose registers.
7937 .IP "\fB\-mfpr\-32\fR" 4
7938 .IX Item "-mfpr-32"
7939 Use only the first 32 floating point registers.
7940 .IP "\fB\-mfpr\-64\fR" 4
7941 .IX Item "-mfpr-64"
7942 Use all 64 floating point registers
7943 .IP "\fB\-mhard\-float\fR" 4
7944 .IX Item "-mhard-float"
7945 Use hardware instructions for floating point operations.
7946 .IP "\fB\-msoft\-float\fR" 4
7947 .IX Item "-msoft-float"
7948 Use library routines for floating point operations.
7949 .IP "\fB\-malloc\-cc\fR" 4
7950 .IX Item "-malloc-cc"
7951 Dynamically allocate condition code registers.
7952 .IP "\fB\-mfixed\-cc\fR" 4
7953 .IX Item "-mfixed-cc"
7954 Do not try to dynamically allocate condition code registers, only
7955 use \f(CW\*(C`icc0\*(C'\fR and \f(CW\*(C`fcc0\*(C'\fR.
7956 .IP "\fB\-mdword\fR" 4
7957 .IX Item "-mdword"
7958 Change \s-1ABI\s0 to use double word insns.
7959 .IP "\fB\-mno\-dword\fR" 4
7960 .IX Item "-mno-dword"
7961 Do not use double word instructions.
7962 .IP "\fB\-mdouble\fR" 4
7963 .IX Item "-mdouble"
7964 Use floating point double instructions.
7965 .IP "\fB\-mno\-double\fR" 4
7966 .IX Item "-mno-double"
7967 Do not use floating point double instructions.
7968 .IP "\fB\-mmedia\fR" 4
7969 .IX Item "-mmedia"
7970 Use media instructions.
7971 .IP "\fB\-mno\-media\fR" 4
7972 .IX Item "-mno-media"
7973 Do not use media instructions.
7974 .IP "\fB\-mmuladd\fR" 4
7975 .IX Item "-mmuladd"
7976 Use multiply and add/subtract instructions.
7977 .IP "\fB\-mno\-muladd\fR" 4
7978 .IX Item "-mno-muladd"
7979 Do not use multiply and add/subtract instructions.
7980 .IP "\fB\-mfdpic\fR" 4
7981 .IX Item "-mfdpic"
7982 Select the \s-1FDPIC\s0 \s-1ABI\s0, that uses function descriptors to represent
7983 pointers to functions.  Without any PIC/PIE\-related options, it
7984 implies \fB\-fPIE\fR.  With \fB\-fpic\fR or \fB\-fpie\fR, it
7985 assumes \s-1GOT\s0 entries and small data are within a 12\-bit range from the
7986 \&\s-1GOT\s0 base address; with \fB\-fPIC\fR or \fB\-fPIE\fR, \s-1GOT\s0 offsets
7987 are computed with 32 bits.
7988 .IP "\fB\-minline\-plt\fR" 4
7989 .IX Item "-minline-plt"
7990 Enable inlining of \s-1PLT\s0 entries in function calls to functions that are
7991 not known to bind locally.  It has no effect without \fB\-mfdpic\fR.
7992 It's enabled by default if optimizing for speed and compiling for
7993 shared libraries (i.e., \fB\-fPIC\fR or \fB\-fpic\fR), or when an
7994 optimization option such as \fB\-O3\fR or above is present in the
7995 command line.
7996 .IP "\fB\-mTLS\fR" 4
7997 .IX Item "-mTLS"
7998 Assume a large \s-1TLS\s0 segment when generating thread-local code.
7999 .IP "\fB\-mtls\fR" 4
8000 .IX Item "-mtls"
8001 Do not assume a large \s-1TLS\s0 segment when generating thread-local code.
8002 .IP "\fB\-mgprel\-ro\fR" 4
8003 .IX Item "-mgprel-ro"
8004 Enable the use of \f(CW\*(C`GPREL\*(C'\fR relocations in the \s-1FDPIC\s0 \s-1ABI\s0 for data
8005 that is known to be in read-only sections.  It's enabled by default,
8006 except for \fB\-fpic\fR or \fB\-fpie\fR: even though it may help
8007 make the global offset table smaller, it trades 1 instruction for 4.
8008 With \fB\-fPIC\fR or \fB\-fPIE\fR, it trades 3 instructions for 4,
8009 one of which may be shared by multiple symbols, and it avoids the need
8010 for a \s-1GOT\s0 entry for the referenced symbol, so it's more likely to be a
8011 win.  If it is not, \fB\-mno\-gprel\-ro\fR can be used to disable it.
8012 .IP "\fB\-multilib\-library\-pic\fR" 4
8013 .IX Item "-multilib-library-pic"
8014 Link with the (library, not \s-1FD\s0) pic libraries.  It's implied by
8015 \&\fB\-mlibrary\-pic\fR, as well as by \fB\-fPIC\fR and
8016 \&\fB\-fpic\fR without \fB\-mfdpic\fR.  You should never have to use
8017 it explicitly.
8018 .IP "\fB\-mlinked\-fp\fR" 4
8019 .IX Item "-mlinked-fp"
8020 Follow the \s-1EABI\s0 requirement of always creating a frame pointer whenever
8021 a stack frame is allocated.  This option is enabled by default and can
8022 be disabled with \fB\-mno\-linked\-fp\fR.
8023 .IP "\fB\-mlong\-calls\fR" 4
8024 .IX Item "-mlong-calls"
8025 Use indirect addressing to call functions outside the current
8026 compilation unit.  This allows the functions to be placed anywhere
8027 within the 32\-bit address space.
8028 .IP "\fB\-malign\-labels\fR" 4
8029 .IX Item "-malign-labels"
8030 Try to align labels to an 8\-byte boundary by inserting nops into the
8031 previous packet.  This option only has an effect when \s-1VLIW\s0 packing
8032 is enabled.  It doesn't create new packets; it merely adds nops to
8033 existing ones.
8034 .IP "\fB\-mlibrary\-pic\fR" 4
8035 .IX Item "-mlibrary-pic"
8036 Generate position-independent \s-1EABI\s0 code.
8037 .IP "\fB\-macc\-4\fR" 4
8038 .IX Item "-macc-4"
8039 Use only the first four media accumulator registers.
8040 .IP "\fB\-macc\-8\fR" 4
8041 .IX Item "-macc-8"
8042 Use all eight media accumulator registers.
8043 .IP "\fB\-mpack\fR" 4
8044 .IX Item "-mpack"
8045 Pack \s-1VLIW\s0 instructions.
8046 .IP "\fB\-mno\-pack\fR" 4
8047 .IX Item "-mno-pack"
8048 Do not pack \s-1VLIW\s0 instructions.
8049 .IP "\fB\-mno\-eflags\fR" 4
8050 .IX Item "-mno-eflags"
8051 Do not mark \s-1ABI\s0 switches in e_flags.
8052 .IP "\fB\-mcond\-move\fR" 4
8053 .IX Item "-mcond-move"
8054 Enable the use of conditional-move instructions (default).
8056 This switch is mainly for debugging the compiler and will likely be removed
8057 in a future version.
8058 .IP "\fB\-mno\-cond\-move\fR" 4
8059 .IX Item "-mno-cond-move"
8060 Disable the use of conditional-move instructions.
8062 This switch is mainly for debugging the compiler and will likely be removed
8063 in a future version.
8064 .IP "\fB\-mscc\fR" 4
8065 .IX Item "-mscc"
8066 Enable the use of conditional set instructions (default).
8068 This switch is mainly for debugging the compiler and will likely be removed
8069 in a future version.
8070 .IP "\fB\-mno\-scc\fR" 4
8071 .IX Item "-mno-scc"
8072 Disable the use of conditional set instructions.
8074 This switch is mainly for debugging the compiler and will likely be removed
8075 in a future version.
8076 .IP "\fB\-mcond\-exec\fR" 4
8077 .IX Item "-mcond-exec"
8078 Enable the use of conditional execution (default).
8080 This switch is mainly for debugging the compiler and will likely be removed
8081 in a future version.
8082 .IP "\fB\-mno\-cond\-exec\fR" 4
8083 .IX Item "-mno-cond-exec"
8084 Disable the use of conditional execution.
8086 This switch is mainly for debugging the compiler and will likely be removed
8087 in a future version.
8088 .IP "\fB\-mvliw\-branch\fR" 4
8089 .IX Item "-mvliw-branch"
8090 Run a pass to pack branches into \s-1VLIW\s0 instructions (default).
8092 This switch is mainly for debugging the compiler and will likely be removed
8093 in a future version.
8094 .IP "\fB\-mno\-vliw\-branch\fR" 4
8095 .IX Item "-mno-vliw-branch"
8096 Do not run a pass to pack branches into \s-1VLIW\s0 instructions.
8098 This switch is mainly for debugging the compiler and will likely be removed
8099 in a future version.
8100 .IP "\fB\-mmulti\-cond\-exec\fR" 4
8101 .IX Item "-mmulti-cond-exec"
8102 Enable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution
8103 (default).
8105 This switch is mainly for debugging the compiler and will likely be removed
8106 in a future version.
8107 .IP "\fB\-mno\-multi\-cond\-exec\fR" 4
8108 .IX Item "-mno-multi-cond-exec"
8109 Disable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution.
8111 This switch is mainly for debugging the compiler and will likely be removed
8112 in a future version.
8113 .IP "\fB\-mnested\-cond\-exec\fR" 4
8114 .IX Item "-mnested-cond-exec"
8115 Enable nested conditional execution optimizations (default).
8117 This switch is mainly for debugging the compiler and will likely be removed
8118 in a future version.
8119 .IP "\fB\-mno\-nested\-cond\-exec\fR" 4
8120 .IX Item "-mno-nested-cond-exec"
8121 Disable nested conditional execution optimizations.
8123 This switch is mainly for debugging the compiler and will likely be removed
8124 in a future version.
8125 .IP "\fB\-moptimize\-membar\fR" 4
8126 .IX Item "-moptimize-membar"
8127 This switch removes redundant \f(CW\*(C`membar\*(C'\fR instructions from the
8128 compiler generated code.  It is enabled by default.
8129 .IP "\fB\-mno\-optimize\-membar\fR" 4
8130 .IX Item "-mno-optimize-membar"
8131 This switch disables the automatic removal of redundant \f(CW\*(C`membar\*(C'\fR
8132 instructions from the generated code.
8133 .IP "\fB\-mtomcat\-stats\fR" 4
8134 .IX Item "-mtomcat-stats"
8135 Cause gas to print out tomcat statistics.
8136 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
8137 .IX Item "-mcpu=cpu"
8138 Select the processor type for which to generate code.  Possible values are
8139 \&\fBfrv\fR, \fBfr550\fR, \fBtomcat\fR, \fBfr500\fR, \fBfr450\fR,
8140 \&\fBfr405\fR, \fBfr400\fR, \fBfr300\fR and \fBsimple\fR.
8142 \fIH8/300 Options\fR
8143 .IX Subsection "H8/300 Options"
8145 These \fB\-m\fR options are defined for the H8/300 implementations:
8146 .IP "\fB\-mrelax\fR" 4
8147 .IX Item "-mrelax"
8148 Shorten some address references at link time, when possible; uses the
8149 linker option \fB\-relax\fR.  
8150 .IP "\fB\-mh\fR" 4
8151 .IX Item "-mh"
8152 Generate code for the H8/300H.
8153 .IP "\fB\-ms\fR" 4
8154 .IX Item "-ms"
8155 Generate code for the H8S.
8156 .IP "\fB\-mn\fR" 4
8157 .IX Item "-mn"
8158 Generate code for the H8S and H8/300H in the normal mode.  This switch
8159 must be used either with \fB\-mh\fR or \fB\-ms\fR.
8160 .IP "\fB\-ms2600\fR" 4
8161 .IX Item "-ms2600"
8162 Generate code for the H8S/2600.  This switch must be used with \fB\-ms\fR.
8163 .IP "\fB\-mint32\fR" 4
8164 .IX Item "-mint32"
8165 Make \f(CW\*(C`int\*(C'\fR data 32 bits by default.
8166 .IP "\fB\-malign\-300\fR" 4
8167 .IX Item "-malign-300"
8168 On the H8/300H and H8S, use the same alignment rules as for the H8/300.
8169 The default for the H8/300H and H8S is to align longs and floats on 4
8170 byte boundaries.
8171 \&\fB\-malign\-300\fR causes them to be aligned on 2 byte boundaries.
8172 This option has no effect on the H8/300.
8174 \fI\s-1HPPA\s0 Options\fR
8175 .IX Subsection "HPPA Options"
8177 These \fB\-m\fR options are defined for the \s-1HPPA\s0 family of computers:
8178 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
8179 .IX Item "-march=architecture-type"
8180 Generate code for the specified architecture.  The choices for
8181 \&\fIarchitecture-type\fR are \fB1.0\fR for \s-1PA\s0 1.0, \fB1.1\fR for \s-1PA\s0
8182 1.1, and \fB2.0\fR for \s-1PA\s0 2.0 processors.  Refer to
8183 \&\fI/usr/lib/sched.models\fR on an HP-UX system to determine the proper
8184 architecture option for your machine.  Code compiled for lower numbered
8185 architectures will run on higher numbered architectures, but not the
8186 other way around.
8187 .IP "\fB\-mpa\-risc\-1\-0\fR" 4
8188 .IX Item "-mpa-risc-1-0"
8189 .PD 0
8190 .IP "\fB\-mpa\-risc\-1\-1\fR" 4
8191 .IX Item "-mpa-risc-1-1"
8192 .IP "\fB\-mpa\-risc\-2\-0\fR" 4
8193 .IX Item "-mpa-risc-2-0"
8195 Synonyms for \fB\-march=1.0\fR, \fB\-march=1.1\fR, and \fB\-march=2.0\fR respectively.
8196 .IP "\fB\-mbig\-switch\fR" 4
8197 .IX Item "-mbig-switch"
8198 Generate code suitable for big switch tables.  Use this option only if
8199 the assembler/linker complain about out of range branches within a switch
8200 table.
8201 .IP "\fB\-mjump\-in\-delay\fR" 4
8202 .IX Item "-mjump-in-delay"
8203 Fill delay slots of function calls with unconditional jump instructions
8204 by modifying the return pointer for the function call to be the target
8205 of the conditional jump.
8206 .IP "\fB\-mdisable\-fpregs\fR" 4
8207 .IX Item "-mdisable-fpregs"
8208 Prevent floating point registers from being used in any manner.  This is
8209 necessary for compiling kernels which perform lazy context switching of
8210 floating point registers.  If you use this option and attempt to perform
8211 floating point operations, the compiler will abort.
8212 .IP "\fB\-mdisable\-indexing\fR" 4
8213 .IX Item "-mdisable-indexing"
8214 Prevent the compiler from using indexing address modes.  This avoids some
8215 rather obscure problems when compiling \s-1MIG\s0 generated code under \s-1MACH\s0.
8216 .IP "\fB\-mno\-space\-regs\fR" 4
8217 .IX Item "-mno-space-regs"
8218 Generate code that assumes the target has no space registers.  This allows
8219 \&\s-1GCC\s0 to generate faster indirect calls and use unscaled index address modes.
8221 Such code is suitable for level 0 \s-1PA\s0 systems and kernels.
8222 .IP "\fB\-mfast\-indirect\-calls\fR" 4
8223 .IX Item "-mfast-indirect-calls"
8224 Generate code that assumes calls never cross space boundaries.  This
8225 allows \s-1GCC\s0 to emit code which performs faster indirect calls.
8227 This option will not work in the presence of shared libraries or nested
8228 functions.
8229 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8230 .IX Item "-mfixed-range=register-range"
8231 Generate code treating the given register range as fixed registers.
8232 A fixed register is one that the register allocator can not use.  This is
8233 useful when compiling kernel code.  A register range is specified as
8234 two registers separated by a dash.  Multiple register ranges can be
8235 specified separated by a comma.
8236 .IP "\fB\-mlong\-load\-store\fR" 4
8237 .IX Item "-mlong-load-store"
8238 Generate 3\-instruction load and store sequences as sometimes required by
8239 the HP-UX 10 linker.  This is equivalent to the \fB+k\fR option to
8240 the \s-1HP\s0 compilers.
8241 .IP "\fB\-mportable\-runtime\fR" 4
8242 .IX Item "-mportable-runtime"
8243 Use the portable calling conventions proposed by \s-1HP\s0 for \s-1ELF\s0 systems.
8244 .IP "\fB\-mgas\fR" 4
8245 .IX Item "-mgas"
8246 Enable the use of assembler directives only \s-1GAS\s0 understands.
8247 .IP "\fB\-mschedule=\fR\fIcpu-type\fR" 4
8248 .IX Item "-mschedule=cpu-type"
8249 Schedule code according to the constraints for the machine type
8250 \&\fIcpu-type\fR.  The choices for \fIcpu-type\fR are \fB700\fR
8251 \&\fB7100\fR, \fB7100LC\fR, \fB7200\fR, \fB7300\fR and \fB8000\fR.  Refer
8252 to \fI/usr/lib/sched.models\fR on an HP-UX system to determine the
8253 proper scheduling option for your machine.  The default scheduling is
8254 \&\fB8000\fR.
8255 .IP "\fB\-mlinker\-opt\fR" 4
8256 .IX Item "-mlinker-opt"
8257 Enable the optimization pass in the HP-UX linker.  Note this makes symbolic
8258 debugging impossible.  It also triggers a bug in the HP-UX 8 and HP-UX 9
8259 linkers in which they give bogus error messages when linking some programs.
8260 .IP "\fB\-msoft\-float\fR" 4
8261 .IX Item "-msoft-float"
8262 Generate output containing library calls for floating point.
8263 \&\fBWarning:\fR the requisite libraries are not available for all \s-1HPPA\s0
8264 targets.  Normally the facilities of the machine's usual C compiler are
8265 used, but this cannot be done directly in cross\-compilation.  You must make
8266 your own arrangements to provide suitable library functions for
8267 cross\-compilation.  The embedded target \fBhppa1.1\-*\-pro\fR
8268 does provide software floating point support.
8270 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
8271 therefore, it is only useful if you compile \fIall\fR of a program with
8272 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
8273 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
8274 this to work.
8275 .IP "\fB\-msio\fR" 4
8276 .IX Item "-msio"
8277 Generate the predefine, \f(CW\*(C`_SIO\*(C'\fR, for server \s-1IO\s0.  The default is
8278 \&\fB\-mwsio\fR.  This generates the predefines, \f(CW\*(C`_\|_hp9000s700\*(C'\fR,
8279 \&\f(CW\*(C`_\|_hp9000s700_\|_\*(C'\fR and \f(CW\*(C`_WSIO\*(C'\fR, for workstation \s-1IO\s0.  These
8280 options are available under HP-UX and \s-1HI\-UX\s0.
8281 .IP "\fB\-mgnu\-ld\fR" 4
8282 .IX Item "-mgnu-ld"
8283 Use \s-1GNU\s0 ld specific options.  This passes \fB\-shared\fR to ld when
8284 building a shared library.  It is the default when \s-1GCC\s0 is configured,
8285 explicitly or implicitly, with the \s-1GNU\s0 linker.  This option does not
8286 have any affect on which ld is called, it only changes what parameters
8287 are passed to that ld.  The ld that is called is determined by the
8288 \&\fB\-\-with\-ld\fR configure option, \s-1GCC\s0's program search path, and
8289 finally by the user's \fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed
8290 using \fBwhich `gcc \-print\-prog\-name=ld`\fR.  This option is only available
8291 on the 64 bit HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8292 .IP "\fB\-mhp\-ld\fR" 4
8293 .IX Item "-mhp-ld"
8294 Use \s-1HP\s0 ld specific options.  This passes \fB\-b\fR to ld when building
8295 a shared library and passes \fB+Accept TypeMismatch\fR to ld on all
8296 links.  It is the default when \s-1GCC\s0 is configured, explicitly or
8297 implicitly, with the \s-1HP\s0 linker.  This option does not have any affect on
8298 which ld is called, it only changes what parameters are passed to that
8299 ld.  The ld that is called is determined by the \fB\-\-with\-ld\fR
8300 configure option, \s-1GCC\s0's program search path, and finally by the user's
8301 \&\fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed using \fBwhich
8302 `gcc \-print\-prog\-name=ld`\fR.  This option is only available on the 64 bit
8303 HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8304 .IP "\fB\-mlong\-calls\fR" 4
8305 .IX Item "-mlong-calls"
8306 Generate code that uses long call sequences.  This ensures that a call
8307 is always able to reach linker generated stubs.  The default is to generate
8308 long calls only when the distance from the call site to the beginning
8309 of the function or translation unit, as the case may be, exceeds a
8310 predefined limit set by the branch type being used.  The limits for
8311 normal calls are 7,600,000 and 240,000 bytes, respectively for the
8312 \&\s-1PA\s0 2.0 and \s-1PA\s0 1.X architectures.  Sibcalls are always limited at
8313 240,000 bytes.
8315 Distances are measured from the beginning of functions when using the
8316 \&\fB\-ffunction\-sections\fR option, or when using the \fB\-mgas\fR
8317 and \fB\-mno\-portable\-runtime\fR options together under HP-UX with
8318 the \s-1SOM\s0 linker.
8320 It is normally not desirable to use this option as it will degrade
8321 performance.  However, it may be useful in large applications,
8322 particularly when partial linking is used to build the application.
8324 The types of long calls used depends on the capabilities of the
8325 assembler and linker, and the type of code being generated.  The
8326 impact on systems that support long absolute calls, and long pic
8327 symbol-difference or pc-relative calls should be relatively small.
8328 However, an indirect call is used on 32\-bit \s-1ELF\s0 systems in pic code
8329 and it is quite long.
8330 .IP "\fB\-munix=\fR\fIunix-std\fR" 4
8331 .IX Item "-munix=unix-std"
8332 Generate compiler predefines and select a startfile for the specified
8333 \&\s-1UNIX\s0 standard.  The choices for \fIunix-std\fR are \fB93\fR, \fB95\fR
8334 and \fB98\fR.  \fB93\fR is supported on all HP-UX versions.  \fB95\fR
8335 is available on HP-UX 10.10 and later.  \fB98\fR is available on HP-UX
8336 11.11 and later.  The default values are \fB93\fR for HP-UX 10.00,
8337 \&\fB95\fR for HP-UX 10.10 though to 11.00, and \fB98\fR for HP-UX 11.11
8338 and later.
8340 \&\fB\-munix=93\fR provides the same predefines as \s-1GCC\s0 3.3 and 3.4.
8341 \&\fB\-munix=95\fR provides additional predefines for \f(CW\*(C`XOPEN_UNIX\*(C'\fR
8342 and \f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, and the startfile \fIunix95.o\fR.
8343 \&\fB\-munix=98\fR provides additional predefines for \f(CW\*(C`_XOPEN_UNIX\*(C'\fR,
8344 \&\f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, \f(CW\*(C`_INCLUDE_\|_STDC_A1_SOURCE\*(C'\fR and
8345 \&\f(CW\*(C`_INCLUDE_XOPEN_SOURCE_500\*(C'\fR, and the startfile \fIunix98.o\fR.
8347 It is \fIimportant\fR to note that this option changes the interfaces
8348 for various library routines.  It also affects the operational behavior
8349 of the C library.  Thus, \fIextreme\fR care is needed in using this
8350 option.
8352 Library code that is intended to operate with more than one \s-1UNIX\s0
8353 standard must test, set and restore the variable \fI_\|_xpg4_extended_mask\fR
8354 as appropriate.  Most \s-1GNU\s0 software doesn't provide this capability.
8355 .IP "\fB\-nolibdld\fR" 4
8356 .IX Item "-nolibdld"
8357 Suppress the generation of link options to search libdld.sl when the
8358 \&\fB\-static\fR option is specified on HP-UX 10 and later.
8359 .IP "\fB\-static\fR" 4
8360 .IX Item "-static"
8361 The HP-UX implementation of setlocale in libc has a dependency on
8362 libdld.sl.  There isn't an archive version of libdld.sl.  Thus,
8363 when the \fB\-static\fR option is specified, special link options
8364 are needed to resolve this dependency.
8366 On HP-UX 10 and later, the \s-1GCC\s0 driver adds the necessary options to
8367 link with libdld.sl when the \fB\-static\fR option is specified.
8368 This causes the resulting binary to be dynamic.  On the 64\-bit port,
8369 the linkers generate dynamic binaries by default in any case.  The
8370 \&\fB\-nolibdld\fR option can be used to prevent the \s-1GCC\s0 driver from
8371 adding these link options.
8372 .IP "\fB\-threads\fR" 4
8373 .IX Item "-threads"
8374 Add support for multithreading with the \fIdce thread\fR library
8375 under \s-1HP\-UX\s0.  This option sets flags for both the preprocessor and
8376 linker.
8378 \fIIntel 386 and \s-1AMD\s0 x86\-64 Options\fR
8379 .IX Subsection "Intel 386 and AMD x86-64 Options"
8381 These \fB\-m\fR options are defined for the i386 and x86\-64 family of
8382 computers:
8383 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
8384 .IX Item "-mtune=cpu-type"
8385 Tune to \fIcpu-type\fR everything applicable about the generated code, except
8386 for the \s-1ABI\s0 and the set of available instructions.  The choices for
8387 \&\fIcpu-type\fR are:
8388 .RS 4
8389 .IP "\fIi386\fR" 4
8390 .IX Item "i386"
8391 Original Intel's i386 \s-1CPU\s0.
8392 .IP "\fIi486\fR" 4
8393 .IX Item "i486"
8394 Intel's i486 \s-1CPU\s0.  (No scheduling is implemented for this chip.)
8395 .IP "\fIi586, pentium\fR" 4
8396 .IX Item "i586, pentium"
8397 Intel Pentium \s-1CPU\s0 with no \s-1MMX\s0 support.
8398 .IP "\fIpentium-mmx\fR" 4
8399 .IX Item "pentium-mmx"
8400 Intel PentiumMMX \s-1CPU\s0 based on Pentium core with \s-1MMX\s0 instruction set support.
8401 .IP "\fIi686, pentiumpro\fR" 4
8402 .IX Item "i686, pentiumpro"
8403 Intel PentiumPro \s-1CPU\s0.
8404 .IP "\fIpentium2\fR" 4
8405 .IX Item "pentium2"
8406 Intel Pentium2 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 instruction set support.
8407 .IP "\fIpentium3, pentium3m\fR" 4
8408 .IX Item "pentium3, pentium3m"
8409 Intel Pentium3 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 and \s-1SSE\s0 instruction set
8410 support.
8411 .IP "\fIpentium-m\fR" 4
8412 .IX Item "pentium-m"
8413 Low power version of Intel Pentium3 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set
8414 support.  Used by Centrino notebooks.
8415 .IP "\fIpentium4, pentium4m\fR" 4
8416 .IX Item "pentium4, pentium4m"
8417 Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set support.
8418 .IP "\fIprescott\fR" 4
8419 .IX Item "prescott"
8420 Improved version of Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0 and \s-1SSE3\s0 instruction
8421 set support.
8422 .IP "\fInocona\fR" 4
8423 .IX Item "nocona"
8424 Improved version of Intel Pentium4 \s-1CPU\s0 with 64\-bit extensions, \s-1MMX\s0, \s-1SSE\s0,
8425 \&\s-1SSE2\s0 and \s-1SSE3\s0 instruction set support.
8426 .IP "\fIk6\fR" 4
8427 .IX Item "k6"
8428 \&\s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 instruction set support.
8429 .IP "\fIk6\-2, k6\-3\fR" 4
8430 .IX Item "k6-2, k6-3"
8431 Improved versions of \s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.
8432 .IP "\fIathlon, athlon-tbird\fR" 4
8433 .IX Item "athlon, athlon-tbird"
8434 \&\s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and \s-1SSE\s0 prefetch instructions
8435 support.
8436 .IP "\fIathlon\-4, athlon\-xp, athlon-mp\fR" 4
8437 .IX Item "athlon-4, athlon-xp, athlon-mp"
8438 Improved \s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and full \s-1SSE\s0
8439 instruction set support.
8440 .IP "\fIk8, opteron, athlon64, athlon-fx\fR" 4
8441 .IX Item "k8, opteron, athlon64, athlon-fx"
8442 \&\s-1AMD\s0 K8 core based CPUs with x86\-64 instruction set support.  (This supersets
8443 \&\s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, 3dNOW!, enhanced 3dNOW! and 64\-bit instruction set extensions.)
8444 .IP "\fIwinchip\-c6\fR" 4
8445 .IX Item "winchip-c6"
8446 \&\s-1IDT\s0 Winchip C6 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 instruction
8447 set support.
8448 .IP "\fIwinchip2\fR" 4
8449 .IX Item "winchip2"
8450 \&\s-1IDT\s0 Winchip2 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 and 3dNOW!
8451 instruction set support.
8452 .IP "\fIc3\fR" 4
8453 .IX Item "c3"
8454 Via C3 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.  (No scheduling is
8455 implemented for this chip.)
8456 .IP "\fIc3\-2\fR" 4
8457 .IX Item "c3-2"
8458 Via C3\-2 \s-1CPU\s0 with \s-1MMX\s0 and \s-1SSE\s0 instruction set support.  (No scheduling is
8459 implemented for this chip.)
8461 .RS 4
8463 While picking a specific \fIcpu-type\fR will schedule things appropriately
8464 for that particular chip, the compiler will not generate any code that
8465 does not run on the i386 without the \fB\-march=\fR\fIcpu-type\fR option
8466 being used.
8468 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
8469 .IX Item "-march=cpu-type"
8470 Generate instructions for the machine type \fIcpu-type\fR.  The choices
8471 for \fIcpu-type\fR are the same as for \fB\-mtune\fR.  Moreover,
8472 specifying \fB\-march=\fR\fIcpu-type\fR implies \fB\-mtune=\fR\fIcpu-type\fR.
8473 .IP "\fB\-mcpu=\fR\fIcpu-type\fR" 4
8474 .IX Item "-mcpu=cpu-type"
8475 A deprecated synonym for \fB\-mtune\fR.
8476 .IP "\fB\-m386\fR" 4
8477 .IX Item "-m386"
8478 .PD 0
8479 .IP "\fB\-m486\fR" 4
8480 .IX Item "-m486"
8481 .IP "\fB\-mpentium\fR" 4
8482 .IX Item "-mpentium"
8483 .IP "\fB\-mpentiumpro\fR" 4
8484 .IX Item "-mpentiumpro"
8486 These options are synonyms for \fB\-mtune=i386\fR, \fB\-mtune=i486\fR,
8487 \&\fB\-mtune=pentium\fR, and \fB\-mtune=pentiumpro\fR respectively.
8488 These synonyms are deprecated.
8489 .IP "\fB\-mfpmath=\fR\fIunit\fR" 4
8490 .IX Item "-mfpmath=unit"
8491 Generate floating point arithmetics for selected unit \fIunit\fR.  The choices
8492 for \fIunit\fR are:
8493 .RS 4
8494 .IP "\fB387\fR" 4
8495 .IX Item "387"
8496 Use the standard 387 floating point coprocessor present majority of chips and
8497 emulated otherwise.  Code compiled with this option will run almost everywhere.
8498 The temporary results are computed in 80bit precision instead of precision
8499 specified by the type resulting in slightly different results compared to most
8500 of other chips.  See \fB\-ffloat\-store\fR for more detailed description.
8502 This is the default choice for i386 compiler.
8503 .IP "\fBsse\fR" 4
8504 .IX Item "sse"
8505 Use scalar floating point instructions present in the \s-1SSE\s0 instruction set.
8506 This instruction set is supported by Pentium3 and newer chips, in the \s-1AMD\s0 line
8507 by Athlon\-4, Athlon-xp and Athlon-mp chips.  The earlier version of \s-1SSE\s0
8508 instruction set supports only single precision arithmetics, thus the double and
8509 extended precision arithmetics is still done using 387.  Later version, present
8510 only in Pentium4 and the future \s-1AMD\s0 x86\-64 chips supports double precision
8511 arithmetics too.
8513 For the i386 compiler, you need to use \fB\-march=\fR\fIcpu-type\fR, \fB\-msse\fR
8514 or \fB\-msse2\fR switches to enable \s-1SSE\s0 extensions and make this option
8515 effective.  For the x86\-64 compiler, these extensions are enabled by default.
8517 The resulting code should be considerably faster in the majority of cases and avoid
8518 the numerical instability problems of 387 code, but may break some existing
8519 code that expects temporaries to be 80bit.
8521 This is the default choice for the x86\-64 compiler.
8522 .IP "\fBsse,387\fR" 4
8523 .IX Item "sse,387"
8524 Attempt to utilize both instruction sets at once.  This effectively double the
8525 amount of available registers and on chips with separate execution units for
8526 387 and \s-1SSE\s0 the execution resources too.  Use this option with care, as it is
8527 still experimental, because the \s-1GCC\s0 register allocator does not model separate
8528 functional units well resulting in instable performance.
8530 .RS 4
8532 .IP "\fB\-masm=\fR\fIdialect\fR" 4
8533 .IX Item "-masm=dialect"
8534 Output asm instructions using selected \fIdialect\fR.  Supported
8535 choices are \fBintel\fR or \fBatt\fR (the default one).  Darwin does
8536 not support \fBintel\fR.
8537 .IP "\fB\-mieee\-fp\fR" 4
8538 .IX Item "-mieee-fp"
8539 .PD 0
8540 .IP "\fB\-mno\-ieee\-fp\fR" 4
8541 .IX Item "-mno-ieee-fp"
8543 Control whether or not the compiler uses \s-1IEEE\s0 floating point
8544 comparisons.  These handle correctly the case where the result of a
8545 comparison is unordered.
8546 .IP "\fB\-msoft\-float\fR" 4
8547 .IX Item "-msoft-float"
8548 Generate output containing library calls for floating point.
8549 \&\fBWarning:\fR the requisite libraries are not part of \s-1GCC\s0.
8550 Normally the facilities of the machine's usual C compiler are used, but
8551 this can't be done directly in cross\-compilation.  You must make your
8552 own arrangements to provide suitable library functions for
8553 cross\-compilation.
8555 On machines where a function returns floating point results in the 80387
8556 register stack, some floating point opcodes may be emitted even if
8557 \&\fB\-msoft\-float\fR is used.
8558 .IP "\fB\-mno\-fp\-ret\-in\-387\fR" 4
8559 .IX Item "-mno-fp-ret-in-387"
8560 Do not use the \s-1FPU\s0 registers for return values of functions.
8562 The usual calling convention has functions return values of types
8563 \&\f(CW\*(C`float\*(C'\fR and \f(CW\*(C`double\*(C'\fR in an \s-1FPU\s0 register, even if there
8564 is no \s-1FPU\s0.  The idea is that the operating system should emulate
8565 an \s-1FPU\s0.
8567 The option \fB\-mno\-fp\-ret\-in\-387\fR causes such values to be returned
8568 in ordinary \s-1CPU\s0 registers instead.
8569 .IP "\fB\-mno\-fancy\-math\-387\fR" 4
8570 .IX Item "-mno-fancy-math-387"
8571 Some 387 emulators do not support the \f(CW\*(C`sin\*(C'\fR, \f(CW\*(C`cos\*(C'\fR and
8572 \&\f(CW\*(C`sqrt\*(C'\fR instructions for the 387.  Specify this option to avoid
8573 generating those instructions.  This option is the default on FreeBSD,
8574 OpenBSD and NetBSD.  This option is overridden when \fB\-march\fR
8575 indicates that the target cpu will always have an \s-1FPU\s0 and so the
8576 instruction will not need emulation.  As of revision 2.6.1, these
8577 instructions are not generated unless you also use the
8578 \&\fB\-funsafe\-math\-optimizations\fR switch.
8579 .IP "\fB\-malign\-double\fR" 4
8580 .IX Item "-malign-double"
8581 .PD 0
8582 .IP "\fB\-mno\-align\-double\fR" 4
8583 .IX Item "-mno-align-double"
8585 Control whether \s-1GCC\s0 aligns \f(CW\*(C`double\*(C'\fR, \f(CW\*(C`long double\*(C'\fR, and
8586 \&\f(CW\*(C`long long\*(C'\fR variables on a two word boundary or a one word
8587 boundary.  Aligning \f(CW\*(C`double\*(C'\fR variables on a two word boundary will
8588 produce code that runs somewhat faster on a \fBPentium\fR at the
8589 expense of more memory.
8591 On x86\-64, \fB\-malign\-double\fR is enabled by default.
8593 \&\fBWarning:\fR if you use the \fB\-malign\-double\fR switch,
8594 structures containing the above types will be aligned differently than
8595 the published application binary interface specifications for the 386
8596 and will not be binary compatible with structures in code compiled
8597 without that switch.
8598 .IP "\fB\-m96bit\-long\-double\fR" 4
8599 .IX Item "-m96bit-long-double"
8600 .PD 0
8601 .IP "\fB\-m128bit\-long\-double\fR" 4
8602 .IX Item "-m128bit-long-double"
8604 These switches control the size of \f(CW\*(C`long double\*(C'\fR type.  The i386
8605 application binary interface specifies the size to be 96 bits,
8606 so \fB\-m96bit\-long\-double\fR is the default in 32 bit mode.
8608 Modern architectures (Pentium and newer) would prefer \f(CW\*(C`long double\*(C'\fR
8609 to be aligned to an 8 or 16 byte boundary.  In arrays or structures
8610 conforming to the \s-1ABI\s0, this would not be possible.  So specifying a
8611 \&\fB\-m128bit\-long\-double\fR will align \f(CW\*(C`long double\*(C'\fR
8612 to a 16 byte boundary by padding the \f(CW\*(C`long double\*(C'\fR with an additional
8613 32 bit zero.
8615 In the x86\-64 compiler, \fB\-m128bit\-long\-double\fR is the default choice as
8616 its \s-1ABI\s0 specifies that \f(CW\*(C`long double\*(C'\fR is to be aligned on 16 byte boundary.
8618 Notice that neither of these options enable any extra precision over the x87
8619 standard of 80 bits for a \f(CW\*(C`long double\*(C'\fR.
8621 \&\fBWarning:\fR if you override the default value for your target \s-1ABI\s0, the
8622 structures and arrays containing \f(CW\*(C`long double\*(C'\fR variables will change
8623 their size as well as function calling convention for function taking
8624 \&\f(CW\*(C`long double\*(C'\fR will be modified.  Hence they will not be binary
8625 compatible with arrays or structures in code compiled without that switch.
8626 .IP "\fB\-mmlarge\-data\-threshold=\fR\fInumber\fR" 4
8627 .IX Item "-mmlarge-data-threshold=number"
8628 When \fB\-mcmodel=medium\fR is specified, the data greater than
8629 \&\fIthreshold\fR are placed in large data section.  This value must be the
8630 same across all object linked into the binary and defaults to 65535.
8631 .IP "\fB\-msvr3\-shlib\fR" 4
8632 .IX Item "-msvr3-shlib"
8633 .PD 0
8634 .IP "\fB\-mno\-svr3\-shlib\fR" 4
8635 .IX Item "-mno-svr3-shlib"
8637 Control whether \s-1GCC\s0 places uninitialized local variables into the
8638 \&\f(CW\*(C`bss\*(C'\fR or \f(CW\*(C`data\*(C'\fR segments.  \fB\-msvr3\-shlib\fR places them
8639 into \f(CW\*(C`bss\*(C'\fR.  These options are meaningful only on System V Release 3.
8640 .IP "\fB\-mrtd\fR" 4
8641 .IX Item "-mrtd"
8642 Use a different function-calling convention, in which functions that
8643 take a fixed number of arguments return with the \f(CW\*(C`ret\*(C'\fR \fInum\fR
8644 instruction, which pops their arguments while returning.  This saves one
8645 instruction in the caller since there is no need to pop the arguments
8646 there.
8648 You can specify that an individual function is called with this calling
8649 sequence with the function attribute \fBstdcall\fR.  You can also
8650 override the \fB\-mrtd\fR option by using the function attribute
8651 \&\fBcdecl\fR.  
8653 \&\fBWarning:\fR this calling convention is incompatible with the one
8654 normally used on Unix, so you cannot use it if you need to call
8655 libraries compiled with the Unix compiler.
8657 Also, you must provide function prototypes for all functions that
8658 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
8659 otherwise incorrect code will be generated for calls to those
8660 functions.
8662 In addition, seriously incorrect code will result if you call a
8663 function with too many arguments.  (Normally, extra arguments are
8664 harmlessly ignored.)
8665 .IP "\fB\-mregparm=\fR\fInum\fR" 4
8666 .IX Item "-mregparm=num"
8667 Control how many registers are used to pass integer arguments.  By
8668 default, no registers are used to pass arguments, and at most 3
8669 registers can be used.  You can control this behavior for a specific
8670 function by using the function attribute \fBregparm\fR.
8672 \&\fBWarning:\fR if you use this switch, and
8673 \&\fInum\fR is nonzero, then you must build all modules with the same
8674 value, including any libraries.  This includes the system libraries and
8675 startup modules.
8676 .IP "\fB\-msseregparm\fR" 4
8677 .IX Item "-msseregparm"
8678 Use \s-1SSE\s0 register passing conventions for float and double arguments
8679 and return values.  You can control this behavior for a specific
8680 function by using the function attribute \fBsseregparm\fR.
8682 \&\fBWarning:\fR if you use this switch then you must build all
8683 modules with the same value, including any libraries.  This includes
8684 the system libraries and startup modules.
8685 .IP "\fB\-mpreferred\-stack\-boundary=\fR\fInum\fR" 4
8686 .IX Item "-mpreferred-stack-boundary=num"
8687 Attempt to keep the stack boundary aligned to a 2 raised to \fInum\fR
8688 byte boundary.  If \fB\-mpreferred\-stack\-boundary\fR is not specified,
8689 the default is 4 (16 bytes or 128 bits).
8691 On Pentium and PentiumPro, \f(CW\*(C`double\*(C'\fR and \f(CW\*(C`long double\*(C'\fR values
8692 should be aligned to an 8 byte boundary (see \fB\-malign\-double\fR) or
8693 suffer significant run time performance penalties.  On Pentium \s-1III\s0, the
8694 Streaming \s-1SIMD\s0 Extension (\s-1SSE\s0) data type \f(CW\*(C`_\|_m128\*(C'\fR may not work
8695 properly if it is not 16 byte aligned.
8697 To ensure proper alignment of this values on the stack, the stack boundary
8698 must be as aligned as that required by any value stored on the stack.
8699 Further, every function must be generated such that it keeps the stack
8700 aligned.  Thus calling a function compiled with a higher preferred
8701 stack boundary from a function compiled with a lower preferred stack
8702 boundary will most likely misalign the stack.  It is recommended that
8703 libraries that use callbacks always use the default setting.
8705 This extra alignment does consume extra stack space, and generally
8706 increases code size.  Code that is sensitive to stack space usage, such
8707 as embedded systems and operating system kernels, may want to reduce the
8708 preferred alignment to \fB\-mpreferred\-stack\-boundary=2\fR.
8709 .IP "\fB\-mmmx\fR" 4
8710 .IX Item "-mmmx"
8711 .PD 0
8712 .IP "\fB\-mno\-mmx\fR" 4
8713 .IX Item "-mno-mmx"
8714 .IP "\fB\-msse\fR" 4
8715 .IX Item "-msse"
8716 .IP "\fB\-mno\-sse\fR" 4
8717 .IX Item "-mno-sse"
8718 .IP "\fB\-msse2\fR" 4
8719 .IX Item "-msse2"
8720 .IP "\fB\-mno\-sse2\fR" 4
8721 .IX Item "-mno-sse2"
8722 .IP "\fB\-msse3\fR" 4
8723 .IX Item "-msse3"
8724 .IP "\fB\-mno\-sse3\fR" 4
8725 .IX Item "-mno-sse3"
8726 .IP "\fB\-m3dnow\fR" 4
8727 .IX Item "-m3dnow"
8728 .IP "\fB\-mno\-3dnow\fR" 4
8729 .IX Item "-mno-3dnow"
8731 These switches enable or disable the use of instructions in the \s-1MMX\s0,
8732 \&\s-1SSE\s0, \s-1SSE2\s0 or 3DNow! extended instruction sets.  These extensions are
8733 also available as built-in functions: see \fBX86 Built-in Functions\fR,
8734 for details of the functions enabled and disabled by these switches.
8736 To have \s-1SSE/SSE2\s0 instructions generated automatically from floating-point
8737 code (as opposed to 387 instructions), see \fB\-mfpmath=sse\fR.
8739 These options will enable \s-1GCC\s0 to use these extended instructions in
8740 generated code, even without \fB\-mfpmath=sse\fR.  Applications which
8741 perform runtime \s-1CPU\s0 detection must compile separate files for each
8742 supported architecture, using the appropriate flags.  In particular,
8743 the file containing the \s-1CPU\s0 detection code should be compiled without
8744 these options.
8745 .IP "\fB\-mpush\-args\fR" 4
8746 .IX Item "-mpush-args"
8747 .PD 0
8748 .IP "\fB\-mno\-push\-args\fR" 4
8749 .IX Item "-mno-push-args"
8751 Use \s-1PUSH\s0 operations to store outgoing parameters.  This method is shorter
8752 and usually equally fast as method using \s-1SUB/MOV\s0 operations and is enabled
8753 by default.  In some cases disabling it may improve performance because of
8754 improved scheduling and reduced dependencies.
8755 .IP "\fB\-maccumulate\-outgoing\-args\fR" 4
8756 .IX Item "-maccumulate-outgoing-args"
8757 If enabled, the maximum amount of space required for outgoing arguments will be
8758 computed in the function prologue.  This is faster on most modern CPUs
8759 because of reduced dependencies, improved scheduling and reduced stack usage
8760 when preferred stack boundary is not equal to 2.  The drawback is a notable
8761 increase in code size.  This switch implies \fB\-mno\-push\-args\fR.
8762 .IP "\fB\-mthreads\fR" 4
8763 .IX Item "-mthreads"
8764 Support thread-safe exception handling on \fBMingw32\fR.  Code that relies
8765 on thread-safe exception handling must compile and link all code with the
8766 \&\fB\-mthreads\fR option.  When compiling, \fB\-mthreads\fR defines
8767 \&\fB\-D_MT\fR; when linking, it links in a special thread helper library
8768 \&\fB\-lmingwthrd\fR which cleans up per thread exception handling data.
8769 .IP "\fB\-mno\-align\-stringops\fR" 4
8770 .IX Item "-mno-align-stringops"
8771 Do not align destination of inlined string operations.  This switch reduces
8772 code size and improves performance in case the destination is already aligned,
8773 but \s-1GCC\s0 doesn't know about it.
8774 .IP "\fB\-minline\-all\-stringops\fR" 4
8775 .IX Item "-minline-all-stringops"
8776 By default \s-1GCC\s0 inlines string operations only when destination is known to be
8777 aligned at least to 4 byte boundary.  This enables more inlining, increase code
8778 size, but may improve performance of code that depends on fast memcpy, strlen
8779 and memset for short lengths.
8780 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
8781 .IX Item "-momit-leaf-frame-pointer"
8782 Don't keep the frame pointer in a register for leaf functions.  This
8783 avoids the instructions to save, set up and restore frame pointers and
8784 makes an extra register available in leaf functions.  The option
8785 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
8786 which might make debugging harder.
8787 .IP "\fB\-mtls\-direct\-seg\-refs\fR" 4
8788 .IX Item "-mtls-direct-seg-refs"
8789 .PD 0
8790 .IP "\fB\-mno\-tls\-direct\-seg\-refs\fR" 4
8791 .IX Item "-mno-tls-direct-seg-refs"
8793 Controls whether \s-1TLS\s0 variables may be accessed with offsets from the
8794 \&\s-1TLS\s0 segment register (\f(CW%gs\fR for 32\-bit, \f(CW%fs\fR for 64\-bit),
8795 or whether the thread base pointer must be added.  Whether or not this
8796 is legal depends on the operating system, and whether it maps the
8797 segment to cover the entire \s-1TLS\s0 area.
8799 For systems that use \s-1GNU\s0 libc, the default is on.
8801 These \fB\-m\fR switches are supported in addition to the above
8802 on \s-1AMD\s0 x86\-64 processors in 64\-bit environments.
8803 .IP "\fB\-m32\fR" 4
8804 .IX Item "-m32"
8805 .PD 0
8806 .IP "\fB\-m64\fR" 4
8807 .IX Item "-m64"
8809 Generate code for a 32\-bit or 64\-bit environment.
8810 The 32\-bit environment sets int, long and pointer to 32 bits and
8811 generates code that runs on any i386 system.
8812 The 64\-bit environment sets int to 32 bits and long and pointer
8813 to 64 bits and generates code for \s-1AMD\s0's x86\-64 architecture.
8814 .IP "\fB\-mno\-red\-zone\fR" 4
8815 .IX Item "-mno-red-zone"
8816 Do not use a so called red zone for x86\-64 code.  The red zone is mandated
8817 by the x86\-64 \s-1ABI\s0, it is a 128\-byte area beyond the location of the
8818 stack pointer that will not be modified by signal or interrupt handlers
8819 and therefore can be used for temporary data without adjusting the stack
8820 pointer.  The flag \fB\-mno\-red\-zone\fR disables this red zone.
8821 .IP "\fB\-mcmodel=small\fR" 4
8822 .IX Item "-mcmodel=small"
8823 Generate code for the small code model: the program and its symbols must
8824 be linked in the lower 2 \s-1GB\s0 of the address space.  Pointers are 64 bits.
8825 Programs can be statically or dynamically linked.  This is the default
8826 code model.
8827 .IP "\fB\-mcmodel=kernel\fR" 4
8828 .IX Item "-mcmodel=kernel"
8829 Generate code for the kernel code model.  The kernel runs in the
8830 negative 2 \s-1GB\s0 of the address space.
8831 This model has to be used for Linux kernel code.
8832 .IP "\fB\-mcmodel=medium\fR" 4
8833 .IX Item "-mcmodel=medium"
8834 Generate code for the medium model: The program is linked in the lower 2
8835 \&\s-1GB\s0 of the address space but symbols can be located anywhere in the
8836 address space.  Programs can be statically or dynamically linked, but
8837 building of shared libraries are not supported with the medium model.
8838 .IP "\fB\-mcmodel=large\fR" 4
8839 .IX Item "-mcmodel=large"
8840 Generate code for the large model: This model makes no assumptions
8841 about addresses and sizes of sections.  Currently \s-1GCC\s0 does not implement
8842 this model.
8844 \fI\s-1IA\-64\s0 Options\fR
8845 .IX Subsection "IA-64 Options"
8847 These are the \fB\-m\fR options defined for the Intel \s-1IA\-64\s0 architecture.
8848 .IP "\fB\-mbig\-endian\fR" 4
8849 .IX Item "-mbig-endian"
8850 Generate code for a big endian target.  This is the default for \s-1HP\-UX\s0.
8851 .IP "\fB\-mlittle\-endian\fR" 4
8852 .IX Item "-mlittle-endian"
8853 Generate code for a little endian target.  This is the default for \s-1AIX5\s0
8854 and GNU/Linux.
8855 .IP "\fB\-mgnu\-as\fR" 4
8856 .IX Item "-mgnu-as"
8857 .PD 0
8858 .IP "\fB\-mno\-gnu\-as\fR" 4
8859 .IX Item "-mno-gnu-as"
8861 Generate (or don't) code for the \s-1GNU\s0 assembler.  This is the default.
8862 .IP "\fB\-mgnu\-ld\fR" 4
8863 .IX Item "-mgnu-ld"
8864 .PD 0
8865 .IP "\fB\-mno\-gnu\-ld\fR" 4
8866 .IX Item "-mno-gnu-ld"
8868 Generate (or don't) code for the \s-1GNU\s0 linker.  This is the default.
8869 .IP "\fB\-mno\-pic\fR" 4
8870 .IX Item "-mno-pic"
8871 Generate code that does not use a global pointer register.  The result
8872 is not position independent code, and violates the \s-1IA\-64\s0 \s-1ABI\s0.
8873 .IP "\fB\-mvolatile\-asm\-stop\fR" 4
8874 .IX Item "-mvolatile-asm-stop"
8875 .PD 0
8876 .IP "\fB\-mno\-volatile\-asm\-stop\fR" 4
8877 .IX Item "-mno-volatile-asm-stop"
8879 Generate (or don't) a stop bit immediately before and after volatile asm
8880 statements.
8881 .IP "\fB\-mregister\-names\fR" 4
8882 .IX Item "-mregister-names"
8883 .PD 0
8884 .IP "\fB\-mno\-register\-names\fR" 4
8885 .IX Item "-mno-register-names"
8887 Generate (or don't) \fBin\fR, \fBloc\fR, and \fBout\fR register names for
8888 the stacked registers.  This may make assembler output more readable.
8889 .IP "\fB\-mno\-sdata\fR" 4
8890 .IX Item "-mno-sdata"
8891 .PD 0
8892 .IP "\fB\-msdata\fR" 4
8893 .IX Item "-msdata"
8895 Disable (or enable) optimizations that use the small data section.  This may
8896 be useful for working around optimizer bugs.
8897 .IP "\fB\-mconstant\-gp\fR" 4
8898 .IX Item "-mconstant-gp"
8899 Generate code that uses a single constant global pointer value.  This is
8900 useful when compiling kernel code.
8901 .IP "\fB\-mauto\-pic\fR" 4
8902 .IX Item "-mauto-pic"
8903 Generate code that is self\-relocatable.  This implies \fB\-mconstant\-gp\fR.
8904 This is useful when compiling firmware code.
8905 .IP "\fB\-minline\-float\-divide\-min\-latency\fR" 4
8906 .IX Item "-minline-float-divide-min-latency"
8907 Generate code for inline divides of floating point values
8908 using the minimum latency algorithm.
8909 .IP "\fB\-minline\-float\-divide\-max\-throughput\fR" 4
8910 .IX Item "-minline-float-divide-max-throughput"
8911 Generate code for inline divides of floating point values
8912 using the maximum throughput algorithm.
8913 .IP "\fB\-minline\-int\-divide\-min\-latency\fR" 4
8914 .IX Item "-minline-int-divide-min-latency"
8915 Generate code for inline divides of integer values
8916 using the minimum latency algorithm.
8917 .IP "\fB\-minline\-int\-divide\-max\-throughput\fR" 4
8918 .IX Item "-minline-int-divide-max-throughput"
8919 Generate code for inline divides of integer values
8920 using the maximum throughput algorithm.
8921 .IP "\fB\-minline\-sqrt\-min\-latency\fR" 4
8922 .IX Item "-minline-sqrt-min-latency"
8923 Generate code for inline square roots
8924 using the minimum latency algorithm.
8925 .IP "\fB\-minline\-sqrt\-max\-throughput\fR" 4
8926 .IX Item "-minline-sqrt-max-throughput"
8927 Generate code for inline square roots
8928 using the maximum throughput algorithm.
8929 .IP "\fB\-mno\-dwarf2\-asm\fR" 4
8930 .IX Item "-mno-dwarf2-asm"
8931 .PD 0
8932 .IP "\fB\-mdwarf2\-asm\fR" 4
8933 .IX Item "-mdwarf2-asm"
8935 Don't (or do) generate assembler code for the \s-1DWARF2\s0 line number debugging
8936 info.  This may be useful when not using the \s-1GNU\s0 assembler.
8937 .IP "\fB\-mearly\-stop\-bits\fR" 4
8938 .IX Item "-mearly-stop-bits"
8939 .PD 0
8940 .IP "\fB\-mno\-early\-stop\-bits\fR" 4
8941 .IX Item "-mno-early-stop-bits"
8943 Allow stop bits to be placed earlier than immediately preceding the
8944 instruction that triggered the stop bit.  This can improve instruction
8945 scheduling, but does not always do so.
8946 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8947 .IX Item "-mfixed-range=register-range"
8948 Generate code treating the given register range as fixed registers.
8949 A fixed register is one that the register allocator can not use.  This is
8950 useful when compiling kernel code.  A register range is specified as
8951 two registers separated by a dash.  Multiple register ranges can be
8952 specified separated by a comma.
8953 .IP "\fB\-mtls\-size=\fR\fItls-size\fR" 4
8954 .IX Item "-mtls-size=tls-size"
8955 Specify bit size of immediate \s-1TLS\s0 offsets.  Valid values are 14, 22, and
8957 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
8958 .IX Item "-mtune=cpu-type"
8959 Tune the instruction scheduling for a particular \s-1CPU\s0, Valid values are
8960 itanium, itanium1, merced, itanium2, and mckinley.
8961 .IP "\fB\-mt\fR" 4
8962 .IX Item "-mt"
8963 .PD 0
8964 .IP "\fB\-pthread\fR" 4
8965 .IX Item "-pthread"
8967 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
8968 option sets flags for both the preprocessor and linker.  It does
8969 not affect the thread safety of object code produced by the compiler or
8970 that of libraries supplied with it.  These are HP-UX specific flags.
8971 .IP "\fB\-milp32\fR" 4
8972 .IX Item "-milp32"
8973 .PD 0
8974 .IP "\fB\-mlp64\fR" 4
8975 .IX Item "-mlp64"
8977 Generate code for a 32\-bit or 64\-bit environment.
8978 The 32\-bit environment sets int, long and pointer to 32 bits.
8979 The 64\-bit environment sets int to 32 bits and long and pointer
8980 to 64 bits.  These are HP-UX specific flags.
8982 \fIM32C Options\fR
8983 .IX Subsection "M32C Options"
8984 .IP "\fB\-mcpu=\fR\fIname\fR" 4
8985 .IX Item "-mcpu=name"
8986 Select the \s-1CPU\s0 for which code is generated.  \fIname\fR may be one of
8987 \&\fBr8c\fR for the R8C/Tiny series, \fBm16c\fR for the M16C (up to
8988 /60) series, \fBm32cm\fR for the M16C/80 series, or \fBm32c\fR for
8989 the M32C/80 series.
8990 .IP "\fB\-msim\fR" 4
8991 .IX Item "-msim"
8992 Specifies that the program will be run on the simulator.  This causes
8993 an alternate runtime library to be linked in which supports, for
8994 example, file I/O.  You must not use this option when generating
8995 programs that will run on real hardware; you must provide your own
8996 runtime library for whatever I/O functions are needed.
8997 .IP "\fB\-memregs=\fR\fInumber\fR" 4
8998 .IX Item "-memregs=number"
8999 Specifies the number of memory-based pseudo-registers \s-1GCC\s0 will use
9000 during code generation.  These pseudo-registers will be used like real
9001 registers, so there is a tradeoff between \s-1GCC\s0's ability to fit the
9002 code into available registers, and the performance penalty of using
9003 memory instead of registers.  Note that all modules in a program must
9004 be compiled with the same value for this option.  Because of that, you
9005 must not use this option with the default runtime libraries gcc
9006 builds.
9008 \fIM32R/D Options\fR
9009 .IX Subsection "M32R/D Options"
9011 These \fB\-m\fR options are defined for Renesas M32R/D architectures:
9012 .IP "\fB\-m32r2\fR" 4
9013 .IX Item "-m32r2"
9014 Generate code for the M32R/2.
9015 .IP "\fB\-m32rx\fR" 4
9016 .IX Item "-m32rx"
9017 Generate code for the M32R/X.
9018 .IP "\fB\-m32r\fR" 4
9019 .IX Item "-m32r"
9020 Generate code for the M32R.  This is the default.
9021 .IP "\fB\-mmodel=small\fR" 4
9022 .IX Item "-mmodel=small"
9023 Assume all objects live in the lower 16MB of memory (so that their addresses
9024 can be loaded with the \f(CW\*(C`ld24\*(C'\fR instruction), and assume all subroutines
9025 are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9026 This is the default.
9028 The addressability of a particular object can be set with the
9029 \&\f(CW\*(C`model\*(C'\fR attribute.
9030 .IP "\fB\-mmodel=medium\fR" 4
9031 .IX Item "-mmodel=medium"
9032 Assume objects may be anywhere in the 32\-bit address space (the compiler
9033 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9034 assume all subroutines are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9035 .IP "\fB\-mmodel=large\fR" 4
9036 .IX Item "-mmodel=large"
9037 Assume objects may be anywhere in the 32\-bit address space (the compiler
9038 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9039 assume subroutines may not be reachable with the \f(CW\*(C`bl\*(C'\fR instruction
9040 (the compiler will generate the much slower \f(CW\*(C`seth/add3/jl\*(C'\fR
9041 instruction sequence).
9042 .IP "\fB\-msdata=none\fR" 4
9043 .IX Item "-msdata=none"
9044 Disable use of the small data area.  Variables will be put into
9045 one of \fB.data\fR, \fBbss\fR, or \fB.rodata\fR (unless the
9046 \&\f(CW\*(C`section\*(C'\fR attribute has been specified).
9047 This is the default.
9049 The small data area consists of sections \fB.sdata\fR and \fB.sbss\fR.
9050 Objects may be explicitly put in the small data area with the
9051 \&\f(CW\*(C`section\*(C'\fR attribute using one of these sections.
9052 .IP "\fB\-msdata=sdata\fR" 4
9053 .IX Item "-msdata=sdata"
9054 Put small global and static data in the small data area, but do not
9055 generate special code to reference them.
9056 .IP "\fB\-msdata=use\fR" 4
9057 .IX Item "-msdata=use"
9058 Put small global and static data in the small data area, and generate
9059 special instructions to reference them.
9060 .IP "\fB\-G\fR \fInum\fR" 4
9061 .IX Item "-G num"
9062 Put global and static objects less than or equal to \fInum\fR bytes
9063 into the small data or bss sections instead of the normal data or bss
9064 sections.  The default value of \fInum\fR is 8.
9065 The \fB\-msdata\fR option must be set to one of \fBsdata\fR or \fBuse\fR
9066 for this option to have any effect.
9068 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
9069 Compiling with different values of \fInum\fR may or may not work; if it
9070 doesn't the linker will give an error message\-\-\-incorrect code will not be
9071 generated.
9072 .IP "\fB\-mdebug\fR" 4
9073 .IX Item "-mdebug"
9074 Makes the M32R specific code in the compiler display some statistics
9075 that might help in debugging programs.
9076 .IP "\fB\-malign\-loops\fR" 4
9077 .IX Item "-malign-loops"
9078 Align all loops to a 32\-byte boundary.
9079 .IP "\fB\-mno\-align\-loops\fR" 4
9080 .IX Item "-mno-align-loops"
9081 Do not enforce a 32\-byte alignment for loops.  This is the default.
9082 .IP "\fB\-missue\-rate=\fR\fInumber\fR" 4
9083 .IX Item "-missue-rate=number"
9084 Issue \fInumber\fR instructions per cycle.  \fInumber\fR can only be 1
9085 or 2.
9086 .IP "\fB\-mbranch\-cost=\fR\fInumber\fR" 4
9087 .IX Item "-mbranch-cost=number"
9088 \&\fInumber\fR can only be 1 or 2.  If it is 1 then branches will be
9089 preferred over conditional code, if it is 2, then the opposite will
9090 apply.
9091 .IP "\fB\-mflush\-trap=\fR\fInumber\fR" 4
9092 .IX Item "-mflush-trap=number"
9093 Specifies the trap number to use to flush the cache.  The default is
9094 12.  Valid numbers are between 0 and 15 inclusive.
9095 .IP "\fB\-mno\-flush\-trap\fR" 4
9096 .IX Item "-mno-flush-trap"
9097 Specifies that the cache cannot be flushed by using a trap.
9098 .IP "\fB\-mflush\-func=\fR\fIname\fR" 4
9099 .IX Item "-mflush-func=name"
9100 Specifies the name of the operating system function to call to flush
9101 the cache.  The default is \fI_flush_cache\fR, but a function call
9102 will only be used if a trap is not available.
9103 .IP "\fB\-mno\-flush\-func\fR" 4
9104 .IX Item "-mno-flush-func"
9105 Indicates that there is no \s-1OS\s0 function for flushing the cache.
9107 \fIM680x0 Options\fR
9108 .IX Subsection "M680x0 Options"
9110 These are the \fB\-m\fR options defined for the 68000 series.  The default
9111 values for these options depends on which style of 68000 was selected when
9112 the compiler was configured; the defaults for the most common choices are
9113 given below.
9114 .IP "\fB\-m68000\fR" 4
9115 .IX Item "-m68000"
9116 .PD 0
9117 .IP "\fB\-mc68000\fR" 4
9118 .IX Item "-mc68000"
9120 Generate output for a 68000.  This is the default
9121 when the compiler is configured for 68000\-based systems.
9123 Use this option for microcontrollers with a 68000 or \s-1EC000\s0 core,
9124 including the 68008, 68302, 68306, 68307, 68322, 68328 and 68356.
9125 .IP "\fB\-m68020\fR" 4
9126 .IX Item "-m68020"
9127 .PD 0
9128 .IP "\fB\-mc68020\fR" 4
9129 .IX Item "-mc68020"
9131 Generate output for a 68020.  This is the default
9132 when the compiler is configured for 68020\-based systems.
9133 .IP "\fB\-m68881\fR" 4
9134 .IX Item "-m68881"
9135 Generate output containing 68881 instructions for floating point.
9136 This is the default for most 68020 systems unless \fB\-\-nfp\fR was
9137 specified when the compiler was configured.
9138 .IP "\fB\-m68030\fR" 4
9139 .IX Item "-m68030"
9140 Generate output for a 68030.  This is the default when the compiler is
9141 configured for 68030\-based systems.
9142 .IP "\fB\-m68040\fR" 4
9143 .IX Item "-m68040"
9144 Generate output for a 68040.  This is the default when the compiler is
9145 configured for 68040\-based systems.
9147 This option inhibits the use of 68881/68882 instructions that have to be
9148 emulated by software on the 68040.  Use this option if your 68040 does not
9149 have code to emulate those instructions.
9150 .IP "\fB\-m68060\fR" 4
9151 .IX Item "-m68060"
9152 Generate output for a 68060.  This is the default when the compiler is
9153 configured for 68060\-based systems.
9155 This option inhibits the use of 68020 and 68881/68882 instructions that
9156 have to be emulated by software on the 68060.  Use this option if your 68060
9157 does not have code to emulate those instructions.
9158 .IP "\fB\-mcpu32\fR" 4
9159 .IX Item "-mcpu32"
9160 Generate output for a \s-1CPU32\s0.  This is the default
9161 when the compiler is configured for CPU32\-based systems.
9163 Use this option for microcontrollers with a
9164 \&\s-1CPU32\s0 or \s-1CPU32+\s0 core, including the 68330, 68331, 68332, 68333, 68334,
9165 68336, 68340, 68341, 68349 and 68360.
9166 .IP "\fB\-m5200\fR" 4
9167 .IX Item "-m5200"
9168 Generate output for a 520X \*(L"coldfire\*(R" family cpu.  This is the default
9169 when the compiler is configured for 520X\-based systems.
9171 Use this option for microcontroller with a 5200 core, including
9172 the \s-1MCF5202\s0, \s-1MCF5203\s0, \s-1MCF5204\s0 and \s-1MCF5202\s0.
9173 .IP "\fB\-m68020\-40\fR" 4
9174 .IX Item "-m68020-40"
9175 Generate output for a 68040, without using any of the new instructions.
9176 This results in code which can run relatively efficiently on either a
9177 68020/68881 or a 68030 or a 68040.  The generated code does use the
9178 68881 instructions that are emulated on the 68040.
9179 .IP "\fB\-m68020\-60\fR" 4
9180 .IX Item "-m68020-60"
9181 Generate output for a 68060, without using any of the new instructions.
9182 This results in code which can run relatively efficiently on either a
9183 68020/68881 or a 68030 or a 68040.  The generated code does use the
9184 68881 instructions that are emulated on the 68060.
9185 .IP "\fB\-msoft\-float\fR" 4
9186 .IX Item "-msoft-float"
9187 Generate output containing library calls for floating point.
9188 \&\fBWarning:\fR the requisite libraries are not available for all m68k
9189 targets.  Normally the facilities of the machine's usual C compiler are
9190 used, but this can't be done directly in cross\-compilation.  You must
9191 make your own arrangements to provide suitable library functions for
9192 cross\-compilation.  The embedded targets \fBm68k\-*\-aout\fR and
9193 \&\fBm68k\-*\-coff\fR do provide software floating point support.
9194 .IP "\fB\-mshort\fR" 4
9195 .IX Item "-mshort"
9196 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9197 Additionally, parameters passed on the stack are also aligned to a
9198 16\-bit boundary even on targets whose \s-1API\s0 mandates promotion to 32\-bit.
9199 .IP "\fB\-mnobitfield\fR" 4
9200 .IX Item "-mnobitfield"
9201 Do not use the bit-field instructions.  The \fB\-m68000\fR, \fB\-mcpu32\fR
9202 and \fB\-m5200\fR options imply \fB\-mnobitfield\fR.
9203 .IP "\fB\-mbitfield\fR" 4
9204 .IX Item "-mbitfield"
9205 Do use the bit-field instructions.  The \fB\-m68020\fR option implies
9206 \&\fB\-mbitfield\fR.  This is the default if you use a configuration
9207 designed for a 68020.
9208 .IP "\fB\-mrtd\fR" 4
9209 .IX Item "-mrtd"
9210 Use a different function-calling convention, in which functions
9211 that take a fixed number of arguments return with the \f(CW\*(C`rtd\*(C'\fR
9212 instruction, which pops their arguments while returning.  This
9213 saves one instruction in the caller since there is no need to pop
9214 the arguments there.
9216 This calling convention is incompatible with the one normally
9217 used on Unix, so you cannot use it if you need to call libraries
9218 compiled with the Unix compiler.
9220 Also, you must provide function prototypes for all functions that
9221 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
9222 otherwise incorrect code will be generated for calls to those
9223 functions.
9225 In addition, seriously incorrect code will result if you call a
9226 function with too many arguments.  (Normally, extra arguments are
9227 harmlessly ignored.)
9229 The \f(CW\*(C`rtd\*(C'\fR instruction is supported by the 68010, 68020, 68030,
9230 68040, 68060 and \s-1CPU32\s0 processors, but not by the 68000 or 5200.
9231 .IP "\fB\-malign\-int\fR" 4
9232 .IX Item "-malign-int"
9233 .PD 0
9234 .IP "\fB\-mno\-align\-int\fR" 4
9235 .IX Item "-mno-align-int"
9237 Control whether \s-1GCC\s0 aligns \f(CW\*(C`int\*(C'\fR, \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`long long\*(C'\fR,
9238 \&\f(CW\*(C`float\*(C'\fR, \f(CW\*(C`double\*(C'\fR, and \f(CW\*(C`long double\*(C'\fR variables on a 32\-bit
9239 boundary (\fB\-malign\-int\fR) or a 16\-bit boundary (\fB\-mno\-align\-int\fR).
9240 Aligning variables on 32\-bit boundaries produces code that runs somewhat
9241 faster on processors with 32\-bit busses at the expense of more memory.
9243 \&\fBWarning:\fR if you use the \fB\-malign\-int\fR switch, \s-1GCC\s0 will
9244 align structures containing the above types  differently than
9245 most published application binary interface specifications for the m68k.
9246 .IP "\fB\-mpcrel\fR" 4
9247 .IX Item "-mpcrel"
9248 Use the pc-relative addressing mode of the 68000 directly, instead of
9249 using a global offset table.  At present, this option implies \fB\-fpic\fR,
9250 allowing at most a 16\-bit offset for pc-relative addressing.  \fB\-fPIC\fR is
9251 not presently supported with \fB\-mpcrel\fR, though this could be supported for
9252 68020 and higher processors.
9253 .IP "\fB\-mno\-strict\-align\fR" 4
9254 .IX Item "-mno-strict-align"
9255 .PD 0
9256 .IP "\fB\-mstrict\-align\fR" 4
9257 .IX Item "-mstrict-align"
9259 Do not (do) assume that unaligned memory references will be handled by
9260 the system.
9261 .IP "\fB\-msep\-data\fR" 4
9262 .IX Item "-msep-data"
9263 Generate code that allows the data segment to be located in a different
9264 area of memory from the text segment.  This allows for execute in place in
9265 an environment without virtual memory management.  This option implies
9266 \&\fB\-fPIC\fR.
9267 .IP "\fB\-mno\-sep\-data\fR" 4
9268 .IX Item "-mno-sep-data"
9269 Generate code that assumes that the data segment follows the text segment.
9270 This is the default.
9271 .IP "\fB\-mid\-shared\-library\fR" 4
9272 .IX Item "-mid-shared-library"
9273 Generate code that supports shared libraries via the library \s-1ID\s0 method.
9274 This allows for execute in place and shared libraries in an environment
9275 without virtual memory management.  This option implies \fB\-fPIC\fR.
9276 .IP "\fB\-mno\-id\-shared\-library\fR" 4
9277 .IX Item "-mno-id-shared-library"
9278 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
9279 This is the default.
9280 .IP "\fB\-mshared\-library\-id=n\fR" 4
9281 .IX Item "-mshared-library-id=n"
9282 Specified the identification number of the \s-1ID\s0 based shared library being
9283 compiled.  Specifying a value of 0 will generate more compact code, specifying
9284 other values will force the allocation of that number to the current
9285 library but is no more space or time efficient than omitting this option.
9287 \fIM68hc1x Options\fR
9288 .IX Subsection "M68hc1x Options"
9290 These are the \fB\-m\fR options defined for the 68hc11 and 68hc12
9291 microcontrollers.  The default values for these options depends on
9292 which style of microcontroller was selected when the compiler was configured;
9293 the defaults for the most common choices are given below.
9294 .IP "\fB\-m6811\fR" 4
9295 .IX Item "-m6811"
9296 .PD 0
9297 .IP "\fB\-m68hc11\fR" 4
9298 .IX Item "-m68hc11"
9300 Generate output for a 68HC11.  This is the default
9301 when the compiler is configured for 68HC11\-based systems.
9302 .IP "\fB\-m6812\fR" 4
9303 .IX Item "-m6812"
9304 .PD 0
9305 .IP "\fB\-m68hc12\fR" 4
9306 .IX Item "-m68hc12"
9308 Generate output for a 68HC12.  This is the default
9309 when the compiler is configured for 68HC12\-based systems.
9310 .IP "\fB\-m68S12\fR" 4
9311 .IX Item "-m68S12"
9312 .PD 0
9313 .IP "\fB\-m68hcs12\fR" 4
9314 .IX Item "-m68hcs12"
9316 Generate output for a 68HCS12.
9317 .IP "\fB\-mauto\-incdec\fR" 4
9318 .IX Item "-mauto-incdec"
9319 Enable the use of 68HC12 pre and post auto-increment and auto-decrement
9320 addressing modes.
9321 .IP "\fB\-minmax\fR" 4
9322 .IX Item "-minmax"
9323 .PD 0
9324 .IP "\fB\-nominmax\fR" 4
9325 .IX Item "-nominmax"
9327 Enable the use of 68HC12 min and max instructions.
9328 .IP "\fB\-mlong\-calls\fR" 4
9329 .IX Item "-mlong-calls"
9330 .PD 0
9331 .IP "\fB\-mno\-long\-calls\fR" 4
9332 .IX Item "-mno-long-calls"
9334 Treat all calls as being far away (near).  If calls are assumed to be
9335 far away, the compiler will use the \f(CW\*(C`call\*(C'\fR instruction to
9336 call a function and the \f(CW\*(C`rtc\*(C'\fR instruction for returning.
9337 .IP "\fB\-mshort\fR" 4
9338 .IX Item "-mshort"
9339 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9340 .IP "\fB\-msoft\-reg\-count=\fR\fIcount\fR" 4
9341 .IX Item "-msoft-reg-count=count"
9342 Specify the number of pseudo-soft registers which are used for the
9343 code generation.  The maximum number is 32.  Using more pseudo-soft
9344 register may or may not result in better code depending on the program.
9345 The default is 4 for 68HC11 and 2 for 68HC12.
9347 \fIMCore Options\fR
9348 .IX Subsection "MCore Options"
9350 These are the \fB\-m\fR options defined for the Motorola M*Core
9351 processors.
9352 .IP "\fB\-mhardlit\fR" 4
9353 .IX Item "-mhardlit"
9354 .PD 0
9355 .IP "\fB\-mno\-hardlit\fR" 4
9356 .IX Item "-mno-hardlit"
9358 Inline constants into the code stream if it can be done in two
9359 instructions or less.
9360 .IP "\fB\-mdiv\fR" 4
9361 .IX Item "-mdiv"
9362 .PD 0
9363 .IP "\fB\-mno\-div\fR" 4
9364 .IX Item "-mno-div"
9366 Use the divide instruction.  (Enabled by default).
9367 .IP "\fB\-mrelax\-immediate\fR" 4
9368 .IX Item "-mrelax-immediate"
9369 .PD 0
9370 .IP "\fB\-mno\-relax\-immediate\fR" 4
9371 .IX Item "-mno-relax-immediate"
9373 Allow arbitrary sized immediates in bit operations.
9374 .IP "\fB\-mwide\-bitfields\fR" 4
9375 .IX Item "-mwide-bitfields"
9376 .PD 0
9377 .IP "\fB\-mno\-wide\-bitfields\fR" 4
9378 .IX Item "-mno-wide-bitfields"
9380 Always treat bit-fields as int\-sized.
9381 .IP "\fB\-m4byte\-functions\fR" 4
9382 .IX Item "-m4byte-functions"
9383 .PD 0
9384 .IP "\fB\-mno\-4byte\-functions\fR" 4
9385 .IX Item "-mno-4byte-functions"
9387 Force all functions to be aligned to a four byte boundary.
9388 .IP "\fB\-mcallgraph\-data\fR" 4
9389 .IX Item "-mcallgraph-data"
9390 .PD 0
9391 .IP "\fB\-mno\-callgraph\-data\fR" 4
9392 .IX Item "-mno-callgraph-data"
9394 Emit callgraph information.
9395 .IP "\fB\-mslow\-bytes\fR" 4
9396 .IX Item "-mslow-bytes"
9397 .PD 0
9398 .IP "\fB\-mno\-slow\-bytes\fR" 4
9399 .IX Item "-mno-slow-bytes"
9401 Prefer word access when reading byte quantities.
9402 .IP "\fB\-mlittle\-endian\fR" 4
9403 .IX Item "-mlittle-endian"
9404 .PD 0
9405 .IP "\fB\-mbig\-endian\fR" 4
9406 .IX Item "-mbig-endian"
9408 Generate code for a little endian target.
9409 .IP "\fB\-m210\fR" 4
9410 .IX Item "-m210"
9411 .PD 0
9412 .IP "\fB\-m340\fR" 4
9413 .IX Item "-m340"
9415 Generate code for the 210 processor.
9417 \fI\s-1MIPS\s0 Options\fR
9418 .IX Subsection "MIPS Options"
9419 .IP "\fB\-EB\fR" 4
9420 .IX Item "-EB"
9421 Generate big-endian code.
9422 .IP "\fB\-EL\fR" 4
9423 .IX Item "-EL"
9424 Generate little-endian code.  This is the default for \fBmips*el\-*\-*\fR
9425 configurations.
9426 .IP "\fB\-march=\fR\fIarch\fR" 4
9427 .IX Item "-march=arch"
9428 Generate code that will run on \fIarch\fR, which can be the name of a
9429 generic \s-1MIPS\s0 \s-1ISA\s0, or the name of a particular processor.
9430 The \s-1ISA\s0 names are:
9431 \&\fBmips1\fR, \fBmips2\fR, \fBmips3\fR, \fBmips4\fR,
9432 \&\fBmips32\fR, \fBmips32r2\fR, and \fBmips64\fR.
9433 The processor names are:
9434 \&\fB4kc\fR, \fB4km\fR, \fB4kp\fR,
9435 \&\fB5kc\fR, \fB5kf\fR,
9436 \&\fB20kc\fR,
9437 \&\fB24k\fR, \fB24kc\fR, \fB24kf\fR, \fB24kx\fR,
9438 \&\fBm4k\fR,
9439 \&\fBorion\fR,
9440 \&\fBr2000\fR, \fBr3000\fR, \fBr3900\fR, \fBr4000\fR, \fBr4400\fR,
9441 \&\fBr4600\fR, \fBr4650\fR, \fBr6000\fR, \fBr8000\fR,
9442 \&\fBrm7000\fR, \fBrm9000\fR,
9443 \&\fBsb1\fR,
9444 \&\fBsr71000\fR,
9445 \&\fBvr4100\fR, \fBvr4111\fR, \fBvr4120\fR, \fBvr4130\fR, \fBvr4300\fR,
9446 \&\fBvr5000\fR, \fBvr5400\fR and \fBvr5500\fR.
9447 The special value \fBfrom-abi\fR selects the
9448 most compatible architecture for the selected \s-1ABI\s0 (that is,
9449 \&\fBmips1\fR for 32\-bit ABIs and \fBmips3\fR for 64\-bit ABIs).
9451 In processor names, a final \fB000\fR can be abbreviated as \fBk\fR
9452 (for example, \fB\-march=r2k\fR).  Prefixes are optional, and
9453 \&\fBvr\fR may be written \fBr\fR.
9455 \&\s-1GCC\s0 defines two macros based on the value of this option.  The first
9456 is \fB_MIPS_ARCH\fR, which gives the name of target architecture, as
9457 a string.  The second has the form \fB_MIPS_ARCH_\fR\fIfoo\fR,
9458 where \fIfoo\fR is the capitalized value of \fB_MIPS_ARCH\fR.
9459 For example, \fB\-march=r2000\fR will set \fB_MIPS_ARCH\fR
9460 to \fB\*(L"r2000\*(R"\fR and define the macro \fB_MIPS_ARCH_R2000\fR.
9462 Note that the \fB_MIPS_ARCH\fR macro uses the processor names given
9463 above.  In other words, it will have the full prefix and will not
9464 abbreviate \fB000\fR as \fBk\fR.  In the case of \fBfrom-abi\fR,
9465 the macro names the resolved architecture (either \fB\*(L"mips1\*(R"\fR or
9466 \&\fB\*(L"mips3\*(R"\fR).  It names the default architecture when no
9467 \&\fB\-march\fR option is given.
9468 .IP "\fB\-mtune=\fR\fIarch\fR" 4
9469 .IX Item "-mtune=arch"
9470 Optimize for \fIarch\fR.  Among other things, this option controls
9471 the way instructions are scheduled, and the perceived cost of arithmetic
9472 operations.  The list of \fIarch\fR values is the same as for
9473 \&\fB\-march\fR.
9475 When this option is not used, \s-1GCC\s0 will optimize for the processor
9476 specified by \fB\-march\fR.  By using \fB\-march\fR and
9477 \&\fB\-mtune\fR together, it is possible to generate code that will
9478 run on a family of processors, but optimize the code for one
9479 particular member of that family.
9481 \&\fB\-mtune\fR defines the macros \fB_MIPS_TUNE\fR and
9482 \&\fB_MIPS_TUNE_\fR\fIfoo\fR, which work in the same way as the
9483 \&\fB\-march\fR ones described above.
9484 .IP "\fB\-mips1\fR" 4
9485 .IX Item "-mips1"
9486 Equivalent to \fB\-march=mips1\fR.
9487 .IP "\fB\-mips2\fR" 4
9488 .IX Item "-mips2"
9489 Equivalent to \fB\-march=mips2\fR.
9490 .IP "\fB\-mips3\fR" 4
9491 .IX Item "-mips3"
9492 Equivalent to \fB\-march=mips3\fR.
9493 .IP "\fB\-mips4\fR" 4
9494 .IX Item "-mips4"
9495 Equivalent to \fB\-march=mips4\fR.
9496 .IP "\fB\-mips32\fR" 4
9497 .IX Item "-mips32"
9498 Equivalent to \fB\-march=mips32\fR.
9499 .IP "\fB\-mips32r2\fR" 4
9500 .IX Item "-mips32r2"
9501 Equivalent to \fB\-march=mips32r2\fR.
9502 .IP "\fB\-mips64\fR" 4
9503 .IX Item "-mips64"
9504 Equivalent to \fB\-march=mips64\fR.
9505 .IP "\fB\-mips16\fR" 4
9506 .IX Item "-mips16"
9507 .PD 0
9508 .IP "\fB\-mno\-mips16\fR" 4
9509 .IX Item "-mno-mips16"
9511 Generate (do not generate) \s-1MIPS16\s0 code.  If \s-1GCC\s0 is targetting a
9512 \&\s-1MIPS32\s0 or \s-1MIPS64\s0 architecture, it will make use of the MIPS16e \s-1ASE\s0.
9513 .IP "\fB\-mabi=32\fR" 4
9514 .IX Item "-mabi=32"
9515 .PD 0
9516 .IP "\fB\-mabi=o64\fR" 4
9517 .IX Item "-mabi=o64"
9518 .IP "\fB\-mabi=n32\fR" 4
9519 .IX Item "-mabi=n32"
9520 .IP "\fB\-mabi=64\fR" 4
9521 .IX Item "-mabi=64"
9522 .IP "\fB\-mabi=eabi\fR" 4
9523 .IX Item "-mabi=eabi"
9525 Generate code for the given \s-1ABI\s0.
9527 Note that the \s-1EABI\s0 has a 32\-bit and a 64\-bit variant.  \s-1GCC\s0 normally
9528 generates 64\-bit code when you select a 64\-bit architecture, but you
9529 can use \fB\-mgp32\fR to get 32\-bit code instead.
9531 For information about the O64 \s-1ABI\s0, see
9532 <\fBhttp://gcc.gnu.org/projects/mipso64\-abi.html\fR>.
9533 .IP "\fB\-mabicalls\fR" 4
9534 .IX Item "-mabicalls"
9535 .PD 0
9536 .IP "\fB\-mno\-abicalls\fR" 4
9537 .IX Item "-mno-abicalls"
9539 Generate (do not generate) SVR4\-style position-independent code.
9540 \&\fB\-mabicalls\fR is the default for SVR4\-based systems.
9541 .IP "\fB\-mxgot\fR" 4
9542 .IX Item "-mxgot"
9543 .PD 0
9544 .IP "\fB\-mno\-xgot\fR" 4
9545 .IX Item "-mno-xgot"
9547 Lift (do not lift) the usual restrictions on the size of the global
9548 offset table.
9550 \&\s-1GCC\s0 normally uses a single instruction to load values from the \s-1GOT\s0.
9551 While this is relatively efficient, it will only work if the \s-1GOT\s0
9552 is smaller than about 64k.  Anything larger will cause the linker
9553 to report an error such as:
9555 .Vb 1
9556 \&        relocation truncated to fit: R_MIPS_GOT16 foobar
9559 If this happens, you should recompile your code with \fB\-mxgot\fR.
9560 It should then work with very large GOTs, although it will also be
9561 less efficient, since it will take three instructions to fetch the
9562 value of a global symbol.
9564 Note that some linkers can create multiple GOTs.  If you have such a
9565 linker, you should only need to use \fB\-mxgot\fR when a single object
9566 file accesses more than 64k's worth of \s-1GOT\s0 entries.  Very few do.
9568 These options have no effect unless \s-1GCC\s0 is generating position
9569 independent code.
9570 .IP "\fB\-mgp32\fR" 4
9571 .IX Item "-mgp32"
9572 Assume that general-purpose registers are 32 bits wide.
9573 .IP "\fB\-mgp64\fR" 4
9574 .IX Item "-mgp64"
9575 Assume that general-purpose registers are 64 bits wide.
9576 .IP "\fB\-mfp32\fR" 4
9577 .IX Item "-mfp32"
9578 Assume that floating-point registers are 32 bits wide.
9579 .IP "\fB\-mfp64\fR" 4
9580 .IX Item "-mfp64"
9581 Assume that floating-point registers are 64 bits wide.
9582 .IP "\fB\-mhard\-float\fR" 4
9583 .IX Item "-mhard-float"
9584 Use floating-point coprocessor instructions.
9585 .IP "\fB\-msoft\-float\fR" 4
9586 .IX Item "-msoft-float"
9587 Do not use floating-point coprocessor instructions.  Implement
9588 floating-point calculations using library calls instead.
9589 .IP "\fB\-msingle\-float\fR" 4
9590 .IX Item "-msingle-float"
9591 Assume that the floating-point coprocessor only supports single-precision
9592 operations.
9593 .IP "\fB\-mdouble\-float\fR" 4
9594 .IX Item "-mdouble-float"
9595 Assume that the floating-point coprocessor supports double-precision
9596 operations.  This is the default.
9597 .IP "\fB\-mdsp\fR" 4
9598 .IX Item "-mdsp"
9599 .PD 0
9600 .IP "\fB\-mno\-dsp\fR" 4
9601 .IX Item "-mno-dsp"
9603 Use (do not use) the \s-1MIPS\s0 \s-1DSP\s0 \s-1ASE\s0.  
9604 .IP "\fB\-mpaired\-single\fR" 4
9605 .IX Item "-mpaired-single"
9606 .PD 0
9607 .IP "\fB\-mno\-paired\-single\fR" 4
9608 .IX Item "-mno-paired-single"
9610 Use (do not use) paired-single floating-point instructions.
9611   This option can only be used
9612 when generating 64\-bit code and requires hardware floating-point
9613 support to be enabled.
9614 .IP "\fB\-mips3d\fR" 4
9615 .IX Item "-mips3d"
9616 .PD 0
9617 .IP "\fB\-mno\-mips3d\fR" 4
9618 .IX Item "-mno-mips3d"
9620 Use (do not use) the \s-1MIPS\-3D\s0 \s-1ASE\s0.  
9621 The option \fB\-mips3d\fR implies \fB\-mpaired\-single\fR.
9622 .IP "\fB\-mlong64\fR" 4
9623 .IX Item "-mlong64"
9624 Force \f(CW\*(C`long\*(C'\fR types to be 64 bits wide.  See \fB\-mlong32\fR for
9625 an explanation of the default and the way that the pointer size is
9626 determined.
9627 .IP "\fB\-mlong32\fR" 4
9628 .IX Item "-mlong32"
9629 Force \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`int\*(C'\fR, and pointer types to be 32 bits wide.
9631 The default size of \f(CW\*(C`int\*(C'\fRs, \f(CW\*(C`long\*(C'\fRs and pointers depends on
9632 the \s-1ABI\s0.  All the supported ABIs use 32\-bit \f(CW\*(C`int\*(C'\fRs.  The n64 \s-1ABI\s0
9633 uses 64\-bit \f(CW\*(C`long\*(C'\fRs, as does the 64\-bit \s-1EABI\s0; the others use
9634 32\-bit \f(CW\*(C`long\*(C'\fRs.  Pointers are the same size as \f(CW\*(C`long\*(C'\fRs,
9635 or the same size as integer registers, whichever is smaller.
9636 .IP "\fB\-msym32\fR" 4
9637 .IX Item "-msym32"
9638 .PD 0
9639 .IP "\fB\-mno\-sym32\fR" 4
9640 .IX Item "-mno-sym32"
9642 Assume (do not assume) that all symbols have 32\-bit values, regardless
9643 of the selected \s-1ABI\s0.  This option is useful in combination with
9644 \&\fB\-mabi=64\fR and \fB\-mno\-abicalls\fR because it allows \s-1GCC\s0
9645 to generate shorter and faster references to symbolic addresses.
9646 .IP "\fB\-G\fR \fInum\fR" 4
9647 .IX Item "-G num"
9648 Put global and static items less than or equal to \fInum\fR bytes into
9649 the small data or bss section instead of the normal data or bss section.
9650 This allows the data to be accessed using a single instruction.
9652 All modules should be compiled with the same \fB\-G\fR \fInum\fR
9653 value.
9654 .IP "\fB\-membedded\-data\fR" 4
9655 .IX Item "-membedded-data"
9656 .PD 0
9657 .IP "\fB\-mno\-embedded\-data\fR" 4
9658 .IX Item "-mno-embedded-data"
9660 Allocate variables to the read-only data section first if possible, then
9661 next in the small data section if possible, otherwise in data.  This gives
9662 slightly slower code than the default, but reduces the amount of \s-1RAM\s0 required
9663 when executing, and thus may be preferred for some embedded systems.
9664 .IP "\fB\-muninit\-const\-in\-rodata\fR" 4
9665 .IX Item "-muninit-const-in-rodata"
9666 .PD 0
9667 .IP "\fB\-mno\-uninit\-const\-in\-rodata\fR" 4
9668 .IX Item "-mno-uninit-const-in-rodata"
9670 Put uninitialized \f(CW\*(C`const\*(C'\fR variables in the read-only data section.
9671 This option is only meaningful in conjunction with \fB\-membedded\-data\fR.
9672 .IP "\fB\-msplit\-addresses\fR" 4
9673 .IX Item "-msplit-addresses"
9674 .PD 0
9675 .IP "\fB\-mno\-split\-addresses\fR" 4
9676 .IX Item "-mno-split-addresses"
9678 Enable (disable) use of the \f(CW\*(C`%hi()\*(C'\fR and \f(CW\*(C`%lo()\*(C'\fR assembler
9679 relocation operators.  This option has been superseded by
9680 \&\fB\-mexplicit\-relocs\fR but is retained for backwards compatibility.
9681 .IP "\fB\-mexplicit\-relocs\fR" 4
9682 .IX Item "-mexplicit-relocs"
9683 .PD 0
9684 .IP "\fB\-mno\-explicit\-relocs\fR" 4
9685 .IX Item "-mno-explicit-relocs"
9687 Use (do not use) assembler relocation operators when dealing with symbolic
9688 addresses.  The alternative, selected by \fB\-mno\-explicit\-relocs\fR,
9689 is to use assembler macros instead.
9691 \&\fB\-mexplicit\-relocs\fR is the default if \s-1GCC\s0 was configured
9692 to use an assembler that supports relocation operators.
9693 .IP "\fB\-mcheck\-zero\-division\fR" 4
9694 .IX Item "-mcheck-zero-division"
9695 .PD 0
9696 .IP "\fB\-mno\-check\-zero\-division\fR" 4
9697 .IX Item "-mno-check-zero-division"
9699 Trap (do not trap) on integer division by zero.  The default is
9700 \&\fB\-mcheck\-zero\-division\fR.
9701 .IP "\fB\-mdivide\-traps\fR" 4
9702 .IX Item "-mdivide-traps"
9703 .PD 0
9704 .IP "\fB\-mdivide\-breaks\fR" 4
9705 .IX Item "-mdivide-breaks"
9707 \&\s-1MIPS\s0 systems check for division by zero by generating either a
9708 conditional trap or a break instruction.  Using traps results in
9709 smaller code, but is only supported on \s-1MIPS\s0 \s-1II\s0 and later.  Also, some
9710 versions of the Linux kernel have a bug that prevents trap from
9711 generating the proper signal (\f(CW\*(C`SIGFPE\*(C'\fR).  Use \fB\-mdivide\-traps\fR to
9712 allow conditional traps on architectures that support them and
9713 \&\fB\-mdivide\-breaks\fR to force the use of breaks.
9715 The default is usually \fB\-mdivide\-traps\fR, but this can be
9716 overridden at configure time using \fB\-\-with\-divide=breaks\fR.
9717 Divide-by-zero checks can be completely disabled using
9718 \&\fB\-mno\-check\-zero\-division\fR.
9719 .IP "\fB\-mmemcpy\fR" 4
9720 .IX Item "-mmemcpy"
9721 .PD 0
9722 .IP "\fB\-mno\-memcpy\fR" 4
9723 .IX Item "-mno-memcpy"
9725 Force (do not force) the use of \f(CW\*(C`memcpy()\*(C'\fR for non-trivial block
9726 moves.  The default is \fB\-mno\-memcpy\fR, which allows \s-1GCC\s0 to inline
9727 most constant-sized copies.
9728 .IP "\fB\-mlong\-calls\fR" 4
9729 .IX Item "-mlong-calls"
9730 .PD 0
9731 .IP "\fB\-mno\-long\-calls\fR" 4
9732 .IX Item "-mno-long-calls"
9734 Disable (do not disable) use of the \f(CW\*(C`jal\*(C'\fR instruction.  Calling
9735 functions using \f(CW\*(C`jal\*(C'\fR is more efficient but requires the caller
9736 and callee to be in the same 256 megabyte segment.
9738 This option has no effect on abicalls code.  The default is
9739 \&\fB\-mno\-long\-calls\fR.
9740 .IP "\fB\-mmad\fR" 4
9741 .IX Item "-mmad"
9742 .PD 0
9743 .IP "\fB\-mno\-mad\fR" 4
9744 .IX Item "-mno-mad"
9746 Enable (disable) use of the \f(CW\*(C`mad\*(C'\fR, \f(CW\*(C`madu\*(C'\fR and \f(CW\*(C`mul\*(C'\fR
9747 instructions, as provided by the R4650 \s-1ISA\s0.
9748 .IP "\fB\-mfused\-madd\fR" 4
9749 .IX Item "-mfused-madd"
9750 .PD 0
9751 .IP "\fB\-mno\-fused\-madd\fR" 4
9752 .IX Item "-mno-fused-madd"
9754 Enable (disable) use of the floating point multiply-accumulate
9755 instructions, when they are available.  The default is
9756 \&\fB\-mfused\-madd\fR.
9758 When multiply-accumulate instructions are used, the intermediate
9759 product is calculated to infinite precision and is not subject to
9760 the \s-1FCSR\s0 Flush to Zero bit.  This may be undesirable in some
9761 circumstances.
9762 .IP "\fB\-nocpp\fR" 4
9763 .IX Item "-nocpp"
9764 Tell the \s-1MIPS\s0 assembler to not run its preprocessor over user
9765 assembler files (with a \fB.s\fR suffix) when assembling them.
9766 .IP "\fB\-mfix\-r4000\fR" 4
9767 .IX Item "-mfix-r4000"
9768 .PD 0
9769 .IP "\fB\-mno\-fix\-r4000\fR" 4
9770 .IX Item "-mno-fix-r4000"
9772 Work around certain R4000 \s-1CPU\s0 errata:
9773 .RS 4
9774 .IP "\-" 4
9775 A double-word or a variable shift may give an incorrect result if executed
9776 immediately after starting an integer division.
9777 .IP "\-" 4
9778 A double-word or a variable shift may give an incorrect result if executed
9779 while an integer multiplication is in progress.
9780 .IP "\-" 4
9781 An integer division may give an incorrect result if started in a delay slot
9782 of a taken branch or a jump.
9784 .RS 4
9786 .IP "\fB\-mfix\-r4400\fR" 4
9787 .IX Item "-mfix-r4400"
9788 .PD 0
9789 .IP "\fB\-mno\-fix\-r4400\fR" 4
9790 .IX Item "-mno-fix-r4400"
9792 Work around certain R4400 \s-1CPU\s0 errata:
9793 .RS 4
9794 .IP "\-" 4
9795 A double-word or a variable shift may give an incorrect result if executed
9796 immediately after starting an integer division.
9798 .RS 4
9800 .IP "\fB\-mfix\-vr4120\fR" 4
9801 .IX Item "-mfix-vr4120"
9802 .PD 0
9803 .IP "\fB\-mno\-fix\-vr4120\fR" 4
9804 .IX Item "-mno-fix-vr4120"
9806 Work around certain \s-1VR4120\s0 errata:
9807 .RS 4
9808 .IP "\-" 4
9809 \&\f(CW\*(C`dmultu\*(C'\fR does not always produce the correct result.
9810 .IP "\-" 4
9811 \&\f(CW\*(C`div\*(C'\fR and \f(CW\*(C`ddiv\*(C'\fR do not always produce the correct result if one
9812 of the operands is negative.
9814 .RS 4
9816 The workarounds for the division errata rely on special functions in
9817 \&\fIlibgcc.a\fR.  At present, these functions are only provided by
9818 the \f(CW\*(C`mips64vr*\-elf\*(C'\fR configurations.
9820 Other \s-1VR4120\s0 errata require a nop to be inserted between certain pairs of
9821 instructions.  These errata are handled by the assembler, not by \s-1GCC\s0 itself.
9823 .IP "\fB\-mfix\-vr4130\fR" 4
9824 .IX Item "-mfix-vr4130"
9825 Work around the \s-1VR4130\s0 \f(CW\*(C`mflo\*(C'\fR/\f(CW\*(C`mfhi\*(C'\fR errata.  The
9826 workarounds are implemented by the assembler rather than by \s-1GCC\s0,
9827 although \s-1GCC\s0 will avoid using \f(CW\*(C`mflo\*(C'\fR and \f(CW\*(C`mfhi\*(C'\fR if the
9828 \&\s-1VR4130\s0 \f(CW\*(C`macc\*(C'\fR, \f(CW\*(C`macchi\*(C'\fR, \f(CW\*(C`dmacc\*(C'\fR and \f(CW\*(C`dmacchi\*(C'\fR
9829 instructions are available instead.
9830 .IP "\fB\-mfix\-sb1\fR" 4
9831 .IX Item "-mfix-sb1"
9832 .PD 0
9833 .IP "\fB\-mno\-fix\-sb1\fR" 4
9834 .IX Item "-mno-fix-sb1"
9836 Work around certain \s-1SB\-1\s0 \s-1CPU\s0 core errata.
9837 (This flag currently works around the \s-1SB\-1\s0 revision 2
9838 \&\*(L"F1\*(R" and \*(L"F2\*(R" floating point errata.)
9839 .IP "\fB\-mflush\-func=\fR\fIfunc\fR" 4
9840 .IX Item "-mflush-func=func"
9841 .PD 0
9842 .IP "\fB\-mno\-flush\-func\fR" 4
9843 .IX Item "-mno-flush-func"
9845 Specifies the function to call to flush the I and D caches, or to not
9846 call any such function.  If called, the function must take the same
9847 arguments as the common \f(CW\*(C`_flush_func()\*(C'\fR, that is, the address of the
9848 memory range for which the cache is being flushed, the size of the
9849 memory range, and the number 3 (to flush both caches).  The default
9850 depends on the target \s-1GCC\s0 was configured for, but commonly is either
9851 \&\fB_flush_func\fR or \fB_\|_cpu_flush\fR.
9852 .IP "\fB\-mbranch\-likely\fR" 4
9853 .IX Item "-mbranch-likely"
9854 .PD 0
9855 .IP "\fB\-mno\-branch\-likely\fR" 4
9856 .IX Item "-mno-branch-likely"
9858 Enable or disable use of Branch Likely instructions, regardless of the
9859 default for the selected architecture.  By default, Branch Likely
9860 instructions may be generated if they are supported by the selected
9861 architecture.  An exception is for the \s-1MIPS32\s0 and \s-1MIPS64\s0 architectures
9862 and processors which implement those architectures; for those, Branch
9863 Likely instructions will not be generated by default because the \s-1MIPS32\s0
9864 and \s-1MIPS64\s0 architectures specifically deprecate their use.
9865 .IP "\fB\-mfp\-exceptions\fR" 4
9866 .IX Item "-mfp-exceptions"
9867 .PD 0
9868 .IP "\fB\-mno\-fp\-exceptions\fR" 4
9869 .IX Item "-mno-fp-exceptions"
9871 Specifies whether \s-1FP\s0 exceptions are enabled.  This affects how we schedule
9872 \&\s-1FP\s0 instructions for some processors.  The default is that \s-1FP\s0 exceptions are
9873 enabled.
9875 For instance, on the \s-1SB\-1\s0, if \s-1FP\s0 exceptions are disabled, and we are emitting
9876 64\-bit code, then we can use both \s-1FP\s0 pipes.  Otherwise, we can only use one
9877 \&\s-1FP\s0 pipe.
9878 .IP "\fB\-mvr4130\-align\fR" 4
9879 .IX Item "-mvr4130-align"
9880 .PD 0
9881 .IP "\fB\-mno\-vr4130\-align\fR" 4
9882 .IX Item "-mno-vr4130-align"
9884 The \s-1VR4130\s0 pipeline is two-way superscalar, but can only issue two
9885 instructions together if the first one is 8\-byte aligned.  When this
9886 option is enabled, \s-1GCC\s0 will align pairs of instructions that it
9887 thinks should execute in parallel.
9889 This option only has an effect when optimizing for the \s-1VR4130\s0.
9890 It normally makes code faster, but at the expense of making it bigger.
9891 It is enabled by default at optimization level \fB\-O3\fR.
9893 \fI\s-1MMIX\s0 Options\fR
9894 .IX Subsection "MMIX Options"
9896 These options are defined for the \s-1MMIX:\s0
9897 .IP "\fB\-mlibfuncs\fR" 4
9898 .IX Item "-mlibfuncs"
9899 .PD 0
9900 .IP "\fB\-mno\-libfuncs\fR" 4
9901 .IX Item "-mno-libfuncs"
9903 Specify that intrinsic library functions are being compiled, passing all
9904 values in registers, no matter the size.
9905 .IP "\fB\-mepsilon\fR" 4
9906 .IX Item "-mepsilon"
9907 .PD 0
9908 .IP "\fB\-mno\-epsilon\fR" 4
9909 .IX Item "-mno-epsilon"
9911 Generate floating-point comparison instructions that compare with respect
9912 to the \f(CW\*(C`rE\*(C'\fR epsilon register.
9913 .IP "\fB\-mabi=mmixware\fR" 4
9914 .IX Item "-mabi=mmixware"
9915 .PD 0
9916 .IP "\fB\-mabi=gnu\fR" 4
9917 .IX Item "-mabi=gnu"
9919 Generate code that passes function parameters and return values that (in
9920 the called function) are seen as registers \f(CW$0\fR and up, as opposed to
9921 the \s-1GNU\s0 \s-1ABI\s0 which uses global registers \f(CW$231\fR and up.
9922 .IP "\fB\-mzero\-extend\fR" 4
9923 .IX Item "-mzero-extend"
9924 .PD 0
9925 .IP "\fB\-mno\-zero\-extend\fR" 4
9926 .IX Item "-mno-zero-extend"
9928 When reading data from memory in sizes shorter than 64 bits, use (do not
9929 use) zero-extending load instructions by default, rather than
9930 sign-extending ones.
9931 .IP "\fB\-mknuthdiv\fR" 4
9932 .IX Item "-mknuthdiv"
9933 .PD 0
9934 .IP "\fB\-mno\-knuthdiv\fR" 4
9935 .IX Item "-mno-knuthdiv"
9937 Make the result of a division yielding a remainder have the same sign as
9938 the divisor.  With the default, \fB\-mno\-knuthdiv\fR, the sign of the
9939 remainder follows the sign of the dividend.  Both methods are
9940 arithmetically valid, the latter being almost exclusively used.
9941 .IP "\fB\-mtoplevel\-symbols\fR" 4
9942 .IX Item "-mtoplevel-symbols"
9943 .PD 0
9944 .IP "\fB\-mno\-toplevel\-symbols\fR" 4
9945 .IX Item "-mno-toplevel-symbols"
9947 Prepend (do not prepend) a \fB:\fR to all global symbols, so the assembly
9948 code can be used with the \f(CW\*(C`PREFIX\*(C'\fR assembly directive.
9949 .IP "\fB\-melf\fR" 4
9950 .IX Item "-melf"
9951 Generate an executable in the \s-1ELF\s0 format, rather than the default
9952 \&\fBmmo\fR format used by the \fBmmix\fR simulator.
9953 .IP "\fB\-mbranch\-predict\fR" 4
9954 .IX Item "-mbranch-predict"
9955 .PD 0
9956 .IP "\fB\-mno\-branch\-predict\fR" 4
9957 .IX Item "-mno-branch-predict"
9959 Use (do not use) the probable-branch instructions, when static branch
9960 prediction indicates a probable branch.
9961 .IP "\fB\-mbase\-addresses\fR" 4
9962 .IX Item "-mbase-addresses"
9963 .PD 0
9964 .IP "\fB\-mno\-base\-addresses\fR" 4
9965 .IX Item "-mno-base-addresses"
9967 Generate (do not generate) code that uses \fIbase addresses\fR.  Using a
9968 base address automatically generates a request (handled by the assembler
9969 and the linker) for a constant to be set up in a global register.  The
9970 register is used for one or more base address requests within the range 0
9971 to 255 from the value held in the register.  The generally leads to short
9972 and fast code, but the number of different data items that can be
9973 addressed is limited.  This means that a program that uses lots of static
9974 data may require \fB\-mno\-base\-addresses\fR.
9975 .IP "\fB\-msingle\-exit\fR" 4
9976 .IX Item "-msingle-exit"
9977 .PD 0
9978 .IP "\fB\-mno\-single\-exit\fR" 4
9979 .IX Item "-mno-single-exit"
9981 Force (do not force) generated code to have a single exit point in each
9982 function.
9984 \fI\s-1MN10300\s0 Options\fR
9985 .IX Subsection "MN10300 Options"
9987 These \fB\-m\fR options are defined for Matsushita \s-1MN10300\s0 architectures:
9988 .IP "\fB\-mmult\-bug\fR" 4
9989 .IX Item "-mmult-bug"
9990 Generate code to avoid bugs in the multiply instructions for the \s-1MN10300\s0
9991 processors.  This is the default.
9992 .IP "\fB\-mno\-mult\-bug\fR" 4
9993 .IX Item "-mno-mult-bug"
9994 Do not generate code to avoid bugs in the multiply instructions for the
9995 \&\s-1MN10300\s0 processors.
9996 .IP "\fB\-mam33\fR" 4
9997 .IX Item "-mam33"
9998 Generate code which uses features specific to the \s-1AM33\s0 processor.
9999 .IP "\fB\-mno\-am33\fR" 4
10000 .IX Item "-mno-am33"
10001 Do not generate code which uses features specific to the \s-1AM33\s0 processor.  This
10002 is the default.
10003 .IP "\fB\-mreturn\-pointer\-on\-d0\fR" 4
10004 .IX Item "-mreturn-pointer-on-d0"
10005 When generating a function which returns a pointer, return the pointer
10006 in both \f(CW\*(C`a0\*(C'\fR and \f(CW\*(C`d0\*(C'\fR.  Otherwise, the pointer is returned
10007 only in a0, and attempts to call such functions without a prototype
10008 would result in errors.  Note that this option is on by default; use
10009 \&\fB\-mno\-return\-pointer\-on\-d0\fR to disable it.
10010 .IP "\fB\-mno\-crt0\fR" 4
10011 .IX Item "-mno-crt0"
10012 Do not link in the C run-time initialization object file.
10013 .IP "\fB\-mrelax\fR" 4
10014 .IX Item "-mrelax"
10015 Indicate to the linker that it should perform a relaxation optimization pass
10016 to shorten branches, calls and absolute memory addresses.  This option only
10017 has an effect when used on the command line for the final link step.
10019 This option makes symbolic debugging impossible.
10021 \fI\s-1MT\s0 Options\fR
10022 .IX Subsection "MT Options"
10024 These \fB\-m\fR options are defined for Morpho \s-1MT\s0 architectures:
10025 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
10026 .IX Item "-march=cpu-type"
10027 Generate code that will run on \fIcpu-type\fR, which is the name of a system
10028 representing a certain processor type.  Possible values for
10029 \&\fIcpu-type\fR are \fBms1\-64\-001\fR, \fBms1\-16\-002\fR,
10030 \&\fBms1\-16\-003\fR and \fBms2\fR.
10032 When this option is not used, the default is \fB\-march=ms1\-16\-002\fR.
10033 .IP "\fB\-mbacc\fR" 4
10034 .IX Item "-mbacc"
10035 Use byte loads and stores when generating code.
10036 .IP "\fB\-mno\-bacc\fR" 4
10037 .IX Item "-mno-bacc"
10038 Do not use byte loads and stores when generating code.
10039 .IP "\fB\-msim\fR" 4
10040 .IX Item "-msim"
10041 Use simulator runtime
10042 .IP "\fB\-mno\-crt0\fR" 4
10043 .IX Item "-mno-crt0"
10044 Do not link in the C run-time initialization object file
10045 \&\fIcrti.o\fR.  Other run-time initialization and termination files
10046 such as \fIstartup.o\fR and \fIexit.o\fR are still included on the
10047 linker command line.
10049 \fI\s-1PDP\-11\s0 Options\fR
10050 .IX Subsection "PDP-11 Options"
10052 These options are defined for the \s-1PDP\-11:\s0
10053 .IP "\fB\-mfpu\fR" 4
10054 .IX Item "-mfpu"
10055 Use hardware \s-1FPP\s0 floating point.  This is the default.  (\s-1FIS\s0 floating
10056 point on the \s-1PDP\-11/40\s0 is not supported.)
10057 .IP "\fB\-msoft\-float\fR" 4
10058 .IX Item "-msoft-float"
10059 Do not use hardware floating point.
10060 .IP "\fB\-mac0\fR" 4
10061 .IX Item "-mac0"
10062 Return floating-point results in ac0 (fr0 in Unix assembler syntax).
10063 .IP "\fB\-mno\-ac0\fR" 4
10064 .IX Item "-mno-ac0"
10065 Return floating-point results in memory.  This is the default.
10066 .IP "\fB\-m40\fR" 4
10067 .IX Item "-m40"
10068 Generate code for a \s-1PDP\-11/40\s0.
10069 .IP "\fB\-m45\fR" 4
10070 .IX Item "-m45"
10071 Generate code for a \s-1PDP\-11/45\s0.  This is the default.
10072 .IP "\fB\-m10\fR" 4
10073 .IX Item "-m10"
10074 Generate code for a \s-1PDP\-11/10\s0.
10075 .IP "\fB\-mbcopy\-builtin\fR" 4
10076 .IX Item "-mbcopy-builtin"
10077 Use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.  This is the
10078 default.
10079 .IP "\fB\-mbcopy\fR" 4
10080 .IX Item "-mbcopy"
10081 Do not use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.
10082 .IP "\fB\-mint16\fR" 4
10083 .IX Item "-mint16"
10084 .PD 0
10085 .IP "\fB\-mno\-int32\fR" 4
10086 .IX Item "-mno-int32"
10088 Use 16\-bit \f(CW\*(C`int\*(C'\fR.  This is the default.
10089 .IP "\fB\-mint32\fR" 4
10090 .IX Item "-mint32"
10091 .PD 0
10092 .IP "\fB\-mno\-int16\fR" 4
10093 .IX Item "-mno-int16"
10095 Use 32\-bit \f(CW\*(C`int\*(C'\fR.
10096 .IP "\fB\-mfloat64\fR" 4
10097 .IX Item "-mfloat64"
10098 .PD 0
10099 .IP "\fB\-mno\-float32\fR" 4
10100 .IX Item "-mno-float32"
10102 Use 64\-bit \f(CW\*(C`float\*(C'\fR.  This is the default.
10103 .IP "\fB\-mfloat32\fR" 4
10104 .IX Item "-mfloat32"
10105 .PD 0
10106 .IP "\fB\-mno\-float64\fR" 4
10107 .IX Item "-mno-float64"
10109 Use 32\-bit \f(CW\*(C`float\*(C'\fR.
10110 .IP "\fB\-mabshi\fR" 4
10111 .IX Item "-mabshi"
10112 Use \f(CW\*(C`abshi2\*(C'\fR pattern.  This is the default.
10113 .IP "\fB\-mno\-abshi\fR" 4
10114 .IX Item "-mno-abshi"
10115 Do not use \f(CW\*(C`abshi2\*(C'\fR pattern.
10116 .IP "\fB\-mbranch\-expensive\fR" 4
10117 .IX Item "-mbranch-expensive"
10118 Pretend that branches are expensive.  This is for experimenting with
10119 code generation only.
10120 .IP "\fB\-mbranch\-cheap\fR" 4
10121 .IX Item "-mbranch-cheap"
10122 Do not pretend that branches are expensive.  This is the default.
10123 .IP "\fB\-msplit\fR" 4
10124 .IX Item "-msplit"
10125 Generate code for a system with split I&D.
10126 .IP "\fB\-mno\-split\fR" 4
10127 .IX Item "-mno-split"
10128 Generate code for a system without split I&D.  This is the default.
10129 .IP "\fB\-munix\-asm\fR" 4
10130 .IX Item "-munix-asm"
10131 Use Unix assembler syntax.  This is the default when configured for
10132 \&\fBpdp11\-*\-bsd\fR.
10133 .IP "\fB\-mdec\-asm\fR" 4
10134 .IX Item "-mdec-asm"
10135 Use \s-1DEC\s0 assembler syntax.  This is the default when configured for any
10136 \&\s-1PDP\-11\s0 target other than \fBpdp11\-*\-bsd\fR.
10138 \fIPowerPC Options\fR
10139 .IX Subsection "PowerPC Options"
10141 These are listed under 
10143 \fI\s-1IBM\s0 \s-1RS/6000\s0 and PowerPC Options\fR
10144 .IX Subsection "IBM RS/6000 and PowerPC Options"
10146 These \fB\-m\fR options are defined for the \s-1IBM\s0 \s-1RS/6000\s0 and PowerPC:
10147 .IP "\fB\-mpower\fR" 4
10148 .IX Item "-mpower"
10149 .PD 0
10150 .IP "\fB\-mno\-power\fR" 4
10151 .IX Item "-mno-power"
10152 .IP "\fB\-mpower2\fR" 4
10153 .IX Item "-mpower2"
10154 .IP "\fB\-mno\-power2\fR" 4
10155 .IX Item "-mno-power2"
10156 .IP "\fB\-mpowerpc\fR" 4
10157 .IX Item "-mpowerpc"
10158 .IP "\fB\-mno\-powerpc\fR" 4
10159 .IX Item "-mno-powerpc"
10160 .IP "\fB\-mpowerpc\-gpopt\fR" 4
10161 .IX Item "-mpowerpc-gpopt"
10162 .IP "\fB\-mno\-powerpc\-gpopt\fR" 4
10163 .IX Item "-mno-powerpc-gpopt"
10164 .IP "\fB\-mpowerpc\-gfxopt\fR" 4
10165 .IX Item "-mpowerpc-gfxopt"
10166 .IP "\fB\-mno\-powerpc\-gfxopt\fR" 4
10167 .IX Item "-mno-powerpc-gfxopt"
10168 .IP "\fB\-mpowerpc64\fR" 4
10169 .IX Item "-mpowerpc64"
10170 .IP "\fB\-mno\-powerpc64\fR" 4
10171 .IX Item "-mno-powerpc64"
10172 .IP "\fB\-mmfcrf\fR" 4
10173 .IX Item "-mmfcrf"
10174 .IP "\fB\-mno\-mfcrf\fR" 4
10175 .IX Item "-mno-mfcrf"
10176 .IP "\fB\-mpopcntb\fR" 4
10177 .IX Item "-mpopcntb"
10178 .IP "\fB\-mno\-popcntb\fR" 4
10179 .IX Item "-mno-popcntb"
10180 .IP "\fB\-mfprnd\fR" 4
10181 .IX Item "-mfprnd"
10182 .IP "\fB\-mno\-fprnd\fR" 4
10183 .IX Item "-mno-fprnd"
10185 \&\s-1GCC\s0 supports two related instruction set architectures for the
10186 \&\s-1RS/6000\s0 and PowerPC.  The \fI\s-1POWER\s0\fR instruction set are those
10187 instructions supported by the \fBrios\fR chip set used in the original
10188 \&\s-1RS/6000\s0 systems and the \fIPowerPC\fR instruction set is the
10189 architecture of the Freescale MPC5xx, MPC6xx, MPC8xx microprocessors, and
10190 the \s-1IBM\s0 4xx, 6xx, and follow-on microprocessors.
10192 Neither architecture is a subset of the other.  However there is a
10193 large common subset of instructions supported by both.  An \s-1MQ\s0
10194 register is included in processors supporting the \s-1POWER\s0 architecture.
10196 You use these options to specify which instructions are available on the
10197 processor you are using.  The default value of these options is
10198 determined when configuring \s-1GCC\s0.  Specifying the
10199 \&\fB\-mcpu=\fR\fIcpu_type\fR overrides the specification of these
10200 options.  We recommend you use the \fB\-mcpu=\fR\fIcpu_type\fR option
10201 rather than the options listed above.
10203 The \fB\-mpower\fR option allows \s-1GCC\s0 to generate instructions that
10204 are found only in the \s-1POWER\s0 architecture and to use the \s-1MQ\s0 register.
10205 Specifying \fB\-mpower2\fR implies \fB\-power\fR and also allows \s-1GCC\s0
10206 to generate instructions that are present in the \s-1POWER2\s0 architecture but
10207 not the original \s-1POWER\s0 architecture.
10209 The \fB\-mpowerpc\fR option allows \s-1GCC\s0 to generate instructions that
10210 are found only in the 32\-bit subset of the PowerPC architecture.
10211 Specifying \fB\-mpowerpc\-gpopt\fR implies \fB\-mpowerpc\fR and also allows
10212 \&\s-1GCC\s0 to use the optional PowerPC architecture instructions in the
10213 General Purpose group, including floating-point square root.  Specifying
10214 \&\fB\-mpowerpc\-gfxopt\fR implies \fB\-mpowerpc\fR and also allows \s-1GCC\s0 to
10215 use the optional PowerPC architecture instructions in the Graphics
10216 group, including floating-point select.
10218 The \fB\-mmfcrf\fR option allows \s-1GCC\s0 to generate the move from
10219 condition register field instruction implemented on the \s-1POWER4\s0
10220 processor and other processors that support the PowerPC V2.01
10221 architecture.
10222 The \fB\-mpopcntb\fR option allows \s-1GCC\s0 to generate the popcount and
10223 double precision \s-1FP\s0 reciprocal estimate instruction implemented on the
10224 \&\s-1POWER5\s0 processor and other processors that support the PowerPC V2.02
10225 architecture.
10226 The \fB\-mfprnd\fR option allows \s-1GCC\s0 to generate the \s-1FP\s0 round to
10227 integer instructions implemented on the \s-1POWER5+\s0 processor and other
10228 processors that support the PowerPC V2.03 architecture.
10230 The \fB\-mpowerpc64\fR option allows \s-1GCC\s0 to generate the additional
10231 64\-bit instructions that are found in the full PowerPC64 architecture
10232 and to treat GPRs as 64\-bit, doubleword quantities.  \s-1GCC\s0 defaults to
10233 \&\fB\-mno\-powerpc64\fR.
10235 If you specify both \fB\-mno\-power\fR and \fB\-mno\-powerpc\fR, \s-1GCC\s0
10236 will use only the instructions in the common subset of both
10237 architectures plus some special \s-1AIX\s0 common-mode calls, and will not use
10238 the \s-1MQ\s0 register.  Specifying both \fB\-mpower\fR and \fB\-mpowerpc\fR
10239 permits \s-1GCC\s0 to use any instruction from either architecture and to
10240 allow use of the \s-1MQ\s0 register; specify this for the Motorola \s-1MPC601\s0.
10241 .IP "\fB\-mnew\-mnemonics\fR" 4
10242 .IX Item "-mnew-mnemonics"
10243 .PD 0
10244 .IP "\fB\-mold\-mnemonics\fR" 4
10245 .IX Item "-mold-mnemonics"
10247 Select which mnemonics to use in the generated assembler code.  With
10248 \&\fB\-mnew\-mnemonics\fR, \s-1GCC\s0 uses the assembler mnemonics defined for
10249 the PowerPC architecture.  With \fB\-mold\-mnemonics\fR it uses the
10250 assembler mnemonics defined for the \s-1POWER\s0 architecture.  Instructions
10251 defined in only one architecture have only one mnemonic; \s-1GCC\s0 uses that
10252 mnemonic irrespective of which of these options is specified.
10254 \&\s-1GCC\s0 defaults to the mnemonics appropriate for the architecture in
10255 use.  Specifying \fB\-mcpu=\fR\fIcpu_type\fR sometimes overrides the
10256 value of these option.  Unless you are building a cross\-compiler, you
10257 should normally not specify either \fB\-mnew\-mnemonics\fR or
10258 \&\fB\-mold\-mnemonics\fR, but should instead accept the default.
10259 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
10260 .IX Item "-mcpu=cpu_type"
10261 Set architecture type, register usage, choice of mnemonics, and
10262 instruction scheduling parameters for machine type \fIcpu_type\fR.
10263 Supported values for \fIcpu_type\fR are \fB401\fR, \fB403\fR,
10264 \&\fB405\fR, \fB405fp\fR, \fB440\fR, \fB440fp\fR, \fB505\fR,
10265 \&\fB601\fR, \fB602\fR, \fB603\fR, \fB603e\fR, \fB604\fR,
10266 \&\fB604e\fR, \fB620\fR, \fB630\fR, \fB740\fR, \fB7400\fR,
10267 \&\fB7450\fR, \fB750\fR, \fB801\fR, \fB821\fR, \fB823\fR,
10268 \&\fB860\fR, \fB970\fR, \fB8540\fR, \fBec603e\fR, \fBG3\fR,
10269 \&\fBG4\fR, \fBG5\fR, \fBpower\fR, \fBpower2\fR, \fBpower3\fR,
10270 \&\fBpower4\fR, \fBpower5\fR, \fBpower5+\fR, \fBpower6\fR,
10271 \&\fBcommon\fR, \fBpowerpc\fR, \fBpowerpc64\fR,
10272 \&\fBrios\fR, \fBrios1\fR, \fBrios2\fR, \fBrsc\fR, and \fBrs64\fR.
10274 \&\fB\-mcpu=common\fR selects a completely generic processor.  Code
10275 generated under this option will run on any \s-1POWER\s0 or PowerPC processor.
10276 \&\s-1GCC\s0 will use only the instructions in the common subset of both
10277 architectures, and will not use the \s-1MQ\s0 register.  \s-1GCC\s0 assumes a generic
10278 processor model for scheduling purposes.
10280 \&\fB\-mcpu=power\fR, \fB\-mcpu=power2\fR, \fB\-mcpu=powerpc\fR, and
10281 \&\fB\-mcpu=powerpc64\fR specify generic \s-1POWER\s0, \s-1POWER2\s0, pure 32\-bit
10282 PowerPC (i.e., not \s-1MPC601\s0), and 64\-bit PowerPC architecture machine
10283 types, with an appropriate, generic processor model assumed for
10284 scheduling purposes.
10286 The other options specify a specific processor.  Code generated under
10287 those options will run best on that processor, and may not run at all on
10288 others.
10290 The \fB\-mcpu\fR options automatically enable or disable the
10291 following options: \fB\-maltivec\fR, \fB\-mfprnd\fR,
10292 \&\fB\-mhard\-float\fR, \fB\-mmfcrf\fR, \fB\-mmultiple\fR,
10293 \&\fB\-mnew\-mnemonics\fR, \fB\-mpopcntb\fR, \fB\-mpower\fR,
10294 \&\fB\-mpower2\fR, \fB\-mpowerpc64\fR, \fB\-mpowerpc\-gpopt\fR,
10295 \&\fB\-mpowerpc\-gfxopt\fR, \fB\-mstring\fR.  The particular options
10296 set for any particular \s-1CPU\s0 will vary between compiler versions,
10297 depending on what setting seems to produce optimal code for that \s-1CPU\s0;
10298 it doesn't necessarily reflect the actual hardware's capabilities.  If
10299 you wish to set an individual option to a particular value, you may
10300 specify it after the \fB\-mcpu\fR option, like \fB\-mcpu=970
10301 \&\-mno\-altivec\fR.
10303 On \s-1AIX\s0, the \fB\-maltivec\fR and \fB\-mpowerpc64\fR options are
10304 not enabled or disabled by the \fB\-mcpu\fR option at present because
10305 \&\s-1AIX\s0 does not have full support for these options.  You may still
10306 enable or disable them individually if you're sure it'll work in your
10307 environment.
10308 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
10309 .IX Item "-mtune=cpu_type"
10310 Set the instruction scheduling parameters for machine type
10311 \&\fIcpu_type\fR, but do not set the architecture type, register usage, or
10312 choice of mnemonics, as \fB\-mcpu=\fR\fIcpu_type\fR would.  The same
10313 values for \fIcpu_type\fR are used for \fB\-mtune\fR as for
10314 \&\fB\-mcpu\fR.  If both are specified, the code generated will use the
10315 architecture, registers, and mnemonics set by \fB\-mcpu\fR, but the
10316 scheduling parameters set by \fB\-mtune\fR.
10317 .IP "\fB\-mswdiv\fR" 4
10318 .IX Item "-mswdiv"
10319 .PD 0
10320 .IP "\fB\-mno\-swdiv\fR" 4
10321 .IX Item "-mno-swdiv"
10323 Generate code to compute division as reciprocal estimate and iterative
10324 refinement, creating opportunities for increased throughput.  This
10325 feature requires: optional PowerPC Graphics instruction set for single
10326 precision and \s-1FRE\s0 instruction for double precision, assuming divides
10327 cannot generate user-visible traps, and the domain values not include
10328 Infinities, denormals or zero denominator.
10329 .IP "\fB\-maltivec\fR" 4
10330 .IX Item "-maltivec"
10331 .PD 0
10332 .IP "\fB\-mno\-altivec\fR" 4
10333 .IX Item "-mno-altivec"
10335 Generate code that uses (does not use) AltiVec instructions, and also
10336 enable the use of built-in functions that allow more direct access to
10337 the AltiVec instruction set.  You may also need to set
10338 \&\fB\-mabi=altivec\fR to adjust the current \s-1ABI\s0 with AltiVec \s-1ABI\s0
10339 enhancements.
10340 .IP "\fB\-mvrsave\fR" 4
10341 .IX Item "-mvrsave"
10342 .PD 0
10343 .IP "\fB\-mno\-vrsave\fR" 4
10344 .IX Item "-mno-vrsave"
10346 Generate \s-1VRSAVE\s0 instructions when generating AltiVec code.
10347 .IP "\fB\-msecure\-plt\fR" 4
10348 .IX Item "-msecure-plt"
10349 Generate code that allows ld and ld.so to build executables and shared
10350 libraries with non-exec .plt and .got sections.  This is a PowerPC
10351 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10352 .IP "\fB\-mbss\-plt\fR" 4
10353 .IX Item "-mbss-plt"
10354 Generate code that uses a \s-1BSS\s0 .plt section that ld.so fills in, and
10355 requires .plt and .got sections that are both writable and executable.
10356 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10357 .IP "\fB\-misel\fR" 4
10358 .IX Item "-misel"
10359 .PD 0
10360 .IP "\fB\-mno\-isel\fR" 4
10361 .IX Item "-mno-isel"
10363 This switch enables or disables the generation of \s-1ISEL\s0 instructions.
10364 .IP "\fB\-misel=\fR\fIyes/no\fR" 4
10365 .IX Item "-misel=yes/no"
10366 This switch has been deprecated.  Use \fB\-misel\fR and
10367 \&\fB\-mno\-isel\fR instead.
10368 .IP "\fB\-mspe\fR" 4
10369 .IX Item "-mspe"
10370 .PD 0
10371 .IP "\fB\-mno\-isel\fR" 4
10372 .IX Item "-mno-isel"
10374 This switch enables or disables the generation of \s-1SPE\s0 simd
10375 instructions.
10376 .IP "\fB\-mspe=\fR\fIyes/no\fR" 4
10377 .IX Item "-mspe=yes/no"
10378 This option has been deprecated.  Use \fB\-mspe\fR and
10379 \&\fB\-mno\-spe\fR instead.
10380 .IP "\fB\-mfloat\-gprs=\fR\fIyes/single/double/no\fR" 4
10381 .IX Item "-mfloat-gprs=yes/single/double/no"
10382 .PD 0
10383 .IP "\fB\-mfloat\-gprs\fR" 4
10384 .IX Item "-mfloat-gprs"
10386 This switch enables or disables the generation of floating point
10387 operations on the general purpose registers for architectures that
10388 support it.
10390 The argument \fIyes\fR or \fIsingle\fR enables the use of
10391 single-precision floating point operations.
10393 The argument \fIdouble\fR enables the use of single and
10394 double-precision floating point operations.
10396 The argument \fIno\fR disables floating point operations on the
10397 general purpose registers.
10399 This option is currently only available on the MPC854x.
10400 .IP "\fB\-m32\fR" 4
10401 .IX Item "-m32"
10402 .PD 0
10403 .IP "\fB\-m64\fR" 4
10404 .IX Item "-m64"
10406 Generate code for 32\-bit or 64\-bit environments of Darwin and \s-1SVR4\s0
10407 targets (including GNU/Linux).  The 32\-bit environment sets int, long
10408 and pointer to 32 bits and generates code that runs on any PowerPC
10409 variant.  The 64\-bit environment sets int to 32 bits and long and
10410 pointer to 64 bits, and generates code for PowerPC64, as for
10411 \&\fB\-mpowerpc64\fR.
10412 .IP "\fB\-mfull\-toc\fR" 4
10413 .IX Item "-mfull-toc"
10414 .PD 0
10415 .IP "\fB\-mno\-fp\-in\-toc\fR" 4
10416 .IX Item "-mno-fp-in-toc"
10417 .IP "\fB\-mno\-sum\-in\-toc\fR" 4
10418 .IX Item "-mno-sum-in-toc"
10419 .IP "\fB\-mminimal\-toc\fR" 4
10420 .IX Item "-mminimal-toc"
10422 Modify generation of the \s-1TOC\s0 (Table Of Contents), which is created for
10423 every executable file.  The \fB\-mfull\-toc\fR option is selected by
10424 default.  In that case, \s-1GCC\s0 will allocate at least one \s-1TOC\s0 entry for
10425 each unique non-automatic variable reference in your program.  \s-1GCC\s0
10426 will also place floating-point constants in the \s-1TOC\s0.  However, only
10427 16,384 entries are available in the \s-1TOC\s0.
10429 If you receive a linker error message that saying you have overflowed
10430 the available \s-1TOC\s0 space, you can reduce the amount of \s-1TOC\s0 space used
10431 with the \fB\-mno\-fp\-in\-toc\fR and \fB\-mno\-sum\-in\-toc\fR options.
10432 \&\fB\-mno\-fp\-in\-toc\fR prevents \s-1GCC\s0 from putting floating-point
10433 constants in the \s-1TOC\s0 and \fB\-mno\-sum\-in\-toc\fR forces \s-1GCC\s0 to
10434 generate code to calculate the sum of an address and a constant at
10435 run-time instead of putting that sum into the \s-1TOC\s0.  You may specify one
10436 or both of these options.  Each causes \s-1GCC\s0 to produce very slightly
10437 slower and larger code at the expense of conserving \s-1TOC\s0 space.
10439 If you still run out of space in the \s-1TOC\s0 even when you specify both of
10440 these options, specify \fB\-mminimal\-toc\fR instead.  This option causes
10441 \&\s-1GCC\s0 to make only one \s-1TOC\s0 entry for every file.  When you specify this
10442 option, \s-1GCC\s0 will produce code that is slower and larger but which
10443 uses extremely little \s-1TOC\s0 space.  You may wish to use this option
10444 only on files that contain less frequently executed code.
10445 .IP "\fB\-maix64\fR" 4
10446 .IX Item "-maix64"
10447 .PD 0
10448 .IP "\fB\-maix32\fR" 4
10449 .IX Item "-maix32"
10451 Enable 64\-bit \s-1AIX\s0 \s-1ABI\s0 and calling convention: 64\-bit pointers, 64\-bit
10452 \&\f(CW\*(C`long\*(C'\fR type, and the infrastructure needed to support them.
10453 Specifying \fB\-maix64\fR implies \fB\-mpowerpc64\fR and
10454 \&\fB\-mpowerpc\fR, while \fB\-maix32\fR disables the 64\-bit \s-1ABI\s0 and
10455 implies \fB\-mno\-powerpc64\fR.  \s-1GCC\s0 defaults to \fB\-maix32\fR.
10456 .IP "\fB\-mxl\-compat\fR" 4
10457 .IX Item "-mxl-compat"
10458 .PD 0
10459 .IP "\fB\-mno\-xl\-compat\fR" 4
10460 .IX Item "-mno-xl-compat"
10462 Produce code that conforms more closely to \s-1IBM\s0 \s-1XL\s0 compiler semantics
10463 when using AIX-compatible \s-1ABI\s0.  Pass floating-point arguments to
10464 prototyped functions beyond the register save area (\s-1RSA\s0) on the stack
10465 in addition to argument FPRs.  Do not assume that most significant
10466 double in 128\-bit long double value is properly rounded when comparing
10467 values and converting to double.  Use \s-1XL\s0 symbol names for long double
10468 support routines.
10470 The \s-1AIX\s0 calling convention was extended but not initially documented to
10471 handle an obscure K&R C case of calling a function that takes the
10472 address of its arguments with fewer arguments than declared.  \s-1IBM\s0 \s-1XL\s0
10473 compilers access floating point arguments which do not fit in the
10474 \&\s-1RSA\s0 from the stack when a subroutine is compiled without
10475 optimization.  Because always storing floating-point arguments on the
10476 stack is inefficient and rarely needed, this option is not enabled by
10477 default and only is necessary when calling subroutines compiled by \s-1IBM\s0
10478 \&\s-1XL\s0 compilers without optimization.
10479 .IP "\fB\-mpe\fR" 4
10480 .IX Item "-mpe"
10481 Support \fI\s-1IBM\s0 \s-1RS/6000\s0 \s-1SP\s0\fR \fIParallel Environment\fR (\s-1PE\s0).  Link an
10482 application written to use message passing with special startup code to
10483 enable the application to run.  The system must have \s-1PE\s0 installed in the
10484 standard location (\fI/usr/lpp/ppe.poe/\fR), or the \fIspecs\fR file
10485 must be overridden with the \fB\-specs=\fR option to specify the
10486 appropriate directory location.  The Parallel Environment does not
10487 support threads, so the \fB\-mpe\fR option and the \fB\-pthread\fR
10488 option are incompatible.
10489 .IP "\fB\-malign\-natural\fR" 4
10490 .IX Item "-malign-natural"
10491 .PD 0
10492 .IP "\fB\-malign\-power\fR" 4
10493 .IX Item "-malign-power"
10495 On \s-1AIX\s0, 32\-bit Darwin, and 64\-bit PowerPC GNU/Linux, the option
10496 \&\fB\-malign\-natural\fR overrides the ABI-defined alignment of larger
10497 types, such as floating-point doubles, on their natural size-based boundary.
10498 The option \fB\-malign\-power\fR instructs \s-1GCC\s0 to follow the ABI-specified
10499 alignment rules.  \s-1GCC\s0 defaults to the standard alignment defined in the \s-1ABI\s0.
10501 On 64\-bit Darwin, natural alignment is the default, and \fB\-malign\-power\fR
10502 is not supported.
10503 .IP "\fB\-msoft\-float\fR" 4
10504 .IX Item "-msoft-float"
10505 .PD 0
10506 .IP "\fB\-mhard\-float\fR" 4
10507 .IX Item "-mhard-float"
10509 Generate code that does not use (uses) the floating-point register set.
10510 Software floating point emulation is provided if you use the
10511 \&\fB\-msoft\-float\fR option, and pass the option to \s-1GCC\s0 when linking.
10512 .IP "\fB\-mmultiple\fR" 4
10513 .IX Item "-mmultiple"
10514 .PD 0
10515 .IP "\fB\-mno\-multiple\fR" 4
10516 .IX Item "-mno-multiple"
10518 Generate code that uses (does not use) the load multiple word
10519 instructions and the store multiple word instructions.  These
10520 instructions are generated by default on \s-1POWER\s0 systems, and not
10521 generated on PowerPC systems.  Do not use \fB\-mmultiple\fR on little
10522 endian PowerPC systems, since those instructions do not work when the
10523 processor is in little endian mode.  The exceptions are \s-1PPC740\s0 and
10524 \&\s-1PPC750\s0 which permit the instructions usage in little endian mode.
10525 .IP "\fB\-mstring\fR" 4
10526 .IX Item "-mstring"
10527 .PD 0
10528 .IP "\fB\-mno\-string\fR" 4
10529 .IX Item "-mno-string"
10531 Generate code that uses (does not use) the load string instructions
10532 and the store string word instructions to save multiple registers and
10533 do small block moves.  These instructions are generated by default on
10534 \&\s-1POWER\s0 systems, and not generated on PowerPC systems.  Do not use
10535 \&\fB\-mstring\fR on little endian PowerPC systems, since those
10536 instructions do not work when the processor is in little endian mode.
10537 The exceptions are \s-1PPC740\s0 and \s-1PPC750\s0 which permit the instructions
10538 usage in little endian mode.
10539 .IP "\fB\-mupdate\fR" 4
10540 .IX Item "-mupdate"
10541 .PD 0
10542 .IP "\fB\-mno\-update\fR" 4
10543 .IX Item "-mno-update"
10545 Generate code that uses (does not use) the load or store instructions
10546 that update the base register to the address of the calculated memory
10547 location.  These instructions are generated by default.  If you use
10548 \&\fB\-mno\-update\fR, there is a small window between the time that the
10549 stack pointer is updated and the address of the previous frame is
10550 stored, which means code that walks the stack frame across interrupts or
10551 signals may get corrupted data.
10552 .IP "\fB\-mfused\-madd\fR" 4
10553 .IX Item "-mfused-madd"
10554 .PD 0
10555 .IP "\fB\-mno\-fused\-madd\fR" 4
10556 .IX Item "-mno-fused-madd"
10558 Generate code that uses (does not use) the floating point multiply and
10559 accumulate instructions.  These instructions are generated by default if
10560 hardware floating is used.
10561 .IP "\fB\-mno\-bit\-align\fR" 4
10562 .IX Item "-mno-bit-align"
10563 .PD 0
10564 .IP "\fB\-mbit\-align\fR" 4
10565 .IX Item "-mbit-align"
10567 On System V.4 and embedded PowerPC systems do not (do) force structures
10568 and unions that contain bit-fields to be aligned to the base type of the
10569 bit\-field.
10571 For example, by default a structure containing nothing but 8
10572 \&\f(CW\*(C`unsigned\*(C'\fR bit-fields of length 1 would be aligned to a 4 byte
10573 boundary and have a size of 4 bytes.  By using \fB\-mno\-bit\-align\fR,
10574 the structure would be aligned to a 1 byte boundary and be one byte in
10575 size.
10576 .IP "\fB\-mno\-strict\-align\fR" 4
10577 .IX Item "-mno-strict-align"
10578 .PD 0
10579 .IP "\fB\-mstrict\-align\fR" 4
10580 .IX Item "-mstrict-align"
10582 On System V.4 and embedded PowerPC systems do not (do) assume that
10583 unaligned memory references will be handled by the system.
10584 .IP "\fB\-mrelocatable\fR" 4
10585 .IX Item "-mrelocatable"
10586 .PD 0
10587 .IP "\fB\-mno\-relocatable\fR" 4
10588 .IX Item "-mno-relocatable"
10590 On embedded PowerPC systems generate code that allows (does not allow)
10591 the program to be relocated to a different address at runtime.  If you
10592 use \fB\-mrelocatable\fR on any module, all objects linked together must
10593 be compiled with \fB\-mrelocatable\fR or \fB\-mrelocatable\-lib\fR.
10594 .IP "\fB\-mrelocatable\-lib\fR" 4
10595 .IX Item "-mrelocatable-lib"
10596 .PD 0
10597 .IP "\fB\-mno\-relocatable\-lib\fR" 4
10598 .IX Item "-mno-relocatable-lib"
10600 On embedded PowerPC systems generate code that allows (does not allow)
10601 the program to be relocated to a different address at runtime.  Modules
10602 compiled with \fB\-mrelocatable\-lib\fR can be linked with either modules
10603 compiled without \fB\-mrelocatable\fR and \fB\-mrelocatable\-lib\fR or
10604 with modules compiled with the \fB\-mrelocatable\fR options.
10605 .IP "\fB\-mno\-toc\fR" 4
10606 .IX Item "-mno-toc"
10607 .PD 0
10608 .IP "\fB\-mtoc\fR" 4
10609 .IX Item "-mtoc"
10611 On System V.4 and embedded PowerPC systems do not (do) assume that
10612 register 2 contains a pointer to a global area pointing to the addresses
10613 used in the program.
10614 .IP "\fB\-mlittle\fR" 4
10615 .IX Item "-mlittle"
10616 .PD 0
10617 .IP "\fB\-mlittle\-endian\fR" 4
10618 .IX Item "-mlittle-endian"
10620 On System V.4 and embedded PowerPC systems compile code for the
10621 processor in little endian mode.  The \fB\-mlittle\-endian\fR option is
10622 the same as \fB\-mlittle\fR.
10623 .IP "\fB\-mbig\fR" 4
10624 .IX Item "-mbig"
10625 .PD 0
10626 .IP "\fB\-mbig\-endian\fR" 4
10627 .IX Item "-mbig-endian"
10629 On System V.4 and embedded PowerPC systems compile code for the
10630 processor in big endian mode.  The \fB\-mbig\-endian\fR option is
10631 the same as \fB\-mbig\fR.
10632 .IP "\fB\-mdynamic\-no\-pic\fR" 4
10633 .IX Item "-mdynamic-no-pic"
10634 On Darwin and Mac \s-1OS\s0 X systems, compile code so that it is not
10635 relocatable, but that its external references are relocatable.  The
10636 resulting code is suitable for applications, but not shared
10637 libraries.
10638 .IP "\fB\-mprioritize\-restricted\-insns=\fR\fIpriority\fR" 4
10639 .IX Item "-mprioritize-restricted-insns=priority"
10640 This option controls the priority that is assigned to
10641 dispatch-slot restricted instructions during the second scheduling
10642 pass.  The argument \fIpriority\fR takes the value \fI0/1/2\fR to assign
10643 \&\fIno/highest/second\-highest\fR priority to dispatch slot restricted
10644 instructions.
10645 .IP "\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR" 4
10646 .IX Item "-msched-costly-dep=dependence_type"
10647 This option controls which dependences are considered costly
10648 by the target during instruction scheduling.  The argument
10649 \&\fIdependence_type\fR takes one of the following values:
10650 \&\fIno\fR: no dependence is costly,
10651 \&\fIall\fR: all dependences are costly,
10652 \&\fItrue_store_to_load\fR: a true dependence from store to load is costly,
10653 \&\fIstore_to_load\fR: any dependence from store to load is costly,
10654 \&\fInumber\fR: any dependence which latency >= \fInumber\fR is costly.
10655 .IP "\fB\-minsert\-sched\-nops=\fR\fIscheme\fR" 4
10656 .IX Item "-minsert-sched-nops=scheme"
10657 This option controls which nop insertion scheme will be used during
10658 the second scheduling pass.  The argument \fIscheme\fR takes one of the
10659 following values:
10660 \&\fIno\fR: Don't insert nops.
10661 \&\fIpad\fR: Pad with nops any dispatch group which has vacant issue slots,
10662 according to the scheduler's grouping.
10663 \&\fIregroup_exact\fR: Insert nops to force costly dependent insns into
10664 separate groups.  Insert exactly as many nops as needed to force an insn
10665 to a new group, according to the estimated processor grouping.
10666 \&\fInumber\fR: Insert nops to force costly dependent insns into
10667 separate groups.  Insert \fInumber\fR nops to force an insn to a new group.
10668 .IP "\fB\-mcall\-sysv\fR" 4
10669 .IX Item "-mcall-sysv"
10670 On System V.4 and embedded PowerPC systems compile code using calling
10671 conventions that adheres to the March 1995 draft of the System V
10672 Application Binary Interface, PowerPC processor supplement.  This is the
10673 default unless you configured \s-1GCC\s0 using \fBpowerpc\-*\-eabiaix\fR.
10674 .IP "\fB\-mcall\-sysv\-eabi\fR" 4
10675 .IX Item "-mcall-sysv-eabi"
10676 Specify both \fB\-mcall\-sysv\fR and \fB\-meabi\fR options.
10677 .IP "\fB\-mcall\-sysv\-noeabi\fR" 4
10678 .IX Item "-mcall-sysv-noeabi"
10679 Specify both \fB\-mcall\-sysv\fR and \fB\-mno\-eabi\fR options.
10680 .IP "\fB\-mcall\-solaris\fR" 4
10681 .IX Item "-mcall-solaris"
10682 On System V.4 and embedded PowerPC systems compile code for the Solaris
10683 operating system.
10684 .IP "\fB\-mcall\-linux\fR" 4
10685 .IX Item "-mcall-linux"
10686 On System V.4 and embedded PowerPC systems compile code for the
10687 Linux-based \s-1GNU\s0 system.
10688 .IP "\fB\-mcall\-gnu\fR" 4
10689 .IX Item "-mcall-gnu"
10690 On System V.4 and embedded PowerPC systems compile code for the
10691 Hurd-based \s-1GNU\s0 system.
10692 .IP "\fB\-mcall\-netbsd\fR" 4
10693 .IX Item "-mcall-netbsd"
10694 On System V.4 and embedded PowerPC systems compile code for the
10695 NetBSD operating system.
10696 .IP "\fB\-maix\-struct\-return\fR" 4
10697 .IX Item "-maix-struct-return"
10698 Return all structures in memory (as specified by the \s-1AIX\s0 \s-1ABI\s0).
10699 .IP "\fB\-msvr4\-struct\-return\fR" 4
10700 .IX Item "-msvr4-struct-return"
10701 Return structures smaller than 8 bytes in registers (as specified by the
10702 \&\s-1SVR4\s0 \s-1ABI\s0).
10703 .IP "\fB\-mabi=\fR\fIabi-type\fR" 4
10704 .IX Item "-mabi=abi-type"
10705 Extend the current \s-1ABI\s0 with a particular extension, or remove such extension.
10706 Valid values are \fIaltivec\fR, \fIno-altivec\fR, \fIspe\fR,
10707 \&\fIno-spe\fR, \fIibmlongdouble\fR, \fIieeelongdouble\fR.
10708 .IP "\fB\-mabi=spe\fR" 4
10709 .IX Item "-mabi=spe"
10710 Extend the current \s-1ABI\s0 with \s-1SPE\s0 \s-1ABI\s0 extensions.  This does not change
10711 the default \s-1ABI\s0, instead it adds the \s-1SPE\s0 \s-1ABI\s0 extensions to the current
10712 \&\s-1ABI\s0.
10713 .IP "\fB\-mabi=no\-spe\fR" 4
10714 .IX Item "-mabi=no-spe"
10715 Disable Booke \s-1SPE\s0 \s-1ABI\s0 extensions for the current \s-1ABI\s0.
10716 .IP "\fB\-mabi=ibmlongdouble\fR" 4
10717 .IX Item "-mabi=ibmlongdouble"
10718 Change the current \s-1ABI\s0 to use \s-1IBM\s0 extended precision long double.
10719 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10720 .IP "\fB\-mabi=ieeelongdouble\fR" 4
10721 .IX Item "-mabi=ieeelongdouble"
10722 Change the current \s-1ABI\s0 to use \s-1IEEE\s0 extended precision long double.
10723 This is a PowerPC 32\-bit Linux \s-1ABI\s0 option.
10724 .IP "\fB\-mprototype\fR" 4
10725 .IX Item "-mprototype"
10726 .PD 0
10727 .IP "\fB\-mno\-prototype\fR" 4
10728 .IX Item "-mno-prototype"
10730 On System V.4 and embedded PowerPC systems assume that all calls to
10731 variable argument functions are properly prototyped.  Otherwise, the
10732 compiler must insert an instruction before every non prototyped call to
10733 set or clear bit 6 of the condition code register (\fI\s-1CR\s0\fR) to
10734 indicate whether floating point values were passed in the floating point
10735 registers in case the function takes a variable arguments.  With
10736 \&\fB\-mprototype\fR, only calls to prototyped variable argument functions
10737 will set or clear the bit.
10738 .IP "\fB\-msim\fR" 4
10739 .IX Item "-msim"
10740 On embedded PowerPC systems, assume that the startup module is called
10741 \&\fIsim\-crt0.o\fR and that the standard C libraries are \fIlibsim.a\fR and
10742 \&\fIlibc.a\fR.  This is the default for \fBpowerpc\-*\-eabisim\fR.
10743 configurations.
10744 .IP "\fB\-mmvme\fR" 4
10745 .IX Item "-mmvme"
10746 On embedded PowerPC systems, assume that the startup module is called
10747 \&\fIcrt0.o\fR and the standard C libraries are \fIlibmvme.a\fR and
10748 \&\fIlibc.a\fR.
10749 .IP "\fB\-mads\fR" 4
10750 .IX Item "-mads"
10751 On embedded PowerPC systems, assume that the startup module is called
10752 \&\fIcrt0.o\fR and the standard C libraries are \fIlibads.a\fR and
10753 \&\fIlibc.a\fR.
10754 .IP "\fB\-myellowknife\fR" 4
10755 .IX Item "-myellowknife"
10756 On embedded PowerPC systems, assume that the startup module is called
10757 \&\fIcrt0.o\fR and the standard C libraries are \fIlibyk.a\fR and
10758 \&\fIlibc.a\fR.
10759 .IP "\fB\-mvxworks\fR" 4
10760 .IX Item "-mvxworks"
10761 On System V.4 and embedded PowerPC systems, specify that you are
10762 compiling for a VxWorks system.
10763 .IP "\fB\-mwindiss\fR" 4
10764 .IX Item "-mwindiss"
10765 Specify that you are compiling for the WindISS simulation environment.
10766 .IP "\fB\-memb\fR" 4
10767 .IX Item "-memb"
10768 On embedded PowerPC systems, set the \fI\s-1PPC_EMB\s0\fR bit in the \s-1ELF\s0 flags
10769 header to indicate that \fBeabi\fR extended relocations are used.
10770 .IP "\fB\-meabi\fR" 4
10771 .IX Item "-meabi"
10772 .PD 0
10773 .IP "\fB\-mno\-eabi\fR" 4
10774 .IX Item "-mno-eabi"
10776 On System V.4 and embedded PowerPC systems do (do not) adhere to the
10777 Embedded Applications Binary Interface (eabi) which is a set of
10778 modifications to the System V.4 specifications.  Selecting \fB\-meabi\fR
10779 means that the stack is aligned to an 8 byte boundary, a function
10780 \&\f(CW\*(C`_\|_eabi\*(C'\fR is called to from \f(CW\*(C`main\*(C'\fR to set up the eabi
10781 environment, and the \fB\-msdata\fR option can use both \f(CW\*(C`r2\*(C'\fR and
10782 \&\f(CW\*(C`r13\*(C'\fR to point to two separate small data areas.  Selecting
10783 \&\fB\-mno\-eabi\fR means that the stack is aligned to a 16 byte boundary,
10784 do not call an initialization function from \f(CW\*(C`main\*(C'\fR, and the
10785 \&\fB\-msdata\fR option will only use \f(CW\*(C`r13\*(C'\fR to point to a single
10786 small data area.  The \fB\-meabi\fR option is on by default if you
10787 configured \s-1GCC\s0 using one of the \fBpowerpc*\-*\-eabi*\fR options.
10788 .IP "\fB\-msdata=eabi\fR" 4
10789 .IX Item "-msdata=eabi"
10790 On System V.4 and embedded PowerPC systems, put small initialized
10791 \&\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata2\fR section, which
10792 is pointed to by register \f(CW\*(C`r2\*(C'\fR.  Put small initialized
10793 non\-\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata\fR section,
10794 which is pointed to by register \f(CW\*(C`r13\*(C'\fR.  Put small uninitialized
10795 global and static data in the \fB.sbss\fR section, which is adjacent to
10796 the \fB.sdata\fR section.  The \fB\-msdata=eabi\fR option is
10797 incompatible with the \fB\-mrelocatable\fR option.  The
10798 \&\fB\-msdata=eabi\fR option also sets the \fB\-memb\fR option.
10799 .IP "\fB\-msdata=sysv\fR" 4
10800 .IX Item "-msdata=sysv"
10801 On System V.4 and embedded PowerPC systems, put small global and static
10802 data in the \fB.sdata\fR section, which is pointed to by register
10803 \&\f(CW\*(C`r13\*(C'\fR.  Put small uninitialized global and static data in the
10804 \&\fB.sbss\fR section, which is adjacent to the \fB.sdata\fR section.
10805 The \fB\-msdata=sysv\fR option is incompatible with the
10806 \&\fB\-mrelocatable\fR option.
10807 .IP "\fB\-msdata=default\fR" 4
10808 .IX Item "-msdata=default"
10809 .PD 0
10810 .IP "\fB\-msdata\fR" 4
10811 .IX Item "-msdata"
10813 On System V.4 and embedded PowerPC systems, if \fB\-meabi\fR is used,
10814 compile code the same as \fB\-msdata=eabi\fR, otherwise compile code the
10815 same as \fB\-msdata=sysv\fR.
10816 .IP "\fB\-msdata\-data\fR" 4
10817 .IX Item "-msdata-data"
10818 On System V.4 and embedded PowerPC systems, put small global and static
10819 data in the \fB.sdata\fR section.  Put small uninitialized global and
10820 static data in the \fB.sbss\fR section.  Do not use register \f(CW\*(C`r13\*(C'\fR
10821 to address small data however.  This is the default behavior unless
10822 other \fB\-msdata\fR options are used.
10823 .IP "\fB\-msdata=none\fR" 4
10824 .IX Item "-msdata=none"
10825 .PD 0
10826 .IP "\fB\-mno\-sdata\fR" 4
10827 .IX Item "-mno-sdata"
10829 On embedded PowerPC systems, put all initialized global and static data
10830 in the \fB.data\fR section, and all uninitialized data in the
10831 \&\fB.bss\fR section.
10832 .IP "\fB\-G\fR \fInum\fR" 4
10833 .IX Item "-G num"
10834 On embedded PowerPC systems, put global and static items less than or
10835 equal to \fInum\fR bytes into the small data or bss sections instead of
10836 the normal data or bss section.  By default, \fInum\fR is 8.  The
10837 \&\fB\-G\fR \fInum\fR switch is also passed to the linker.
10838 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
10839 .IP "\fB\-mregnames\fR" 4
10840 .IX Item "-mregnames"
10841 .PD 0
10842 .IP "\fB\-mno\-regnames\fR" 4
10843 .IX Item "-mno-regnames"
10845 On System V.4 and embedded PowerPC systems do (do not) emit register
10846 names in the assembly language output using symbolic forms.
10847 .IP "\fB\-mlongcall\fR" 4
10848 .IX Item "-mlongcall"
10849 .PD 0
10850 .IP "\fB\-mno\-longcall\fR" 4
10851 .IX Item "-mno-longcall"
10853 Default to making all function calls indirectly, using a register, so
10854 that functions which reside further than 32 megabytes (33,554,432
10855 bytes) from the current location can be called.  This setting can be
10856 overridden by the \f(CW\*(C`shortcall\*(C'\fR function attribute, or by
10857 \&\f(CW\*(C`#pragma longcall(0)\*(C'\fR.
10859 Some linkers are capable of detecting out-of-range calls and generating
10860 glue code on the fly.  On these systems, long calls are unnecessary and
10861 generate slower code.  As of this writing, the \s-1AIX\s0 linker can do this,
10862 as can the \s-1GNU\s0 linker for PowerPC/64.  It is planned to add this feature
10863 to the \s-1GNU\s0 linker for 32\-bit PowerPC systems as well.
10865 On Darwin/PPC systems, \f(CW\*(C`#pragma longcall\*(C'\fR will generate \*(L"jbsr
10866 callee, L42\*(R", plus a \*(L"branch island\*(R" (glue code).  The two target
10867 addresses represent the callee and the \*(L"branch island\*(R".  The
10868 Darwin/PPC linker will prefer the first address and generate a \*(L"bl
10869 callee\*(R" if the \s-1PPC\s0 \*(L"bl\*(R" instruction will reach the callee directly;
10870 otherwise, the linker will generate \*(L"bl L42\*(R" to call the \*(L"branch
10871 island\*(R".  The \*(L"branch island\*(R" is appended to the body of the
10872 calling function; it computes the full 32\-bit address of the callee
10873 and jumps to it.
10875 On Mach-O (Darwin) systems, this option directs the compiler emit to
10876 the glue for every direct call, and the Darwin linker decides whether
10877 to use or discard it.
10879 In the future, we may cause \s-1GCC\s0 to ignore all longcall specifications
10880 when the linker is known to generate glue.
10881 .IP "\fB\-pthread\fR" 4
10882 .IX Item "-pthread"
10883 Adds support for multithreading with the \fIpthreads\fR library.
10884 This option sets flags for both the preprocessor and linker.
10886 \fIS/390 and zSeries Options\fR
10887 .IX Subsection "S/390 and zSeries Options"
10889 These are the \fB\-m\fR options defined for the S/390 and zSeries architecture.
10890 .IP "\fB\-mhard\-float\fR" 4
10891 .IX Item "-mhard-float"
10892 .PD 0
10893 .IP "\fB\-msoft\-float\fR" 4
10894 .IX Item "-msoft-float"
10896 Use (do not use) the hardware floating-point instructions and registers
10897 for floating-point operations.  When \fB\-msoft\-float\fR is specified,
10898 functions in \fIlibgcc.a\fR will be used to perform floating-point
10899 operations.  When \fB\-mhard\-float\fR is specified, the compiler
10900 generates \s-1IEEE\s0 floating-point instructions.  This is the default.
10901 .IP "\fB\-mlong\-double\-64\fR" 4
10902 .IX Item "-mlong-double-64"
10903 .PD 0
10904 .IP "\fB\-mlong\-double\-128\fR" 4
10905 .IX Item "-mlong-double-128"
10907 These switches control the size of \f(CW\*(C`long double\*(C'\fR type. A size
10908 of 64bit makes the \f(CW\*(C`long double\*(C'\fR type equivalent to the \f(CW\*(C`double\*(C'\fR
10909 type. This is the default.
10910 .IP "\fB\-mbackchain\fR" 4
10911 .IX Item "-mbackchain"
10912 .PD 0
10913 .IP "\fB\-mno\-backchain\fR" 4
10914 .IX Item "-mno-backchain"
10916 Store (do not store) the address of the caller's frame as backchain pointer
10917 into the callee's stack frame.
10918 A backchain may be needed to allow debugging using tools that do not understand
10919 \&\s-1DWARF\-2\s0 call frame information.
10920 When \fB\-mno\-packed\-stack\fR is in effect, the backchain pointer is stored
10921 at the bottom of the stack frame; when \fB\-mpacked\-stack\fR is in effect,
10922 the backchain is placed into the topmost word of the 96/160 byte register
10923 save area.
10925 In general, code compiled with \fB\-mbackchain\fR is call-compatible with
10926 code compiled with \fB\-mmo\-backchain\fR; however, use of the backchain
10927 for debugging purposes usually requires that the whole binary is built with
10928 \&\fB\-mbackchain\fR.  Note that the combination of \fB\-mbackchain\fR,
10929 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
10930 to build a linux kernel use \fB\-msoft\-float\fR.
10932 The default is to not maintain the backchain.
10933 .IP "\fB\-mpacked\-stack\fR" 4
10934 .IX Item "-mpacked-stack"
10935 .PD 0
10936 .IP "\fB\-mno\-packed\-stack\fR" 4
10937 .IX Item "-mno-packed-stack"
10939 Use (do not use) the packed stack layout.  When \fB\-mno\-packed\-stack\fR is
10940 specified, the compiler uses the all fields of the 96/160 byte register save
10941 area only for their default purpose; unused fields still take up stack space.
10942 When \fB\-mpacked\-stack\fR is specified, register save slots are densely
10943 packed at the top of the register save area; unused space is reused for other
10944 purposes, allowing for more efficient use of the available stack space.
10945 However, when \fB\-mbackchain\fR is also in effect, the topmost word of
10946 the save area is always used to store the backchain, and the return address
10947 register is always saved two words below the backchain.
10949 As long as the stack frame backchain is not used, code generated with
10950 \&\fB\-mpacked\-stack\fR is call-compatible with code generated with
10951 \&\fB\-mno\-packed\-stack\fR.  Note that some non-FSF releases of \s-1GCC\s0 2.95 for
10952 S/390 or zSeries generated code that uses the stack frame backchain at run
10953 time, not just for debugging purposes.  Such code is not call-compatible
10954 with code compiled with \fB\-mpacked\-stack\fR.  Also, note that the
10955 combination of \fB\-mbackchain\fR,
10956 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
10957 to build a linux kernel use \fB\-msoft\-float\fR.
10959 The default is to not use the packed stack layout.
10960 .IP "\fB\-msmall\-exec\fR" 4
10961 .IX Item "-msmall-exec"
10962 .PD 0
10963 .IP "\fB\-mno\-small\-exec\fR" 4
10964 .IX Item "-mno-small-exec"
10966 Generate (or do not generate) code using the \f(CW\*(C`bras\*(C'\fR instruction
10967 to do subroutine calls.
10968 This only works reliably if the total executable size does not
10969 exceed 64k.  The default is to use the \f(CW\*(C`basr\*(C'\fR instruction instead,
10970 which does not have this limitation.
10971 .IP "\fB\-m64\fR" 4
10972 .IX Item "-m64"
10973 .PD 0
10974 .IP "\fB\-m31\fR" 4
10975 .IX Item "-m31"
10977 When \fB\-m31\fR is specified, generate code compliant to the
10978 GNU/Linux for S/390 \s-1ABI\s0.  When \fB\-m64\fR is specified, generate
10979 code compliant to the GNU/Linux for zSeries \s-1ABI\s0.  This allows \s-1GCC\s0 in
10980 particular to generate 64\-bit instructions.  For the \fBs390\fR
10981 targets, the default is \fB\-m31\fR, while the \fBs390x\fR
10982 targets default to \fB\-m64\fR.
10983 .IP "\fB\-mzarch\fR" 4
10984 .IX Item "-mzarch"
10985 .PD 0
10986 .IP "\fB\-mesa\fR" 4
10987 .IX Item "-mesa"
10989 When \fB\-mzarch\fR is specified, generate code using the
10990 instructions available on z/Architecture.
10991 When \fB\-mesa\fR is specified, generate code using the
10992 instructions available on \s-1ESA/390\s0.  Note that \fB\-mesa\fR is
10993 not possible with \fB\-m64\fR.
10994 When generating code compliant to the GNU/Linux for S/390 \s-1ABI\s0,
10995 the default is \fB\-mesa\fR.  When generating code compliant
10996 to the GNU/Linux for zSeries \s-1ABI\s0, the default is \fB\-mzarch\fR.
10997 .IP "\fB\-mmvcle\fR" 4
10998 .IX Item "-mmvcle"
10999 .PD 0
11000 .IP "\fB\-mno\-mvcle\fR" 4
11001 .IX Item "-mno-mvcle"
11003 Generate (or do not generate) code using the \f(CW\*(C`mvcle\*(C'\fR instruction
11004 to perform block moves.  When \fB\-mno\-mvcle\fR is specified,
11005 use a \f(CW\*(C`mvc\*(C'\fR loop instead.  This is the default unless optimizing for
11006 size.
11007 .IP "\fB\-mdebug\fR" 4
11008 .IX Item "-mdebug"
11009 .PD 0
11010 .IP "\fB\-mno\-debug\fR" 4
11011 .IX Item "-mno-debug"
11013 Print (or do not print) additional debug information when compiling.
11014 The default is to not print debug information.
11015 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
11016 .IX Item "-march=cpu-type"
11017 Generate code that will run on \fIcpu-type\fR, which is the name of a system
11018 representing a certain processor type.  Possible values for
11019 \&\fIcpu-type\fR are \fBg5\fR, \fBg6\fR, \fBz900\fR, and \fBz990\fR.
11020 When generating code using the instructions available on z/Architecture,
11021 the default is \fB\-march=z900\fR.  Otherwise, the default is
11022 \&\fB\-march=g5\fR.
11023 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
11024 .IX Item "-mtune=cpu-type"
11025 Tune to \fIcpu-type\fR everything applicable about the generated code,
11026 except for the \s-1ABI\s0 and the set of available instructions.
11027 The list of \fIcpu-type\fR values is the same as for \fB\-march\fR.
11028 The default is the value used for \fB\-march\fR.
11029 .IP "\fB\-mtpf\-trace\fR" 4
11030 .IX Item "-mtpf-trace"
11031 .PD 0
11032 .IP "\fB\-mno\-tpf\-trace\fR" 4
11033 .IX Item "-mno-tpf-trace"
11035 Generate code that adds (does not add) in \s-1TPF\s0 \s-1OS\s0 specific branches to trace
11036 routines in the operating system.  This option is off by default, even
11037 when compiling for the \s-1TPF\s0 \s-1OS\s0.
11038 .IP "\fB\-mfused\-madd\fR" 4
11039 .IX Item "-mfused-madd"
11040 .PD 0
11041 .IP "\fB\-mno\-fused\-madd\fR" 4
11042 .IX Item "-mno-fused-madd"
11044 Generate code that uses (does not use) the floating point multiply and
11045 accumulate instructions.  These instructions are generated by default if
11046 hardware floating point is used.
11047 .IP "\fB\-mwarn\-framesize=\fR\fIframesize\fR" 4
11048 .IX Item "-mwarn-framesize=framesize"
11049 Emit a warning if the current function exceeds the given frame size.  Because
11050 this is a compile time check it doesn't need to be a real problem when the program
11051 runs.  It is intended to identify functions which most probably cause
11052 a stack overflow.  It is useful to be used in an environment with limited stack
11053 size e.g. the linux kernel.
11054 .IP "\fB\-mwarn\-dynamicstack\fR" 4
11055 .IX Item "-mwarn-dynamicstack"
11056 Emit a warning if the function calls alloca or uses dynamically
11057 sized arrays.  This is generally a bad idea with a limited stack size.
11058 .IP "\fB\-mstack\-guard=\fR\fIstack-guard\fR" 4
11059 .IX Item "-mstack-guard=stack-guard"
11060 .PD 0
11061 .IP "\fB\-mstack\-size=\fR\fIstack-size\fR" 4
11062 .IX Item "-mstack-size=stack-size"
11064 These arguments always have to be used in conjunction.  If they are present the s390
11065 back end emits additional instructions in the function prologue which trigger a trap
11066 if the stack size is \fIstack-guard\fR bytes above the \fIstack-size\fR
11067 (remember that the stack on s390 grows downward).  These options are intended to
11068 be used to help debugging stack overflow problems.  The additionally emitted code
11069 causes only little overhead and hence can also be used in production like systems
11070 without greater performance degradation.  The given values have to be exact
11071 powers of 2 and \fIstack-size\fR has to be greater than \fIstack-guard\fR without
11072 exceeding 64k.
11073 In order to be efficient the extra code makes the assumption that the stack starts
11074 at an address aligned to the value given by \fIstack-size\fR.
11076 \fI\s-1SH\s0 Options\fR
11077 .IX Subsection "SH Options"
11079 These \fB\-m\fR options are defined for the \s-1SH\s0 implementations:
11080 .IP "\fB\-m1\fR" 4
11081 .IX Item "-m1"
11082 Generate code for the \s-1SH1\s0.
11083 .IP "\fB\-m2\fR" 4
11084 .IX Item "-m2"
11085 Generate code for the \s-1SH2\s0.
11086 .IP "\fB\-m2e\fR" 4
11087 .IX Item "-m2e"
11088 Generate code for the SH2e.
11089 .IP "\fB\-m3\fR" 4
11090 .IX Item "-m3"
11091 Generate code for the \s-1SH3\s0.
11092 .IP "\fB\-m3e\fR" 4
11093 .IX Item "-m3e"
11094 Generate code for the SH3e.
11095 .IP "\fB\-m4\-nofpu\fR" 4
11096 .IX Item "-m4-nofpu"
11097 Generate code for the \s-1SH4\s0 without a floating-point unit.
11098 .IP "\fB\-m4\-single\-only\fR" 4
11099 .IX Item "-m4-single-only"
11100 Generate code for the \s-1SH4\s0 with a floating-point unit that only
11101 supports single-precision arithmetic.
11102 .IP "\fB\-m4\-single\fR" 4
11103 .IX Item "-m4-single"
11104 Generate code for the \s-1SH4\s0 assuming the floating-point unit is in
11105 single-precision mode by default.
11106 .IP "\fB\-m4\fR" 4
11107 .IX Item "-m4"
11108 Generate code for the \s-1SH4\s0.
11109 .IP "\fB\-m4a\-nofpu\fR" 4
11110 .IX Item "-m4a-nofpu"
11111 Generate code for the SH4al\-dsp, or for a SH4a in such a way that the
11112 floating-point unit is not used.
11113 .IP "\fB\-m4a\-single\-only\fR" 4
11114 .IX Item "-m4a-single-only"
11115 Generate code for the SH4a, in such a way that no double-precision
11116 floating point operations are used.
11117 .IP "\fB\-m4a\-single\fR" 4
11118 .IX Item "-m4a-single"
11119 Generate code for the SH4a assuming the floating-point unit is in
11120 single-precision mode by default.
11121 .IP "\fB\-m4a\fR" 4
11122 .IX Item "-m4a"
11123 Generate code for the SH4a.
11124 .IP "\fB\-m4al\fR" 4
11125 .IX Item "-m4al"
11126 Same as \fB\-m4a\-nofpu\fR, except that it implicitly passes
11127 \&\fB\-dsp\fR to the assembler.  \s-1GCC\s0 doesn't generate any \s-1DSP\s0
11128 instructions at the moment.
11129 .IP "\fB\-mb\fR" 4
11130 .IX Item "-mb"
11131 Compile code for the processor in big endian mode.
11132 .IP "\fB\-ml\fR" 4
11133 .IX Item "-ml"
11134 Compile code for the processor in little endian mode.
11135 .IP "\fB\-mdalign\fR" 4
11136 .IX Item "-mdalign"
11137 Align doubles at 64\-bit boundaries.  Note that this changes the calling
11138 conventions, and thus some functions from the standard C library will
11139 not work unless you recompile it first with \fB\-mdalign\fR.
11140 .IP "\fB\-mrelax\fR" 4
11141 .IX Item "-mrelax"
11142 Shorten some address references at link time, when possible; uses the
11143 linker option \fB\-relax\fR.
11144 .IP "\fB\-mbigtable\fR" 4
11145 .IX Item "-mbigtable"
11146 Use 32\-bit offsets in \f(CW\*(C`switch\*(C'\fR tables.  The default is to use
11147 16\-bit offsets.
11148 .IP "\fB\-mfmovd\fR" 4
11149 .IX Item "-mfmovd"
11150 Enable the use of the instruction \f(CW\*(C`fmovd\*(C'\fR.
11151 .IP "\fB\-mhitachi\fR" 4
11152 .IX Item "-mhitachi"
11153 Comply with the calling conventions defined by Renesas.
11154 .IP "\fB\-mrenesas\fR" 4
11155 .IX Item "-mrenesas"
11156 Comply with the calling conventions defined by Renesas.
11157 .IP "\fB\-mno\-renesas\fR" 4
11158 .IX Item "-mno-renesas"
11159 Comply with the calling conventions defined for \s-1GCC\s0 before the Renesas
11160 conventions were available.  This option is the default for all
11161 targets of the \s-1SH\s0 toolchain except for \fBsh-symbianelf\fR.
11162 .IP "\fB\-mnomacsave\fR" 4
11163 .IX Item "-mnomacsave"
11164 Mark the \f(CW\*(C`MAC\*(C'\fR register as call\-clobbered, even if
11165 \&\fB\-mhitachi\fR is given.
11166 .IP "\fB\-mieee\fR" 4
11167 .IX Item "-mieee"
11168 Increase IEEE-compliance of floating-point code.
11169 At the moment, this is equivalent to \fB\-fno\-finite\-math\-only\fR.
11170 When generating 16 bit \s-1SH\s0 opcodes, getting IEEE-conforming results for
11171 comparisons of NANs / infinities incurs extra overhead in every
11172 floating point comparison, therefore the default is set to
11173 \&\fB\-ffinite\-math\-only\fR.
11174 .IP "\fB\-misize\fR" 4
11175 .IX Item "-misize"
11176 Dump instruction size and location in the assembly code.
11177 .IP "\fB\-mpadstruct\fR" 4
11178 .IX Item "-mpadstruct"
11179 This option is deprecated.  It pads structures to multiple of 4 bytes,
11180 which is incompatible with the \s-1SH\s0 \s-1ABI\s0.
11181 .IP "\fB\-mspace\fR" 4
11182 .IX Item "-mspace"
11183 Optimize for space instead of speed.  Implied by \fB\-Os\fR.
11184 .IP "\fB\-mprefergot\fR" 4
11185 .IX Item "-mprefergot"
11186 When generating position-independent code, emit function calls using
11187 the Global Offset Table instead of the Procedure Linkage Table.
11188 .IP "\fB\-musermode\fR" 4
11189 .IX Item "-musermode"
11190 Generate a library function call to invalidate instruction cache
11191 entries, after fixing up a trampoline.  This library function call
11192 doesn't assume it can write to the whole memory address space.  This
11193 is the default when the target is \f(CW\*(C`sh\-*\-linux*\*(C'\fR.
11194 .IP "\fB\-multcost=\fR\fInumber\fR" 4
11195 .IX Item "-multcost=number"
11196 Set the cost to assume for a multiply insn.
11197 .IP "\fB\-mdiv=\fR\fIstrategy\fR" 4
11198 .IX Item "-mdiv=strategy"
11199 Set the division strategy to use for SHmedia code.  \fIstrategy\fR must be
11200 one of: call, call2, fp, inv, inv:minlat, inv20u, inv20l, inv:call,
11201 inv:call2, inv:fp .
11202 \&\*(L"fp\*(R" performs the operation in floating point.  This has a very high latency,
11203 but needs only a few instructions, so it might be a good choice if
11204 your code has enough easily exploitable \s-1ILP\s0 to allow the compiler to
11205 schedule the floating point instructions together with other instructions.
11206 Division by zero causes a floating point exception.
11207 \&\*(L"inv\*(R" uses integer operations to calculate the inverse of the divisor,
11208 and then multiplies the dividend with the inverse.  This strategy allows
11209 cse and hoisting of the inverse calculation.  Division by zero calculates
11210 an unspecified result, but does not trap.
11211 \&\*(L"inv:minlat\*(R" is a variant of \*(L"inv\*(R" where if no cse / hoisting opportunities
11212 have been found, or if the entire operation has been hoisted to the same
11213 place, the last stages of the inverse calculation are intertwined with the
11214 final multiply to reduce the overall latency, at the expense of using a few
11215 more instructions, and thus offering fewer scheduling opportunities with
11216 other code.
11217 \&\*(L"call\*(R" calls a library function that usually implements the inv:minlat
11218 strategy.
11219 This gives high code density for m5\-*media\-nofpu compilations.
11220 \&\*(L"call2\*(R" uses a different entry point of the same library function, where it
11221 assumes that a pointer to a lookup table has already been set up, which
11222 exposes the pointer load to cse / code hoisting optimizations.
11223 \&\*(L"inv:call\*(R", \*(L"inv:call2\*(R" and \*(L"inv:fp\*(R" all use the \*(L"inv\*(R" algorithm for initial
11224 code generation, but if the code stays unoptimized, revert to the \*(L"call\*(R",
11225 \&\*(L"call2\*(R", or \*(L"fp\*(R" strategies, respectively.  Note that the
11226 potentially-trapping side effect of division by zero is carried by a
11227 separate instruction, so it is possible that all the integer instructions
11228 are hoisted out, but the marker for the side effect stays where it is.
11229 A recombination to fp operations or a call is not possible in that case.
11230 \&\*(L"inv20u\*(R" and \*(L"inv20l\*(R" are variants of the \*(L"inv:minlat\*(R" strategy.  In the case
11231 that the inverse calculation was nor separated from the multiply, they speed
11232 up division where the dividend fits into 20 bits (plus sign where applicable),
11233 by inserting a test to skip a number of operations in this case; this test
11234 slows down the case of larger dividends.  inv20u assumes the case of a such
11235 a small dividend to be unlikely, and inv20l assumes it to be likely.
11236 .IP "\fB\-mdivsi3_libfunc=\fR\fIname\fR" 4
11237 .IX Item "-mdivsi3_libfunc=name"
11238 Set the name of the library function used for 32 bit signed division to
11239 \&\fIname\fR.  This only affect the name used in the call and inv:call
11240 division strategies, and the compiler will still expect the same
11241 sets of input/output/clobbered registers as if this option was not present.
11242 .IP "\fB\-madjust\-unroll\fR" 4
11243 .IX Item "-madjust-unroll"
11244 Throttle unrolling to avoid thrashing target registers.
11245 This option only has an effect if the gcc code base supports the
11246 \&\s-1TARGET_ADJUST_UNROLL_MAX\s0 target hook.
11247 .IP "\fB\-mindexed\-addressing\fR" 4
11248 .IX Item "-mindexed-addressing"
11249 Enable the use of the indexed addressing mode for SHmedia32/SHcompact.
11250 This is only safe if the hardware and/or \s-1OS\s0 implement 32 bit wrap-around
11251 semantics for the indexed addressing mode.  The architecture allows the
11252 implementation of processors with 64 bit \s-1MMU\s0, which the \s-1OS\s0 could use to
11253 get 32 bit addressing, but since no current hardware implementation supports
11254 this or any other way to make the indexed addressing mode safe to use in
11255 the 32 bit \s-1ABI\s0, the default is \-mno\-indexed\-addressing.
11256 .IP "\fB\-mgettrcost=\fR\fInumber\fR" 4
11257 .IX Item "-mgettrcost=number"
11258 Set the cost assumed for the gettr instruction to \fInumber\fR.
11259 The default is 2 if \fB\-mpt\-fixed\fR is in effect, 100 otherwise.
11260 .IP "\fB\-mpt\-fixed\fR" 4
11261 .IX Item "-mpt-fixed"
11262 Assume pt* instructions won't trap.  This will generally generate better
11263 scheduled code, but is unsafe on current hardware.  The current architecture
11264 definition says that ptabs and ptrel trap when the target anded with 3 is 3.
11265 This has the unintentional effect of making it unsafe to schedule ptabs /
11266 ptrel before a branch, or hoist it out of a loop.  For example,
11267 _\|_do_global_ctors, a part of libgcc that runs constructors at program
11268 startup, calls functions in a list which is delimited by \-1.  With the
11269 \&\-mpt\-fixed option, the ptabs will be done before testing against \-1.
11270 That means that all the constructors will be run a bit quicker, but when
11271 the loop comes to the end of the list, the program crashes because ptabs
11272 loads \-1 into a target register.  Since this option is unsafe for any
11273 hardware implementing the current architecture specification, the default
11274 is \-mno\-pt\-fixed.  Unless the user specifies a specific cost with
11275 \&\fB\-mgettrcost\fR, \-mno\-pt\-fixed also implies \fB\-mgettrcost=100\fR;
11276 this deters register allocation using target registers for storing
11277 ordinary integers.
11278 .IP "\fB\-minvalid\-symbols\fR" 4
11279 .IX Item "-minvalid-symbols"
11280 Assume symbols might be invalid.  Ordinary function symbols generated by
11281 the compiler will always be valid to load with movi/shori/ptabs or
11282 movi/shori/ptrel, but with assembler and/or linker tricks it is possible
11283 to generate symbols that will cause ptabs / ptrel to trap.
11284 This option is only meaningful when \fB\-mno\-pt\-fixed\fR is in effect.
11285 It will then prevent cross-basic-block cse, hoisting and most scheduling
11286 of symbol loads.  The default is \fB\-mno\-invalid\-symbols\fR.
11288 \fI\s-1SPARC\s0 Options\fR
11289 .IX Subsection "SPARC Options"
11291 These \fB\-m\fR options are supported on the \s-1SPARC:\s0
11292 .IP "\fB\-mno\-app\-regs\fR" 4
11293 .IX Item "-mno-app-regs"
11294 .PD 0
11295 .IP "\fB\-mapp\-regs\fR" 4
11296 .IX Item "-mapp-regs"
11298 Specify \fB\-mapp\-regs\fR to generate output using the global registers
11299 2 through 4, which the \s-1SPARC\s0 \s-1SVR4\s0 \s-1ABI\s0 reserves for applications.  This
11300 is the default.
11302 To be fully \s-1SVR4\s0 \s-1ABI\s0 compliant at the cost of some performance loss,
11303 specify \fB\-mno\-app\-regs\fR.  You should compile libraries and system
11304 software with this option.
11305 .IP "\fB\-mfpu\fR" 4
11306 .IX Item "-mfpu"
11307 .PD 0
11308 .IP "\fB\-mhard\-float\fR" 4
11309 .IX Item "-mhard-float"
11311 Generate output containing floating point instructions.  This is the
11312 default.
11313 .IP "\fB\-mno\-fpu\fR" 4
11314 .IX Item "-mno-fpu"
11315 .PD 0
11316 .IP "\fB\-msoft\-float\fR" 4
11317 .IX Item "-msoft-float"
11319 Generate output containing library calls for floating point.
11320 \&\fBWarning:\fR the requisite libraries are not available for all \s-1SPARC\s0
11321 targets.  Normally the facilities of the machine's usual C compiler are
11322 used, but this cannot be done directly in cross\-compilation.  You must make
11323 your own arrangements to provide suitable library functions for
11324 cross\-compilation.  The embedded targets \fBsparc\-*\-aout\fR and
11325 \&\fBsparclite\-*\-*\fR do provide software floating point support.
11327 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
11328 therefore, it is only useful if you compile \fIall\fR of a program with
11329 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
11330 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
11331 this to work.
11332 .IP "\fB\-mhard\-quad\-float\fR" 4
11333 .IX Item "-mhard-quad-float"
11334 Generate output containing quad-word (long double) floating point
11335 instructions.
11336 .IP "\fB\-msoft\-quad\-float\fR" 4
11337 .IX Item "-msoft-quad-float"
11338 Generate output containing library calls for quad-word (long double)
11339 floating point instructions.  The functions called are those specified
11340 in the \s-1SPARC\s0 \s-1ABI\s0.  This is the default.
11342 As of this writing, there are no \s-1SPARC\s0 implementations that have hardware
11343 support for the quad-word floating point instructions.  They all invoke
11344 a trap handler for one of these instructions, and then the trap handler
11345 emulates the effect of the instruction.  Because of the trap handler overhead,
11346 this is much slower than calling the \s-1ABI\s0 library routines.  Thus the
11347 \&\fB\-msoft\-quad\-float\fR option is the default.
11348 .IP "\fB\-mno\-unaligned\-doubles\fR" 4
11349 .IX Item "-mno-unaligned-doubles"
11350 .PD 0
11351 .IP "\fB\-munaligned\-doubles\fR" 4
11352 .IX Item "-munaligned-doubles"
11354 Assume that doubles have 8 byte alignment.  This is the default.
11356 With \fB\-munaligned\-doubles\fR, \s-1GCC\s0 assumes that doubles have 8 byte
11357 alignment only if they are contained in another type, or if they have an
11358 absolute address.  Otherwise, it assumes they have 4 byte alignment.
11359 Specifying this option avoids some rare compatibility problems with code
11360 generated by other compilers.  It is not the default because it results
11361 in a performance loss, especially for floating point code.
11362 .IP "\fB\-mno\-faster\-structs\fR" 4
11363 .IX Item "-mno-faster-structs"
11364 .PD 0
11365 .IP "\fB\-mfaster\-structs\fR" 4
11366 .IX Item "-mfaster-structs"
11368 With \fB\-mfaster\-structs\fR, the compiler assumes that structures
11369 should have 8 byte alignment.  This enables the use of pairs of
11370 \&\f(CW\*(C`ldd\*(C'\fR and \f(CW\*(C`std\*(C'\fR instructions for copies in structure
11371 assignment, in place of twice as many \f(CW\*(C`ld\*(C'\fR and \f(CW\*(C`st\*(C'\fR pairs.
11372 However, the use of this changed alignment directly violates the \s-1SPARC\s0
11373 \&\s-1ABI\s0.  Thus, it's intended only for use on targets where the developer
11374 acknowledges that their resulting code will not be directly in line with
11375 the rules of the \s-1ABI\s0.
11376 .IP "\fB\-mimpure\-text\fR" 4
11377 .IX Item "-mimpure-text"
11378 \&\fB\-mimpure\-text\fR, used in addition to \fB\-shared\fR, tells
11379 the compiler to not pass \fB\-z text\fR to the linker when linking a
11380 shared object.  Using this option, you can link position-dependent
11381 code into a shared object.
11383 \&\fB\-mimpure\-text\fR suppresses the \*(L"relocations remain against
11384 allocatable but non-writable sections\*(R" linker error message.
11385 However, the necessary relocations will trigger copy\-on\-write, and the
11386 shared object is not actually shared across processes.  Instead of
11387 using \fB\-mimpure\-text\fR, you should compile all source code with
11388 \&\fB\-fpic\fR or \fB\-fPIC\fR.
11390 This option is only available on SunOS and Solaris.
11391 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11392 .IX Item "-mcpu=cpu_type"
11393 Set the instruction set, register set, and instruction scheduling parameters
11394 for machine type \fIcpu_type\fR.  Supported values for \fIcpu_type\fR are
11395 \&\fBv7\fR, \fBcypress\fR, \fBv8\fR, \fBsupersparc\fR, \fBsparclite\fR,
11396 \&\fBf930\fR, \fBf934\fR, \fBhypersparc\fR, \fBsparclite86x\fR,
11397 \&\fBsparclet\fR, \fBtsc701\fR, \fBv9\fR, \fBultrasparc\fR, and
11398 \&\fBultrasparc3\fR.
11400 Default instruction scheduling parameters are used for values that select
11401 an architecture and not an implementation.  These are \fBv7\fR, \fBv8\fR,
11402 \&\fBsparclite\fR, \fBsparclet\fR, \fBv9\fR.
11404 Here is a list of each supported architecture and their supported
11405 implementations.
11407 .Vb 5
11408 \&            v7:             cypress
11409 \&            v8:             supersparc, hypersparc
11410 \&            sparclite:      f930, f934, sparclite86x
11411 \&            sparclet:       tsc701
11412 \&            v9:             ultrasparc, ultrasparc3
11415 By default (unless configured otherwise), \s-1GCC\s0 generates code for the V7
11416 variant of the \s-1SPARC\s0 architecture.  With \fB\-mcpu=cypress\fR, the compiler
11417 additionally optimizes it for the Cypress \s-1CY7C602\s0 chip, as used in the
11418 SPARCStation/SPARCServer 3xx series.  This is also appropriate for the older
11419 SPARCStation 1, 2, \s-1IPX\s0 etc.
11421 With \fB\-mcpu=v8\fR, \s-1GCC\s0 generates code for the V8 variant of the \s-1SPARC\s0
11422 architecture.  The only difference from V7 code is that the compiler emits
11423 the integer multiply and integer divide instructions which exist in \s-1SPARC\-V8\s0
11424 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=supersparc\fR, the compiler additionally
11425 optimizes it for the SuperSPARC chip, as used in the SPARCStation 10, 1000 and
11426 2000 series.
11428 With \fB\-mcpu=sparclite\fR, \s-1GCC\s0 generates code for the SPARClite variant of
11429 the \s-1SPARC\s0 architecture.  This adds the integer multiply, integer divide step
11430 and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClite but not in \s-1SPARC\-V7\s0.
11431 With \fB\-mcpu=f930\fR, the compiler additionally optimizes it for the
11432 Fujitsu \s-1MB86930\s0 chip, which is the original SPARClite, with no \s-1FPU\s0.  With
11433 \&\fB\-mcpu=f934\fR, the compiler additionally optimizes it for the Fujitsu
11434 \&\s-1MB86934\s0 chip, which is the more recent SPARClite with \s-1FPU\s0.
11436 With \fB\-mcpu=sparclet\fR, \s-1GCC\s0 generates code for the SPARClet variant of
11437 the \s-1SPARC\s0 architecture.  This adds the integer multiply, multiply/accumulate,
11438 integer divide step and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClet
11439 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=tsc701\fR, the compiler additionally
11440 optimizes it for the \s-1TEMIC\s0 SPARClet chip.
11442 With \fB\-mcpu=v9\fR, \s-1GCC\s0 generates code for the V9 variant of the \s-1SPARC\s0
11443 architecture.  This adds 64\-bit integer and floating-point move instructions,
11444 3 additional floating-point condition code registers and conditional move
11445 instructions.  With \fB\-mcpu=ultrasparc\fR, the compiler additionally
11446 optimizes it for the Sun UltraSPARC I/II chips.  With
11447 \&\fB\-mcpu=ultrasparc3\fR, the compiler additionally optimizes it for the
11448 Sun UltraSPARC \s-1III\s0 chip.
11449 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
11450 .IX Item "-mtune=cpu_type"
11451 Set the instruction scheduling parameters for machine type
11452 \&\fIcpu_type\fR, but do not set the instruction set or register set that the
11453 option \fB\-mcpu=\fR\fIcpu_type\fR would.
11455 The same values for \fB\-mcpu=\fR\fIcpu_type\fR can be used for
11456 \&\fB\-mtune=\fR\fIcpu_type\fR, but the only useful values are those
11457 that select a particular cpu implementation.  Those are \fBcypress\fR,
11458 \&\fBsupersparc\fR, \fBhypersparc\fR, \fBf930\fR, \fBf934\fR,
11459 \&\fBsparclite86x\fR, \fBtsc701\fR, \fBultrasparc\fR, and
11460 \&\fBultrasparc3\fR.
11461 .IP "\fB\-mv8plus\fR" 4
11462 .IX Item "-mv8plus"
11463 .PD 0
11464 .IP "\fB\-mno\-v8plus\fR" 4
11465 .IX Item "-mno-v8plus"
11467 With \fB\-mv8plus\fR, \s-1GCC\s0 generates code for the \s-1SPARC\-V8+\s0 \s-1ABI\s0.  The
11468 difference from the V8 \s-1ABI\s0 is that the global and out registers are
11469 considered 64\-bit wide.  This is enabled by default on Solaris in 32\-bit
11470 mode for all \s-1SPARC\-V9\s0 processors.
11471 .IP "\fB\-mvis\fR" 4
11472 .IX Item "-mvis"
11473 .PD 0
11474 .IP "\fB\-mno\-vis\fR" 4
11475 .IX Item "-mno-vis"
11477 With \fB\-mvis\fR, \s-1GCC\s0 generates code that takes advantage of the UltraSPARC
11478 Visual Instruction Set extensions.  The default is \fB\-mno\-vis\fR.
11480 These \fB\-m\fR options are supported in addition to the above
11481 on \s-1SPARC\-V9\s0 processors in 64\-bit environments:
11482 .IP "\fB\-mlittle\-endian\fR" 4
11483 .IX Item "-mlittle-endian"
11484 Generate code for a processor running in little-endian mode.  It is only
11485 available for a few configurations and most notably not on Solaris and Linux.
11486 .IP "\fB\-m32\fR" 4
11487 .IX Item "-m32"
11488 .PD 0
11489 .IP "\fB\-m64\fR" 4
11490 .IX Item "-m64"
11492 Generate code for a 32\-bit or 64\-bit environment.
11493 The 32\-bit environment sets int, long and pointer to 32 bits.
11494 The 64\-bit environment sets int to 32 bits and long and pointer
11495 to 64 bits.
11496 .IP "\fB\-mcmodel=medlow\fR" 4
11497 .IX Item "-mcmodel=medlow"
11498 Generate code for the Medium/Low code model: 64\-bit addresses, programs
11499 must be linked in the low 32 bits of memory.  Programs can be statically
11500 or dynamically linked.
11501 .IP "\fB\-mcmodel=medmid\fR" 4
11502 .IX Item "-mcmodel=medmid"
11503 Generate code for the Medium/Middle code model: 64\-bit addresses, programs
11504 must be linked in the low 44 bits of memory, the text and data segments must
11505 be less than 2GB in size and the data segment must be located within 2GB of
11506 the text segment.
11507 .IP "\fB\-mcmodel=medany\fR" 4
11508 .IX Item "-mcmodel=medany"
11509 Generate code for the Medium/Anywhere code model: 64\-bit addresses, programs
11510 may be linked anywhere in memory, the text and data segments must be less
11511 than 2GB in size and the data segment must be located within 2GB of the
11512 text segment.
11513 .IP "\fB\-mcmodel=embmedany\fR" 4
11514 .IX Item "-mcmodel=embmedany"
11515 Generate code for the Medium/Anywhere code model for embedded systems:
11516 64\-bit addresses, the text and data segments must be less than 2GB in
11517 size, both starting anywhere in memory (determined at link time).  The
11518 global register \f(CW%g4\fR points to the base of the data segment.  Programs
11519 are statically linked and \s-1PIC\s0 is not supported.
11520 .IP "\fB\-mstack\-bias\fR" 4
11521 .IX Item "-mstack-bias"
11522 .PD 0
11523 .IP "\fB\-mno\-stack\-bias\fR" 4
11524 .IX Item "-mno-stack-bias"
11526 With \fB\-mstack\-bias\fR, \s-1GCC\s0 assumes that the stack pointer, and
11527 frame pointer if present, are offset by \-2047 which must be added back
11528 when making stack frame references.  This is the default in 64\-bit mode.
11529 Otherwise, assume no such offset is present.
11531 These switches are supported in addition to the above on Solaris:
11532 .IP "\fB\-threads\fR" 4
11533 .IX Item "-threads"
11534 Add support for multithreading using the Solaris threads library.  This
11535 option sets flags for both the preprocessor and linker.  This option does
11536 not affect the thread safety of object code produced by the compiler or
11537 that of libraries supplied with it.
11538 .IP "\fB\-pthreads\fR" 4
11539 .IX Item "-pthreads"
11540 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
11541 option sets flags for both the preprocessor and linker.  This option does
11542 not affect the thread safety of object code produced  by the compiler or
11543 that of libraries supplied with it.
11544 .IP "\fB\-pthread\fR" 4
11545 .IX Item "-pthread"
11546 This is a synonym for \fB\-pthreads\fR.
11548 \fIOptions for System V\fR
11549 .IX Subsection "Options for System V"
11551 These additional options are available on System V Release 4 for
11552 compatibility with other compilers on those systems:
11553 .IP "\fB\-G\fR" 4
11554 .IX Item "-G"
11555 Create a shared object.
11556 It is recommended that \fB\-symbolic\fR or \fB\-shared\fR be used instead.
11557 .IP "\fB\-Qy\fR" 4
11558 .IX Item "-Qy"
11559 Identify the versions of each tool used by the compiler, in a
11560 \&\f(CW\*(C`.ident\*(C'\fR assembler directive in the output.
11561 .IP "\fB\-Qn\fR" 4
11562 .IX Item "-Qn"
11563 Refrain from adding \f(CW\*(C`.ident\*(C'\fR directives to the output file (this is
11564 the default).
11565 .IP "\fB\-YP,\fR\fIdirs\fR" 4
11566 .IX Item "-YP,dirs"
11567 Search the directories \fIdirs\fR, and no others, for libraries
11568 specified with \fB\-l\fR.
11569 .IP "\fB\-Ym,\fR\fIdir\fR" 4
11570 .IX Item "-Ym,dir"
11571 Look in the directory \fIdir\fR to find the M4 preprocessor.
11572 The assembler uses this option.
11574 \fITMS320C3x/C4x Options\fR
11575 .IX Subsection "TMS320C3x/C4x Options"
11577 These \fB\-m\fR options are defined for TMS320C3x/C4x implementations:
11578 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11579 .IX Item "-mcpu=cpu_type"
11580 Set the instruction set, register set, and instruction scheduling
11581 parameters for machine type \fIcpu_type\fR.  Supported values for
11582 \&\fIcpu_type\fR are \fBc30\fR, \fBc31\fR, \fBc32\fR, \fBc40\fR, and
11583 \&\fBc44\fR.  The default is \fBc40\fR to generate code for the
11584 \&\s-1TMS320C40\s0.
11585 .IP "\fB\-mbig\-memory\fR" 4
11586 .IX Item "-mbig-memory"
11587 .PD 0
11588 .IP "\fB\-mbig\fR" 4
11589 .IX Item "-mbig"
11590 .IP "\fB\-msmall\-memory\fR" 4
11591 .IX Item "-msmall-memory"
11592 .IP "\fB\-msmall\fR" 4
11593 .IX Item "-msmall"
11595 Generates code for the big or small memory model.  The small memory
11596 model assumed that all data fits into one 64K word page.  At run-time
11597 the data page (\s-1DP\s0) register must be set to point to the 64K page
11598 containing the .bss and .data program sections.  The big memory model is
11599 the default and requires reloading of the \s-1DP\s0 register for every direct
11600 memory access.
11601 .IP "\fB\-mbk\fR" 4
11602 .IX Item "-mbk"
11603 .PD 0
11604 .IP "\fB\-mno\-bk\fR" 4
11605 .IX Item "-mno-bk"
11607 Allow (disallow) allocation of general integer operands into the block
11608 count register \s-1BK\s0.
11609 .IP "\fB\-mdb\fR" 4
11610 .IX Item "-mdb"
11611 .PD 0
11612 .IP "\fB\-mno\-db\fR" 4
11613 .IX Item "-mno-db"
11615 Enable (disable) generation of code using decrement and branch,
11616 DBcond(D), instructions.  This is enabled by default for the C4x.  To be
11617 on the safe side, this is disabled for the C3x, since the maximum
11618 iteration count on the C3x is 2^{23 + 1} (but who iterates loops more than
11619 2^{23} times on the C3x?).  Note that \s-1GCC\s0 will try to reverse a loop so
11620 that it can utilize the decrement and branch instruction, but will give
11621 up if there is more than one memory reference in the loop.  Thus a loop
11622 where the loop counter is decremented can generate slightly more
11623 efficient code, in cases where the \s-1RPTB\s0 instruction cannot be utilized.
11624 .IP "\fB\-mdp\-isr\-reload\fR" 4
11625 .IX Item "-mdp-isr-reload"
11626 .PD 0
11627 .IP "\fB\-mparanoid\fR" 4
11628 .IX Item "-mparanoid"
11630 Force the \s-1DP\s0 register to be saved on entry to an interrupt service
11631 routine (\s-1ISR\s0), reloaded to point to the data section, and restored on
11632 exit from the \s-1ISR\s0.  This should not be required unless someone has
11633 violated the small memory model by modifying the \s-1DP\s0 register, say within
11634 an object library.
11635 .IP "\fB\-mmpyi\fR" 4
11636 .IX Item "-mmpyi"
11637 .PD 0
11638 .IP "\fB\-mno\-mpyi\fR" 4
11639 .IX Item "-mno-mpyi"
11641 For the C3x use the 24\-bit \s-1MPYI\s0 instruction for integer multiplies
11642 instead of a library call to guarantee 32\-bit results.  Note that if one
11643 of the operands is a constant, then the multiplication will be performed
11644 using shifts and adds.  If the \fB\-mmpyi\fR option is not specified for the C3x,
11645 then squaring operations are performed inline instead of a library call.
11646 .IP "\fB\-mfast\-fix\fR" 4
11647 .IX Item "-mfast-fix"
11648 .PD 0
11649 .IP "\fB\-mno\-fast\-fix\fR" 4
11650 .IX Item "-mno-fast-fix"
11652 The C3x/C4x \s-1FIX\s0 instruction to convert a floating point value to an
11653 integer value chooses the nearest integer less than or equal to the
11654 floating point value rather than to the nearest integer.  Thus if the
11655 floating point number is negative, the result will be incorrectly
11656 truncated an additional code is necessary to detect and correct this
11657 case.  This option can be used to disable generation of the additional
11658 code required to correct the result.
11659 .IP "\fB\-mrptb\fR" 4
11660 .IX Item "-mrptb"
11661 .PD 0
11662 .IP "\fB\-mno\-rptb\fR" 4
11663 .IX Item "-mno-rptb"
11665 Enable (disable) generation of repeat block sequences using the \s-1RPTB\s0
11666 instruction for zero overhead looping.  The \s-1RPTB\s0 construct is only used
11667 for innermost loops that do not call functions or jump across the loop
11668 boundaries.  There is no advantage having nested \s-1RPTB\s0 loops due to the
11669 overhead required to save and restore the \s-1RC\s0, \s-1RS\s0, and \s-1RE\s0 registers.
11670 This is enabled by default with \fB\-O2\fR.
11671 .IP "\fB\-mrpts=\fR\fIcount\fR" 4
11672 .IX Item "-mrpts=count"
11673 .PD 0
11674 .IP "\fB\-mno\-rpts\fR" 4
11675 .IX Item "-mno-rpts"
11677 Enable (disable) the use of the single instruction repeat instruction
11678 \&\s-1RPTS\s0.  If a repeat block contains a single instruction, and the loop
11679 count can be guaranteed to be less than the value \fIcount\fR, \s-1GCC\s0 will
11680 emit a \s-1RPTS\s0 instruction instead of a \s-1RPTB\s0.  If no value is specified,
11681 then a \s-1RPTS\s0 will be emitted even if the loop count cannot be determined
11682 at compile time.  Note that the repeated instruction following \s-1RPTS\s0 does
11683 not have to be reloaded from memory each iteration, thus freeing up the
11684 \&\s-1CPU\s0 buses for operands.  However, since interrupts are blocked by this
11685 instruction, it is disabled by default.
11686 .IP "\fB\-mloop\-unsigned\fR" 4
11687 .IX Item "-mloop-unsigned"
11688 .PD 0
11689 .IP "\fB\-mno\-loop\-unsigned\fR" 4
11690 .IX Item "-mno-loop-unsigned"
11692 The maximum iteration count when using \s-1RPTS\s0 and \s-1RPTB\s0 (and \s-1DB\s0 on the C40)
11693 is 2^{31 + 1} since these instructions test if the iteration count is
11694 negative to terminate the loop.  If the iteration count is unsigned
11695 there is a possibility than the 2^{31 + 1} maximum iteration count may be
11696 exceeded.  This switch allows an unsigned iteration count.
11697 .IP "\fB\-mti\fR" 4
11698 .IX Item "-mti"
11699 Try to emit an assembler syntax that the \s-1TI\s0 assembler (asm30) is happy
11700 with.  This also enforces compatibility with the \s-1API\s0 employed by the \s-1TI\s0
11701 C3x C compiler.  For example, long doubles are passed as structures
11702 rather than in floating point registers.
11703 .IP "\fB\-mregparm\fR" 4
11704 .IX Item "-mregparm"
11705 .PD 0
11706 .IP "\fB\-mmemparm\fR" 4
11707 .IX Item "-mmemparm"
11709 Generate code that uses registers (stack) for passing arguments to functions.
11710 By default, arguments are passed in registers where possible rather
11711 than by pushing arguments on to the stack.
11712 .IP "\fB\-mparallel\-insns\fR" 4
11713 .IX Item "-mparallel-insns"
11714 .PD 0
11715 .IP "\fB\-mno\-parallel\-insns\fR" 4
11716 .IX Item "-mno-parallel-insns"
11718 Allow the generation of parallel instructions.  This is enabled by
11719 default with \fB\-O2\fR.
11720 .IP "\fB\-mparallel\-mpy\fR" 4
11721 .IX Item "-mparallel-mpy"
11722 .PD 0
11723 .IP "\fB\-mno\-parallel\-mpy\fR" 4
11724 .IX Item "-mno-parallel-mpy"
11726 Allow the generation of MPY||ADD and MPY||SUB parallel instructions,
11727 provided \fB\-mparallel\-insns\fR is also specified.  These instructions have
11728 tight register constraints which can pessimize the code generation
11729 of large functions.
11731 \fIV850 Options\fR
11732 .IX Subsection "V850 Options"
11734 These \fB\-m\fR options are defined for V850 implementations:
11735 .IP "\fB\-mlong\-calls\fR" 4
11736 .IX Item "-mlong-calls"
11737 .PD 0
11738 .IP "\fB\-mno\-long\-calls\fR" 4
11739 .IX Item "-mno-long-calls"
11741 Treat all calls as being far away (near).  If calls are assumed to be
11742 far away, the compiler will always load the functions address up into a
11743 register, and call indirect through the pointer.
11744 .IP "\fB\-mno\-ep\fR" 4
11745 .IX Item "-mno-ep"
11746 .PD 0
11747 .IP "\fB\-mep\fR" 4
11748 .IX Item "-mep"
11750 Do not optimize (do optimize) basic blocks that use the same index
11751 pointer 4 or more times to copy pointer into the \f(CW\*(C`ep\*(C'\fR register, and
11752 use the shorter \f(CW\*(C`sld\*(C'\fR and \f(CW\*(C`sst\*(C'\fR instructions.  The \fB\-mep\fR
11753 option is on by default if you optimize.
11754 .IP "\fB\-mno\-prolog\-function\fR" 4
11755 .IX Item "-mno-prolog-function"
11756 .PD 0
11757 .IP "\fB\-mprolog\-function\fR" 4
11758 .IX Item "-mprolog-function"
11760 Do not use (do use) external functions to save and restore registers
11761 at the prologue and epilogue of a function.  The external functions
11762 are slower, but use less code space if more than one function saves
11763 the same number of registers.  The \fB\-mprolog\-function\fR option
11764 is on by default if you optimize.
11765 .IP "\fB\-mspace\fR" 4
11766 .IX Item "-mspace"
11767 Try to make the code as small as possible.  At present, this just turns
11768 on the \fB\-mep\fR and \fB\-mprolog\-function\fR options.
11769 .IP "\fB\-mtda=\fR\fIn\fR" 4
11770 .IX Item "-mtda=n"
11771 Put static or global variables whose size is \fIn\fR bytes or less into
11772 the tiny data area that register \f(CW\*(C`ep\*(C'\fR points to.  The tiny data
11773 area can hold up to 256 bytes in total (128 bytes for byte references).
11774 .IP "\fB\-msda=\fR\fIn\fR" 4
11775 .IX Item "-msda=n"
11776 Put static or global variables whose size is \fIn\fR bytes or less into
11777 the small data area that register \f(CW\*(C`gp\*(C'\fR points to.  The small data
11778 area can hold up to 64 kilobytes.
11779 .IP "\fB\-mzda=\fR\fIn\fR" 4
11780 .IX Item "-mzda=n"
11781 Put static or global variables whose size is \fIn\fR bytes or less into
11782 the first 32 kilobytes of memory.
11783 .IP "\fB\-mv850\fR" 4
11784 .IX Item "-mv850"
11785 Specify that the target processor is the V850.
11786 .IP "\fB\-mbig\-switch\fR" 4
11787 .IX Item "-mbig-switch"
11788 Generate code suitable for big switch tables.  Use this option only if
11789 the assembler/linker complain about out of range branches within a switch
11790 table.
11791 .IP "\fB\-mapp\-regs\fR" 4
11792 .IX Item "-mapp-regs"
11793 This option will cause r2 and r5 to be used in the code generated by
11794 the compiler.  This setting is the default.
11795 .IP "\fB\-mno\-app\-regs\fR" 4
11796 .IX Item "-mno-app-regs"
11797 This option will cause r2 and r5 to be treated as fixed registers.
11798 .IP "\fB\-mv850e1\fR" 4
11799 .IX Item "-mv850e1"
11800 Specify that the target processor is the V850E1.  The preprocessor
11801 constants \fB_\|_v850e1_\|_\fR and \fB_\|_v850e_\|_\fR will be defined if
11802 this option is used.
11803 .IP "\fB\-mv850e\fR" 4
11804 .IX Item "-mv850e"
11805 Specify that the target processor is the V850E.  The preprocessor
11806 constant \fB_\|_v850e_\|_\fR will be defined if this option is used.
11808 If neither \fB\-mv850\fR nor \fB\-mv850e\fR nor \fB\-mv850e1\fR
11809 are defined then a default target processor will be chosen and the
11810 relevant \fB_\|_v850*_\|_\fR preprocessor constant will be defined.
11812 The preprocessor constants \fB_\|_v850\fR and \fB_\|_v851_\|_\fR are always
11813 defined, regardless of which processor variant is the target.
11814 .IP "\fB\-mdisable\-callt\fR" 4
11815 .IX Item "-mdisable-callt"
11816 This option will suppress generation of the \s-1CALLT\s0 instruction for the
11817 v850e and v850e1 flavors of the v850 architecture.  The default is
11818 \&\fB\-mno\-disable\-callt\fR which allows the \s-1CALLT\s0 instruction to be used.
11820 \fI\s-1VAX\s0 Options\fR
11821 .IX Subsection "VAX Options"
11823 These \fB\-m\fR options are defined for the \s-1VAX:\s0
11824 .IP "\fB\-munix\fR" 4
11825 .IX Item "-munix"
11826 Do not output certain jump instructions (\f(CW\*(C`aobleq\*(C'\fR and so on)
11827 that the Unix assembler for the \s-1VAX\s0 cannot handle across long
11828 ranges.
11829 .IP "\fB\-mgnu\fR" 4
11830 .IX Item "-mgnu"
11831 Do output those jump instructions, on the assumption that you
11832 will assemble with the \s-1GNU\s0 assembler.
11833 .IP "\fB\-mg\fR" 4
11834 .IX Item "-mg"
11835 Output code for g\-format floating point numbers instead of d\-format.
11837 \fIx86\-64 Options\fR
11838 .IX Subsection "x86-64 Options"
11840 These are listed under 
11842 \fIXstormy16 Options\fR
11843 .IX Subsection "Xstormy16 Options"
11845 These options are defined for Xstormy16:
11846 .IP "\fB\-msim\fR" 4
11847 .IX Item "-msim"
11848 Choose startup files and linker script suitable for the simulator.
11850 \fIXtensa Options\fR
11851 .IX Subsection "Xtensa Options"
11853 These options are supported for Xtensa targets:
11854 .IP "\fB\-mconst16\fR" 4
11855 .IX Item "-mconst16"
11856 .PD 0
11857 .IP "\fB\-mno\-const16\fR" 4
11858 .IX Item "-mno-const16"
11860 Enable or disable use of \f(CW\*(C`CONST16\*(C'\fR instructions for loading
11861 constant values.  The \f(CW\*(C`CONST16\*(C'\fR instruction is currently not a
11862 standard option from Tensilica.  When enabled, \f(CW\*(C`CONST16\*(C'\fR
11863 instructions are always used in place of the standard \f(CW\*(C`L32R\*(C'\fR
11864 instructions.  The use of \f(CW\*(C`CONST16\*(C'\fR is enabled by default only if
11865 the \f(CW\*(C`L32R\*(C'\fR instruction is not available.
11866 .IP "\fB\-mfused\-madd\fR" 4
11867 .IX Item "-mfused-madd"
11868 .PD 0
11869 .IP "\fB\-mno\-fused\-madd\fR" 4
11870 .IX Item "-mno-fused-madd"
11872 Enable or disable use of fused multiply/add and multiply/subtract
11873 instructions in the floating-point option.  This has no effect if the
11874 floating-point option is not also enabled.  Disabling fused multiply/add
11875 and multiply/subtract instructions forces the compiler to use separate
11876 instructions for the multiply and add/subtract operations.  This may be
11877 desirable in some cases where strict \s-1IEEE\s0 754\-compliant results are
11878 required: the fused multiply add/subtract instructions do not round the
11879 intermediate result, thereby producing results with \fImore\fR bits of
11880 precision than specified by the \s-1IEEE\s0 standard.  Disabling fused multiply
11881 add/subtract instructions also ensures that the program output is not
11882 sensitive to the compiler's ability to combine multiply and add/subtract
11883 operations.
11884 .IP "\fB\-mtext\-section\-literals\fR" 4
11885 .IX Item "-mtext-section-literals"
11886 .PD 0
11887 .IP "\fB\-mno\-text\-section\-literals\fR" 4
11888 .IX Item "-mno-text-section-literals"
11890 Control the treatment of literal pools.  The default is
11891 \&\fB\-mno\-text\-section\-literals\fR, which places literals in a separate
11892 section in the output file.  This allows the literal pool to be placed
11893 in a data \s-1RAM/ROM\s0, and it also allows the linker to combine literal
11894 pools from separate object files to remove redundant literals and
11895 improve code size.  With \fB\-mtext\-section\-literals\fR, the literals
11896 are interspersed in the text section in order to keep them as close as
11897 possible to their references.  This may be necessary for large assembly
11898 files.
11899 .IP "\fB\-mtarget\-align\fR" 4
11900 .IX Item "-mtarget-align"
11901 .PD 0
11902 .IP "\fB\-mno\-target\-align\fR" 4
11903 .IX Item "-mno-target-align"
11905 When this option is enabled, \s-1GCC\s0 instructs the assembler to
11906 automatically align instructions to reduce branch penalties at the
11907 expense of some code density.  The assembler attempts to widen density
11908 instructions to align branch targets and the instructions following call
11909 instructions.  If there are not enough preceding safe density
11910 instructions to align a target, no widening will be performed.  The
11911 default is \fB\-mtarget\-align\fR.  These options do not affect the
11912 treatment of auto-aligned instructions like \f(CW\*(C`LOOP\*(C'\fR, which the
11913 assembler will always align, either by widening density instructions or
11914 by inserting no-op instructions.
11915 .IP "\fB\-mlongcalls\fR" 4
11916 .IX Item "-mlongcalls"
11917 .PD 0
11918 .IP "\fB\-mno\-longcalls\fR" 4
11919 .IX Item "-mno-longcalls"
11921 When this option is enabled, \s-1GCC\s0 instructs the assembler to translate
11922 direct calls to indirect calls unless it can determine that the target
11923 of a direct call is in the range allowed by the call instruction.  This
11924 translation typically occurs for calls to functions in other source
11925 files.  Specifically, the assembler translates a direct \f(CW\*(C`CALL\*(C'\fR
11926 instruction into an \f(CW\*(C`L32R\*(C'\fR followed by a \f(CW\*(C`CALLX\*(C'\fR instruction.
11927 The default is \fB\-mno\-longcalls\fR.  This option should be used in
11928 programs where the call target can potentially be out of range.  This
11929 option is implemented in the assembler, not the compiler, so the
11930 assembly code generated by \s-1GCC\s0 will still show direct call
11931 instructions\-\-\-look at the disassembled object code to see the actual
11932 instructions.  Note that the assembler will use an indirect call for
11933 every cross-file call, not just those that really will be out of range.
11935 \fIzSeries Options\fR
11936 .IX Subsection "zSeries Options"
11938 These are listed under 
11939 .Sh "Options for Code Generation Conventions"
11940 .IX Subsection "Options for Code Generation Conventions"
11941 These machine-independent options control the interface conventions
11942 used in code generation.
11944 Most of them have both positive and negative forms; the negative form
11945 of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table below, only
11946 one of the forms is listed\-\-\-the one which is not the default.  You
11947 can figure out the other form by either removing \fBno\-\fR or adding
11949 .IP "\fB\-fbounds\-check\fR" 4
11950 .IX Item "-fbounds-check"
11951 For front-ends that support it, generate additional code to check that
11952 indices used to access arrays are within the declared range.  This is
11953 currently only supported by the Java and Fortran front\-ends, where
11954 this option defaults to true and false respectively.
11955 .IP "\fB\-ftrapv\fR" 4
11956 .IX Item "-ftrapv"
11957 This option generates traps for signed overflow on addition, subtraction,
11958 multiplication operations.
11959 .IP "\fB\-fwrapv\fR" 4
11960 .IX Item "-fwrapv"
11961 This option instructs the compiler to assume that signed arithmetic
11962 overflow of addition, subtraction and multiplication wraps around
11963 using twos-complement representation.  This flag enables some optimizations
11964 and disables others.  This option is enabled by default for the Java
11965 front\-end, as required by the Java language specification.
11966 .IP "\fB\-fexceptions\fR" 4
11967 .IX Item "-fexceptions"
11968 Enable exception handling.  Generates extra code needed to propagate
11969 exceptions.  For some targets, this implies \s-1GCC\s0 will generate frame
11970 unwind information for all functions, which can produce significant data
11971 size overhead, although it does not affect execution.  If you do not
11972 specify this option, \s-1GCC\s0 will enable it by default for languages like
11973 \&\*(C+ which normally require exception handling, and disable it for
11974 languages like C that do not normally require it.  However, you may need
11975 to enable this option when compiling C code that needs to interoperate
11976 properly with exception handlers written in \*(C+.  You may also wish to
11977 disable this option if you are compiling older \*(C+ programs that don't
11978 use exception handling.
11979 .IP "\fB\-fnon\-call\-exceptions\fR" 4
11980 .IX Item "-fnon-call-exceptions"
11981 Generate code that allows trapping instructions to throw exceptions.
11982 Note that this requires platform-specific runtime support that does
11983 not exist everywhere.  Moreover, it only allows \fItrapping\fR
11984 instructions to throw exceptions, i.e. memory references or floating
11985 point instructions.  It does not allow exceptions to be thrown from
11986 arbitrary signal handlers such as \f(CW\*(C`SIGALRM\*(C'\fR.
11987 .IP "\fB\-funwind\-tables\fR" 4
11988 .IX Item "-funwind-tables"
11989 Similar to \fB\-fexceptions\fR, except that it will just generate any needed
11990 static data, but will not affect the generated code in any other way.
11991 You will normally not enable this option; instead, a language processor
11992 that needs this handling would enable it on your behalf.
11993 .IP "\fB\-fasynchronous\-unwind\-tables\fR" 4
11994 .IX Item "-fasynchronous-unwind-tables"
11995 Generate unwind table in dwarf2 format, if supported by target machine.  The
11996 table is exact at each instruction boundary, so it can be used for stack
11997 unwinding from asynchronous events (such as debugger or garbage collector).
11998 .IP "\fB\-fpcc\-struct\-return\fR" 4
11999 .IX Item "-fpcc-struct-return"
12000 Return \*(L"short\*(R" \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in memory like
12001 longer ones, rather than in registers.  This convention is less
12002 efficient, but it has the advantage of allowing intercallability between
12003 GCC-compiled files and files compiled with other compilers, particularly
12004 the Portable C Compiler (pcc).
12006 The precise convention for returning structures in memory depends
12007 on the target configuration macros.
12009 Short structures and unions are those whose size and alignment match
12010 that of some integer type.
12012 \&\fBWarning:\fR code compiled with the \fB\-fpcc\-struct\-return\fR
12013 switch is not binary compatible with code compiled with the
12014 \&\fB\-freg\-struct\-return\fR switch.
12015 Use it to conform to a non-default application binary interface.
12016 .IP "\fB\-freg\-struct\-return\fR" 4
12017 .IX Item "-freg-struct-return"
12018 Return \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in registers when possible.
12019 This is more efficient for small structures than
12020 \&\fB\-fpcc\-struct\-return\fR.
12022 If you specify neither \fB\-fpcc\-struct\-return\fR nor
12023 \&\fB\-freg\-struct\-return\fR, \s-1GCC\s0 defaults to whichever convention is
12024 standard for the target.  If there is no standard convention, \s-1GCC\s0
12025 defaults to \fB\-fpcc\-struct\-return\fR, except on targets where \s-1GCC\s0 is
12026 the principal compiler.  In those cases, we can choose the standard, and
12027 we chose the more efficient register return alternative.
12029 \&\fBWarning:\fR code compiled with the \fB\-freg\-struct\-return\fR
12030 switch is not binary compatible with code compiled with the
12031 \&\fB\-fpcc\-struct\-return\fR switch.
12032 Use it to conform to a non-default application binary interface.
12033 .IP "\fB\-fshort\-enums\fR" 4
12034 .IX Item "-fshort-enums"
12035 Allocate to an \f(CW\*(C`enum\*(C'\fR type only as many bytes as it needs for the
12036 declared range of possible values.  Specifically, the \f(CW\*(C`enum\*(C'\fR type
12037 will be equivalent to the smallest integer type which has enough room.
12039 \&\fBWarning:\fR the \fB\-fshort\-enums\fR switch causes \s-1GCC\s0 to generate
12040 code that is not binary compatible with code generated without that switch.
12041 Use it to conform to a non-default application binary interface.
12042 .IP "\fB\-fshort\-double\fR" 4
12043 .IX Item "-fshort-double"
12044 Use the same size for \f(CW\*(C`double\*(C'\fR as for \f(CW\*(C`float\*(C'\fR.
12046 \&\fBWarning:\fR the \fB\-fshort\-double\fR switch causes \s-1GCC\s0 to generate
12047 code that is not binary compatible with code generated without that switch.
12048 Use it to conform to a non-default application binary interface.
12049 .IP "\fB\-fshort\-wchar\fR" 4
12050 .IX Item "-fshort-wchar"
12051 Override the underlying type for \fBwchar_t\fR to be \fBshort
12052 unsigned int\fR instead of the default for the target.  This option is
12053 useful for building programs to run under \s-1WINE\s0.
12055 \&\fBWarning:\fR the \fB\-fshort\-wchar\fR switch causes \s-1GCC\s0 to generate
12056 code that is not binary compatible with code generated without that switch.
12057 Use it to conform to a non-default application binary interface.
12058 .IP "\fB\-fshared\-data\fR" 4
12059 .IX Item "-fshared-data"
12060 Requests that the data and non\-\f(CW\*(C`const\*(C'\fR variables of this
12061 compilation be shared data rather than private data.  The distinction
12062 makes sense only on certain operating systems, where shared data is
12063 shared between processes running the same program, while private data
12064 exists in one copy per process.
12065 .IP "\fB\-fno\-common\fR" 4
12066 .IX Item "-fno-common"
12067 In C, allocate even uninitialized global variables in the data section of the
12068 object file, rather than generating them as common blocks.  This has the
12069 effect that if the same variable is declared (without \f(CW\*(C`extern\*(C'\fR) in
12070 two different compilations, you will get an error when you link them.
12071 The only reason this might be useful is if you wish to verify that the
12072 program will work on other systems which always work this way.
12073 .IP "\fB\-fno\-ident\fR" 4
12074 .IX Item "-fno-ident"
12075 Ignore the \fB#ident\fR directive.
12076 .IP "\fB\-finhibit\-size\-directive\fR" 4
12077 .IX Item "-finhibit-size-directive"
12078 Don't output a \f(CW\*(C`.size\*(C'\fR assembler directive, or anything else that
12079 would cause trouble if the function is split in the middle, and the
12080 two halves are placed at locations far apart in memory.  This option is
12081 used when compiling \fIcrtstuff.c\fR; you should not need to use it
12082 for anything else.
12083 .IP "\fB\-fverbose\-asm\fR" 4
12084 .IX Item "-fverbose-asm"
12085 Put extra commentary information in the generated assembly code to
12086 make it more readable.  This option is generally only of use to those
12087 who actually need to read the generated assembly code (perhaps while
12088 debugging the compiler itself).
12090 \&\fB\-fno\-verbose\-asm\fR, the default, causes the
12091 extra information to be omitted and is useful when comparing two assembler
12092 files.
12093 .IP "\fB\-fpic\fR" 4
12094 .IX Item "-fpic"
12095 Generate position-independent code (\s-1PIC\s0) suitable for use in a shared
12096 library, if supported for the target machine.  Such code accesses all
12097 constant addresses through a global offset table (\s-1GOT\s0).  The dynamic
12098 loader resolves the \s-1GOT\s0 entries when the program starts (the dynamic
12099 loader is not part of \s-1GCC\s0; it is part of the operating system).  If
12100 the \s-1GOT\s0 size for the linked executable exceeds a machine-specific
12101 maximum size, you get an error message from the linker indicating that
12102 \&\fB\-fpic\fR does not work; in that case, recompile with \fB\-fPIC\fR
12103 instead.  (These maximums are 8k on the \s-1SPARC\s0 and 32k
12104 on the m68k and \s-1RS/6000\s0.  The 386 has no such limit.)
12106 Position-independent code requires special support, and therefore works
12107 only on certain machines.  For the 386, \s-1GCC\s0 supports \s-1PIC\s0 for System V
12108 but not for the Sun 386i.  Code generated for the \s-1IBM\s0 \s-1RS/6000\s0 is always
12109 position\-independent.
12110 .IP "\fB\-fPIC\fR" 4
12111 .IX Item "-fPIC"
12112 If supported for the target machine, emit position-independent code,
12113 suitable for dynamic linking and avoiding any limit on the size of the
12114 global offset table.  This option makes a difference on the m68k,
12115 PowerPC and \s-1SPARC\s0.
12117 Position-independent code requires special support, and therefore works
12118 only on certain machines.
12119 .IP "\fB\-fpie\fR" 4
12120 .IX Item "-fpie"
12121 .PD 0
12122 .IP "\fB\-fPIE\fR" 4
12123 .IX Item "-fPIE"
12125 These options are similar to \fB\-fpic\fR and \fB\-fPIC\fR, but
12126 generated position independent code can be only linked into executables.
12127 Usually these options are used when \fB\-pie\fR \s-1GCC\s0 option will be
12128 used during linking.
12129 .IP "\fB\-fno\-jump\-tables\fR" 4
12130 .IX Item "-fno-jump-tables"
12131 Do not use jump tables for switch statements even where it would be
12132 more efficient than other code generation strategies.  This option is
12133 of use in conjunction with \fB\-fpic\fR or \fB\-fPIC\fR for
12134 building code which forms part of a dynamic linker and cannot
12135 reference the address of a jump table.  On some targets, jump tables
12136 do not require a \s-1GOT\s0 and this option is not needed.
12137 .IP "\fB\-ffixed\-\fR\fIreg\fR" 4
12138 .IX Item "-ffixed-reg"
12139 Treat the register named \fIreg\fR as a fixed register; generated code
12140 should never refer to it (except perhaps as a stack pointer, frame
12141 pointer or in some other fixed role).
12143 \&\fIreg\fR must be the name of a register.  The register names accepted
12144 are machine-specific and are defined in the \f(CW\*(C`REGISTER_NAMES\*(C'\fR
12145 macro in the machine description macro file.
12147 This flag does not have a negative form, because it specifies a
12148 three-way choice.
12149 .IP "\fB\-fcall\-used\-\fR\fIreg\fR" 4
12150 .IX Item "-fcall-used-reg"
12151 Treat the register named \fIreg\fR as an allocable register that is
12152 clobbered by function calls.  It may be allocated for temporaries or
12153 variables that do not live across a call.  Functions compiled this way
12154 will not save and restore the register \fIreg\fR.
12156 It is an error to used this flag with the frame pointer or stack pointer.
12157 Use of this flag for other registers that have fixed pervasive roles in
12158 the machine's execution model will produce disastrous results.
12160 This flag does not have a negative form, because it specifies a
12161 three-way choice.
12162 .IP "\fB\-fcall\-saved\-\fR\fIreg\fR" 4
12163 .IX Item "-fcall-saved-reg"
12164 Treat the register named \fIreg\fR as an allocable register saved by
12165 functions.  It may be allocated even for temporaries or variables that
12166 live across a call.  Functions compiled this way will save and restore
12167 the register \fIreg\fR if they use it.
12169 It is an error to used this flag with the frame pointer or stack pointer.
12170 Use of this flag for other registers that have fixed pervasive roles in
12171 the machine's execution model will produce disastrous results.
12173 A different sort of disaster will result from the use of this flag for
12174 a register in which function values may be returned.
12176 This flag does not have a negative form, because it specifies a
12177 three-way choice.
12178 .IP "\fB\-fpack\-struct[=\fR\fIn\fR\fB]\fR" 4
12179 .IX Item "-fpack-struct[=n]"
12180 Without a value specified, pack all structure members together without
12181 holes.  When a value is specified (which must be a small power of two), pack
12182 structure members according to this value, representing the maximum
12183 alignment (that is, objects with default alignment requirements larger than
12184 this will be output potentially unaligned at the next fitting location.
12186 \&\fBWarning:\fR the \fB\-fpack\-struct\fR switch causes \s-1GCC\s0 to generate
12187 code that is not binary compatible with code generated without that switch.
12188 Additionally, it makes the code suboptimal.
12189 Use it to conform to a non-default application binary interface.
12190 .IP "\fB\-finstrument\-functions\fR" 4
12191 .IX Item "-finstrument-functions"
12192 Generate instrumentation calls for entry and exit to functions.  Just
12193 after function entry and just before function exit, the following
12194 profiling functions will be called with the address of the current
12195 function and its call site.  (On some platforms,
12196 \&\f(CW\*(C`_\|_builtin_return_address\*(C'\fR does not work beyond the current
12197 function, so the call site information may not be available to the
12198 profiling functions otherwise.)
12200 .Vb 4
12201 \&        void __cyg_profile_func_enter (void *this_fn,
12202 \&                                       void *call_site);
12203 \&        void __cyg_profile_func_exit  (void *this_fn,
12204 \&                                       void *call_site);
12207 The first argument is the address of the start of the current function,
12208 which may be looked up exactly in the symbol table.
12210 This instrumentation is also done for functions expanded inline in other
12211 functions.  The profiling calls will indicate where, conceptually, the
12212 inline function is entered and exited.  This means that addressable
12213 versions of such functions must be available.  If all your uses of a
12214 function are expanded inline, this may mean an additional expansion of
12215 code size.  If you use \fBextern inline\fR in your C code, an
12216 addressable version of such functions must be provided.  (This is
12217 normally the case anyways, but if you get lucky and the optimizer always
12218 expands the functions inline, you might have gotten away without
12219 providing static copies.)
12221 A function may be given the attribute \f(CW\*(C`no_instrument_function\*(C'\fR, in
12222 which case this instrumentation will not be done.  This can be used, for
12223 example, for the profiling functions listed above, high-priority
12224 interrupt routines, and any functions from which the profiling functions
12225 cannot safely be called (perhaps signal handlers, if the profiling
12226 routines generate output or allocate memory).
12227 .IP "\fB\-fstack\-check\fR" 4
12228 .IX Item "-fstack-check"
12229 Generate code to verify that you do not go beyond the boundary of the
12230 stack.  You should specify this flag if you are running in an
12231 environment with multiple threads, but only rarely need to specify it in
12232 a single-threaded environment since stack overflow is automatically
12233 detected on nearly all systems if there is only one stack.
12235 Note that this switch does not actually cause checking to be done; the
12236 operating system must do that.  The switch causes generation of code
12237 to ensure that the operating system sees the stack being extended.
12238 .IP "\fB\-fstack\-limit\-register=\fR\fIreg\fR" 4
12239 .IX Item "-fstack-limit-register=reg"
12240 .PD 0
12241 .IP "\fB\-fstack\-limit\-symbol=\fR\fIsym\fR" 4
12242 .IX Item "-fstack-limit-symbol=sym"
12243 .IP "\fB\-fno\-stack\-limit\fR" 4
12244 .IX Item "-fno-stack-limit"
12246 Generate code to ensure that the stack does not grow beyond a certain value,
12247 either the value of a register or the address of a symbol.  If the stack
12248 would grow beyond the value, a signal is raised.  For most targets,
12249 the signal is raised before the stack overruns the boundary, so
12250 it is possible to catch the signal without taking special precautions.
12252 For instance, if the stack starts at absolute address \fB0x80000000\fR
12253 and grows downwards, you can use the flags
12254 \&\fB\-fstack\-limit\-symbol=_\|_stack_limit\fR and
12255 \&\fB\-Wl,\-\-defsym,_\|_stack_limit=0x7ffe0000\fR to enforce a stack limit
12256 of 128KB.  Note that this may only work with the \s-1GNU\s0 linker.
12257 .IP "\fB\-fargument\-alias\fR" 4
12258 .IX Item "-fargument-alias"
12259 .PD 0
12260 .IP "\fB\-fargument\-noalias\fR" 4
12261 .IX Item "-fargument-noalias"
12262 .IP "\fB\-fargument\-noalias\-global\fR" 4
12263 .IX Item "-fargument-noalias-global"
12265 Specify the possible relationships among parameters and between
12266 parameters and global data.
12268 \&\fB\-fargument\-alias\fR specifies that arguments (parameters) may
12269 alias each other and may alias global storage.\fB\-fargument\-noalias\fR specifies that arguments do not alias
12270 each other, but may alias global storage.\fB\-fargument\-noalias\-global\fR specifies that arguments do not
12271 alias each other and do not alias global storage.
12273 Each language will automatically use whatever option is required by
12274 the language standard.  You should not need to use these options yourself.
12275 .IP "\fB\-fleading\-underscore\fR" 4
12276 .IX Item "-fleading-underscore"
12277 This option and its counterpart, \fB\-fno\-leading\-underscore\fR, forcibly
12278 change the way C symbols are represented in the object file.  One use
12279 is to help link with legacy assembly code.
12281 \&\fBWarning:\fR the \fB\-fleading\-underscore\fR switch causes \s-1GCC\s0 to
12282 generate code that is not binary compatible with code generated without that
12283 switch.  Use it to conform to a non-default application binary interface.
12284 Not all targets provide complete support for this switch.
12285 .IP "\fB\-ftls\-model=\fR\fImodel\fR" 4
12286 .IX Item "-ftls-model=model"
12287 Alter the thread-local storage model to be used.
12288 The \fImodel\fR argument should be one of \f(CW\*(C`global\-dynamic\*(C'\fR,
12289 \&\f(CW\*(C`local\-dynamic\*(C'\fR, \f(CW\*(C`initial\-exec\*(C'\fR or \f(CW\*(C`local\-exec\*(C'\fR.
12291 The default without \fB\-fpic\fR is \f(CW\*(C`initial\-exec\*(C'\fR; with
12292 \&\fB\-fpic\fR the default is \f(CW\*(C`global\-dynamic\*(C'\fR.
12293 .IP "\fB\-fvisibility=\fR\fIdefault|internal|hidden|protected\fR" 4
12294 .IX Item "-fvisibility=default|internal|hidden|protected"
12295 Set the default \s-1ELF\s0 image symbol visibility to the specified option\-\-\-all
12296 symbols will be marked with this unless overridden within the code.
12297 Using this feature can very substantially improve linking and
12298 load times of shared object libraries, produce more optimized
12299 code, provide near-perfect \s-1API\s0 export and prevent symbol clashes.
12300 It is \fBstrongly\fR recommended that you use this in any shared objects
12301 you distribute.
12303 Despite the nomenclature, \f(CW\*(C`default\*(C'\fR always means public ie;
12304 available to be linked against from outside the shared object.
12305 \&\f(CW\*(C`protected\*(C'\fR and \f(CW\*(C`internal\*(C'\fR are pretty useless in real-world
12306 usage so the only other commonly used option will be \f(CW\*(C`hidden\*(C'\fR.
12307 The default if \fB\-fvisibility\fR isn't specified is
12308 \&\f(CW\*(C`default\*(C'\fR, i.e., make every
12309 symbol public\-\-\-this causes the same behavior as previous versions of
12310 \&\s-1GCC\s0.
12312 A good explanation of the benefits offered by ensuring \s-1ELF\s0
12313 symbols have the correct visibility is given by \*(L"How To Write
12314 Shared Libraries\*(R" by Ulrich Drepper (which can be found at
12315 <\fBhttp://people.redhat.com/~drepper/\fR>)\-\-\-however a superior
12316 solution made possible by this option to marking things hidden when
12317 the default is public is to make the default hidden and mark things
12318 public.  This is the norm with \s-1DLL\s0's on Windows and with \fB\-fvisibility=hidden\fR
12319 and \f(CW\*(C`_\|_attribute_\|_ ((visibility("default")))\*(C'\fR instead of
12320 \&\f(CW\*(C`_\|_declspec(dllexport)\*(C'\fR you get almost identical semantics with
12321 identical syntax.  This is a great boon to those working with
12322 cross-platform projects.
12324 For those adding visibility support to existing code, you may find
12325 \&\fB#pragma \s-1GCC\s0 visibility\fR of use.  This works by you enclosing
12326 the declarations you wish to set visibility for with (for example)
12327 \&\fB#pragma \s-1GCC\s0 visibility push(hidden)\fR and
12328 \&\fB#pragma \s-1GCC\s0 visibility pop\fR.
12329 Bear in mind that symbol visibility should be viewed \fBas
12330 part of the \s-1API\s0 interface contract\fR and thus all new code should
12331 always specify visibility when it is not the default ie; declarations
12332 only for use within the local \s-1DSO\s0 should \fBalways\fR be marked explicitly
12333 as hidden as so to avoid \s-1PLT\s0 indirection overheads\-\-\-making this
12334 abundantly clear also aids readability and self-documentation of the code.
12335 Note that due to \s-1ISO\s0 \*(C+ specification requirements, operator new and
12336 operator delete must always be of default visibility.
12338 An overview of these techniques, their benefits and how to use them
12339 is at <\fBhttp://gcc.gnu.org/wiki/Visibility\fR>.
12340 .SH "ENVIRONMENT"
12341 .IX Header "ENVIRONMENT"
12342 This section describes several environment variables that affect how \s-1GCC\s0
12343 operates.  Some of them work by specifying directories or prefixes to use
12344 when searching for various kinds of files.  Some are used to specify other
12345 aspects of the compilation environment.
12347 Note that you can also specify places to search using options such as
12348 \&\fB\-B\fR, \fB\-I\fR and \fB\-L\fR.  These
12349 take precedence over places specified using environment variables, which
12350 in turn take precedence over those specified by the configuration of \s-1GCC\s0.
12351 .IP "\fB\s-1LANG\s0\fR" 4
12352 .IX Item "LANG"
12353 .PD 0
12354 .IP "\fB\s-1LC_CTYPE\s0\fR" 4
12355 .IX Item "LC_CTYPE"
12356 .IP "\fB\s-1LC_MESSAGES\s0\fR" 4
12357 .IX Item "LC_MESSAGES"
12358 .IP "\fB\s-1LC_ALL\s0\fR" 4
12359 .IX Item "LC_ALL"
12361 These environment variables control the way that \s-1GCC\s0 uses
12362 localization information that allow \s-1GCC\s0 to work with different
12363 national conventions.  \s-1GCC\s0 inspects the locale categories
12364 \&\fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR if it has been configured to do
12365 so.  These locale categories can be set to any value supported by your
12366 installation.  A typical value is \fBen_GB.UTF\-8\fR for English in the United
12367 Kingdom encoded in \s-1UTF\-8\s0.
12369 The \fB\s-1LC_CTYPE\s0\fR environment variable specifies character
12370 classification.  \s-1GCC\s0 uses it to determine the character boundaries in
12371 a string; this is needed for some multibyte encodings that contain quote
12372 and escape characters that would otherwise be interpreted as a string
12373 end or escape.
12375 The \fB\s-1LC_MESSAGES\s0\fR environment variable specifies the language to
12376 use in diagnostic messages.
12378 If the \fB\s-1LC_ALL\s0\fR environment variable is set, it overrides the value
12379 of \fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR; otherwise, \fB\s-1LC_CTYPE\s0\fR
12380 and \fB\s-1LC_MESSAGES\s0\fR default to the value of the \fB\s-1LANG\s0\fR
12381 environment variable.  If none of these variables are set, \s-1GCC\s0
12382 defaults to traditional C English behavior.
12383 .IP "\fB\s-1TMPDIR\s0\fR" 4
12384 .IX Item "TMPDIR"
12385 If \fB\s-1TMPDIR\s0\fR is set, it specifies the directory to use for temporary
12386 files.  \s-1GCC\s0 uses temporary files to hold the output of one stage of
12387 compilation which is to be used as input to the next stage: for example,
12388 the output of the preprocessor, which is the input to the compiler
12389 proper.
12390 .IP "\fB\s-1GCC_EXEC_PREFIX\s0\fR" 4
12391 .IX Item "GCC_EXEC_PREFIX"
12392 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is set, it specifies a prefix to use in the
12393 names of the subprograms executed by the compiler.  No slash is added
12394 when this prefix is combined with the name of a subprogram, but you can
12395 specify a prefix that ends with a slash if you wish.
12397 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is not set, \s-1GCC\s0 will attempt to figure out
12398 an appropriate prefix to use based on the pathname it was invoked with.
12400 If \s-1GCC\s0 cannot find the subprogram using the specified prefix, it
12401 tries looking in the usual places for the subprogram.
12403 The default value of \fB\s-1GCC_EXEC_PREFIX\s0\fR is
12404 \&\fI\fIprefix\fI/lib/gcc/\fR where \fIprefix\fR is the value
12405 of \f(CW\*(C`prefix\*(C'\fR when you ran the \fIconfigure\fR script.
12407 Other prefixes specified with \fB\-B\fR take precedence over this prefix.
12409 This prefix is also used for finding files such as \fIcrt0.o\fR that are
12410 used for linking.
12412 In addition, the prefix is used in an unusual way in finding the
12413 directories to search for header files.  For each of the standard
12414 directories whose name normally begins with \fB/usr/local/lib/gcc\fR
12415 (more precisely, with the value of \fB\s-1GCC_INCLUDE_DIR\s0\fR), \s-1GCC\s0 tries
12416 replacing that beginning with the specified prefix to produce an
12417 alternate directory name.  Thus, with \fB\-Bfoo/\fR, \s-1GCC\s0 will search
12418 \&\fIfoo/bar\fR where it would normally search \fI/usr/local/lib/bar\fR.
12419 These alternate directories are searched first; the standard directories
12420 come next.
12421 .IP "\fB\s-1COMPILER_PATH\s0\fR" 4
12422 .IX Item "COMPILER_PATH"
12423 The value of \fB\s-1COMPILER_PATH\s0\fR is a colon-separated list of
12424 directories, much like \fB\s-1PATH\s0\fR.  \s-1GCC\s0 tries the directories thus
12425 specified when searching for subprograms, if it can't find the
12426 subprograms using \fB\s-1GCC_EXEC_PREFIX\s0\fR.
12427 .IP "\fB\s-1LIBRARY_PATH\s0\fR" 4
12428 .IX Item "LIBRARY_PATH"
12429 The value of \fB\s-1LIBRARY_PATH\s0\fR is a colon-separated list of
12430 directories, much like \fB\s-1PATH\s0\fR.  When configured as a native compiler,
12431 \&\s-1GCC\s0 tries the directories thus specified when searching for special
12432 linker files, if it can't find them using \fB\s-1GCC_EXEC_PREFIX\s0\fR.  Linking
12433 using \s-1GCC\s0 also uses these directories when searching for ordinary
12434 libraries for the \fB\-l\fR option (but directories specified with
12435 \&\fB\-L\fR come first).
12436 .IP "\fB\s-1LANG\s0\fR" 4
12437 .IX Item "LANG"
12438 This variable is used to pass locale information to the compiler.  One way in
12439 which this information is used is to determine the character set to be used
12440 when character literals, string literals and comments are parsed in C and \*(C+.
12441 When the compiler is configured to allow multibyte characters,
12442 the following values for \fB\s-1LANG\s0\fR are recognized:
12443 .RS 4
12444 .IP "\fBC\-JIS\fR" 4
12445 .IX Item "C-JIS"
12446 Recognize \s-1JIS\s0 characters.
12447 .IP "\fBC\-SJIS\fR" 4
12448 .IX Item "C-SJIS"
12449 Recognize \s-1SJIS\s0 characters.
12450 .IP "\fBC\-EUCJP\fR" 4
12451 .IX Item "C-EUCJP"
12452 Recognize \s-1EUCJP\s0 characters.
12454 .RS 4
12456 If \fB\s-1LANG\s0\fR is not defined, or if it has some other value, then the
12457 compiler will use mblen and mbtowc as defined by the default locale to
12458 recognize and translate multibyte characters.
12461 Some additional environments variables affect the behavior of the
12462 preprocessor.
12463 .IP "\fB\s-1CPATH\s0\fR" 4
12464 .IX Item "CPATH"
12465 .PD 0
12466 .IP "\fBC_INCLUDE_PATH\fR" 4
12467 .IX Item "C_INCLUDE_PATH"
12468 .IP "\fB\s-1CPLUS_INCLUDE_PATH\s0\fR" 4
12469 .IX Item "CPLUS_INCLUDE_PATH"
12470 .IP "\fB\s-1OBJC_INCLUDE_PATH\s0\fR" 4
12471 .IX Item "OBJC_INCLUDE_PATH"
12473 Each variable's value is a list of directories separated by a special
12474 character, much like \fB\s-1PATH\s0\fR, in which to look for header files.
12475 The special character, \f(CW\*(C`PATH_SEPARATOR\*(C'\fR, is target-dependent and
12476 determined at \s-1GCC\s0 build time.  For Microsoft Windows-based targets it is a
12477 semicolon, and for almost all other targets it is a colon.
12479 \&\fB\s-1CPATH\s0\fR specifies a list of directories to be searched as if
12480 specified with \fB\-I\fR, but after any paths given with \fB\-I\fR
12481 options on the command line.  This environment variable is used
12482 regardless of which language is being preprocessed.
12484 The remaining environment variables apply only when preprocessing the
12485 particular language indicated.  Each specifies a list of directories
12486 to be searched as if specified with \fB\-isystem\fR, but after any
12487 paths given with \fB\-isystem\fR options on the command line.
12489 In all these variables, an empty element instructs the compiler to
12490 search its current working directory.  Empty elements can appear at the
12491 beginning or end of a path.  For instance, if the value of
12492 \&\fB\s-1CPATH\s0\fR is \f(CW\*(C`:/special/include\*(C'\fR, that has the same
12493 effect as \fB\-I.\ \-I/special/include\fR.
12494 .IP "\fB\s-1DEPENDENCIES_OUTPUT\s0\fR" 4
12495 .IX Item "DEPENDENCIES_OUTPUT"
12496 If this variable is set, its value specifies how to output
12497 dependencies for Make based on the non-system header files processed
12498 by the compiler.  System header files are ignored in the dependency
12499 output.
12501 The value of \fB\s-1DEPENDENCIES_OUTPUT\s0\fR can be just a file name, in
12502 which case the Make rules are written to that file, guessing the target
12503 name from the source file name.  Or the value can have the form
12504 \&\fIfile\fR\fB \fR\fItarget\fR, in which case the rules are written to
12505 file \fIfile\fR using \fItarget\fR as the target name.
12507 In other words, this environment variable is equivalent to combining
12508 the options \fB\-MM\fR and \fB\-MF\fR,
12509 with an optional \fB\-MT\fR switch too.
12510 .IP "\fB\s-1SUNPRO_DEPENDENCIES\s0\fR" 4
12511 .IX Item "SUNPRO_DEPENDENCIES"
12512 This variable is the same as \fB\s-1DEPENDENCIES_OUTPUT\s0\fR (see above),
12513 except that system header files are not ignored, so it implies
12514 \&\fB\-M\fR rather than \fB\-MM\fR.  However, the dependence on the
12515 main input file is omitted.
12516 .SH "BUGS"
12517 .IX Header "BUGS"
12518 For instructions on reporting bugs, see
12519 <\fBhttp://gcc.gnu.org/bugs.html\fR>.
12520 .SH "FOOTNOTES"
12521 .IX Header "FOOTNOTES"
12522 .IP "1." 4
12523 On some systems, \fBgcc \-shared\fR
12524 needs to build supplementary stub code for constructors to work.  On
12525 multi-libbed systems, \fBgcc \-shared\fR must select the correct support
12526 libraries to link against.  Failing to supply the correct flags may lead
12527 to subtle defects.  Supplying them in cases where they are not necessary
12528 is innocuous.
12529 .SH "SEE ALSO"
12530 .IX Header "SEE ALSO"
12531 \&\fIgpl\fR\|(7), \fIgfdl\fR\|(7), \fIfsf\-funding\fR\|(7),
12532 \&\fIcpp\fR\|(1), \fIgcov\fR\|(1), \fIas\fR\|(1), \fIld\fR\|(1), \fIgdb\fR\|(1), \fIadb\fR\|(1), \fIdbx\fR\|(1), \fIsdb\fR\|(1)
12533 and the Info entries for \fIgcc\fR, \fIcpp\fR, \fIas\fR,
12534 \&\fIld\fR, \fIbinutils\fR and \fIgdb\fR.
12535 .SH "AUTHOR"
12536 .IX Header "AUTHOR"
12537 See the Info entry for \fBgcc\fR, or
12538 <\fBhttp://gcc.gnu.org/onlinedocs/gcc/Contributors.html\fR>,
12539 for contributors to \s-1GCC\s0.
12540 .SH "COPYRIGHT"
12541 .IX Header "COPYRIGHT"
12542 Copyright (c) 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
12543 1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
12545 Permission is granted to copy, distribute and/or modify this document
12546 under the terms of the \s-1GNU\s0 Free Documentation License, Version 1.2 or
12547 any later version published by the Free Software Foundation; with the
12548 Invariant Sections being \*(L"\s-1GNU\s0 General Public License\*(R" and \*(L"Funding
12549 Free Software\*(R", the Front-Cover texts being (a) (see below), and with
12550 the Back-Cover Texts being (b) (see below).  A copy of the license is
12551 included in the \fIgfdl\fR\|(7) man page.
12553 (a) The \s-1FSF\s0's Front-Cover Text is:
12555 .Vb 1
12556 \&     A GNU Manual
12559 (b) The \s-1FSF\s0's Back-Cover Text is:
12561 .Vb 3
12562 \&     You have freedom to copy and modify this GNU Manual, like GNU
12563 \&     software.  Copies published by the Free Software Foundation raise
12564 \&     funds for GNU development.