Update version for v9.0.0-rc2 release
[qemu/armbru.git] / hw / sparc / trace-events
blob00b0212c3bdb466bbb183a4914c1a92ac8eac09c
1 # See docs/devel/tracing.rst for syntax documentation.
3 # sun4m.c
4 sun4m_cpu_set_irq_raise(int level) "Raise CPU IRQ %d"
5 sun4m_cpu_set_irq_lower(int level) "Lower CPU IRQ %d"
7 # sun4m_iommu.c
8 sun4m_iommu_mem_readl(uint64_t addr, uint32_t ret) "read reg[0x%"PRIx64"] = 0x%x"
9 sun4m_iommu_mem_writel(uint64_t addr, uint32_t val) "write reg[0x%"PRIx64"] = 0x%x"
10 sun4m_iommu_mem_writel_ctrl(uint64_t iostart) "iostart = 0x%"PRIx64
11 sun4m_iommu_mem_writel_tlbflush(uint32_t val) "tlb flush 0x%x"
12 sun4m_iommu_mem_writel_pgflush(uint32_t val) "page flush 0x%x"
13 sun4m_iommu_page_get_flags(uint64_t pa, uint64_t iopte, uint32_t ret) "get flags addr 0x%"PRIx64" => pte 0x%"PRIx64", *pte = 0x%x"
14 sun4m_iommu_translate_pa(uint64_t addr, uint64_t pa, uint32_t iopte) "xlate dva 0x%"PRIx64" => pa 0x%"PRIx64" iopte = 0x%x"
15 sun4m_iommu_bad_addr(uint64_t addr) "bad addr 0x%"PRIx64
17 # leon3.c
18 leon3_set_irq(int intno) "Set CPU IRQ %d"
19 leon3_reset_irq(int intno) "Reset CPU IRQ %d"
20 int_helper_icache_freeze(void) "Instruction cache: freeze"
21 int_helper_dcache_freeze(void) "Data cache: freeze"