target/ppc: Move mffscrn[i] to decodetree
[qemu/armbru.git] / target / ppc / insn32.decode
blobf63098d024bef3c37038dbcca2d94b3f5f3feb6d
2 # Power ISA decode for 32-bit insns (opcode space 0)
4 # Copyright (c) 2021 Instituto de Pesquisas Eldorado (eldorado.org.br)
6 # This library is free software; you can redistribute it and/or
7 # modify it under the terms of the GNU Lesser General Public
8 # License as published by the Free Software Foundation; either
9 # version 2.1 of the License, or (at your option) any later version.
11 # This library is distributed in the hope that it will be useful,
12 # but WITHOUT ANY WARRANTY; without even the implied warranty of
13 # MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14 # Lesser General Public License for more details.
16 # You should have received a copy of the GNU Lesser General Public
17 # License along with this library; if not, see <http://www.gnu.org/licenses/>.
20 &A              frt fra frb frc rc:bool
21 @A              ...... frt:5 fra:5 frb:5 frc:5 ..... rc:1       &A
23 &D              rt ra si:int64_t
24 @D              ...... rt:5 ra:5 si:s16                         &D
26 &D_bf           bf l:bool ra imm
27 @D_bfs          ...... bf:3 . l:1 ra:5 imm:s16                  &D_bf
28 @D_bfu          ...... bf:3 . l:1 ra:5 imm:16                   &D_bf
30 %dq_si          4:s12  !function=times_16
31 %dq_rtp         22:4   !function=times_2
32 @DQ_rtp         ...... ....0 ra:5 ............ ....             &D rt=%dq_rtp si=%dq_si
34 %dq_rt_tsx      3:1 21:5
35 @DQ_TSX         ...... ..... ra:5 ............ ....             &D si=%dq_si rt=%dq_rt_tsx
37 %rt_tsxp        21:1 22:4 !function=times_2
38 @DQ_TSXP        ...... ..... ra:5 ............ ....             &D si=%dq_si rt=%rt_tsxp
40 %ds_si          2:s14  !function=times_4
41 @DS             ...... rt:5 ra:5 .............. ..              &D si=%ds_si
43 %ds_rtp         22:4   !function=times_2
44 @DS_rtp         ...... ....0 ra:5 .............. ..             &D rt=%ds_rtp si=%ds_si
46 &DX_b           vrt b
47 %dx_b           6:10 16:5 0:1
48 @DX_b           ...... vrt:5  ..... .......... ..... .          &DX_b b=%dx_b
50 &DX             rt d
51 %dx_d           6:s10 16:5 0:1
52 @DX             ...... rt:5  ..... .......... ..... .           &DX d=%dx_d
54 &VA             vrt vra vrb rc
55 @VA             ...... vrt:5 vra:5 vrb:5 rc:5 ......            &VA
57 &VC             vrt vra vrb rc:bool
58 @VC             ...... vrt:5 vra:5 vrb:5 rc:1 ..........        &VC
60 &VN             vrt vra vrb sh
61 @VN             ...... vrt:5 vra:5 vrb:5 .. sh:3 ......         &VN
63 &VX             vrt vra vrb
64 @VX             ...... vrt:5 vra:5 vrb:5 .......... .           &VX
66 &VX_bf          bf vra vrb
67 @VX_bf          ...... bf:3 .. vra:5 vrb:5 ...........          &VX_bf
69 &VX_mp          rt mp:bool vrb
70 @VX_mp          ...... rt:5 .... mp:1 vrb:5 ...........         &VX_mp
72 &VX_n           rt vrb n
73 @VX_n           ...... rt:5 .. n:3 vrb:5 ...........            &VX_n
75 &VX_tb_rc       vrt vrb rc:bool
76 @VX_tb_rc       ...... vrt:5 ..... vrb:5 rc:1 ..........        &VX_tb_rc
78 &VX_uim4        vrt uim vrb
79 @VX_uim4        ...... vrt:5 . uim:4 vrb:5 ...........          &VX_uim4
81 &VX_tb          vrt vrb
82 @VX_tb          ...... vrt:5 ..... vrb:5 ...........            &VX_tb
84 &X              rt ra rb
85 @X              ...... rt:5 ra:5 rb:5 .......... .              &X
87 &X_rc           rt ra rb rc:bool
88 @X_rc           ...... rt:5 ra:5 rb:5 .......... rc:1           &X_rc
90 %x_frtp         22:4 !function=times_2
91 %x_frap         17:4 !function=times_2
92 %x_frbp         12:4 !function=times_2
93 @X_tp_ap_bp_rc  ...... ....0 ....0 ....0 .......... rc:1        &X_rc rt=%x_frtp ra=%x_frap rb=%x_frbp
95 @X_tp_a_bp_rc   ...... ....0 ra:5 ....0 .......... rc:1         &X_rc rt=%x_frtp rb=%x_frbp
97 &X_tb           rt rb
98 @X_tb           ...... rt:5 ..... rb:5 .......... .             &X_tb
100 &X_tb_rc        rt rb rc:bool
101 @X_tb_rc        ...... rt:5 ..... rb:5 .......... rc:1          &X_tb_rc
103 @X_tbp_rc       ...... ....0 ..... ....0 .......... rc:1        &X_tb_rc rt=%x_frtp rb=%x_frbp
105 @X_tp_b_rc      ...... ....0 ..... rb:5 .......... rc:1         &X_tb_rc rt=%x_frtp
107 @X_t_bp_rc      ...... rt:5 ..... ....0 .......... rc:1         &X_tb_rc rb=%x_frbp
109 &X_bi           rt bi
110 @X_bi           ...... rt:5 bi:5 ..... .......... .             &X_bi
112 &X_bf           bf ra rb
113 @X_bf           ...... bf:3 .. ra:5 rb:5 .......... .           &X_bf
115 @X_bf_ap_bp     ...... bf:3 .. ....0 ....0 .......... .         &X_bf ra=%x_frap rb=%x_frbp
117 @X_bf_a_bp      ...... bf:3 .. ra:5 ....0 .......... .          &X_bf rb=%x_frbp
119 &X_bf_uim       bf uim rb
120 @X_bf_uim       ...... bf:3 . uim:6 rb:5 .......... .           &X_bf_uim
122 @X_bf_uim_bp    ...... bf:3 . uim:6 ....0 .......... .          &X_bf_uim rb=%x_frbp
124 &X_bfl          bf l:bool ra rb
125 @X_bfl          ...... bf:3 . l:1 ra:5 rb:5 .......... .        &X_bfl
127 &X_imm2         rt imm
128 @X_imm2         ...... rt:5 ..... ... imm:2 .......... .        &X_imm2
130 %x_xt           0:1 21:5
131 &X_imm5         xt imm:uint8_t vrb
132 @X_imm5         ...... ..... imm:5 vrb:5 .......... .           &X_imm5 xt=%x_xt
134 &X_imm8         xt imm:uint8_t
135 @X_imm8         ...... ..... .. imm:8 .......... .              &X_imm8 xt=%x_xt
137 &X_uim5         xt uim:uint8_t
138 @X_uim5         ...... ..... ..... uim:5 .......... .           &X_uim5 xt=%x_xt
140 &X_tb_sp_rc     rt rb sp rc:bool
141 @X_tb_sp_rc     ...... rt:5 sp:2 ... rb:5 .......... rc:1       &X_tb_sp_rc
143 @X_tbp_sp_rc    ...... ....0 sp:2 ... ....0 .......... rc:1     &X_tb_sp_rc rt=%x_frtp rb=%x_frbp
145 &X_tb_s_rc      rt rb s:bool rc:bool
146 @X_tb_s_rc      ...... rt:5 s:1 .... rb:5 .......... rc:1       &X_tb_s_rc
148 @X_tbp_s_rc     ...... ....0 s:1 .... ....0 .......... rc:1     &X_tb_s_rc rt=%x_frtp rb=%x_frbp
150 %x_rt_tsx       0:1 21:5
151 @X_TSX          ...... ..... ra:5 rb:5 .......... .             &X rt=%x_rt_tsx
152 @X_TSXP         ...... ..... ra:5 rb:5 .......... .             &X rt=%rt_tsxp
154 &X_frtp_vrb     frtp vrb
155 @X_frtp_vrb     ...... ....0 ..... vrb:5 .......... .           &X_frtp_vrb frtp=%x_frtp
157 &X_vrt_frbp     vrt frbp
158 @X_vrt_frbp     ...... vrt:5 ..... ....0 .......... .           &X_vrt_frbp frbp=%x_frbp
160 &X_a            ra
161 @X_a            ...... ra:3 .. ..... ..... .......... .         &X_a
163 %xx_xt          0:1 21:5
164 %xx_xb          1:1 11:5
165 %xx_xa          2:1 16:5
166 %xx_xc          3:1 6:5
167 &XX2            xt xb
168 @XX2            ...... ..... ..... ..... ......... ..           &XX2 xt=%xx_xt xb=%xx_xb
170 &XX2_uim        xt xb uim:uint8_t
171 @XX2_uim2       ...... ..... ... uim:2 ..... ......... ..       &XX2_uim xt=%xx_xt xb=%xx_xb
173 @XX2_uim4       ...... ..... . uim:4 ..... ......... ..         &XX2_uim xt=%xx_xt xb=%xx_xb
175 &XX2_bf_xb      bf xb
176 @XX2_bf_xb      ...... bf:3 .. ..... ..... ......... . .        &XX2_bf_xb xb=%xx_xb
178 &XX3            xt xa xb
179 @XX3            ...... ..... ..... ..... ........ ...           &XX3 xt=%xx_xt xa=%xx_xa xb=%xx_xb
181 # 32 bit GER instructions have all mask bits considered 1
182 &MMIRR_XX3      xa xb xt pmsk xmsk ymsk
183 %xx_at          23:3
184 %xx_xa_pair     2:1 17:4 !function=times_2
185 @XX3_at         ...... ... .. ..... ..... ........ ...          &MMIRR_XX3 xt=%xx_at xb=%xx_xb \
186                                                                 pmsk=255 xmsk=15 ymsk=15
188 &XX3_dm         xt xa xb dm
189 @XX3_dm         ...... ..... ..... ..... . dm:2 ..... ...       &XX3_dm xt=%xx_xt xa=%xx_xa xb=%xx_xb
191 &XX4            xt xa xb xc
192 @XX4            ...... ..... ..... ..... ..... .. ....          &XX4 xt=%xx_xt xa=%xx_xa xb=%xx_xb xc=%xx_xc
194 &Z22_bf_fra     bf fra dm
195 @Z22_bf_fra     ...... bf:3 .. fra:5 dm:6 ......... .           &Z22_bf_fra
197 %z22_frap       17:4 !function=times_2
198 @Z22_bf_frap    ...... bf:3 .. ....0 dm:6 ......... .           &Z22_bf_fra fra=%z22_frap
200 &Z22_ta_sh_rc   rt ra sh rc:bool
201 @Z22_ta_sh_rc   ...... rt:5 ra:5 sh:6 ......... rc:1            &Z22_ta_sh_rc
203 %z22_frtp       22:4 !function=times_2
204 @Z22_tap_sh_rc  ...... ....0 ....0 sh:6 ......... rc:1          &Z22_ta_sh_rc rt=%z22_frtp ra=%z22_frap
206 &Z23_tab        frt fra frb rmc rc:bool
207 @Z23_tab        ...... frt:5 fra:5 frb:5 rmc:2 ........ rc:1    &Z23_tab
209 %z23_frtp       22:4 !function=times_2
210 %z23_frap       17:4 !function=times_2
211 %z23_frbp       12:4 !function=times_2
212 @Z23_tabp       ...... ....0 ....0 ....0 rmc:2 ........ rc:1    &Z23_tab frt=%z23_frtp fra=%z23_frap frb=%z23_frbp
214 @Z23_tp_a_bp    ...... ....0 fra:5 ....0 rmc:2 ........ rc:1    &Z23_tab frt=%z23_frtp frb=%z23_frbp
216 &Z23_tb         frt frb r:bool rmc rc:bool
217 @Z23_tb         ...... frt:5 .... r:1 frb:5 rmc:2 ........ rc:1 &Z23_tb
219 @Z23_tbp        ...... ....0 .... r:1 ....0 rmc:2 ........ rc:1 &Z23_tb frt=%z23_frtp frb=%z23_frbp
221 &Z23_te_tb      te frt frb rmc rc:bool
222 @Z23_te_tb      ...... frt:5 te:5 frb:5 rmc:2 ........ rc:1     &Z23_te_tb
224 @Z23_te_tbp     ...... ....0 te:5 ....0 rmc:2 ........ rc:1     &Z23_te_tb frt=%z23_frtp frb=%z23_frbp
226 ### Fixed-Point Load Instructions
228 LBZ             100010 ..... ..... ................     @D
229 LBZU            100011 ..... ..... ................     @D
230 LBZX            011111 ..... ..... ..... 0001010111 -   @X
231 LBZUX           011111 ..... ..... ..... 0001110111 -   @X
233 LHZ             101000 ..... ..... ................     @D
234 LHZU            101001 ..... ..... ................     @D
235 LHZX            011111 ..... ..... ..... 0100010111 -   @X
236 LHZUX           011111 ..... ..... ..... 0100110111 -   @X
238 LHA             101010 ..... ..... ................     @D
239 LHAU            101011 ..... ..... ................     @D
240 LHAX            011111 ..... ..... ..... 0101010111 -   @X
241 LHAXU           011111 ..... ..... ..... 0101110111 -   @X
243 LWZ             100000 ..... ..... ................     @D
244 LWZU            100001 ..... ..... ................     @D
245 LWZX            011111 ..... ..... ..... 0000010111 -   @X
246 LWZUX           011111 ..... ..... ..... 0000110111 -   @X
248 LWA             111010 ..... ..... ..............10     @DS
249 LWAX            011111 ..... ..... ..... 0101010101 -   @X
250 LWAUX           011111 ..... ..... ..... 0101110101 -   @X
252 LD              111010 ..... ..... ..............00     @DS
253 LDU             111010 ..... ..... ..............01     @DS
254 LDX             011111 ..... ..... ..... 0000010101 -   @X
255 LDUX            011111 ..... ..... ..... 0000110101 -   @X
257 LQ              111000 ..... ..... ............ ----    @DQ_rtp
259 ### Fixed-Point Store Instructions
261 STB             100110 ..... ..... ................     @D
262 STBU            100111 ..... ..... ................     @D
263 STBX            011111 ..... ..... ..... 0011010111 -   @X
264 STBUX           011111 ..... ..... ..... 0011110111 -   @X
266 STH             101100 ..... ..... ................     @D
267 STHU            101101 ..... ..... ................     @D
268 STHX            011111 ..... ..... ..... 0110010111 -   @X
269 STHUX           011111 ..... ..... ..... 0110110111 -   @X
271 STW             100100 ..... ..... ................     @D
272 STWU            100101 ..... ..... ................     @D
273 STWX            011111 ..... ..... ..... 0010010111 -   @X
274 STWUX           011111 ..... ..... ..... 0010110111 -   @X
276 STD             111110 ..... ..... ..............00     @DS
277 STDU            111110 ..... ..... ..............01     @DS
278 STDX            011111 ..... ..... ..... 0010010101 -   @X
279 STDUX           011111 ..... ..... ..... 0010110101 -   @X
281 STQ             111110 ..... ..... ..............10     @DS_rtp
283 ### Fixed-Point Compare Instructions
285 CMP             011111 ... - . ..... ..... 0000000000 - @X_bfl
286 CMPL            011111 ... - . ..... ..... 0000100000 - @X_bfl
287 CMPI            001011 ... - . ..... ................   @D_bfs
288 CMPLI           001010 ... - . ..... ................   @D_bfu
290 ### Fixed-Point Arithmetic Instructions
292 ADDI            001110 ..... ..... ................     @D
293 ADDIS           001111 ..... ..... ................     @D
295 ADDPCIS         010011 ..... ..... .......... 00010 .   @DX
297 ## Fixed-Point Logical Instructions
299 CFUGED          011111 ..... ..... ..... 0011011100 -   @X
300 CNTLZDM         011111 ..... ..... ..... 0000111011 -   @X
301 CNTTZDM         011111 ..... ..... ..... 1000111011 -   @X
302 PDEPD           011111 ..... ..... ..... 0010011100 -   @X
303 PEXTD           011111 ..... ..... ..... 0010111100 -   @X
305 ### Float-Point Load Instructions
307 LFS             110000 ..... ..... ................     @D
308 LFSU            110001 ..... ..... ................     @D
309 LFSX            011111 ..... ..... ..... 1000010111 -   @X
310 LFSUX           011111 ..... ..... ..... 1000110111 -   @X
312 LFD             110010 ..... ..... ................     @D
313 LFDU            110011 ..... ..... ................     @D
314 LFDX            011111 ..... ..... ..... 1001010111 -   @X
315 LFDUX           011111 ..... ..... ..... 1001110111 -   @X
317 ### Float-Point Store Instructions
319 STFS            110100 ..... ...... ...............     @D
320 STFSU           110101 ..... ...... ...............     @D
321 STFSX           011111 ..... ...... .... 1010010111 -   @X
322 STFSUX          011111 ..... ...... .... 1010110111 -   @X
324 STFD            110110 ..... ...... ...............     @D
325 STFDU           110111 ..... ...... ...............     @D
326 STFDX           011111 ..... ...... .... 1011010111 -   @X
327 STFDUX          011111 ..... ...... .... 1011110111 -   @X
329 ### Floating-Point Select Instruction
331 FSEL            111111 ..... ..... ..... ..... 10111 .  @A
333 ### Move To/From System Register Instructions
335 SETBC           011111 ..... ..... ----- 0110000000 -   @X_bi
336 SETBCR          011111 ..... ..... ----- 0110100000 -   @X_bi
337 SETNBC          011111 ..... ..... ----- 0111000000 -   @X_bi
338 SETNBCR         011111 ..... ..... ----- 0111100000 -   @X_bi
340 ### Move To/From FPSCR
342 MFFSCRN         111111 ..... 10110 ..... 1001000111 -   @X_tb
343 MFFSCRNI        111111 ..... 10111 ---.. 1001000111 -   @X_imm2
345 ### Decimal Floating-Point Arithmetic Instructions
347 DADD            111011 ..... ..... ..... 0000000010 .   @X_rc
348 DADDQ           111111 ..... ..... ..... 0000000010 .   @X_tp_ap_bp_rc
350 DSUB            111011 ..... ..... ..... 1000000010 .   @X_rc
351 DSUBQ           111111 ..... ..... ..... 1000000010 .   @X_tp_ap_bp_rc
353 DMUL            111011 ..... ..... ..... 0000100010 .   @X_rc
354 DMULQ           111111 ..... ..... ..... 0000100010 .   @X_tp_ap_bp_rc
356 DDIV            111011 ..... ..... ..... 1000100010 .   @X_rc
357 DDIVQ           111111 ..... ..... ..... 1000100010 .   @X_tp_ap_bp_rc
359 ### Decimal Floating-Point Compare Instructions
361 DCMPU           111011 ... -- ..... ..... 1010000010 -  @X_bf
362 DCMPUQ          111111 ... -- ..... ..... 1010000010 -  @X_bf_ap_bp
364 DCMPO           111011 ... -- ..... ..... 0010000010 -  @X_bf
365 DCMPOQ          111111 ... -- ..... ..... 0010000010 -  @X_bf_ap_bp
367 ### Decimal Floating-Point Test Instructions
369 DTSTDC          111011 ... -- ..... ...... 011000010 -  @Z22_bf_fra
370 DTSTDCQ         111111 ... -- ..... ...... 011000010 -  @Z22_bf_frap
372 DTSTDG          111011 ... -- ..... ...... 011100010 -  @Z22_bf_fra
373 DTSTDGQ         111111 ... -- ..... ...... 011100010 -  @Z22_bf_frap
375 DTSTEX          111011 ... -- ..... ..... 0010100010 -  @X_bf
376 DTSTEXQ         111111 ... -- ..... ..... 0010100010 -  @X_bf_ap_bp
378 DTSTSF          111011 ... -- ..... ..... 1010100010 -  @X_bf
379 DTSTSFQ         111111 ... -- ..... ..... 1010100010 -  @X_bf_a_bp
381 DTSTSFI         111011 ... - ...... ..... 1010100011 -  @X_bf_uim
382 DTSTSFIQ        111111 ... - ...... ..... 1010100011 -  @X_bf_uim_bp
384 ### Decimal Floating-Point Quantum Adjustment Instructions
386 DQUAI           111011 ..... ..... ..... .. 01000011 .  @Z23_te_tb
387 DQUAIQ          111111 ..... ..... ..... .. 01000011 .  @Z23_te_tbp
389 DQUA            111011 ..... ..... ..... .. 00000011 .  @Z23_tab
390 DQUAQ           111111 ..... ..... ..... .. 00000011 .  @Z23_tabp
392 DRRND           111011 ..... ..... ..... .. 00100011 .  @Z23_tab
393 DRRNDQ          111111 ..... ..... ..... .. 00100011 .  @Z23_tp_a_bp
395 DRINTX          111011 ..... ---- . ..... .. 01100011 . @Z23_tb
396 DRINTXQ         111111 ..... ---- . ..... .. 01100011 . @Z23_tbp
398 DRINTN          111011 ..... ---- . ..... .. 11100011 . @Z23_tb
399 DRINTNQ         111111 ..... ---- . ..... .. 11100011 . @Z23_tbp
401 ### Decimal Floating-Point Conversion Instructions
403 DCTDP           111011 ..... ----- ..... 0100000010 .   @X_tb_rc
404 DCTQPQ          111111 ..... ----- ..... 0100000010 .   @X_tp_b_rc
406 DRSP            111011 ..... ----- ..... 1100000010 .   @X_tb_rc
407 DRDPQ           111111 ..... ----- ..... 1100000010 .   @X_tbp_rc
409 DCFFIX          111011 ..... ----- ..... 1100100010 .   @X_tb_rc
410 DCFFIXQ         111111 ..... ----- ..... 1100100010 .   @X_tp_b_rc
411 DCFFIXQQ        111111 ..... 00000 ..... 1111100010 -   @X_frtp_vrb
413 DCTFIX          111011 ..... ----- ..... 0100100010 .   @X_tb_rc
414 DCTFIXQ         111111 ..... ----- ..... 0100100010 .   @X_t_bp_rc
415 DCTFIXQQ        111111 ..... 00001 ..... 1111100010 -   @X_vrt_frbp
417 ### Decimal Floating-Point Format Instructions
419 DDEDPD          111011 ..... .. --- ..... 0101000010 .  @X_tb_sp_rc
420 DDEDPDQ         111111 ..... .. --- ..... 0101000010 .  @X_tbp_sp_rc
422 DENBCD          111011 ..... . ---- ..... 1101000010 .  @X_tb_s_rc
423 DENBCDQ         111111 ..... . ---- ..... 1101000010 .  @X_tbp_s_rc
425 DXEX            111011 ..... ----- ..... 0101100010 .   @X_tb_rc
426 DXEXQ           111111 ..... ----- ..... 0101100010 .   @X_t_bp_rc
428 DIEX            111011 ..... ..... ..... 1101100010 .   @X_rc
429 DIEXQ           111111 ..... ..... ..... 1101100010 .   @X_tp_a_bp_rc
431 DSCLI           111011 ..... ..... ...... 001000010 .   @Z22_ta_sh_rc
432 DSCLIQ          111111 ..... ..... ...... 001000010 .   @Z22_tap_sh_rc
434 DSCRI           111011 ..... ..... ...... 001100010 .   @Z22_ta_sh_rc
435 DSCRIQ          111111 ..... ..... ...... 001100010 .   @Z22_tap_sh_rc
437 ## Vector Exclusive-OR-based Instructions
439 VPMSUMD         000100 ..... ..... ..... 10011001000    @VX
441 ## Vector Integer Instructions
443 VCMPEQUB        000100 ..... ..... ..... . 0000000110   @VC
444 VCMPEQUH        000100 ..... ..... ..... . 0001000110   @VC
445 VCMPEQUW        000100 ..... ..... ..... . 0010000110   @VC
446 VCMPEQUD        000100 ..... ..... ..... . 0011000111   @VC
447 VCMPEQUQ        000100 ..... ..... ..... . 0111000111   @VC
449 VCMPGTSB        000100 ..... ..... ..... . 1100000110   @VC
450 VCMPGTSH        000100 ..... ..... ..... . 1101000110   @VC
451 VCMPGTSW        000100 ..... ..... ..... . 1110000110   @VC
452 VCMPGTSD        000100 ..... ..... ..... . 1111000111   @VC
453 VCMPGTSQ        000100 ..... ..... ..... . 1110000111   @VC
455 VCMPGTUB        000100 ..... ..... ..... . 1000000110   @VC
456 VCMPGTUH        000100 ..... ..... ..... . 1001000110   @VC
457 VCMPGTUW        000100 ..... ..... ..... . 1010000110   @VC
458 VCMPGTUD        000100 ..... ..... ..... . 1011000111   @VC
459 VCMPGTUQ        000100 ..... ..... ..... . 1010000111   @VC
461 VCMPNEB         000100 ..... ..... ..... . 0000000111   @VC
462 VCMPNEH         000100 ..... ..... ..... . 0001000111   @VC
463 VCMPNEW         000100 ..... ..... ..... . 0010000111   @VC
465 VCMPNEZB        000100 ..... ..... ..... . 0100000111   @VC
466 VCMPNEZH        000100 ..... ..... ..... . 0101000111   @VC
467 VCMPNEZW        000100 ..... ..... ..... . 0110000111   @VC
469 VCMPSQ          000100 ... -- ..... ..... 00101000001   @VX_bf
470 VCMPUQ          000100 ... -- ..... ..... 00100000001   @VX_bf
472 ## Vector Bit Manipulation Instruction
474 VGNB            000100 ..... -- ... ..... 10011001100   @VX_n
476 VCFUGED         000100 ..... ..... ..... 10101001101    @VX
477 VCLZDM          000100 ..... ..... ..... 11110000100    @VX
478 VCTZDM          000100 ..... ..... ..... 11111000100    @VX
479 VPDEPD          000100 ..... ..... ..... 10111001101    @VX
480 VPEXTD          000100 ..... ..... ..... 10110001101    @VX
482 ## Vector Permute and Formatting Instruction
484 VEXTDUBVLX      000100 ..... ..... ..... ..... 011000   @VA
485 VEXTDUBVRX      000100 ..... ..... ..... ..... 011001   @VA
486 VEXTDUHVLX      000100 ..... ..... ..... ..... 011010   @VA
487 VEXTDUHVRX      000100 ..... ..... ..... ..... 011011   @VA
488 VEXTDUWVLX      000100 ..... ..... ..... ..... 011100   @VA
489 VEXTDUWVRX      000100 ..... ..... ..... ..... 011101   @VA
490 VEXTDDVLX       000100 ..... ..... ..... ..... 011110   @VA
491 VEXTDDVRX       000100 ..... ..... ..... ..... 011111   @VA
493 VINSERTB        000100 ..... - .... ..... 01100001101   @VX_uim4
494 VINSERTH        000100 ..... - .... ..... 01101001101   @VX_uim4
495 VINSERTW        000100 ..... - .... ..... 01110001101   @VX_uim4
496 VINSERTD        000100 ..... - .... ..... 01111001101   @VX_uim4
498 VINSBLX         000100 ..... ..... ..... 01000001111    @VX
499 VINSBRX         000100 ..... ..... ..... 01100001111    @VX
500 VINSHLX         000100 ..... ..... ..... 01001001111    @VX
501 VINSHRX         000100 ..... ..... ..... 01101001111    @VX
502 VINSWLX         000100 ..... ..... ..... 01010001111    @VX
503 VINSWRX         000100 ..... ..... ..... 01110001111    @VX
504 VINSDLX         000100 ..... ..... ..... 01011001111    @VX
505 VINSDRX         000100 ..... ..... ..... 01111001111    @VX
507 VINSW           000100 ..... - .... ..... 00011001111   @VX_uim4
508 VINSD           000100 ..... - .... ..... 00111001111   @VX_uim4
510 VINSBVLX        000100 ..... ..... ..... 00000001111    @VX
511 VINSBVRX        000100 ..... ..... ..... 00100001111    @VX
512 VINSHVLX        000100 ..... ..... ..... 00001001111    @VX
513 VINSHVRX        000100 ..... ..... ..... 00101001111    @VX
514 VINSWVLX        000100 ..... ..... ..... 00010001111    @VX
515 VINSWVRX        000100 ..... ..... ..... 00110001111    @VX
517 VSLDBI          000100 ..... ..... ..... 00 ... 010110  @VN
518 VSRDBI          000100 ..... ..... ..... 01 ... 010110  @VN
520 VPERM           000100 ..... ..... ..... ..... 101011   @VA
521 VPERMR          000100 ..... ..... ..... ..... 111011   @VA
523 VSEL            000100 ..... ..... ..... ..... 101010   @VA
525 ## Vector Integer Shift Instruction
527 VSLB            000100 ..... ..... ..... 00100000100    @VX
528 VSLH            000100 ..... ..... ..... 00101000100    @VX
529 VSLW            000100 ..... ..... ..... 00110000100    @VX
530 VSLD            000100 ..... ..... ..... 10111000100    @VX
531 VSLQ            000100 ..... ..... ..... 00100000101    @VX
533 VSRB            000100 ..... ..... ..... 01000000100    @VX
534 VSRH            000100 ..... ..... ..... 01001000100    @VX
535 VSRW            000100 ..... ..... ..... 01010000100    @VX
536 VSRD            000100 ..... ..... ..... 11011000100    @VX
537 VSRQ            000100 ..... ..... ..... 01000000101    @VX
539 VSRAB           000100 ..... ..... ..... 01100000100    @VX
540 VSRAH           000100 ..... ..... ..... 01101000100    @VX
541 VSRAW           000100 ..... ..... ..... 01110000100    @VX
542 VSRAD           000100 ..... ..... ..... 01111000100    @VX
543 VSRAQ           000100 ..... ..... ..... 01100000101    @VX
545 VRLB            000100 ..... ..... ..... 00000000100    @VX
546 VRLH            000100 ..... ..... ..... 00001000100    @VX
547 VRLW            000100 ..... ..... ..... 00010000100    @VX
548 VRLD            000100 ..... ..... ..... 00011000100    @VX
549 VRLQ            000100 ..... ..... ..... 00000000101    @VX
551 VRLWMI          000100 ..... ..... ..... 00010000101    @VX
552 VRLDMI          000100 ..... ..... ..... 00011000101    @VX
553 VRLQMI          000100 ..... ..... ..... 00001000101    @VX
555 VRLWNM          000100 ..... ..... ..... 00110000101    @VX
556 VRLDNM          000100 ..... ..... ..... 00111000101    @VX
557 VRLQNM          000100 ..... ..... ..... 00101000101    @VX
559 ## Vector Integer Arithmetic Instructions
561 VADDCUQ         000100 ..... ..... ..... 00101000000    @VX
562 VADDUQM         000100 ..... ..... ..... 00100000000    @VX
564 VADDEUQM        000100 ..... ..... ..... ..... 111100   @VA
565 VADDECUQ        000100 ..... ..... ..... ..... 111101   @VA
567 VSUBCUQ         000100 ..... ..... ..... 10101000000    @VX
568 VSUBUQM         000100 ..... ..... ..... 10100000000    @VX
570 VSUBECUQ        000100 ..... ..... ..... ..... 111111   @VA
571 VSUBEUQM        000100 ..... ..... ..... ..... 111110   @VA
573 VEXTSB2W        000100 ..... 10000 ..... 11000000010    @VX_tb
574 VEXTSH2W        000100 ..... 10001 ..... 11000000010    @VX_tb
575 VEXTSB2D        000100 ..... 11000 ..... 11000000010    @VX_tb
576 VEXTSH2D        000100 ..... 11001 ..... 11000000010    @VX_tb
577 VEXTSW2D        000100 ..... 11010 ..... 11000000010    @VX_tb
578 VEXTSD2Q        000100 ..... 11011 ..... 11000000010    @VX_tb
580 ## Vector Mask Manipulation Instructions
582 MTVSRBM         000100 ..... 10000 ..... 11001000010    @VX_tb
583 MTVSRHM         000100 ..... 10001 ..... 11001000010    @VX_tb
584 MTVSRWM         000100 ..... 10010 ..... 11001000010    @VX_tb
585 MTVSRDM         000100 ..... 10011 ..... 11001000010    @VX_tb
586 MTVSRQM         000100 ..... 10100 ..... 11001000010    @VX_tb
587 MTVSRBMI        000100 ..... ..... .......... 01010 .   @DX_b
589 VEXPANDBM       000100 ..... 00000 ..... 11001000010    @VX_tb
590 VEXPANDHM       000100 ..... 00001 ..... 11001000010    @VX_tb
591 VEXPANDWM       000100 ..... 00010 ..... 11001000010    @VX_tb
592 VEXPANDDM       000100 ..... 00011 ..... 11001000010    @VX_tb
593 VEXPANDQM       000100 ..... 00100 ..... 11001000010    @VX_tb
595 VEXTRACTBM      000100 ..... 01000 ..... 11001000010    @VX_tb
596 VEXTRACTHM      000100 ..... 01001 ..... 11001000010    @VX_tb
597 VEXTRACTWM      000100 ..... 01010 ..... 11001000010    @VX_tb
598 VEXTRACTDM      000100 ..... 01011 ..... 11001000010    @VX_tb
599 VEXTRACTQM      000100 ..... 01100 ..... 11001000010    @VX_tb
601 VCNTMBB         000100 ..... 1100 . ..... 11001000010   @VX_mp
602 VCNTMBH         000100 ..... 1101 . ..... 11001000010   @VX_mp
603 VCNTMBW         000100 ..... 1110 . ..... 11001000010   @VX_mp
604 VCNTMBD         000100 ..... 1111 . ..... 11001000010   @VX_mp
606 ## Vector Multiply Instruction
608 VMULESB         000100 ..... ..... ..... 01100001000    @VX
609 VMULOSB         000100 ..... ..... ..... 00100001000    @VX
610 VMULEUB         000100 ..... ..... ..... 01000001000    @VX
611 VMULOUB         000100 ..... ..... ..... 00000001000    @VX
613 VMULESH         000100 ..... ..... ..... 01101001000    @VX
614 VMULOSH         000100 ..... ..... ..... 00101001000    @VX
615 VMULEUH         000100 ..... ..... ..... 01001001000    @VX
616 VMULOUH         000100 ..... ..... ..... 00001001000    @VX
618 VMULESW         000100 ..... ..... ..... 01110001000    @VX
619 VMULOSW         000100 ..... ..... ..... 00110001000    @VX
620 VMULEUW         000100 ..... ..... ..... 01010001000    @VX
621 VMULOUW         000100 ..... ..... ..... 00010001000    @VX
623 VMULESD         000100 ..... ..... ..... 01111001000    @VX
624 VMULOSD         000100 ..... ..... ..... 00111001000    @VX
625 VMULEUD         000100 ..... ..... ..... 01011001000    @VX
626 VMULOUD         000100 ..... ..... ..... 00011001000    @VX
628 VMULHSW         000100 ..... ..... ..... 01110001001    @VX
629 VMULHUW         000100 ..... ..... ..... 01010001001    @VX
630 VMULHSD         000100 ..... ..... ..... 01111001001    @VX
631 VMULHUD         000100 ..... ..... ..... 01011001001    @VX
632 VMULLD          000100 ..... ..... ..... 00111001001    @VX
634 ## Vector Multiply-Sum Instructions
636 VMSUMUBM        000100 ..... ..... ..... ..... 100100   @VA
637 VMSUMMBM        000100 ..... ..... ..... ..... 100101   @VA
638 VMSUMSHM        000100 ..... ..... ..... ..... 101000   @VA
639 VMSUMSHS        000100 ..... ..... ..... ..... 101001   @VA
640 VMSUMUHM        000100 ..... ..... ..... ..... 100110   @VA
641 VMSUMUHS        000100 ..... ..... ..... ..... 100111   @VA
643 VMSUMCUD        000100 ..... ..... ..... ..... 010111   @VA
644 VMSUMUDM        000100 ..... ..... ..... ..... 100011   @VA
646 ## Vector String Instructions
648 VSTRIBL         000100 ..... 00000 ..... . 0000001101   @VX_tb_rc
649 VSTRIBR         000100 ..... 00001 ..... . 0000001101   @VX_tb_rc
650 VSTRIHL         000100 ..... 00010 ..... . 0000001101   @VX_tb_rc
651 VSTRIHR         000100 ..... 00011 ..... . 0000001101   @VX_tb_rc
653 VCLRLB          000100 ..... ..... ..... 00110001101    @VX
654 VCLRRB          000100 ..... ..... ..... 00111001101    @VX
656 # VSX Load/Store Instructions
658 LXSD            111001 ..... ..... .............. 10    @DS
659 STXSD           111101 ..... ..... .............. 10    @DS
660 LXSSP           111001 ..... ..... .............. 11    @DS
661 STXSSP          111101 ..... ..... .............. 11    @DS
662 LXV             111101 ..... ..... ............ . 001   @DQ_TSX
663 STXV            111101 ..... ..... ............ . 101   @DQ_TSX
664 LXVP            000110 ..... ..... ............ 0000    @DQ_TSXP
665 STXVP           000110 ..... ..... ............ 0001    @DQ_TSXP
666 LXVX            011111 ..... ..... ..... 0100 - 01100 . @X_TSX
667 STXVX           011111 ..... ..... ..... 0110001100 .   @X_TSX
668 LXVPX           011111 ..... ..... ..... 0101001101 -   @X_TSXP
669 STXVPX          011111 ..... ..... ..... 0111001101 -   @X_TSXP
670 LXVRBX          011111 ..... ..... ..... 0000001101 .   @X_TSX
671 LXVRHX          011111 ..... ..... ..... 0000101101 .   @X_TSX
672 LXVRWX          011111 ..... ..... ..... 0001001101 .   @X_TSX
673 LXVRDX          011111 ..... ..... ..... 0001101101 .   @X_TSX
674 STXVRBX         011111 ..... ..... ..... 0010001101 .   @X_TSX
675 STXVRHX         011111 ..... ..... ..... 0010101101 .   @X_TSX
676 STXVRWX         011111 ..... ..... ..... 0011001101 .   @X_TSX
677 STXVRDX         011111 ..... ..... ..... 0011101101 .   @X_TSX
679 ## VSX Scalar Multiply-Add Instructions
681 XSMADDADP       111100 ..... ..... ..... 00100001 . . . @XX3
682 XSMADDMDP       111100 ..... ..... ..... 00101001 . . . @XX3
683 XSMADDASP       111100 ..... ..... ..... 00000001 . . . @XX3
684 XSMADDMSP       111100 ..... ..... ..... 00001001 . . . @XX3
685 XSMADDQP        111111 ..... ..... ..... 0110000100 .   @X_rc
687 XSMSUBADP       111100 ..... ..... ..... 00110001 . . . @XX3
688 XSMSUBMDP       111100 ..... ..... ..... 00111001 . . . @XX3
689 XSMSUBASP       111100 ..... ..... ..... 00010001 . . . @XX3
690 XSMSUBMSP       111100 ..... ..... ..... 00011001 . . . @XX3
691 XSMSUBQP        111111 ..... ..... ..... 0110100100 .   @X_rc
693 XSNMADDASP      111100 ..... ..... ..... 10000001 . . . @XX3
694 XSNMADDMSP      111100 ..... ..... ..... 10001001 . . . @XX3
695 XSNMADDADP      111100 ..... ..... ..... 10100001 . . . @XX3
696 XSNMADDMDP      111100 ..... ..... ..... 10101001 . . . @XX3
697 XSNMADDQP       111111 ..... ..... ..... 0111000100 .   @X_rc
699 XSNMSUBASP      111100 ..... ..... ..... 10010001 . . . @XX3
700 XSNMSUBMSP      111100 ..... ..... ..... 10011001 . . . @XX3
701 XSNMSUBADP      111100 ..... ..... ..... 10110001 . . . @XX3
702 XSNMSUBMDP      111100 ..... ..... ..... 10111001 . . . @XX3
703 XSNMSUBQP       111111 ..... ..... ..... 0111100100 .   @X_rc
705 ## VSX splat instruction
707 XXSPLTIB        111100 ..... 00 ........ 0101101000 .   @X_imm8
708 XXSPLTW         111100 ..... ---.. ..... 010100100 . .  @XX2_uim2
710 ## VSX Permute Instructions
712 XXEXTRACTUW     111100 ..... - .... ..... 010100101 ..  @XX2_uim4
713 XXINSERTW       111100 ..... - .... ..... 010110101 ..  @XX2_uim4
715 XXPERM          111100 ..... ..... ..... 00011010 ...   @XX3
716 XXPERMR         111100 ..... ..... ..... 00111010 ...   @XX3
717 XXPERMDI        111100 ..... ..... ..... 0 .. 01010 ... @XX3_dm
719 XXSEL           111100 ..... ..... ..... ..... 11 ....  @XX4
721 ## VSX Vector Generate PCV
723 XXGENPCVBM      111100 ..... ..... ..... 1110010100 .   @X_imm5
724 XXGENPCVHM      111100 ..... ..... ..... 1110010101 .   @X_imm5
725 XXGENPCVWM      111100 ..... ..... ..... 1110110100 .   @X_imm5
726 XXGENPCVDM      111100 ..... ..... ..... 1110110101 .   @X_imm5
728 ## VSX Vector Load Special Value Instruction
730 LXVKQ           111100 ..... 11111 ..... 0101101000 .   @X_uim5
732 ## VSX Comparison Instructions
734 XSMAXCDP        111100 ..... ..... ..... 10000000 ...   @XX3
735 XSMINCDP        111100 ..... ..... ..... 10001000 ...   @XX3
736 XSMAXJDP        111100 ..... ..... ..... 10010000 ...   @XX3
737 XSMINJDP        111100 ..... ..... ..... 10011000 ...   @XX3
738 XSMAXCQP        111111 ..... ..... ..... 1010100100 -   @X
739 XSMINCQP        111111 ..... ..... ..... 1011100100 -   @X
741 XSCMPEQDP       111100 ..... ..... ..... 00000011 ...   @XX3
742 XSCMPGEDP       111100 ..... ..... ..... 00010011 ...   @XX3
743 XSCMPGTDP       111100 ..... ..... ..... 00001011 ...   @XX3
744 XSCMPEQQP       111111 ..... ..... ..... 0001000100 -   @X
745 XSCMPGEQP       111111 ..... ..... ..... 0011000100 -   @X
746 XSCMPGTQP       111111 ..... ..... ..... 0011100100 -   @X
748 ## VSX Binary Floating-Point Convert Instructions
750 XSCVQPDP        111111 ..... 10100 ..... 1101000100 .   @X_tb_rc
751 XSCVQPUQZ       111111 ..... 00000 ..... 1101000100 -   @X_tb
752 XSCVQPSQZ       111111 ..... 01000 ..... 1101000100 -   @X_tb
753 XSCVUQQP        111111 ..... 00011 ..... 1101000100 -   @X_tb
754 XSCVSQQP        111111 ..... 01011 ..... 1101000100 -   @X_tb
755 XVCVBF16SPN     111100 ..... 10000 ..... 111011011 ..   @XX2
756 XVCVSPBF16      111100 ..... 10001 ..... 111011011 ..   @XX2
757 XSCVSPDPN       111100 ..... ----- ..... 101001011 ..   @XX2
759 ## VSX Binary Floating-Point Math Support Instructions
761 XVXSIGSP        111100 ..... 01001 ..... 111011011 ..   @XX2
763 ## VSX Vector Test Least-Significant Bit by Byte Instruction
765 XVTLSBB         111100 ... -- 00010 ..... 111011011 . - @XX2_bf_xb
767 ### rfebb
768 &XL_s           s:uint8_t
769 @XL_s           ......-------------- s:1 .......... -   &XL_s
770 RFEBB           010011-------------- .   0010010010 -   @XL_s
772 ## Accumulator Instructions
774 XXMFACC         011111 ... -- 00000 ----- 0010110001 -   @X_a
775 XXMTACC         011111 ... -- 00001 ----- 0010110001 -   @X_a
776 XXSETACCZ       011111 ... -- 00011 ----- 0010110001 -   @X_a
778 ## VSX GER instruction
780 XVI4GER8        111011 ... -- ..... ..... 00100011 ..-  @XX3_at xa=%xx_xa
781 XVI4GER8PP      111011 ... -- ..... ..... 00100010 ..-  @XX3_at xa=%xx_xa
782 XVI8GER4        111011 ... -- ..... ..... 00000011 ..-  @XX3_at xa=%xx_xa
783 XVI8GER4PP      111011 ... -- ..... ..... 00000010 ..-  @XX3_at xa=%xx_xa
784 XVI16GER2       111011 ... -- ..... ..... 01001011 ..-  @XX3_at xa=%xx_xa
785 XVI16GER2PP     111011 ... -- ..... ..... 01101011 ..-  @XX3_at xa=%xx_xa
786 XVI8GER4SPP     111011 ... -- ..... ..... 01100011 ..-  @XX3_at xa=%xx_xa
787 XVI16GER2S      111011 ... -- ..... ..... 00101011 ..-  @XX3_at xa=%xx_xa
788 XVI16GER2SPP    111011 ... -- ..... ..... 00101010 ..-  @XX3_at xa=%xx_xa
790 XVBF16GER2      111011 ... -- ..... ..... 00110011 ..-  @XX3_at xa=%xx_xa
791 XVBF16GER2PP    111011 ... -- ..... ..... 00110010 ..-  @XX3_at xa=%xx_xa
792 XVBF16GER2PN    111011 ... -- ..... ..... 10110010 ..-  @XX3_at xa=%xx_xa
793 XVBF16GER2NP    111011 ... -- ..... ..... 01110010 ..-  @XX3_at xa=%xx_xa
794 XVBF16GER2NN    111011 ... -- ..... ..... 11110010 ..-  @XX3_at xa=%xx_xa
796 XVF16GER2       111011 ... -- ..... ..... 00010011 ..-  @XX3_at xa=%xx_xa
797 XVF16GER2PP     111011 ... -- ..... ..... 00010010 ..-  @XX3_at xa=%xx_xa
798 XVF16GER2PN     111011 ... -- ..... ..... 10010010 ..-  @XX3_at xa=%xx_xa
799 XVF16GER2NP     111011 ... -- ..... ..... 01010010 ..-  @XX3_at xa=%xx_xa
800 XVF16GER2NN     111011 ... -- ..... ..... 11010010 ..-  @XX3_at xa=%xx_xa
802 XVF32GER        111011 ... -- ..... ..... 00011011 ..-  @XX3_at xa=%xx_xa
803 XVF32GERPP      111011 ... -- ..... ..... 00011010 ..-  @XX3_at xa=%xx_xa
804 XVF32GERPN      111011 ... -- ..... ..... 10011010 ..-  @XX3_at xa=%xx_xa
805 XVF32GERNP      111011 ... -- ..... ..... 01011010 ..-  @XX3_at xa=%xx_xa
806 XVF32GERNN      111011 ... -- ..... ..... 11011010 ..-  @XX3_at xa=%xx_xa
808 XVF64GER        111011 ... -- .... 0 ..... 00111011 ..-  @XX3_at xa=%xx_xa_pair
809 XVF64GERPP      111011 ... -- .... 0 ..... 00111010 ..-  @XX3_at xa=%xx_xa_pair
810 XVF64GERPN      111011 ... -- .... 0 ..... 10111010 ..-  @XX3_at xa=%xx_xa_pair
811 XVF64GERNP      111011 ... -- .... 0 ..... 01111010 ..-  @XX3_at xa=%xx_xa_pair
812 XVF64GERNN      111011 ... -- .... 0 ..... 11111010 ..-  @XX3_at xa=%xx_xa_pair
814 ## Vector Division Instructions
816 VDIVSW          000100 ..... ..... ..... 00110001011    @VX
817 VDIVUW          000100 ..... ..... ..... 00010001011    @VX
818 VDIVSD          000100 ..... ..... ..... 00111001011    @VX
819 VDIVUD          000100 ..... ..... ..... 00011001011    @VX
820 VDIVSQ          000100 ..... ..... ..... 00100001011    @VX
821 VDIVUQ          000100 ..... ..... ..... 00000001011    @VX
823 VDIVESW         000100 ..... ..... ..... 01110001011    @VX
824 VDIVEUW         000100 ..... ..... ..... 01010001011    @VX
825 VDIVESD         000100 ..... ..... ..... 01111001011    @VX
826 VDIVEUD         000100 ..... ..... ..... 01011001011    @VX
827 VDIVESQ         000100 ..... ..... ..... 01100001011    @VX
828 VDIVEUQ         000100 ..... ..... ..... 01000001011    @VX
830 VMODSW          000100 ..... ..... ..... 11110001011    @VX
831 VMODUW          000100 ..... ..... ..... 11010001011    @VX
832 VMODSD          000100 ..... ..... ..... 11111001011    @VX
833 VMODUD          000100 ..... ..... ..... 11011001011    @VX
834 VMODSQ          000100 ..... ..... ..... 11100001011    @VX
835 VMODUQ          000100 ..... ..... ..... 11000001011    @VX