aspeed/scu: Implement chip ID register
[qemu/armbru.git] / gdb-xml / power-spe.xml
blob57740cc5cb7c7587d9e237e81638ec07e773cbe9
1 <?xml version="1.0"?>
2 <!-- Copyright (C) 2007, 2008 Free Software Foundation, Inc.
4      Copying and distribution of this file, with or without modification,
5      are permitted in any medium without royalty provided the copyright
6      notice and this notice are preserved.  -->
8 <!DOCTYPE feature SYSTEM "gdb-target.dtd">
9 <feature name="org.gnu.gdb.power.spe">
10   <reg name="ev0h" bitsize="32" regnum="71"/>
11   <reg name="ev1h" bitsize="32"/>
12   <reg name="ev2h" bitsize="32"/>
13   <reg name="ev3h" bitsize="32"/>
14   <reg name="ev4h" bitsize="32"/>
15   <reg name="ev5h" bitsize="32"/>
16   <reg name="ev6h" bitsize="32"/>
17   <reg name="ev7h" bitsize="32"/>
18   <reg name="ev8h" bitsize="32"/>
19   <reg name="ev9h" bitsize="32"/>
20   <reg name="ev10h" bitsize="32"/>
21   <reg name="ev11h" bitsize="32"/>
22   <reg name="ev12h" bitsize="32"/>
23   <reg name="ev13h" bitsize="32"/>
24   <reg name="ev14h" bitsize="32"/>
25   <reg name="ev15h" bitsize="32"/>
26   <reg name="ev16h" bitsize="32"/>
27   <reg name="ev17h" bitsize="32"/>
28   <reg name="ev18h" bitsize="32"/>
29   <reg name="ev19h" bitsize="32"/>
30   <reg name="ev20h" bitsize="32"/>
31   <reg name="ev21h" bitsize="32"/>
32   <reg name="ev22h" bitsize="32"/>
33   <reg name="ev23h" bitsize="32"/>
34   <reg name="ev24h" bitsize="32"/>
35   <reg name="ev25h" bitsize="32"/>
36   <reg name="ev26h" bitsize="32"/>
37   <reg name="ev27h" bitsize="32"/>
38   <reg name="ev28h" bitsize="32"/>
39   <reg name="ev29h" bitsize="32"/>
40   <reg name="ev30h" bitsize="32"/>
41   <reg name="ev31h" bitsize="32"/>
43   <reg name="acc" bitsize="64"/>
44   <reg name="spefscr" bitsize="32"/>
45 </feature>