target-tricore: Add instructions of RR opcode format, that have 0x4b as the first...
[qemu/ar7.git] / hw / core / 
treed4b2fa519cab0740b90c1763ae570a49477b3477
drwxr-xr-x   ..
-rw-r--r-- 645 Makefile.objs
-rw-r--r-- 2493 empty_slot.c
-rw-r--r-- 1633 fw-path-provider.c
-rw-r--r-- 1611 hotplug.c
-rw-r--r-- 4067 irq.c
-rw-r--r-- 28117 loader.c
-rw-r--r-- 9917 machine.c
-rw-r--r-- 2071 nmi.c
-rw-r--r-- 633 null-machine.c
-rw-r--r-- 7208 platform-bus.c
-rw-r--r-- 6122 ptimer.c
-rw-r--r-- 10015 qdev-properties-system.c
-rw-r--r-- 27951 qdev-properties.c
-rw-r--r-- 36521 qdev.c
-rw-r--r-- 737 stream.c
-rw-r--r-- 9559 sysbus.c
-rw-r--r-- 6062 uboot_image.h