target/riscv: Enable the Hypervisor extension by default
[qemu/ar7.git] / linux-user / sparc / 
tree5d51ff7579feeee910a93923c239a1b80b3b933d
drwxr-xr-x   ..
-rw-r--r-- 8044 cpu_loop.c
-rw-r--r-- 223 meson.build
-rw-r--r-- 23891 signal.c
-rw-r--r-- 3601 sockbits.h
-rw-r--r-- 20604 syscall.tbl
-rw-r--r-- 882 syscallhdr.sh
-rw-r--r-- 2930 target_cpu.h
-rw-r--r-- 504 target_elf.h
-rw-r--r-- 9135 target_errno_defs.h
-rw-r--r-- 1661 target_fcntl.h
-rw-r--r-- 41 target_prctl.h
-rw-r--r-- 2490 target_signal.h
-rw-r--r-- 2176 target_structs.h
-rw-r--r-- 1440 target_syscall.h
-rw-r--r-- 11824 termbits.h