target/riscv: Enable the Hypervisor extension by default
[qemu/ar7.git] / linux-user / mips / 
treec9a9c6939ac309c9c85e4acbd230bf4af27980bd
drwxr-xr-x   ..
-rw-r--r-- 14977 cpu_loop.c
-rw-r--r-- 265 meson.build
-rw-r--r-- 11546 signal.c
-rw-r--r-- 4366 sockbits.h
-rw-r--r-- 14410 syscall-args-o32.c.inc
-rw-r--r-- 28 syscall_nr.h
-rw-r--r-- 17777 syscall_o32.tbl
-rw-r--r-- 984 syscallhdr.sh
-rw-r--r-- 1408 target_cpu.h
-rw-r--r-- 608 target_elf.h
-rw-r--r-- 9571 target_errno_defs.h
-rw-r--r-- 1575 target_fcntl.h
-rw-r--r-- 2542 target_prctl.h
-rw-r--r-- 3896 target_signal.h
-rw-r--r-- 2400 target_structs.h
-rw-r--r-- 810 target_syscall.h
-rw-r--r-- 10068 termbits.h