MAINTAINERS: Remove myself from e500
[qemu/ar7.git] / hw / timer / trace-events
blobd17cfe6b39aa3df17cd90b5a562fe126b5be1dbd
1 # See docs/tracing.txt for syntax documentation.
3 # hw/timer/slavio_timer.c
4 slavio_timer_get_out(uint64_t limit, uint32_t counthigh, uint32_t count) "limit %"PRIx64" count %x%08x"
5 slavio_timer_irq(uint32_t counthigh, uint32_t count) "callback: count %x%08x"
6 slavio_timer_mem_readl_invalid(uint64_t addr) "invalid read address %"PRIx64
7 slavio_timer_mem_readl(uint64_t addr, uint32_t ret) "read %"PRIx64" = %08x"
8 slavio_timer_mem_writel(uint64_t addr, uint32_t val) "write %"PRIx64" = %08x"
9 slavio_timer_mem_writel_limit(unsigned int timer_index, uint64_t count) "processor %d user timer set to %016"PRIx64
10 slavio_timer_mem_writel_counter_invalid(void) "not user timer"
11 slavio_timer_mem_writel_status_start(unsigned int timer_index) "processor %d user timer started"
12 slavio_timer_mem_writel_status_stop(unsigned int timer_index) "processor %d user timer stopped"
13 slavio_timer_mem_writel_mode_user(unsigned int timer_index) "processor %d changed from counter to user timer"
14 slavio_timer_mem_writel_mode_counter(unsigned int timer_index) "processor %d changed from user timer to counter"
15 slavio_timer_mem_writel_mode_invalid(void) "not system timer"
16 slavio_timer_mem_writel_invalid(uint64_t addr) "invalid write address %"PRIx64
18 # hw/timer/grlib_gptimer.c
19 grlib_gptimer_enable(int id, uint32_t count) "timer:%d set count 0x%x and run"
20 grlib_gptimer_disabled(int id, uint32_t config) "timer:%d Timer disable config 0x%x"
21 grlib_gptimer_restart(int id, uint32_t reload) "timer:%d reload val: 0x%x"
22 grlib_gptimer_set_scaler(uint32_t scaler, uint32_t freq) "scaler:0x%x freq: 0x%x"
23 grlib_gptimer_hit(int id) "timer:%d HIT"
24 grlib_gptimer_readl(int id, uint64_t addr, uint32_t val) "timer:%d addr 0x%"PRIx64" 0x%x"
25 grlib_gptimer_writel(int id, uint64_t addr, uint32_t val) "timer:%d addr 0x%"PRIx64" 0x%x"
27 # hw/timer/lm32_timer.c
28 lm32_timer_memory_write(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
29 lm32_timer_memory_read(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
30 lm32_timer_hit(void) "timer hit"
31 lm32_timer_irq_state(int level) "irq state %d"
33 # hw/timer/milkymist-sysctl.c
34 milkymist_sysctl_memory_read(uint32_t addr, uint32_t value) "addr %08x value %08x"
35 milkymist_sysctl_memory_write(uint32_t addr, uint32_t value) "addr %08x value %08x"
36 milkymist_sysctl_icap_write(uint32_t value) "value %08x"
37 milkymist_sysctl_start_timer0(void) "Start timer0"
38 milkymist_sysctl_stop_timer0(void) "Stop timer0"
39 milkymist_sysctl_start_timer1(void) "Start timer1"
40 milkymist_sysctl_stop_timer1(void) "Stop timer1"
41 milkymist_sysctl_pulse_irq_timer0(void) "Pulse IRQ Timer0"
42 milkymist_sysctl_pulse_irq_timer1(void) "Pulse IRQ Timer1"
44 # hw/timer/aspeed_timer.c
45 aspeed_timer_ctrl_enable(uint8_t i, bool enable) "Timer %" PRIu8 ": %d"
46 aspeed_timer_ctrl_external_clock(uint8_t i, bool enable) "Timer %" PRIu8 ": %d"
47 aspeed_timer_ctrl_overflow_interrupt(uint8_t i, bool enable) "Timer %" PRIu8 ": %d"
48 aspeed_timer_ctrl_pulse_enable(uint8_t i, bool enable) "Timer %" PRIu8 ": %d"
49 aspeed_timer_set_ctrl2(uint32_t value) "Value: 0x%" PRIx32
50 aspeed_timer_set_value(int timer, int reg, uint32_t value) "Timer %d register %d: 0x%" PRIx32
51 aspeed_timer_read(uint64_t offset, unsigned size, uint64_t value) "From 0x%" PRIx64 ": of size %u: 0x%" PRIx64
53 # hw/timer/armv7m_systick.c
54 systick_reload(void) "systick reload"
55 systick_timer_tick(void) "systick reload"
56 systick_read(uint64_t addr, uint32_t value, unsigned size) "systick read addr 0x%" PRIx64 " data 0x%" PRIx32 " size %u"
57 systick_write(uint64_t addr, uint32_t value, unsigned size) "systick write addr 0x%" PRIx64 " data 0x%" PRIx32 " size %u"