hw/arm/mps2: New board model mps2-an386
[qemu/ar7.git] / docs / system / arm / mps2.rst
blobe680a4ceb71b51129d0bf97bc617fb4524f3647a
1 Arm MPS2 boards (``mps2-an385``, ``mps2-an386``, ``mps2-an505``, ``mps2-an511``, ``mps2-an521``)
2 ================================================================================================
4 These board models all use Arm M-profile CPUs.
6 The Arm MPS2 and MPS2+ dev boards are FPGA based (the 2+ has a bigger
7 FPGA but is otherwise the same as the 2). Since the CPU itself
8 and most of the devices are in the FPGA, the details of the board
9 as seen by the guest depend significantly on the FPGA image.
11 QEMU models the following FPGA images:
13 ``mps2-an385``
14   Cortex-M3 as documented in ARM Application Note AN385
15 ``mps2-an386``
16   Cortex-M4 as documented in ARM Application Note AN386
17 ``mps2-an511``
18   Cortex-M3 'DesignStart' as documented in AN511
19 ``mps2-an505``
20   Cortex-M33 as documented in ARM Application Note AN505
21 ``mps2-an521``
22   Dual Cortex-M33 as documented in Application Note AN521
24 Differences between QEMU and real hardware:
26 - AN385/AN386 remapping of low 16K of memory to either ZBT SSRAM1 or to
27   block RAM is unimplemented (QEMU always maps this to ZBT SSRAM1, as
28   if zbt_boot_ctrl is always zero)
29 - QEMU provides a LAN9118 ethernet rather than LAN9220; the only guest
30   visible difference is that the LAN9118 doesn't support checksum
31   offloading