cpu: Move CPUClass::get_paging_enabled to SysemuCPUOps
[qemu/ar7.git] / hw / pci-host / trace-events
blobdac86ad3f0556051073934d83299c8e36e94fe1a
1 # See docs/devel/tracing.txt for syntax documentation.
3 # grackle.c
4 grackle_set_irq(int irq_num, int level) "set_irq num %d level %d"
6 # mv64361.c
7 mv64361_region_map(const char *name, uint64_t poffs, uint64_t size, uint64_t moffs) "Mapping %s 0x%"PRIx64"+0x%"PRIx64" @ 0x%"PRIx64
8 mv64361_region_enable(const char *op, int num) "Should %s region %d"
9 mv64361_reg_read(uint64_t addr, uint32_t val) "0x%"PRIx64" -> 0x%x"
10 mv64361_reg_write(uint64_t addr, uint64_t val) "0x%"PRIx64" <- 0x%"PRIx64
12 # sabre.c
13 sabre_set_request(int irq_num) "request irq %d"
14 sabre_clear_request(int irq_num) "clear request irq %d"
15 sabre_config_write(uint64_t addr, uint64_t val) "addr 0x%"PRIx64" val 0x%"PRIx64
16 sabre_config_read(uint64_t addr, uint64_t val) "addr 0x%"PRIx64" val 0x%"PRIx64
17 sabre_pci_config_write(uint64_t addr, uint64_t val) "addr 0x%"PRIx64" val 0x%"PRIx64
18 sabre_pci_config_read(uint64_t addr, uint64_t val) "addr 0x%"PRIx64" val 0x%"PRIx64
19 sabre_pci_set_irq(int irq_num, int level) "set irq_in %d level %d"
20 sabre_pci_set_obio_irq(int irq_num, int level) "set irq %d level %d"
22 # uninorth.c
23 unin_set_irq(int irq_num, int level) "setting INT %d = %d"
24 unin_get_config_reg(uint32_t reg, uint32_t addr, uint32_t retval) "converted config space accessor 0x%"PRIx32 "/0x%"PRIx32 " -> 0x%"PRIx32
25 unin_data_write(uint64_t addr, unsigned len, uint64_t val) "write addr 0x%"PRIx64 " len %d val 0x%"PRIx64
26 unin_data_read(uint64_t addr, unsigned len, uint64_t val) "read addr 0x%"PRIx64 " len %d val 0x%"PRIx64
27 unin_write(uint64_t addr, uint64_t value) "addr=0x%" PRIx64 " val=0x%"PRIx64
28 unin_read(uint64_t addr, uint64_t value) "addr=0x%" PRIx64 " val=0x%"PRIx64
30 # pnv_phb4.c
31 pnv_phb4_xive_notify(uint64_t notif_port, uint64_t data) "notif=@0x%"PRIx64" data=0x%"PRIx64