target/mips: Remove XBurst Media eXtension Unit dead code
[qemu/ar7.git] / hw / char / trace-events
1 # See docs/devel/tracing.txt for syntax documentation.
3 # parallel.c
4 parallel_ioport_read(const char *desc, uint16_t addr, uint8_t value) "read [%s] addr 0x%02x val 0x%02x"
5 parallel_ioport_write(const char *desc, uint16_t addr, uint8_t value) "write [%s] addr 0x%02x val 0x%02x"
7 # serial.c
8 serial_read(uint16_t addr, uint8_t value) "read addr 0x%02x val 0x%02x"
9 serial_write(uint16_t addr, uint8_t value) "write addr 0x%02x val 0x%02x"
10 serial_update_parameters(uint64_t baudrate, char parity, int data_bits, int stop_bits) "baudrate=%"PRIu64" parity='%c' data=%d stop=%d"
12 # virtio-serial-bus.c
13 virtio_serial_send_control_event(unsigned int port, uint16_t event, uint16_t value) "port %u, event %u, value %u"
14 virtio_serial_throttle_port(unsigned int port, bool throttle) "port %u, throttle %d"
15 virtio_serial_handle_control_message(uint16_t event, uint16_t value) "event %u, value %u"
16 virtio_serial_handle_control_message_port(unsigned int port) "port %u"
18 # virtio-console.c
19 virtio_console_flush_buf(unsigned int port, size_t len, ssize_t ret) "port %u, in_len %zu, out_len %zd"
20 virtio_console_chr_read(unsigned int port, int size) "port %u, size %d"
21 virtio_console_chr_event(unsigned int port, int event) "port %u, event %d"
23 # grlib_apbuart.c
24 grlib_apbuart_event(int event) "event:%d"
25 grlib_apbuart_writel_unknown(uint64_t addr, uint32_t value) "addr 0x%"PRIx64" value 0x%x"
26 grlib_apbuart_readl_unknown(uint64_t addr) "addr 0x%"PRIx64
28 # lm32_juart.c
29 lm32_juart_get_jtx(uint32_t value) "jtx 0x%08x"
30 lm32_juart_set_jtx(uint32_t value) "jtx 0x%08x"
31 lm32_juart_get_jrx(uint32_t value) "jrx 0x%08x"
32 lm32_juart_set_jrx(uint32_t value) "jrx 0x%08x"
34 # lm32_uart.c
35 lm32_uart_memory_write(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
36 lm32_uart_memory_read(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
37 lm32_uart_irq_state(int level) "irq state %d"
39 # milkymist-uart.c
40 milkymist_uart_memory_read(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
41 milkymist_uart_memory_write(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
42 milkymist_uart_raise_irq(void) "Raise IRQ"
43 milkymist_uart_lower_irq(void) "Lower IRQ"
45 # escc.c
46 escc_put_queue(char channel, int b) "channel %c put: 0x%02x"
47 escc_get_queue(char channel, int val) "channel %c get 0x%02x"
48 escc_update_irq(int irq) "IRQ = %d"
49 escc_update_parameters(char channel, int speed, int parity, int data_bits, int stop_bits) "channel %c: speed=%d parity=%c data=%d stop=%d"
50 escc_mem_writeb_ctrl(char channel, uint32_t reg, uint32_t val) "Write channel %c, reg[%d] = 0x%2.2x"
51 escc_mem_writeb_data(char channel, uint32_t val) "Write channel %c, ch %d"
52 escc_mem_readb_ctrl(char channel, uint32_t reg, uint8_t val) "Read channel %c, reg[%d] = 0x%2.2x"
53 escc_mem_readb_data(char channel, uint32_t ret) "Read channel %c, ch %d"
54 escc_serial_receive_byte(char channel, int ch) "channel %c put ch %d"
55 escc_sunkbd_event_in(int ch, const char *name, int down) "QKeyCode 0x%2.2x [%s], down %d"
56 escc_sunkbd_event_out(int ch) "Translated keycode 0x%2.2x"
57 escc_kbd_command(int val) "Command %d"
58 escc_sunmouse_event(int dx, int dy, int buttons_state) "dx=%d dy=%d buttons=0x%01x"
60 # pl011.c
61 pl011_irq_state(int level) "irq state %d"
62 pl011_read(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
63 pl011_read_fifo(int read_count) "FIFO read, read_count now %d"
64 pl011_write(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
65 pl011_can_receive(uint32_t lcr, int read_count, int r) "LCR 0x%08x read_count %d returning %d"
66 pl011_put_fifo(uint32_t c, int read_count) "new char 0x%x read_count now %d"
67 pl011_put_fifo_full(void) "FIFO now full, RXFF set"
68 pl011_baudrate_change(unsigned int baudrate, uint64_t clock, uint32_t ibrd, uint32_t fbrd) "new baudrate %u (clk: %" PRIu64 "hz, ibrd: %" PRIu32 ", fbrd: %" PRIu32 ")"
70 # cmsdk-apb-uart.c
71 cmsdk_apb_uart_read(uint64_t offset, uint64_t data, unsigned size) "CMSDK APB UART read: offset 0x%" PRIx64 " data 0x%" PRIx64 " size %u"
72 cmsdk_apb_uart_write(uint64_t offset, uint64_t data, unsigned size) "CMSDK APB UART write: offset 0x%" PRIx64 " data 0x%" PRIx64 " size %u"
73 cmsdk_apb_uart_reset(void) "CMSDK APB UART: reset"
74 cmsdk_apb_uart_receive(uint8_t c) "CMSDK APB UART: got character 0x%x from backend"
75 cmsdk_apb_uart_tx_pending(void) "CMSDK APB UART: character send to backend pending"
76 cmsdk_apb_uart_tx(uint8_t c) "CMSDK APB UART: character 0x%x sent to backend"
77 cmsdk_apb_uart_set_params(int speed) "CMSDK APB UART: params set to %d 8N1"
79 # nrf51_uart.c
80 nrf51_uart_read(uint64_t addr, uint64_t r, unsigned int size) "addr 0x%" PRIx64 " value 0x%" PRIx64 " size %u"
81 nrf51_uart_write(uint64_t addr, uint64_t value, unsigned int size) "addr 0x%" PRIx64 " value 0x%" PRIx64 " size %u"
83 # exynos4210_uart.c
84 exynos_uart_dmabusy(uint32_t channel) "UART%d: DMA busy (Rx buffer empty)"
85 exynos_uart_dmaready(uint32_t channel) "UART%d: DMA ready"
86 exynos_uart_irq_raised(uint32_t channel, uint32_t reg) "UART%d: IRQ raised: 0x%08"PRIx32
87 exynos_uart_irq_lowered(uint32_t channel) "UART%d: IRQ lowered"
88 exynos_uart_update_params(uint32_t channel, int speed, uint8_t parity, int data, int stop, uint64_t wordtime) "UART%d: speed: %d, parity: %c, data bits: %d, stop bits: %d wordtime: %"PRId64"ns"
89 exynos_uart_write(uint32_t channel, uint32_t offset, const char *name, uint64_t val) "UART%d: <0x%04x> %s <- 0x%" PRIx64
90 exynos_uart_read(uint32_t channel, uint32_t offset, const char *name, uint64_t val) "UART%d: <0x%04x> %s -> 0x%" PRIx64
91 exynos_uart_rx_fifo_reset(uint32_t channel) "UART%d: Rx FIFO Reset"
92 exynos_uart_tx_fifo_reset(uint32_t channel) "UART%d: Tx FIFO Reset"
93 exynos_uart_tx(uint32_t channel, uint8_t ch) "UART%d: Tx 0x%02"PRIx32
94 exynos_uart_intclr(uint32_t channel, uint32_t reg) "UART%d: interrupts cleared: 0x%08"PRIx32
95 exynos_uart_ro_write(uint32_t channel, const char *name, uint32_t reg) "UART%d: Trying to write into RO register: %s [0x%04"PRIx32"]"
96 exynos_uart_rx(uint32_t channel, uint8_t ch) "UART%d: Rx 0x%02"PRIx32
97 exynos_uart_rx_error(uint32_t channel) "UART%d: Rx error"
98 exynos_uart_wo_read(uint32_t channel, const char *name, uint32_t reg) "UART%d: Trying to read from WO register: %s [0x%04"PRIx32"]"
99 exynos_uart_rxsize(uint32_t channel, uint32_t size) "UART%d: Rx FIFO size: %d"
100 exynos_uart_channel_error(uint32_t channel) "Wrong UART channel number: %d"
101 exynos_uart_rx_timeout(uint32_t channel, uint32_t stat, uint32_t intsp) "UART%d: Rx timeout stat=0x%x intsp=0x%x"
103 # cadence_uart.c
104 cadence_uart_baudrate(unsigned baudrate) "baudrate %u"