target-tricore: Add instructions of RR opcode format, that have 0x4b as the first...
[qemu.git] / target-sh4 / 
tree41d2f362012d9db3507bdd74fc15cd019fb2d9ae
drwxr-xr-x   ..
-rw-r--r-- 67 Makefile.objs
-rw-r--r-- 4875 README.sh4
-rw-r--r-- 2703 cpu-qom.h
-rw-r--r-- 8316 cpu.c
-rw-r--r-- 11886 cpu.h
-rw-r--r-- 4064 gdbstub.c
-rw-r--r-- 23971 helper.c
-rw-r--r-- 1767 helper.h
-rw-r--r-- 14742 op_helper.c
-rw-r--r-- 65461 translate.c