target-tricore: Add instructions of RR opcode format, that have 0x4b as the first...
[qemu.git] / target-microblaze / 
tree6de93b1d3db7dc262f8a3993fb1f6416fe29447f
drwxr-xr-x   ..
-rw-r--r-- 98 Makefile.objs
-rw-r--r-- 2440 cpu-qom.h
-rw-r--r-- 5952 cpu.c
-rw-r--r-- 11601 cpu.h
-rw-r--r-- 1596 gdbstub.c
-rw-r--r-- 10565 helper.c
-rw-r--r-- 1250 helper.h
-rw-r--r-- 2168 microblaze-decode.h
-rw-r--r-- 9193 mmu.c
-rw-r--r-- 3044 mmu.h
-rw-r--r-- 13284 op_helper.c
-rw-r--r-- 58310 translate.c