target-tricore: Add instructions of RRR1 opcode format, which have 0xe3 as first...
[qemu.git] / target-tricore / 
tree26ed87e4cd96964e822ba1cedead86c716f05c3c
drwxr-xr-x   ..
-rw-r--r-- 48 Makefile.objs
-rw-r--r-- 2016 cpu-qom.h
-rw-r--r-- 5170 cpu.c
-rw-r--r-- 8984 cpu.h
-rw-r--r-- 4603 csfr.def
-rw-r--r-- 4083 helper.c
-rw-r--r-- 6299 helper.h
-rw-r--r-- 72415 op_helper.c
-rw-r--r-- 267962 translate.c
-rw-r--r-- 1023 tricore-defs.h
-rw-r--r-- 65602 tricore-opcodes.h