ftgmac100: implement the new MDIO interface on Aspeed SoC
[qemu.git] / docs / qemu-cpu-models.texi
blob1935f98c63bd22ad6ec0747e941518bce5b400ff
1 @c man begin SYNOPSIS
2 QEMU / KVM CPU model configuration
3 @c man end
5 @c man begin DESCRIPTION
7 @menu
8 * recommendations_cpu_models_x86:: Recommendations for KVM CPU model configuration on x86 hosts
9 * cpu_model_syntax_apps::          Syntax for configuring CPU models
10 @end menu
12 QEMU / KVM virtualization supports two ways to configure CPU models
14 @table @option
16 @item Host passthrough
18 This passes the host CPU model features, model, stepping, exactly to the
19 guest. Note that KVM may filter out some host CPU model features if they
20 cannot be supported with virtualization. Live migration is unsafe when
21 this mode is used as libvirt / QEMU cannot guarantee a stable CPU is
22 exposed to the guest across hosts. This is the recommended CPU to use,
23 provided live migration is not required.
25 @item Named model
27 QEMU comes with a number of predefined named CPU models, that typically
28 refer to specific generations of hardware released by Intel and AMD.
29 These allow the guest VMs to have a degree of isolation from the host CPU,
30 allowing greater flexibility in live migrating between hosts with differing
31 hardware.
32 @end table
34 In both cases, it is possible to optionally add or remove individual CPU
35 features, to alter what is presented to the guest by default.
37 Libvirt supports a third way to configure CPU models known as "Host model".
38 This uses the QEMU "Named model" feature, automatically picking a CPU model
39 that is similar the host CPU, and then adding extra features to approximate
40 the host model as closely as possible. This does not guarantee the CPU family,
41 stepping, etc will precisely match the host CPU, as they would with "Host
42 passthrough", but gives much of the benefit of passthrough, while making
43 live migration safe.
45 @node recommendations_cpu_models_x86
46 @subsection Recommendations for KVM CPU model configuration on x86 hosts
48 The information that follows provides recommendations for configuring
49 CPU models on x86 hosts. The goals are to maximise performance, while
50 protecting guest OS against various CPU hardware flaws, and optionally
51 enabling live migration between hosts with hetergeneous CPU models.
53 @menu
54 * preferred_cpu_models_intel_x86::       Preferred CPU models for Intel x86 hosts
55 * important_cpu_features_intel_x86::     Important CPU features for Intel x86 hosts
56 * preferred_cpu_models_amd_x86::         Preferred CPU models for AMD x86 hosts
57 * important_cpu_features_amd_x86::       Important CPU features for AMD x86 hosts
58 * default_cpu_models_x86::               Default x86 CPU models
59 * other_non_recommended_cpu_models_x86:: Other non-recommended x86 CPUs
60 @end menu
62 @node preferred_cpu_models_intel_x86
63 @subsubsection Preferred CPU models for Intel x86 hosts
65 The following CPU models are preferred for use on Intel hosts. Administrators /
66 applications are recommended to use the CPU model that matches the generation
67 of the host CPUs in use. In a deployment with a mixture of host CPU models
68 between machines, if live migration compatibility is required, use the newest
69 CPU model that is compatible across all desired hosts.
71 @table @option
72 @item @code{Skylake-Server}
73 @item @code{Skylake-Server-IBRS}
75 Intel Xeon Processor (Skylake, 2016)
78 @item @code{Skylake-Client}
79 @item @code{Skylake-Client-IBRS}
81 Intel Core Processor (Skylake, 2015)
84 @item @code{Broadwell}
85 @item @code{Broadwell-IBRS}
86 @item @code{Broadwell-noTSX}
87 @item @code{Broadwell-noTSX-IBRS}
89 Intel Core Processor (Broadwell, 2014)
92 @item @code{Haswell}
93 @item @code{Haswell-IBRS}
94 @item @code{Haswell-noTSX}
95 @item @code{Haswell-noTSX-IBRS}
97 Intel Core Processor (Haswell, 2013)
100 @item @code{IvyBridge}
101 @item @code{IvyBridge-IBRS}
103 Intel Xeon E3-12xx v2 (Ivy Bridge, 2012)
106 @item @code{SandyBridge}
107 @item @code{SandyBridge-IBRS}
109 Intel Xeon E312xx (Sandy Bridge, 2011)
112 @item @code{Westmere}
113 @item @code{Westmere-IBRS}
115 Westmere E56xx/L56xx/X56xx (Nehalem-C, 2010)
118 @item @code{Nehalem}
119 @item @code{Nehalem-IBRS}
121 Intel Core i7 9xx (Nehalem Class Core i7, 2008)
124 @item @code{Penryn}
126 Intel Core 2 Duo P9xxx (Penryn Class Core 2, 2007)
129 @item @code{Conroe}
131 Intel Celeron_4x0 (Conroe/Merom Class Core 2, 2006)
133 @end table
135 @node important_cpu_features_intel_x86
136 @subsubsection Important CPU features for Intel x86 hosts
138 The following are important CPU features that should be used on Intel x86
139 hosts, when available in the host CPU. Some of them require explicit
140 configuration to enable, as they are not included by default in some, or all,
141 of the named CPU models listed above. In general all of these features are
142 included if using "Host passthrough" or "Host model".
145 @table @option
147 @item @code{pcid}
149 Recommended to mitigate the cost of the Meltdown (CVE-2017-5754) fix
151 Included by default in Haswell, Broadwell & Skylake Intel CPU models.
153 Should be explicitly turned on for Westmere, SandyBridge, and IvyBridge
154 Intel CPU models. Note that some desktop/mobile Westmere CPUs cannot
155 support this feature.
158 @item @code{spec-ctrl}
160 Required to enable the Spectre (CVE-2017-5753 and CVE-2017-5715) fix,
161 in cases where retpolines are not sufficient.
163 Included by default in Intel CPU models with -IBRS suffix.
165 Must be explicitly turned on for Intel CPU models without -IBRS suffix.
167 Requires the host CPU microcode to support this feature before it
168 can be used for guest CPUs.
171 @item @code{ssbd}
173 Required to enable the CVE-2018-3639 fix
175 Not included by default in any Intel CPU model.
177 Must be explicitly turned on for all Intel CPU models.
179 Requires the host CPU microcode to support this feature before it
180 can be used for guest CPUs.
183 @item @code{pdpe1gb}
185 Recommended to allow guest OS to use 1GB size pages
187 Not included by default in any Intel CPU model.
189 Should be explicitly turned on for all Intel CPU models.
191 Note that not all CPU hardware will support this feature.
192 @end table
195 @node preferred_cpu_models_amd_x86
196 @subsubsection Preferred CPU models for AMD x86 hosts
198 The following CPU models are preferred for use on Intel hosts. Administrators /
199 applications are recommended to use the CPU model that matches the generation
200 of the host CPUs in use. In a deployment with a mixture of host CPU models
201 between machines, if live migration compatibility is required, use the newest
202 CPU model that is compatible across all desired hosts.
204 @table @option
206 @item @code{EPYC}
207 @item @code{EPYC-IBPB}
209 AMD EPYC Processor (2017)
212 @item @code{Opteron_G5}
214 AMD Opteron 63xx class CPU (2012)
217 @item @code{Opteron_G4}
219 AMD Opteron 62xx class CPU (2011)
222 @item @code{Opteron_G3}
224 AMD Opteron 23xx (Gen 3 Class Opteron, 2009)
227 @item @code{Opteron_G2}
229 AMD Opteron 22xx (Gen 2 Class Opteron, 2006)
232 @item @code{Opteron_G1}
234 AMD Opteron 240 (Gen 1 Class Opteron, 2004)
235 @end table
237 @node important_cpu_features_amd_x86
238 @subsubsection Important CPU features for AMD x86 hosts
240 The following are important CPU features that should be used on AMD x86
241 hosts, when available in the host CPU. Some of them require explicit
242 configuration to enable, as they are not included by default in some, or all,
243 of the named CPU models listed above. In general all of these features are
244 included if using "Host passthrough" or "Host model".
247 @table @option
249 @item @code{ibpb}
251 Required to enable the Spectre (CVE-2017-5753 and CVE-2017-5715) fix,
252 in cases where retpolines are not sufficient.
254 Included by default in AMD CPU models with -IBPB suffix.
256 Must be explicitly turned on for AMD CPU models without -IBPB suffix.
258 Requires the host CPU microcode to support this feature before it
259 can be used for guest CPUs.
262 @item @code{virt-ssbd}
264 Required to enable the CVE-2018-3639 fix
266 Not included by default in any AMD CPU model.
268 Must be explicitly turned on for all AMD CPU models.
270 This should be provided to guests, even if amd-ssbd is also
271 provided, for maximum guest compatibility.
273 Note for some QEMU / libvirt versions, this must be force enabled
274 when when using "Host model", because this is a virtual feature
275 that doesn't exist in the physical host CPUs.
278 @item @code{amd-ssbd}
280 Required to enable the CVE-2018-3639 fix
282 Not included by default in any AMD CPU model.
284 Must be explicitly turned on for all AMD CPU models.
286 This provides higher performance than virt-ssbd so should be
287 exposed to guests whenever available in the host. virt-ssbd
288 should none the less also be exposed for maximum guest
289 compatability as some kernels only know about virt-ssbd.
292 @item @code{amd-no-ssb}
294 Recommended to indicate the host is not vulnerable CVE-2018-3639
296 Not included by default in any AMD CPU model.
298 Future hardware genarations of CPU will not be vulnerable to
299 CVE-2018-3639, and thus the guest should be told not to enable
300 its mitigations, by exposing amd-no-ssb. This is mutually
301 exclusive with virt-ssbd and amd-ssbd.
304 @item @code{pdpe1gb}
306 Recommended to allow guest OS to use 1GB size pages
308 Not included by default in any AMD CPU model.
310 Should be explicitly turned on for all AMD CPU models.
312 Note that not all CPU hardware will support this feature.
313 @end table
316 @node default_cpu_models_x86
317 @subsubsection Default x86 CPU models
319 The default QEMU CPU models are designed such that they can run on all hosts.
320 If an application does not wish to do perform any host compatibility checks
321 before launching guests, the default is guaranteed to work.
323 The default CPU models will, however, leave the guest OS vulnerable to various
324 CPU hardware flaws, so their use is strongly discouraged. Applications should
325 follow the earlier guidance to setup a better CPU configuration, with host
326 passthrough recommended if live migration is not needed.
328 @table @option
329 @item @code{qemu32}
330 @item @code{qemu64}
332 QEMU Virtual CPU version 2.5+ (32 & 64 bit variants)
334 qemu64 is used for x86_64 guests and qemu32 is used for i686 guests, when no
335 -cpu argument is given to QEMU, or no <cpu> is provided in libvirt XML.
336 @end table
339 @node other_non_recommended_cpu_models_x86
340 @subsubsection Other non-recommended x86 CPUs
342 The following CPUs models are compatible with most AMD and Intel x86 hosts, but
343 their usage is discouraged, as they expose a very limited featureset, which
344 prevents guests having optimal performance.
346 @table @option
348 @item @code{kvm32}
349 @item @code{kvm64}
351 Common KVM processor (32 & 64 bit variants)
353 Legacy models just for historical compatibility with ancient QEMU versions.
356 @item @code{486}
357 @item @code{athlon}
358 @item @code{phenom}
359 @item @code{coreduo}
360 @item @code{core2duo}
361 @item @code{n270}
362 @item @code{pentium}
363 @item @code{pentium2}
364 @item @code{pentium3}
366 Various very old x86 CPU models, mostly predating the introduction of
367 hardware assisted virtualization, that should thus not be required for
368 running virtual machines.
369 @end table
371 @node cpu_model_syntax_apps
372 @subsection Syntax for configuring CPU models
374 The example below illustrate the approach to configuring the various
375 CPU models / features in QEMU and libvirt
377 @menu
378 * cpu_model_syntax_qemu::    QEMU command line
379 * cpu_model_syntax_libvirt:: Libvirt guest XML
380 @end menu
382 @node cpu_model_syntax_qemu
383 @subsubsection QEMU command line
385 @table @option
387 @item Host passthrough
389 @example
390    $ qemu-system-x86_64 -cpu host
391 @end example
393 With feature customization:
395 @example
396    $ qemu-system-x86_64 -cpu host,-vmx,...
397 @end example
399 @item Named CPU models
401 @example
402    $ qemu-system-x86_64 -cpu Westmere
403 @end example
405 With feature customization:
407 @example
408    $ qemu-system-x86_64 -cpu Westmere,+pcid,...
409 @end example
411 @end table
413 @node cpu_model_syntax_libvirt
414 @subsubsection Libvirt guest XML
416 @table @option
418 @item Host passthrough
420 @example
421    <cpu mode='host-passthrough'/>
422 @end example
424 With feature customization:
426 @example
427    <cpu mode='host-passthrough'>
428        <feature name="vmx" policy="disable"/>
429        ...
430    </cpu>
431 @end example
433 @item Host model
435 @example
436    <cpu mode='host-model'/>
437 @end example
439 With feature customization:
441 @example
442    <cpu mode='host-model'>
443        <feature name="vmx" policy="disable"/>
444        ...
445    </cpu>
446 @end example
448 @item Named model
450 @example
451    <cpu mode='custom'>
452        <model name="Westmere"/>
453    </cpu>
454 @end example
456 With feature customization:
458 @example
459    <cpu mode='custom'>
460        <model name="Westmere"/>
461        <feature name="pcid" policy="require"/>
462        ...
463    </cpu>
464 @end example
466 @end table
468 @c man end
470 @ignore
472 @setfilename qemu-cpu-models
473 @settitle QEMU / KVM CPU model configuration
475 @c man begin SEEALSO
476 The HTML documentation of QEMU for more precise information and Linux
477 user mode emulator invocation.
478 @c man end
480 @c man begin AUTHOR
481 Daniel P. Berrange
482 @c man end
484 @end ignore