gitlab: tweak comments in edk2/opensbi jobs
[qemu.git] / target / loongarch / insn_trans / trans_branch.c.inc
blob65dbdff41eeddbe018412f159adab859326fc297
1 /* SPDX-License-Identifier: GPL-2.0-or-later */
2 /*
3  * Copyright (c) 2021 Loongson Technology Corporation Limited
4  */
6 static bool trans_b(DisasContext *ctx, arg_b *a)
8     gen_goto_tb(ctx, 0, ctx->base.pc_next + a->offs);
9     ctx->base.is_jmp = DISAS_NORETURN;
10     return true;
13 static bool trans_bl(DisasContext *ctx, arg_bl *a)
15     tcg_gen_movi_tl(cpu_gpr[1], ctx->base.pc_next + 4);
16     gen_goto_tb(ctx, 0, ctx->base.pc_next + a->offs);
17     ctx->base.is_jmp = DISAS_NORETURN;
18     return true;
21 static bool trans_jirl(DisasContext *ctx, arg_jirl *a)
23     TCGv dest = gpr_dst(ctx, a->rd, EXT_NONE);
24     TCGv src1 = gpr_src(ctx, a->rj, EXT_NONE);
26     tcg_gen_addi_tl(cpu_pc, src1, a->offs);
27     tcg_gen_movi_tl(dest, ctx->base.pc_next + 4);
28     gen_set_gpr(a->rd, dest, EXT_NONE);
29     tcg_gen_lookup_and_goto_ptr();
30     ctx->base.is_jmp = DISAS_NORETURN;
31     return true;
34 static void gen_bc(DisasContext *ctx, TCGv src1, TCGv src2,
35                    target_long offs, TCGCond cond)
37     TCGLabel *l = gen_new_label();
38     tcg_gen_brcond_tl(cond, src1, src2, l);
39     gen_goto_tb(ctx, 1, ctx->base.pc_next + 4);
40     gen_set_label(l);
41     gen_goto_tb(ctx, 0, ctx->base.pc_next + offs);
42     ctx->base.is_jmp = DISAS_NORETURN;
45 static bool gen_rr_bc(DisasContext *ctx, arg_rr_offs *a, TCGCond cond)
47     TCGv src1 = gpr_src(ctx, a->rj, EXT_NONE);
48     TCGv src2 = gpr_src(ctx, a->rd, EXT_NONE);
50     gen_bc(ctx, src1, src2, a->offs, cond);
51     return true;
54 static bool gen_rz_bc(DisasContext *ctx, arg_r_offs *a, TCGCond cond)
56     TCGv src1 = gpr_src(ctx, a->rj, EXT_NONE);
57     TCGv src2 = tcg_constant_tl(0);
59     gen_bc(ctx, src1, src2, a->offs, cond);
60     return true;
63 static bool gen_cz_bc(DisasContext *ctx, arg_c_offs *a, TCGCond cond)
65     TCGv src1 = tcg_temp_new();
66     TCGv src2 = tcg_constant_tl(0);
68     tcg_gen_ld8u_tl(src1, cpu_env,
69                     offsetof(CPULoongArchState, cf[a->cj]));
70     gen_bc(ctx, src1, src2, a->offs, cond);
71     return true;
74 TRANS(beq, gen_rr_bc, TCG_COND_EQ)
75 TRANS(bne, gen_rr_bc, TCG_COND_NE)
76 TRANS(blt, gen_rr_bc, TCG_COND_LT)
77 TRANS(bge, gen_rr_bc, TCG_COND_GE)
78 TRANS(bltu, gen_rr_bc, TCG_COND_LTU)
79 TRANS(bgeu, gen_rr_bc, TCG_COND_GEU)
80 TRANS(beqz, gen_rz_bc, TCG_COND_EQ)
81 TRANS(bnez, gen_rz_bc, TCG_COND_NE)
82 TRANS(bceqz, gen_cz_bc, TCG_COND_EQ)
83 TRANS(bcnez, gen_cz_bc, TCG_COND_NE)