target/ppc: Implemented xvf16ger*
[qemu.git] / target / ppc / insn32.decode
blobb8e317159caac1b1749e548453074fd762fd4830
2 # Power ISA decode for 32-bit insns (opcode space 0)
4 # Copyright (c) 2021 Instituto de Pesquisas Eldorado (eldorado.org.br)
6 # This library is free software; you can redistribute it and/or
7 # modify it under the terms of the GNU Lesser General Public
8 # License as published by the Free Software Foundation; either
9 # version 2.1 of the License, or (at your option) any later version.
11 # This library is distributed in the hope that it will be useful,
12 # but WITHOUT ANY WARRANTY; without even the implied warranty of
13 # MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14 # Lesser General Public License for more details.
16 # You should have received a copy of the GNU Lesser General Public
17 # License along with this library; if not, see <http://www.gnu.org/licenses/>.
20 &A              frt fra frb frc rc:bool
21 @A              ...... frt:5 fra:5 frb:5 frc:5 ..... rc:1       &A
23 &D              rt ra si:int64_t
24 @D              ...... rt:5 ra:5 si:s16                 &D
26 &D_bf           bf l:bool ra imm
27 @D_bfs          ...... bf:3 - l:1 ra:5 imm:s16          &D_bf
28 @D_bfu          ...... bf:3 - l:1 ra:5 imm:16           &D_bf
30 %dq_si          4:s12  !function=times_16
31 %dq_rtp         22:4   !function=times_2
32 @DQ_rtp         ...... ....0 ra:5 ............ ....             &D rt=%dq_rtp si=%dq_si
34 %dq_rt_tsx      3:1 21:5
35 @DQ_TSX         ...... ..... ra:5 ............ ....             &D si=%dq_si rt=%dq_rt_tsx
37 %rt_tsxp        21:1 22:4 !function=times_2
38 @DQ_TSXP        ...... ..... ra:5 ............ ....             &D si=%dq_si rt=%rt_tsxp
40 %ds_si          2:s14  !function=times_4
41 @DS             ...... rt:5 ra:5 .............. ..      &D si=%ds_si
43 %ds_rtp         22:4   !function=times_2
44 @DS_rtp         ...... ....0 ra:5 .............. ..             &D rt=%ds_rtp si=%ds_si
46 &DX_b           vrt b
47 %dx_b           6:10 16:5 0:1
48 @DX_b           ...... vrt:5  ..... .......... ..... .          &DX_b b=%dx_b
50 &DX             rt d
51 %dx_d           6:s10 16:5 0:1
52 @DX             ...... rt:5  ..... .......... ..... .   &DX d=%dx_d
54 &VA             vrt vra vrb rc
55 @VA             ...... vrt:5 vra:5 vrb:5 rc:5 ......    &VA
57 &VC             vrt vra vrb rc:bool
58 @VC             ...... vrt:5 vra:5 vrb:5 rc:1 ..........        &VC
60 &VN             vrt vra vrb sh
61 @VN             ...... vrt:5 vra:5 vrb:5 .. sh:3 ......         &VN
63 &VX             vrt vra vrb
64 @VX             ...... vrt:5 vra:5 vrb:5 .......... .   &VX
66 &VX_bf          bf vra vrb
67 @VX_bf          ...... bf:3 .. vra:5 vrb:5 ...........          &VX_bf
69 &VX_mp          rt mp:bool vrb
70 @VX_mp          ...... rt:5 .... mp:1 vrb:5 ...........         &VX_mp
72 &VX_n           rt vrb n
73 @VX_n           ...... rt:5 .. n:3 vrb:5 ...........            &VX_n
75 &VX_tb_rc       vrt vrb rc:bool
76 @VX_tb_rc       ...... vrt:5 ..... vrb:5 rc:1 ..........        &VX_tb_rc
78 &VX_uim4        vrt uim vrb
79 @VX_uim4        ...... vrt:5 . uim:4 vrb:5 ...........  &VX_uim4
81 &VX_tb          vrt vrb
82 @VX_tb          ...... vrt:5 ..... vrb:5 ...........    &VX_tb
84 &X              rt ra rb
85 @X              ...... rt:5 ra:5 rb:5 .......... .      &X
87 &X_rc           rt ra rb rc:bool
88 @X_rc           ...... rt:5 ra:5 rb:5 .......... rc:1           &X_rc
90 %x_frtp         22:4 !function=times_2
91 %x_frap         17:4 !function=times_2
92 %x_frbp         12:4 !function=times_2
93 @X_tp_ap_bp_rc  ...... ....0 ....0 ....0 .......... rc:1        &X_rc rt=%x_frtp ra=%x_frap rb=%x_frbp
95 @X_tp_a_bp_rc   ...... ....0 ra:5 ....0 .......... rc:1         &X_rc rt=%x_frtp rb=%x_frbp
97 &X_tb           rt rb
98 @X_tb           ...... rt:5 ..... rb:5 .......... .             &X_tb
100 &X_tb_rc        rt rb rc:bool
101 @X_tb_rc        ...... rt:5 ..... rb:5 .......... rc:1          &X_tb_rc
103 @X_tbp_rc       ...... ....0 ..... ....0 .......... rc:1        &X_tb_rc rt=%x_frtp rb=%x_frbp
105 @X_tp_b_rc      ...... ....0 ..... rb:5 .......... rc:1         &X_tb_rc rt=%x_frtp
107 @X_t_bp_rc      ...... rt:5 ..... ....0 .......... rc:1         &X_tb_rc rb=%x_frbp
109 &X_bi           rt bi
110 @X_bi           ...... rt:5 bi:5 ----- .......... -     &X_bi
112 &X_bf           bf ra rb
113 @X_bf           ...... bf:3 .. ra:5 rb:5 .......... .           &X_bf
115 @X_bf_ap_bp     ...... bf:3 .. ....0 ....0 .......... .         &X_bf ra=%x_frap rb=%x_frbp
117 @X_bf_a_bp      ...... bf:3 .. ra:5 ....0 .......... .          &X_bf rb=%x_frbp
119 &X_bf_uim       bf uim rb
120 @X_bf_uim       ...... bf:3 . uim:6 rb:5 .......... .           &X_bf_uim
122 @X_bf_uim_bp    ...... bf:3 . uim:6 ....0 .......... .          &X_bf_uim rb=%x_frbp
124 &X_bfl          bf l:bool ra rb
125 @X_bfl          ...... bf:3 - l:1 ra:5 rb:5 ..........- &X_bfl
127 %x_xt           0:1 21:5
128 &X_imm5         xt imm:uint8_t vrb
129 @X_imm5         ...... ..... imm:5 vrb:5 .......... .           &X_imm5 xt=%x_xt
131 &X_imm8         xt imm:uint8_t
132 @X_imm8         ...... ..... .. imm:8 .......... .              &X_imm8 xt=%x_xt
134 &X_uim5         xt uim:uint8_t
135 @X_uim5         ...... ..... ..... uim:5 .......... .           &X_uim5 xt=%x_xt
137 &X_tb_sp_rc     rt rb sp rc:bool
138 @X_tb_sp_rc     ...... rt:5 sp:2 ... rb:5 .......... rc:1       &X_tb_sp_rc
140 @X_tbp_sp_rc    ...... ....0 sp:2 ... ....0 .......... rc:1     &X_tb_sp_rc rt=%x_frtp rb=%x_frbp
142 &X_tb_s_rc      rt rb s:bool rc:bool
143 @X_tb_s_rc      ...... rt:5 s:1 .... rb:5 .......... rc:1       &X_tb_s_rc
145 @X_tbp_s_rc     ...... ....0 s:1 .... ....0 .......... rc:1     &X_tb_s_rc rt=%x_frtp rb=%x_frbp
147 %x_rt_tsx       0:1 21:5
148 @X_TSX          ...... ..... ra:5 rb:5 .......... .             &X rt=%x_rt_tsx
149 @X_TSXP         ...... ..... ra:5 rb:5 .......... .             &X rt=%rt_tsxp
151 &X_frtp_vrb     frtp vrb
152 @X_frtp_vrb     ...... ....0 ..... vrb:5 .......... .           &X_frtp_vrb frtp=%x_frtp
154 &X_vrt_frbp     vrt frbp
155 @X_vrt_frbp     ...... vrt:5 ..... ....0 .......... .           &X_vrt_frbp frbp=%x_frbp
157 &X_a            ra
158 @X_a            ...... ra:3 .. ..... ..... .......... .         &X_a
160 %xx_xt          0:1 21:5
161 %xx_xb          1:1 11:5
162 %xx_xa          2:1 16:5
163 %xx_xc          3:1 6:5
164 &XX2            xt xb
165 @XX2            ...... ..... ..... ..... ......... ..           &XX2 xt=%xx_xt xb=%xx_xb
167 &XX2_uim        xt xb uim:uint8_t
168 @XX2_uim2       ...... ..... ... uim:2 ..... ......... ..       &XX2_uim xt=%xx_xt xb=%xx_xb
170 @XX2_uim4       ...... ..... . uim:4 ..... ......... ..         &XX2_uim xt=%xx_xt xb=%xx_xb
172 &XX2_bf_xb      bf xb
173 @XX2_bf_xb      ...... bf:3 .. ..... ..... ......... . .        &XX2_bf_xb xb=%xx_xb
175 &XX3            xt xa xb
176 @XX3            ...... ..... ..... ..... ........ ...           &XX3 xt=%xx_xt xa=%xx_xa xb=%xx_xb
178 # 32 bit GER instructions have all mask bits considered 1
179 &MMIRR_XX3      xa xb xt pmsk xmsk ymsk
180 %xx_at          23:3
181 %xx_xa_pair     2:1 17:4 !function=times_2
182 @XX3_at         ...... ... .. ..... ..... ........ ...          &MMIRR_XX3 xt=%xx_at xb=%xx_xb \
183                                                                 pmsk=255 xmsk=15 ymsk=15
185 &XX3_dm         xt xa xb dm
186 @XX3_dm         ...... ..... ..... ..... . dm:2 ..... ...       &XX3_dm xt=%xx_xt xa=%xx_xa xb=%xx_xb
188 &XX4            xt xa xb xc
189 @XX4            ...... ..... ..... ..... ..... .. ....          &XX4 xt=%xx_xt xa=%xx_xa xb=%xx_xb xc=%xx_xc
191 &Z22_bf_fra     bf fra dm
192 @Z22_bf_fra     ...... bf:3 .. fra:5 dm:6 ......... .           &Z22_bf_fra
194 %z22_frap       17:4 !function=times_2
195 @Z22_bf_frap    ...... bf:3 .. ....0 dm:6 ......... .           &Z22_bf_fra fra=%z22_frap
197 &Z22_ta_sh_rc   rt ra sh rc:bool
198 @Z22_ta_sh_rc   ...... rt:5 ra:5 sh:6 ......... rc:1            &Z22_ta_sh_rc
200 %z22_frtp       22:4 !function=times_2
201 @Z22_tap_sh_rc  ...... ....0 ....0 sh:6 ......... rc:1          &Z22_ta_sh_rc rt=%z22_frtp ra=%z22_frap
203 &Z23_tab        frt fra frb rmc rc:bool
204 @Z23_tab        ...... frt:5 fra:5 frb:5 rmc:2 ........ rc:1    &Z23_tab
206 %z23_frtp       22:4 !function=times_2
207 %z23_frap       17:4 !function=times_2
208 %z23_frbp       12:4 !function=times_2
209 @Z23_tabp       ...... ....0 ....0 ....0 rmc:2 ........ rc:1    &Z23_tab frt=%z23_frtp fra=%z23_frap frb=%z23_frbp
211 @Z23_tp_a_bp    ...... ....0 fra:5 ....0 rmc:2 ........ rc:1    &Z23_tab frt=%z23_frtp frb=%z23_frbp
213 &Z23_tb         frt frb r:bool rmc rc:bool
214 @Z23_tb         ...... frt:5 .... r:1 frb:5 rmc:2 ........ rc:1 &Z23_tb
216 @Z23_tbp        ...... ....0 .... r:1 ....0 rmc:2 ........ rc:1 &Z23_tb frt=%z23_frtp frb=%z23_frbp
218 &Z23_te_tb      te frt frb rmc rc:bool
219 @Z23_te_tb      ...... frt:5 te:5 frb:5 rmc:2 ........ rc:1     &Z23_te_tb
221 @Z23_te_tbp     ...... ....0 te:5 ....0 rmc:2 ........ rc:1     &Z23_te_tb frt=%z23_frtp frb=%z23_frbp
223 ### Fixed-Point Load Instructions
225 LBZ             100010 ..... ..... ................     @D
226 LBZU            100011 ..... ..... ................     @D
227 LBZX            011111 ..... ..... ..... 0001010111 -   @X
228 LBZUX           011111 ..... ..... ..... 0001110111 -   @X
230 LHZ             101000 ..... ..... ................     @D
231 LHZU            101001 ..... ..... ................     @D
232 LHZX            011111 ..... ..... ..... 0100010111 -   @X
233 LHZUX           011111 ..... ..... ..... 0100110111 -   @X
235 LHA             101010 ..... ..... ................     @D
236 LHAU            101011 ..... ..... ................     @D
237 LHAX            011111 ..... ..... ..... 0101010111 -   @X
238 LHAXU           011111 ..... ..... ..... 0101110111 -   @X
240 LWZ             100000 ..... ..... ................     @D
241 LWZU            100001 ..... ..... ................     @D
242 LWZX            011111 ..... ..... ..... 0000010111 -   @X
243 LWZUX           011111 ..... ..... ..... 0000110111 -   @X
245 LWA             111010 ..... ..... ..............10     @DS
246 LWAX            011111 ..... ..... ..... 0101010101 -   @X
247 LWAUX           011111 ..... ..... ..... 0101110101 -   @X
249 LD              111010 ..... ..... ..............00     @DS
250 LDU             111010 ..... ..... ..............01     @DS
251 LDX             011111 ..... ..... ..... 0000010101 -   @X
252 LDUX            011111 ..... ..... ..... 0000110101 -   @X
254 LQ              111000 ..... ..... ............ ----    @DQ_rtp
256 ### Fixed-Point Store Instructions
258 STB             100110 ..... ..... ................     @D
259 STBU            100111 ..... ..... ................     @D
260 STBX            011111 ..... ..... ..... 0011010111 -   @X
261 STBUX           011111 ..... ..... ..... 0011110111 -   @X
263 STH             101100 ..... ..... ................     @D
264 STHU            101101 ..... ..... ................     @D
265 STHX            011111 ..... ..... ..... 0110010111 -   @X
266 STHUX           011111 ..... ..... ..... 0110110111 -   @X
268 STW             100100 ..... ..... ................     @D
269 STWU            100101 ..... ..... ................     @D
270 STWX            011111 ..... ..... ..... 0010010111 -   @X
271 STWUX           011111 ..... ..... ..... 0010110111 -   @X
273 STD             111110 ..... ..... ..............00     @DS
274 STDU            111110 ..... ..... ..............01     @DS
275 STDX            011111 ..... ..... ..... 0010010101 -   @X
276 STDUX           011111 ..... ..... ..... 0010110101 -   @X
278 STQ             111110 ..... ..... ..............10     @DS_rtp
280 ### Fixed-Point Compare Instructions
282 CMP             011111 ... - . ..... ..... 0000000000 - @X_bfl
283 CMPL            011111 ... - . ..... ..... 0000100000 - @X_bfl
284 CMPI            001011 ... - . ..... ................   @D_bfs
285 CMPLI           001010 ... - . ..... ................   @D_bfu
287 ### Fixed-Point Arithmetic Instructions
289 ADDI            001110 ..... ..... ................     @D
290 ADDIS           001111 ..... ..... ................     @D
292 ADDPCIS         010011 ..... ..... .......... 00010 .   @DX
294 ## Fixed-Point Logical Instructions
296 CFUGED          011111 ..... ..... ..... 0011011100 -   @X
297 CNTLZDM         011111 ..... ..... ..... 0000111011 -   @X
298 CNTTZDM         011111 ..... ..... ..... 1000111011 -   @X
299 PDEPD           011111 ..... ..... ..... 0010011100 -   @X
300 PEXTD           011111 ..... ..... ..... 0010111100 -   @X
302 ### Float-Point Load Instructions
304 LFS             110000 ..... ..... ................     @D
305 LFSU            110001 ..... ..... ................     @D
306 LFSX            011111 ..... ..... ..... 1000010111 -   @X
307 LFSUX           011111 ..... ..... ..... 1000110111 -   @X
309 LFD             110010 ..... ..... ................     @D
310 LFDU            110011 ..... ..... ................     @D
311 LFDX            011111 ..... ..... ..... 1001010111 -   @X
312 LFDUX           011111 ..... ..... ..... 1001110111 -   @X
314 ### Float-Point Store Instructions
316 STFS            110100 ..... ...... ...............     @D
317 STFSU           110101 ..... ...... ...............     @D
318 STFSX           011111 ..... ...... .... 1010010111 -   @X
319 STFSUX          011111 ..... ...... .... 1010110111 -   @X
321 STFD            110110 ..... ...... ...............     @D
322 STFDU           110111 ..... ...... ...............     @D
323 STFDX           011111 ..... ...... .... 1011010111 -   @X
324 STFDUX          011111 ..... ...... .... 1011110111 -   @X
326 ### Floating-Point Select Instruction
328 FSEL            111111 ..... ..... ..... ..... 10111 .  @A
330 ### Move To/From System Register Instructions
332 SETBC           011111 ..... ..... ----- 0110000000 -   @X_bi
333 SETBCR          011111 ..... ..... ----- 0110100000 -   @X_bi
334 SETNBC          011111 ..... ..... ----- 0111000000 -   @X_bi
335 SETNBCR         011111 ..... ..... ----- 0111100000 -   @X_bi
337 ### Decimal Floating-Point Arithmetic Instructions
339 DADD            111011 ..... ..... ..... 0000000010 .   @X_rc
340 DADDQ           111111 ..... ..... ..... 0000000010 .   @X_tp_ap_bp_rc
342 DSUB            111011 ..... ..... ..... 1000000010 .   @X_rc
343 DSUBQ           111111 ..... ..... ..... 1000000010 .   @X_tp_ap_bp_rc
345 DMUL            111011 ..... ..... ..... 0000100010 .   @X_rc
346 DMULQ           111111 ..... ..... ..... 0000100010 .   @X_tp_ap_bp_rc
348 DDIV            111011 ..... ..... ..... 1000100010 .   @X_rc
349 DDIVQ           111111 ..... ..... ..... 1000100010 .   @X_tp_ap_bp_rc
351 ### Decimal Floating-Point Compare Instructions
353 DCMPU           111011 ... -- ..... ..... 1010000010 -  @X_bf
354 DCMPUQ          111111 ... -- ..... ..... 1010000010 -  @X_bf_ap_bp
356 DCMPO           111011 ... -- ..... ..... 0010000010 -  @X_bf
357 DCMPOQ          111111 ... -- ..... ..... 0010000010 -  @X_bf_ap_bp
359 ### Decimal Floating-Point Test Instructions
361 DTSTDC          111011 ... -- ..... ...... 011000010 -  @Z22_bf_fra
362 DTSTDCQ         111111 ... -- ..... ...... 011000010 -  @Z22_bf_frap
364 DTSTDG          111011 ... -- ..... ...... 011100010 -  @Z22_bf_fra
365 DTSTDGQ         111111 ... -- ..... ...... 011100010 -  @Z22_bf_frap
367 DTSTEX          111011 ... -- ..... ..... 0010100010 -  @X_bf
368 DTSTEXQ         111111 ... -- ..... ..... 0010100010 -  @X_bf_ap_bp
370 DTSTSF          111011 ... -- ..... ..... 1010100010 -  @X_bf
371 DTSTSFQ         111111 ... -- ..... ..... 1010100010 -  @X_bf_a_bp
373 DTSTSFI         111011 ... - ...... ..... 1010100011 -  @X_bf_uim
374 DTSTSFIQ        111111 ... - ...... ..... 1010100011 -  @X_bf_uim_bp
376 ### Decimal Floating-Point Quantum Adjustment Instructions
378 DQUAI           111011 ..... ..... ..... .. 01000011 .  @Z23_te_tb
379 DQUAIQ          111111 ..... ..... ..... .. 01000011 .  @Z23_te_tbp
381 DQUA            111011 ..... ..... ..... .. 00000011 .  @Z23_tab
382 DQUAQ           111111 ..... ..... ..... .. 00000011 .  @Z23_tabp
384 DRRND           111011 ..... ..... ..... .. 00100011 .  @Z23_tab
385 DRRNDQ          111111 ..... ..... ..... .. 00100011 .  @Z23_tp_a_bp
387 DRINTX          111011 ..... ---- . ..... .. 01100011 . @Z23_tb
388 DRINTXQ         111111 ..... ---- . ..... .. 01100011 . @Z23_tbp
390 DRINTN          111011 ..... ---- . ..... .. 11100011 . @Z23_tb
391 DRINTNQ         111111 ..... ---- . ..... .. 11100011 . @Z23_tbp
393 ### Decimal Floating-Point Conversion Instructions
395 DCTDP           111011 ..... ----- ..... 0100000010 .   @X_tb_rc
396 DCTQPQ          111111 ..... ----- ..... 0100000010 .   @X_tp_b_rc
398 DRSP            111011 ..... ----- ..... 1100000010 .   @X_tb_rc
399 DRDPQ           111111 ..... ----- ..... 1100000010 .   @X_tbp_rc
401 DCFFIX          111011 ..... ----- ..... 1100100010 .   @X_tb_rc
402 DCFFIXQ         111111 ..... ----- ..... 1100100010 .   @X_tp_b_rc
403 DCFFIXQQ        111111 ..... 00000 ..... 1111100010 -   @X_frtp_vrb
405 DCTFIX          111011 ..... ----- ..... 0100100010 .   @X_tb_rc
406 DCTFIXQ         111111 ..... ----- ..... 0100100010 .   @X_t_bp_rc
407 DCTFIXQQ        111111 ..... 00001 ..... 1111100010 -   @X_vrt_frbp
409 ### Decimal Floating-Point Format Instructions
411 DDEDPD          111011 ..... .. --- ..... 0101000010 .  @X_tb_sp_rc
412 DDEDPDQ         111111 ..... .. --- ..... 0101000010 .  @X_tbp_sp_rc
414 DENBCD          111011 ..... . ---- ..... 1101000010 .  @X_tb_s_rc
415 DENBCDQ         111111 ..... . ---- ..... 1101000010 .  @X_tbp_s_rc
417 DXEX            111011 ..... ----- ..... 0101100010 .   @X_tb_rc
418 DXEXQ           111111 ..... ----- ..... 0101100010 .   @X_t_bp_rc
420 DIEX            111011 ..... ..... ..... 1101100010 .   @X_rc
421 DIEXQ           111111 ..... ..... ..... 1101100010 .   @X_tp_a_bp_rc
423 DSCLI           111011 ..... ..... ...... 001000010 .   @Z22_ta_sh_rc
424 DSCLIQ          111111 ..... ..... ...... 001000010 .   @Z22_tap_sh_rc
426 DSCRI           111011 ..... ..... ...... 001100010 .   @Z22_ta_sh_rc
427 DSCRIQ          111111 ..... ..... ...... 001100010 .   @Z22_tap_sh_rc
429 ## Vector Integer Instructions
431 VCMPEQUB        000100 ..... ..... ..... . 0000000110   @VC
432 VCMPEQUH        000100 ..... ..... ..... . 0001000110   @VC
433 VCMPEQUW        000100 ..... ..... ..... . 0010000110   @VC
434 VCMPEQUD        000100 ..... ..... ..... . 0011000111   @VC
435 VCMPEQUQ        000100 ..... ..... ..... . 0111000111   @VC
437 VCMPGTSB        000100 ..... ..... ..... . 1100000110   @VC
438 VCMPGTSH        000100 ..... ..... ..... . 1101000110   @VC
439 VCMPGTSW        000100 ..... ..... ..... . 1110000110   @VC
440 VCMPGTSD        000100 ..... ..... ..... . 1111000111   @VC
441 VCMPGTSQ        000100 ..... ..... ..... . 1110000111   @VC
443 VCMPGTUB        000100 ..... ..... ..... . 1000000110   @VC
444 VCMPGTUH        000100 ..... ..... ..... . 1001000110   @VC
445 VCMPGTUW        000100 ..... ..... ..... . 1010000110   @VC
446 VCMPGTUD        000100 ..... ..... ..... . 1011000111   @VC
447 VCMPGTUQ        000100 ..... ..... ..... . 1010000111   @VC
449 VCMPNEB         000100 ..... ..... ..... . 0000000111   @VC
450 VCMPNEH         000100 ..... ..... ..... . 0001000111   @VC
451 VCMPNEW         000100 ..... ..... ..... . 0010000111   @VC
453 VCMPNEZB        000100 ..... ..... ..... . 0100000111   @VC
454 VCMPNEZH        000100 ..... ..... ..... . 0101000111   @VC
455 VCMPNEZW        000100 ..... ..... ..... . 0110000111   @VC
457 VCMPSQ          000100 ... -- ..... ..... 00101000001   @VX_bf
458 VCMPUQ          000100 ... -- ..... ..... 00100000001   @VX_bf
460 ## Vector Bit Manipulation Instruction
462 VGNB            000100 ..... -- ... ..... 10011001100   @VX_n
464 VCFUGED         000100 ..... ..... ..... 10101001101    @VX
465 VCLZDM          000100 ..... ..... ..... 11110000100    @VX
466 VCTZDM          000100 ..... ..... ..... 11111000100    @VX
467 VPDEPD          000100 ..... ..... ..... 10111001101    @VX
468 VPEXTD          000100 ..... ..... ..... 10110001101    @VX
470 ## Vector Permute and Formatting Instruction
472 VEXTDUBVLX      000100 ..... ..... ..... ..... 011000   @VA
473 VEXTDUBVRX      000100 ..... ..... ..... ..... 011001   @VA
474 VEXTDUHVLX      000100 ..... ..... ..... ..... 011010   @VA
475 VEXTDUHVRX      000100 ..... ..... ..... ..... 011011   @VA
476 VEXTDUWVLX      000100 ..... ..... ..... ..... 011100   @VA
477 VEXTDUWVRX      000100 ..... ..... ..... ..... 011101   @VA
478 VEXTDDVLX       000100 ..... ..... ..... ..... 011110   @VA
479 VEXTDDVRX       000100 ..... ..... ..... ..... 011111   @VA
481 VINSERTB        000100 ..... - .... ..... 01100001101   @VX_uim4
482 VINSERTH        000100 ..... - .... ..... 01101001101   @VX_uim4
483 VINSERTW        000100 ..... - .... ..... 01110001101   @VX_uim4
484 VINSERTD        000100 ..... - .... ..... 01111001101   @VX_uim4
486 VINSBLX         000100 ..... ..... ..... 01000001111    @VX
487 VINSBRX         000100 ..... ..... ..... 01100001111    @VX
488 VINSHLX         000100 ..... ..... ..... 01001001111    @VX
489 VINSHRX         000100 ..... ..... ..... 01101001111    @VX
490 VINSWLX         000100 ..... ..... ..... 01010001111    @VX
491 VINSWRX         000100 ..... ..... ..... 01110001111    @VX
492 VINSDLX         000100 ..... ..... ..... 01011001111    @VX
493 VINSDRX         000100 ..... ..... ..... 01111001111    @VX
495 VINSW           000100 ..... - .... ..... 00011001111   @VX_uim4
496 VINSD           000100 ..... - .... ..... 00111001111   @VX_uim4
498 VINSBVLX        000100 ..... ..... ..... 00000001111    @VX
499 VINSBVRX        000100 ..... ..... ..... 00100001111    @VX
500 VINSHVLX        000100 ..... ..... ..... 00001001111    @VX
501 VINSHVRX        000100 ..... ..... ..... 00101001111    @VX
502 VINSWVLX        000100 ..... ..... ..... 00010001111    @VX
503 VINSWVRX        000100 ..... ..... ..... 00110001111    @VX
505 VSLDBI          000100 ..... ..... ..... 00 ... 010110  @VN
506 VSRDBI          000100 ..... ..... ..... 01 ... 010110  @VN
508 VPERM           000100 ..... ..... ..... ..... 101011   @VA
509 VPERMR          000100 ..... ..... ..... ..... 111011   @VA
511 VSEL            000100 ..... ..... ..... ..... 101010   @VA
513 ## Vector Integer Shift Instruction
515 VSLB            000100 ..... ..... ..... 00100000100    @VX
516 VSLH            000100 ..... ..... ..... 00101000100    @VX
517 VSLW            000100 ..... ..... ..... 00110000100    @VX
518 VSLD            000100 ..... ..... ..... 10111000100    @VX
519 VSLQ            000100 ..... ..... ..... 00100000101    @VX
521 VSRB            000100 ..... ..... ..... 01000000100    @VX
522 VSRH            000100 ..... ..... ..... 01001000100    @VX
523 VSRW            000100 ..... ..... ..... 01010000100    @VX
524 VSRD            000100 ..... ..... ..... 11011000100    @VX
525 VSRQ            000100 ..... ..... ..... 01000000101    @VX
527 VSRAB           000100 ..... ..... ..... 01100000100    @VX
528 VSRAH           000100 ..... ..... ..... 01101000100    @VX
529 VSRAW           000100 ..... ..... ..... 01110000100    @VX
530 VSRAD           000100 ..... ..... ..... 01111000100    @VX
531 VSRAQ           000100 ..... ..... ..... 01100000101    @VX
533 VRLB            000100 ..... ..... ..... 00000000100    @VX
534 VRLH            000100 ..... ..... ..... 00001000100    @VX
535 VRLW            000100 ..... ..... ..... 00010000100    @VX
536 VRLD            000100 ..... ..... ..... 00011000100    @VX
537 VRLQ            000100 ..... ..... ..... 00000000101    @VX
539 VRLWMI          000100 ..... ..... ..... 00010000101    @VX
540 VRLDMI          000100 ..... ..... ..... 00011000101    @VX
541 VRLQMI          000100 ..... ..... ..... 00001000101    @VX
543 VRLWNM          000100 ..... ..... ..... 00110000101    @VX
544 VRLDNM          000100 ..... ..... ..... 00111000101    @VX
545 VRLQNM          000100 ..... ..... ..... 00101000101    @VX
547 ## Vector Integer Arithmetic Instructions
549 VEXTSB2W        000100 ..... 10000 ..... 11000000010    @VX_tb
550 VEXTSH2W        000100 ..... 10001 ..... 11000000010    @VX_tb
551 VEXTSB2D        000100 ..... 11000 ..... 11000000010    @VX_tb
552 VEXTSH2D        000100 ..... 11001 ..... 11000000010    @VX_tb
553 VEXTSW2D        000100 ..... 11010 ..... 11000000010    @VX_tb
554 VEXTSD2Q        000100 ..... 11011 ..... 11000000010    @VX_tb
556 ## Vector Mask Manipulation Instructions
558 MTVSRBM         000100 ..... 10000 ..... 11001000010    @VX_tb
559 MTVSRHM         000100 ..... 10001 ..... 11001000010    @VX_tb
560 MTVSRWM         000100 ..... 10010 ..... 11001000010    @VX_tb
561 MTVSRDM         000100 ..... 10011 ..... 11001000010    @VX_tb
562 MTVSRQM         000100 ..... 10100 ..... 11001000010    @VX_tb
563 MTVSRBMI        000100 ..... ..... .......... 01010 .   @DX_b
565 VEXPANDBM       000100 ..... 00000 ..... 11001000010    @VX_tb
566 VEXPANDHM       000100 ..... 00001 ..... 11001000010    @VX_tb
567 VEXPANDWM       000100 ..... 00010 ..... 11001000010    @VX_tb
568 VEXPANDDM       000100 ..... 00011 ..... 11001000010    @VX_tb
569 VEXPANDQM       000100 ..... 00100 ..... 11001000010    @VX_tb
571 VEXTRACTBM      000100 ..... 01000 ..... 11001000010    @VX_tb
572 VEXTRACTHM      000100 ..... 01001 ..... 11001000010    @VX_tb
573 VEXTRACTWM      000100 ..... 01010 ..... 11001000010    @VX_tb
574 VEXTRACTDM      000100 ..... 01011 ..... 11001000010    @VX_tb
575 VEXTRACTQM      000100 ..... 01100 ..... 11001000010    @VX_tb
577 VCNTMBB         000100 ..... 1100 . ..... 11001000010   @VX_mp
578 VCNTMBH         000100 ..... 1101 . ..... 11001000010   @VX_mp
579 VCNTMBW         000100 ..... 1110 . ..... 11001000010   @VX_mp
580 VCNTMBD         000100 ..... 1111 . ..... 11001000010   @VX_mp
582 ## Vector Multiply Instruction
584 VMULESB         000100 ..... ..... ..... 01100001000    @VX
585 VMULOSB         000100 ..... ..... ..... 00100001000    @VX
586 VMULEUB         000100 ..... ..... ..... 01000001000    @VX
587 VMULOUB         000100 ..... ..... ..... 00000001000    @VX
589 VMULESH         000100 ..... ..... ..... 01101001000    @VX
590 VMULOSH         000100 ..... ..... ..... 00101001000    @VX
591 VMULEUH         000100 ..... ..... ..... 01001001000    @VX
592 VMULOUH         000100 ..... ..... ..... 00001001000    @VX
594 VMULESW         000100 ..... ..... ..... 01110001000    @VX
595 VMULOSW         000100 ..... ..... ..... 00110001000    @VX
596 VMULEUW         000100 ..... ..... ..... 01010001000    @VX
597 VMULOUW         000100 ..... ..... ..... 00010001000    @VX
599 VMULESD         000100 ..... ..... ..... 01111001000    @VX
600 VMULOSD         000100 ..... ..... ..... 00111001000    @VX
601 VMULEUD         000100 ..... ..... ..... 01011001000    @VX
602 VMULOUD         000100 ..... ..... ..... 00011001000    @VX
604 VMULHSW         000100 ..... ..... ..... 01110001001    @VX
605 VMULHUW         000100 ..... ..... ..... 01010001001    @VX
606 VMULHSD         000100 ..... ..... ..... 01111001001    @VX
607 VMULHUD         000100 ..... ..... ..... 01011001001    @VX
608 VMULLD          000100 ..... ..... ..... 00111001001    @VX
610 ## Vector Multiply-Sum Instructions
612 VMSUMUBM        000100 ..... ..... ..... ..... 100100   @VA
613 VMSUMMBM        000100 ..... ..... ..... ..... 100101   @VA
614 VMSUMSHM        000100 ..... ..... ..... ..... 101000   @VA
615 VMSUMSHS        000100 ..... ..... ..... ..... 101001   @VA
616 VMSUMUHM        000100 ..... ..... ..... ..... 100110   @VA
617 VMSUMUHS        000100 ..... ..... ..... ..... 100111   @VA
619 VMSUMCUD        000100 ..... ..... ..... ..... 010111   @VA
620 VMSUMUDM        000100 ..... ..... ..... ..... 100011   @VA
622 ## Vector String Instructions
624 VSTRIBL         000100 ..... 00000 ..... . 0000001101   @VX_tb_rc
625 VSTRIBR         000100 ..... 00001 ..... . 0000001101   @VX_tb_rc
626 VSTRIHL         000100 ..... 00010 ..... . 0000001101   @VX_tb_rc
627 VSTRIHR         000100 ..... 00011 ..... . 0000001101   @VX_tb_rc
629 VCLRLB          000100 ..... ..... ..... 00110001101    @VX
630 VCLRRB          000100 ..... ..... ..... 00111001101    @VX
632 # VSX Load/Store Instructions
634 LXSD            111001 ..... ..... .............. 10    @DS
635 STXSD           111101 ..... ..... .............. 10    @DS
636 LXSSP           111001 ..... ..... .............. 11    @DS
637 STXSSP          111101 ..... ..... .............. 11    @DS
638 LXV             111101 ..... ..... ............ . 001   @DQ_TSX
639 STXV            111101 ..... ..... ............ . 101   @DQ_TSX
640 LXVP            000110 ..... ..... ............ 0000    @DQ_TSXP
641 STXVP           000110 ..... ..... ............ 0001    @DQ_TSXP
642 LXVX            011111 ..... ..... ..... 0100 - 01100 . @X_TSX
643 STXVX           011111 ..... ..... ..... 0110001100 .   @X_TSX
644 LXVPX           011111 ..... ..... ..... 0101001101 -   @X_TSXP
645 STXVPX          011111 ..... ..... ..... 0111001101 -   @X_TSXP
646 LXVRBX          011111 ..... ..... ..... 0000001101 .   @X_TSX
647 LXVRHX          011111 ..... ..... ..... 0000101101 .   @X_TSX
648 LXVRWX          011111 ..... ..... ..... 0001001101 .   @X_TSX
649 LXVRDX          011111 ..... ..... ..... 0001101101 .   @X_TSX
650 STXVRBX         011111 ..... ..... ..... 0010001101 .   @X_TSX
651 STXVRHX         011111 ..... ..... ..... 0010101101 .   @X_TSX
652 STXVRWX         011111 ..... ..... ..... 0011001101 .   @X_TSX
653 STXVRDX         011111 ..... ..... ..... 0011101101 .   @X_TSX
655 ## VSX Scalar Multiply-Add Instructions
657 XSMADDADP       111100 ..... ..... ..... 00100001 . . . @XX3
658 XSMADDMDP       111100 ..... ..... ..... 00101001 . . . @XX3
659 XSMADDASP       111100 ..... ..... ..... 00000001 . . . @XX3
660 XSMADDMSP       111100 ..... ..... ..... 00001001 . . . @XX3
661 XSMADDQP        111111 ..... ..... ..... 0110000100 .   @X_rc
663 XSMSUBADP       111100 ..... ..... ..... 00110001 . . . @XX3
664 XSMSUBMDP       111100 ..... ..... ..... 00111001 . . . @XX3
665 XSMSUBASP       111100 ..... ..... ..... 00010001 . . . @XX3
666 XSMSUBMSP       111100 ..... ..... ..... 00011001 . . . @XX3
667 XSMSUBQP        111111 ..... ..... ..... 0110100100 .   @X_rc
669 XSNMADDASP      111100 ..... ..... ..... 10000001 . . . @XX3
670 XSNMADDMSP      111100 ..... ..... ..... 10001001 . . . @XX3
671 XSNMADDADP      111100 ..... ..... ..... 10100001 . . . @XX3
672 XSNMADDMDP      111100 ..... ..... ..... 10101001 . . . @XX3
673 XSNMADDQP       111111 ..... ..... ..... 0111000100 .   @X_rc
675 XSNMSUBASP      111100 ..... ..... ..... 10010001 . . . @XX3
676 XSNMSUBMSP      111100 ..... ..... ..... 10011001 . . . @XX3
677 XSNMSUBADP      111100 ..... ..... ..... 10110001 . . . @XX3
678 XSNMSUBMDP      111100 ..... ..... ..... 10111001 . . . @XX3
679 XSNMSUBQP       111111 ..... ..... ..... 0111100100 .   @X_rc
681 ## VSX splat instruction
683 XXSPLTIB        111100 ..... 00 ........ 0101101000 .   @X_imm8
684 XXSPLTW         111100 ..... ---.. ..... 010100100 . .  @XX2_uim2
686 ## VSX Permute Instructions
688 XXEXTRACTUW     111100 ..... - .... ..... 010100101 ..  @XX2_uim4
689 XXINSERTW       111100 ..... - .... ..... 010110101 ..  @XX2_uim4
691 XXPERM          111100 ..... ..... ..... 00011010 ...   @XX3
692 XXPERMR         111100 ..... ..... ..... 00111010 ...   @XX3
693 XXPERMDI        111100 ..... ..... ..... 0 .. 01010 ... @XX3_dm
695 XXSEL           111100 ..... ..... ..... ..... 11 ....  @XX4
697 ## VSX Vector Generate PCV
699 XXGENPCVBM      111100 ..... ..... ..... 1110010100 .   @X_imm5
700 XXGENPCVHM      111100 ..... ..... ..... 1110010101 .   @X_imm5
701 XXGENPCVWM      111100 ..... ..... ..... 1110110100 .   @X_imm5
702 XXGENPCVDM      111100 ..... ..... ..... 1110110101 .   @X_imm5
704 ## VSX Vector Load Special Value Instruction
706 LXVKQ           111100 ..... 11111 ..... 0101101000 .   @X_uim5
708 ## VSX Comparison Instructions
710 XSMAXCDP        111100 ..... ..... ..... 10000000 ...   @XX3
711 XSMINCDP        111100 ..... ..... ..... 10001000 ...   @XX3
712 XSMAXJDP        111100 ..... ..... ..... 10010000 ...   @XX3
713 XSMINJDP        111100 ..... ..... ..... 10011000 ...   @XX3
714 XSMAXCQP        111111 ..... ..... ..... 1010100100 -   @X
715 XSMINCQP        111111 ..... ..... ..... 1011100100 -   @X
717 XSCMPEQDP       111100 ..... ..... ..... 00000011 ...   @XX3
718 XSCMPGEDP       111100 ..... ..... ..... 00010011 ...   @XX3
719 XSCMPGTDP       111100 ..... ..... ..... 00001011 ...   @XX3
720 XSCMPEQQP       111111 ..... ..... ..... 0001000100 -   @X
721 XSCMPGEQP       111111 ..... ..... ..... 0011000100 -   @X
722 XSCMPGTQP       111111 ..... ..... ..... 0011100100 -   @X
724 ## VSX Binary Floating-Point Convert Instructions
726 XSCVQPDP        111111 ..... 10100 ..... 1101000100 .   @X_tb_rc
727 XSCVQPUQZ       111111 ..... 00000 ..... 1101000100 -   @X_tb
728 XSCVQPSQZ       111111 ..... 01000 ..... 1101000100 -   @X_tb
729 XSCVUQQP        111111 ..... 00011 ..... 1101000100 -   @X_tb
730 XSCVSQQP        111111 ..... 01011 ..... 1101000100 -   @X_tb
731 XVCVBF16SPN     111100 ..... 10000 ..... 111011011 ..   @XX2
732 XVCVSPBF16      111100 ..... 10001 ..... 111011011 ..   @XX2
733 XSCVSPDPN       111100 ..... ----- ..... 101001011 ..   @XX2
735 ## VSX Binary Floating-Point Math Support Instructions
737 XVXSIGSP        111100 ..... 01001 ..... 111011011 ..   @XX2
739 ## VSX Vector Test Least-Significant Bit by Byte Instruction
741 XVTLSBB         111100 ... -- 00010 ..... 111011011 . - @XX2_bf_xb
743 ### rfebb
744 &XL_s           s:uint8_t
745 @XL_s           ......-------------- s:1 .......... -   &XL_s
746 RFEBB           010011-------------- .   0010010010 -   @XL_s
748 ## Accumulator Instructions
750 XXMFACC         011111 ... -- 00000 ----- 0010110001 -   @X_a
751 XXMTACC         011111 ... -- 00001 ----- 0010110001 -   @X_a
752 XXSETACCZ       011111 ... -- 00011 ----- 0010110001 -   @X_a
754 ## VSX GER instruction
756 XVI4GER8        111011 ... -- ..... ..... 00100011 ..-  @XX3_at xa=%xx_xa
757 XVI4GER8PP      111011 ... -- ..... ..... 00100010 ..-  @XX3_at xa=%xx_xa
758 XVI8GER4        111011 ... -- ..... ..... 00000011 ..-  @XX3_at xa=%xx_xa
759 XVI8GER4PP      111011 ... -- ..... ..... 00000010 ..-  @XX3_at xa=%xx_xa
760 XVI16GER2       111011 ... -- ..... ..... 01001011 ..-  @XX3_at xa=%xx_xa
761 XVI16GER2PP     111011 ... -- ..... ..... 01101011 ..-  @XX3_at xa=%xx_xa
762 XVI8GER4SPP     111011 ... -- ..... ..... 01100011 ..-  @XX3_at xa=%xx_xa
763 XVI16GER2S      111011 ... -- ..... ..... 00101011 ..-  @XX3_at xa=%xx_xa
764 XVI16GER2SPP    111011 ... -- ..... ..... 00101010 ..-  @XX3_at xa=%xx_xa
766 XVF16GER2       111011 ... -- ..... ..... 00010011 ..-  @XX3_at xa=%xx_xa
767 XVF16GER2PP     111011 ... -- ..... ..... 00010010 ..-  @XX3_at xa=%xx_xa
768 XVF16GER2PN     111011 ... -- ..... ..... 10010010 ..-  @XX3_at xa=%xx_xa
769 XVF16GER2NP     111011 ... -- ..... ..... 01010010 ..-  @XX3_at xa=%xx_xa
770 XVF16GER2NN     111011 ... -- ..... ..... 11010010 ..-  @XX3_at xa=%xx_xa
772 XVF32GER        111011 ... -- ..... ..... 00011011 ..-  @XX3_at xa=%xx_xa
773 XVF32GERPP      111011 ... -- ..... ..... 00011010 ..-  @XX3_at xa=%xx_xa
774 XVF32GERPN      111011 ... -- ..... ..... 10011010 ..-  @XX3_at xa=%xx_xa
775 XVF32GERNP      111011 ... -- ..... ..... 01011010 ..-  @XX3_at xa=%xx_xa
776 XVF32GERNN      111011 ... -- ..... ..... 11011010 ..-  @XX3_at xa=%xx_xa
778 XVF64GER        111011 ... -- .... 0 ..... 00111011 ..-  @XX3_at xa=%xx_xa_pair
779 XVF64GERPP      111011 ... -- .... 0 ..... 00111010 ..-  @XX3_at xa=%xx_xa_pair
780 XVF64GERPN      111011 ... -- .... 0 ..... 10111010 ..-  @XX3_at xa=%xx_xa_pair
781 XVF64GERNP      111011 ... -- .... 0 ..... 01111010 ..-  @XX3_at xa=%xx_xa_pair
782 XVF64GERNN      111011 ... -- .... 0 ..... 11111010 ..-  @XX3_at xa=%xx_xa_pair