jimtcl: revert temporary workaround for memory leak in jimtcl 0.80
[openocd.git] / tcl / board / snps_em_sk_v2.1.cfg
blobc1fb232d5360a0e2b1a9d9782f2ea544aa14bfa0
1 #  Copyright (C) 2014-2016,2020 Synopsys, Inc.
2 #  Anton Kolesov <anton.kolesov@synopsys.com>
3 #  Didin Evgeniy <didin@synopsys.com>
5 # SPDX-License-Identifier: GPL-2.0-or-later
8 # Synopsys DesignWare ARC EM Starter Kit v2.1
11 # Configure JTAG cable
12 # EM Starter Kit has built-in FT2232 chip, which is similar to Digilent HS-1.
13 source [find interface/ftdi/digilent-hs1.cfg]
15 # JTAG 10MHz is too fast for EM7D FPU in EM SK 2.1 which has core frequency
16 # 20MHz. 7.5 MHz seems to work fine.
17 adapter speed 7500
19 # ARCs support only JTAG.
20 transport select jtag
22 # Configure FPGA. This script supports both LX45 and LX150.
23 source [find target/snps_em_sk_fpga.cfg]