target/adi_v5_swd: move setting of do_reconnect one level up
[openocd.git] / tcl / target / aducm360.cfg
blob5cfb4830ca349dda38eb0d9c0c7297cb99c7a54e
1 # SPDX-License-Identifier: GPL-2.0-or-later
4 # This file was created using as references the stm32f1x.cfg and aduc702x.cfg
6 source [find target/swj-dp.tcl]
8 # Chip name
9 if { [info exists CHIPNAME] } {
10    set _CHIPNAME $CHIPNAME
11 } else {
12    set _CHIPNAME aducm360
15 # Endianness
16 if { [info exists ENDIAN] } {
17    set _ENDIAN $ENDIAN
18 } else {
19    set _ENDIAN little
22 # Work-area is a space in RAM used for flash programming
23 # Eventually, the whole SRAM of ADuCM360 will be used (8kB)
24 if { [info exists WORKAREASIZE] } {
25    set _WORKAREASIZE $WORKAREASIZE
26 } else {
27    set _WORKAREASIZE 0x2000
30 #jtag scan chain
31 if { [info exists CPUTAPID] } {
32    set _CPUTAPID $CPUTAPID
33 } else {
34    set _CPUTAPID 0x2ba01477
37 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
38 dap create $_CHIPNAME.dap -chain-position $_CHIPNAME.cpu
40 # SWD/JTAG speed
41 adapter speed 1000
44 ## Target configuration
46 set _TARGETNAME $_CHIPNAME.cpu
47 target create $_TARGETNAME cortex_m -endian $_ENDIAN -dap $_CHIPNAME.dap
49 # allocate the working area
50 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
52 # flash size will be probed
53 set _FLASHNAME $_CHIPNAME.flash
54 flash bank $_FLASHNAME aducm360 0x00 0 0 0 $_TARGETNAME
56 adapter srst delay 100
58 cortex_m reset_config sysresetreq