target/cortex_m: workaround Cortex-M7 erratum 3092511
[openocd.git] / tcl / board / hilscher_nxhx500.cfg
blob9ddf65790c300323bf501eb87a7d14466d04f296
1 # SPDX-License-Identifier: GPL-2.0-or-later
3 ################################################################################
4 # Author: Michael Trensch (MTrensch@googlemail.com)
5 ################################################################################
7 source [find target/hilscher_netx500.cfg]
9 reset_config trst_and_srst
10 adapter srst delay 500
11 jtag_ntrst_delay 500
13 $_TARGETNAME configure -work-area-virt 0x1000 -work-area-phys 0x1000 -work-area-size 0x4000 -work-area-backup 1
15 $_TARGETNAME configure -event reset-init {
16   halt
18   arm7_9 fast_memory_access enable
19   arm7_9 dcc_downloads enable
21   sleep 100
23   sdram_fix
25   puts "Configuring SDRAM controller for MT48LC2M32 (8MB) "
26   mww 0x00100140 0
27   mww 0x00100144 0x03C23251
28   mww 0x00100140 0x030D0001
30   puts "Configuring SRAM nCS0 for 90ns Par. Flash (x16)"
31   mww 0x00100100 0x01010008
33   flash probe 0
36 #####################
37 # Flash configuration
38 #####################
40 #flash bank <name> <driver> <base> <size> <chip width> <bus width> <target#>
41 flash bank parflash cfi 0xC0000000 0x01000000 2 2 $_TARGETNAME
43 init
44 reset init