server/telnet: Restructure commands
[openocd.git] / doc / openocd.texi
blob97396c7b704307a94a7ebec28c008178cc48f614
1 \input texinfo @c -*-texinfo-*-
2 @c %**start of header
3 @setfilename openocd.info
4 @settitle OpenOCD User's Guide
5 @dircategory Development
6 @direntry
7 * OpenOCD: (openocd).      OpenOCD User's Guide
8 @end direntry
9 @paragraphindent 0
10 @c %**end of header
12 @include version.texi
14 @copying
16 This User's Guide documents
17 release @value{VERSION},
18 dated @value{UPDATED},
19 of the Open On-Chip Debugger (OpenOCD).
21 @itemize @bullet
22 @item Copyright @copyright{} 2008-2022 The OpenOCD Project
23 @item Copyright @copyright{} 2007-2008 Spencer Oliver @email{spen@@spen-soft.co.uk}
24 @item Copyright @copyright{} 2008-2010 Oyvind Harboe @email{oyvind.harboe@@zylin.com}
25 @item Copyright @copyright{} 2008 Duane Ellis @email{openocd@@duaneellis.com}
26 @item Copyright @copyright{} 2009-2010 David Brownell
27 @end itemize
29 @quotation
30 Permission is granted to copy, distribute and/or modify this document
31 under the terms of the GNU Free Documentation License, Version 1.2 or
32 any later version published by the Free Software Foundation; with no
33 Invariant Sections, no Front-Cover Texts, and no Back-Cover Texts. A
34 copy of the license is included in the section entitled ``GNU Free
35 Documentation License''.
36 @end quotation
37 @end copying
39 @titlepage
40 @titlefont{@emph{Open On-Chip Debugger:}}
41 @sp 1
42 @title OpenOCD User's Guide
43 @subtitle for release @value{VERSION}
44 @subtitle @value{UPDATED}
46 @page
47 @vskip 0pt plus 1filll
48 @insertcopying
49 @end titlepage
51 @summarycontents
52 @contents
54 @ifnottex
55 @node Top
56 @top OpenOCD User's Guide
58 @insertcopying
59 @end ifnottex
61 @menu
62 * About::                            About OpenOCD
63 * Developers::                       OpenOCD Developer Resources
64 * Debug Adapter Hardware::           Debug Adapter Hardware
65 * About Jim-Tcl::                    About Jim-Tcl
66 * Running::                          Running OpenOCD
67 * OpenOCD Project Setup::            OpenOCD Project Setup
68 * Config File Guidelines::           Config File Guidelines
69 * Server Configuration::             Server Configuration
70 * Debug Adapter Configuration::      Debug Adapter Configuration
71 * Reset Configuration::              Reset Configuration
72 * TAP Declaration::                  TAP Declaration
73 * CPU Configuration::                CPU Configuration
74 * Flash Commands::                   Flash Commands
75 * Flash Programming::                Flash Programming
76 * PLD/FPGA Commands::                PLD/FPGA Commands
77 * General Commands::                 General Commands
78 * Architecture and Core Commands::   Architecture and Core Commands
79 * JTAG Commands::                    JTAG Commands
80 * Boundary Scan Commands::           Boundary Scan Commands
81 * Utility Commands::                 Utility Commands
82 * GDB and OpenOCD::                  Using GDB and OpenOCD
83 * Tcl Scripting API::                Tcl Scripting API
84 * FAQ::                              Frequently Asked Questions
85 * Tcl Crash Course::                 Tcl Crash Course
86 * License::                          GNU Free Documentation License
88 @comment DO NOT use the plain word ``Index'', reason: CYGWIN filename
89 @comment case issue with ``Index.html'' and ``index.html''
90 @comment Occurs when creating ``--html --no-split'' output
91 @comment This fix is based on: http://sourceware.org/ml/binutils/2006-05/msg00215.html
92 * OpenOCD Concept Index::            Concept Index
93 * Command and Driver Index::         Command and Driver Index
94 @end menu
96 @node About
97 @unnumbered About
98 @cindex about
100 OpenOCD was created by Dominic Rath as part of a 2005 diploma thesis written
101 at the University of Applied Sciences Augsburg (@uref{http://www.hs-augsburg.de}).
102 Since that time, the project has grown into an active open-source project,
103 supported by a diverse community of software and hardware developers from
104 around the world.
106 @section What is OpenOCD?
107 @cindex TAP
108 @cindex JTAG
110 The Open On-Chip Debugger (OpenOCD) aims to provide debugging,
111 in-system programming and boundary-scan testing for embedded target
112 devices.
114 It does so with the assistance of a @dfn{debug adapter}, which is
115 a small hardware module which helps provide the right kind of
116 electrical signaling to the target being debugged. These are
117 required since the debug host (on which OpenOCD runs) won't
118 usually have native support for such signaling, or the connector
119 needed to hook up to the target.
121 Such debug adapters support one or more @dfn{transport} protocols,
122 each of which involves different electrical signaling (and uses
123 different messaging protocols on top of that signaling). There
124 are many types of debug adapter, and little uniformity in what
125 they are called. (There are also product naming differences.)
127 These adapters are sometimes packaged as discrete dongles, which
128 may generically be called @dfn{hardware interface dongles}.
129 Some development boards also integrate them directly, which may
130 let the development board connect directly to the debug
131 host over USB (and sometimes also to power it over USB).
133 For example, a @dfn{JTAG Adapter} supports JTAG
134 signaling, and is used to communicate
135 with JTAG (IEEE 1149.1) compliant TAPs on your target board.
136 A @dfn{TAP} is a ``Test Access Port'', a module which processes
137 special instructions and data. TAPs are daisy-chained within and
138 between chips and boards. JTAG supports debugging and boundary
139 scan operations.
141 There are also @dfn{SWD Adapters} that support Serial Wire Debug (SWD)
142 signaling to communicate with some newer ARM cores, as well as debug
143 adapters which support both JTAG and SWD transports. SWD supports only
144 debugging, whereas JTAG also supports boundary scan operations.
146 For some chips, there are also @dfn{Programming Adapters} supporting
147 special transports used only to write code to flash memory, without
148 support for on-chip debugging or boundary scan.
149 (At this writing, OpenOCD does not support such non-debug adapters.)
152 @b{Dongles:} OpenOCD currently supports many types of hardware dongles:
153 USB-based, parallel port-based, and other standalone boxes that run
154 OpenOCD internally. @xref{Debug Adapter Hardware}.
156 @b{GDB Debug:} It allows ARM7 (ARM7TDMI and ARM720t), ARM9 (ARM920T,
157 ARM922T, ARM926EJ--S, ARM966E--S), XScale (PXA25x, IXP42x), Cortex-M3
158 (Stellaris LM3, STMicroelectronics STM32 and Energy Micro EFM32) and
159 Intel Quark (x10xx) based cores to be debugged via the GDB protocol.
161 @b{Flash Programming:} Flash writing is supported for external
162 CFI-compatible NOR flashes (Intel and AMD/Spansion command set) and several
163 internal flashes (LPC1700, LPC1800, LPC2000, LPC4300, AT91SAM7, AT91SAM3U,
164 STR7x, STR9x, LM3, STM32x and EFM32). Preliminary support for various NAND flash
165 controllers (LPC3180, Orion, S3C24xx, more) is included.
167 @section OpenOCD Web Site
169 The OpenOCD web site provides the latest public news from the community:
171 @uref{http://openocd.org/}
173 @section Latest User's Guide:
175 The user's guide you are now reading may not be the latest one
176 available. A version for more recent code may be available.
177 Its HTML form is published regularly at:
179 @uref{http://openocd.org/doc/html/index.html}
181 PDF form is likewise published at:
183 @uref{http://openocd.org/doc/pdf/openocd.pdf}
185 @section OpenOCD User's Forum
187 There is an OpenOCD forum (phpBB) hosted by SparkFun,
188 which might be helpful to you. Note that if you want
189 anything to come to the attention of developers, you
190 should post it to the OpenOCD Developer Mailing List
191 instead of this forum.
193 @uref{http://forum.sparkfun.com/viewforum.php?f=18}
195 @section OpenOCD User's Mailing List
197 The OpenOCD User Mailing List provides the primary means of
198 communication between users:
200 @uref{https://lists.sourceforge.net/mailman/listinfo/openocd-user}
202 @section OpenOCD IRC
204 Support can also be found on irc:
205 @uref{irc://irc.libera.chat/openocd}
207 @node Developers
208 @chapter OpenOCD Developer Resources
209 @cindex developers
211 If you are interested in improving the state of OpenOCD's debugging and
212 testing support, new contributions will be welcome. Motivated developers
213 can produce new target, flash or interface drivers, improve the
214 documentation, as well as more conventional bug fixes and enhancements.
216 The resources in this chapter are available for developers wishing to explore
217 or expand the OpenOCD source code.
219 @section OpenOCD Git Repository
221 During the 0.3.x release cycle, OpenOCD switched from Subversion to
222 a Git repository hosted at SourceForge. The repository URL is:
224 @uref{git://git.code.sf.net/p/openocd/code}
226 or via http
228 @uref{http://git.code.sf.net/p/openocd/code}
230 You may prefer to use a mirror and the HTTP protocol:
232 @uref{http://repo.or.cz/r/openocd.git}
234 With standard Git tools, use @command{git clone} to initialize
235 a local repository, and @command{git pull} to update it.
236 There are also gitweb pages letting you browse the repository
237 with a web browser, or download arbitrary snapshots without
238 needing a Git client:
240 @uref{http://repo.or.cz/w/openocd.git}
242 The @file{README} file contains the instructions for building the project
243 from the repository or a snapshot.
245 Developers that want to contribute patches to the OpenOCD system are
246 @b{strongly} encouraged to work against mainline.
247 Patches created against older versions may require additional
248 work from their submitter in order to be updated for newer releases.
250 @section Doxygen Developer Manual
252 During the 0.2.x release cycle, the OpenOCD project began
253 providing a Doxygen reference manual. This document contains more
254 technical information about the software internals, development
255 processes, and similar documentation:
257 @uref{http://openocd.org/doc/doxygen/html/index.html}
259 This document is a work-in-progress, but contributions would be welcome
260 to fill in the gaps. All of the source files are provided in-tree,
261 listed in the Doxyfile configuration at the top of the source tree.
263 @section Gerrit Review System
265 All changes in the OpenOCD Git repository go through the web-based Gerrit
266 Code Review System:
268 @uref{https://review.openocd.org/}
270 After a one-time registration and repository setup, anyone can push commits
271 from their local Git repository directly into Gerrit.
272 All users and developers are encouraged to review, test, discuss and vote
273 for changes in Gerrit. The feedback provides the basis for a maintainer to
274 eventually submit the change to the main Git repository.
276 The @file{HACKING} file, also available as the Patch Guide in the Doxygen
277 Developer Manual, contains basic information about how to connect a
278 repository to Gerrit, prepare and push patches. Patch authors are expected to
279 maintain their changes while they're in Gerrit, respond to feedback and if
280 necessary rework and push improved versions of the change.
282 @section OpenOCD Developer Mailing List
284 The OpenOCD Developer Mailing List provides the primary means of
285 communication between developers:
287 @uref{https://lists.sourceforge.net/mailman/listinfo/openocd-devel}
289 @section OpenOCD Bug Tracker
291 The OpenOCD Bug Tracker is hosted on SourceForge:
293 @uref{http://bugs.openocd.org/}
296 @node Debug Adapter Hardware
297 @chapter Debug Adapter Hardware
298 @cindex dongles
299 @cindex FTDI
300 @cindex wiggler
301 @cindex printer port
302 @cindex USB Adapter
303 @cindex RTCK
305 Defined: @b{dongle}: A small device that plugs into a computer and serves as
306 an adapter .... [snip]
308 In the OpenOCD case, this generally refers to @b{a small adapter} that
309 attaches to your computer via USB or the parallel port.
312 @section Choosing a Dongle
314 There are several things you should keep in mind when choosing a dongle.
316 @enumerate
317 @item @b{Transport} Does it support the kind of communication that you need?
318 OpenOCD focuses mostly on JTAG. Your version may also support
319 other ways to communicate with target devices.
320 @item @b{Voltage} What voltage is your target - 1.8, 2.8, 3.3, or 5V?
321 Does your dongle support it? You might need a level converter.
322 @item @b{Pinout} What pinout does your target board use?
323 Does your dongle support it? You may be able to use jumper
324 wires, or an "octopus" connector, to convert pinouts.
325 @item @b{Connection} Does your computer have the USB, parallel, or
326 Ethernet port needed?
327 @item @b{RTCK} Do you expect to use it with ARM chips and boards with
328 RTCK support (also known as ``adaptive clocking'')?
329 @end enumerate
331 @section USB FT2232 Based
333 There are many USB JTAG dongles on the market, many of them based
334 on a chip from ``Future Technology Devices International'' (FTDI)
335 known as the FTDI FT2232; this is a USB full speed (12 Mbps) chip.
336 See: @url{http://www.ftdichip.com} for more information.
337 In summer 2009, USB high speed (480 Mbps) versions of these FTDI
338 chips started to become available in JTAG adapters. Around 2012, a new
339 variant appeared - FT232H - this is a single-channel version of FT2232H.
340 (Adapters using those high speed FT2232H or FT232H chips may support adaptive
341 clocking.)
343 The FT2232 chips are flexible enough to support some other
344 transport options, such as SWD or the SPI variants used to
345 program some chips. They have two communications channels,
346 and one can be used for a UART adapter at the same time the
347 other one is used to provide a debug adapter.
349 Also, some development boards integrate an FT2232 chip to serve as
350 a built-in low-cost debug adapter and USB-to-serial solution.
352 @itemize @bullet
353 @item @b{usbjtag}
354 @* Link @url{http://elk.informatik.fh-augsburg.de/hhweb/doc/openocd/usbjtag/usbjtag.html}
355 @item @b{jtagkey}
356 @* See: @url{http://www.amontec.com/jtagkey.shtml}
357 @item @b{jtagkey2}
358 @* See: @url{http://www.amontec.com/jtagkey2.shtml}
359 @item @b{oocdlink}
360 @* See: @url{http://www.oocdlink.com} By Joern Kaipf
361 @item @b{signalyzer}
362 @* See: @url{http://www.signalyzer.com}
363 @item @b{Stellaris Eval Boards}
364 @* See: @url{http://www.ti.com} - The Stellaris eval boards
365 bundle FT2232-based JTAG and SWD support, which can be used to debug
366 the Stellaris chips. Using separate JTAG adapters is optional.
367 These boards can also be used in a "pass through" mode as JTAG adapters
368 to other target boards, disabling the Stellaris chip.
369 @item @b{TI/Luminary ICDI}
370 @* See: @url{http://www.ti.com} - TI/Luminary In-Circuit Debug
371 Interface (ICDI) Boards are included in Stellaris LM3S9B9x
372 Evaluation Kits. Like the non-detachable FT2232 support on the other
373 Stellaris eval boards, they can be used to debug other target boards.
374 @item @b{olimex-jtag}
375 @* See: @url{http://www.olimex.com}
376 @item @b{Flyswatter/Flyswatter2}
377 @* See: @url{http://www.tincantools.com}
378 @item @b{turtelizer2}
379 @* See:
380 @uref{http://www.ethernut.de/en/hardware/turtelizer/index.html, Turtelizer 2}, or
381 @url{http://www.ethernut.de}
382 @item @b{comstick}
383 @* Link: @url{http://www.hitex.com/index.php?id=383}
384 @item @b{stm32stick}
385 @* Link @url{http://www.hitex.com/stm32-stick}
386 @item @b{axm0432_jtag}
387 @* Axiom AXM-0432 Link @url{http://www.axman.com} - NOTE: This JTAG does not appear
388 to be available anymore as of April 2012.
389 @item @b{cortino}
390 @* Link @url{http://www.hitex.com/index.php?id=cortino}
391 @item @b{dlp-usb1232h}
392 @* Link @url{http://www.dlpdesign.com/usb/usb1232h.shtml}
393 @item @b{digilent-hs1}
394 @* Link @url{http://www.digilentinc.com/Products/Detail.cfm?Prod=JTAG-HS1}
395 @item @b{opendous}
396 @* Link @url{http://code.google.com/p/opendous/wiki/JTAG} FT2232H-based
397 (OpenHardware).
398 @item @b{JTAG-lock-pick Tiny 2}
399 @* Link @url{http://www.distortec.com/jtag-lock-pick-tiny-2} FT232H-based
401 @item @b{GW16042}
402 @* Link: @url{https://www.gateworks.com/} FT2232H-based
404 @end itemize
405 @section USB-JTAG / Altera USB-Blaster compatibles
407 These devices also show up as FTDI devices, but are not
408 protocol-compatible with the FT2232 devices. They are, however,
409 protocol-compatible among themselves. USB-JTAG devices typically consist
410 of a FT245 followed by a CPLD that understands a particular protocol,
411 or emulates this protocol using some other hardware.
413 They may appear under different USB VID/PID depending on the particular
414 product. The driver can be configured to search for any VID/PID pair
415 (see the section on driver commands).
417 @itemize
418 @item @b{USB-JTAG} Kolja Waschk's USB Blaster-compatible adapter
419 @* Link: @url{http://ixo-jtag.sourceforge.net/}
420 @item @b{Altera USB-Blaster}
421 @* Link: @url{http://www.altera.com/literature/ug/ug_usb_blstr.pdf}
422 @end itemize
424 @section USB J-Link based
425 There are several OEM versions of the SEGGER @b{J-Link} adapter. It is
426 an example of a microcontroller based JTAG adapter, it uses an
427 AT91SAM764 internally.
429 @itemize @bullet
430 @item @b{SEGGER J-Link}
431 @* Link: @url{http://www.segger.com/jlink.html}
432 @item @b{Atmel SAM-ICE} (Only works with Atmel chips!)
433 @* Link: @url{http://www.atmel.com/tools/atmelsam-ice.aspx}
434 @item @b{IAR J-Link}
435 @end itemize
437 @section USB RLINK based
438 Raisonance has an adapter called @b{RLink}. It exists in a stripped-down form on the STM32 Primer,
439 permanently attached to the JTAG lines. It also exists on the STM32 Primer2, but that is wired for
440 SWD and not JTAG, thus not supported.
442 @itemize @bullet
443 @item @b{Raisonance RLink}
444 @* Link: @url{https://www.raisonance.com/rlink.html}
445 @item @b{STM32 Primer}
446 @* Link: @url{http://www.stm32circle.com/resources/stm32primer.php}
447 @item @b{STM32 Primer2}
448 @* Link: @url{http://www.stm32circle.com/resources/stm32primer2.php}
449 @end itemize
451 @section USB ST-LINK based
452 STMicroelectronics has an adapter called @b{ST-LINK}.
453 They only work with STMicroelectronics chips, notably STM32 and STM8.
455 @itemize @bullet
456 @item @b{ST-LINK}
457 @* This is available standalone and as part of some kits, eg. STM32VLDISCOVERY.
458 @* Link: @url{http://www.st.com/internet/evalboard/product/219866.jsp}
459 @item @b{ST-LINK/V2}
460 @* This is available standalone and as part of some kits, eg. STM32F4DISCOVERY.
461 @* Link: @url{http://www.st.com/internet/evalboard/product/251168.jsp}
462 @item @b{STLINK-V3}
463 @* This is available standalone and as part of some kits.
464 @* Link: @url{http://www.st.com/stlink-v3}
465 @item @b{STLINK-V3PWR}
466 @* This is available standalone.
467 Beside the debugger functionality, the probe includes a SMU (source
468 measurement unit) aimed at analyzing power consumption during code
469 execution. The SMU is not supported by OpenOCD.
470 @* Link: @url{http://www.st.com/stlink-v3pwr}
471 @end itemize
473 For info the original ST-LINK enumerates using the mass storage usb class; however,
474 its implementation is completely broken. The result is this causes issues under Linux.
475 The simplest solution is to get Linux to ignore the ST-LINK using one of the following methods:
476 @itemize @bullet
477 @item modprobe -r usb-storage && modprobe usb-storage quirks=483:3744:i
478 @item add "options usb-storage quirks=483:3744:i" to /etc/modprobe.conf
479 @end itemize
481 @section USB TI/Stellaris ICDI based
482 Texas Instruments has an adapter called @b{ICDI}.
483 It is not to be confused with the FTDI based adapters that were originally fitted to their
484 evaluation boards. This is the adapter fitted to the Stellaris LaunchPad.
486 @section USB Nuvoton Nu-Link
487 Nuvoton has an adapter called @b{Nu-Link}.
488 It is available either as stand-alone dongle and embedded on development boards.
489 It supports SWD, serial port bridge and mass storage for firmware update.
490 Both Nu-Link v1 and v2 are supported.
492 @section USB CMSIS-DAP based
493 ARM has released a interface standard called CMSIS-DAP that simplifies connecting
494 debuggers to ARM Cortex based targets @url{http://www.keil.com/support/man/docs/dapdebug/dapdebug_introduction.htm}.
496 @section USB Other
497 @itemize @bullet
498 @item @b{USBprog}
499 @* Link: @url{http://shop.embedded-projects.net/} - which uses an Atmel MEGA32 and a UBN9604
501 @item @b{USB - Presto}
502 @* Link: @url{http://tools.asix.net/prg_presto.htm}
504 @item @b{Versaloon-Link}
505 @* Link: @url{http://www.versaloon.com}
507 @item @b{ARM-JTAG-EW}
508 @* Link: @url{http://www.olimex.com/dev/arm-jtag-ew.html}
510 @item @b{angie}
511 @* Link: @url{https://nanoxplore.org/}
513 @item @b{Buspirate}
514 @* Link: @url{http://dangerousprototypes.com/bus-pirate-manual/}
516 @item @b{opendous}
517 @* Link: @url{http://code.google.com/p/opendous-jtag/} - which uses an AT90USB162
519 @item @b{estick}
520 @* Link: @url{http://code.google.com/p/estick-jtag/}
522 @item @b{Keil ULINK v1}
523 @* Link: @url{http://www.keil.com/ulink1/}
525 @item @b{TI XDS110 Debug Probe}
526 @* Link: @url{https://software-dl.ti.com/ccs/esd/documents/xdsdebugprobes/emu_xds110.html}
527 @* Link: @url{https://software-dl.ti.com/ccs/esd/documents/xdsdebugprobes/emu_xds_software_package_download.html#xds110-support-utilities}
528 @end itemize
530 @section IBM PC Parallel Printer Port Based
532 The two well-known ``JTAG Parallel Ports'' cables are the Xilinx DLC5
533 and the Macraigor Wiggler. There are many clones and variations of
534 these on the market.
536 Note that parallel ports are becoming much less common, so if you
537 have the choice you should probably avoid these adapters in favor
538 of USB-based ones.
540 @itemize @bullet
542 @item @b{Wiggler} - There are many clones of this.
543 @* Link: @url{http://www.macraigor.com/wiggler.htm}
545 @item @b{DLC5} - From XILINX - There are many clones of this
546 @* Link: Search the web for: ``XILINX DLC5'' - it is no longer
547 produced, PDF schematics are easily found and it is easy to make.
549 @item @b{Amontec - JTAG Accelerator}
550 @* Link: @url{http://www.amontec.com/jtag_accelerator.shtml}
552 @item @b{Wiggler2}
553 @* Link: @url{http://www.ccac.rwth-aachen.de/~michaels/index.php/hardware/armjtag}
555 @item @b{Wiggler_ntrst_inverted}
556 @* Yet another variation - See the source code, src/jtag/parport.c
558 @item @b{old_amt_wiggler}
559 @* Unknown - probably not on the market today
561 @item @b{arm-jtag}
562 @* Link: Most likely @url{http://www.olimex.com/dev/arm-jtag.html} [another wiggler clone]
564 @item @b{chameleon}
565 @* Link: @url{http://www.amontec.com/chameleon.shtml}
567 @item @b{Triton}
568 @* Unknown.
570 @item @b{Lattice}
571 @* ispDownload from Lattice Semiconductor
572 @url{http://www.latticesemi.com/lit/docs/@/devtools/dlcable.pdf}
574 @item @b{flashlink}
575 @* From STMicroelectronics;
576 @* Link: @url{http://www.st.com/internet/com/TECHNICAL_RESOURCES/TECHNICAL_LITERATURE/DATA_BRIEF/DM00039500.pdf}
578 @end itemize
580 @section Other...
581 @itemize @bullet
583 @item @b{ep93xx}
584 @* An EP93xx based Linux machine using the GPIO pins directly.
586 @item @b{at91rm9200}
587 @* Like the EP93xx - but an ATMEL AT91RM9200 based solution using the GPIO pins on the chip.
589 @item @b{bcm2835gpio}
590 @* A BCM2835-based board (e.g. Raspberry Pi) using the GPIO pins of the expansion header.
592 @item @b{imx_gpio}
593 @* A NXP i.MX-based board (e.g. Wandboard) using the GPIO pins (should work on any i.MX processor).
595 @item @b{am335xgpio}
596 @* A Texas Instruments AM335x-based board (e.g. BeagleBone Black) using the GPIO pins of the expansion headers.
598 @item @b{jtag_vpi}
599 @* A JTAG driver acting as a client for the JTAG VPI server interface.
600 @* Link: @url{http://github.com/fjullien/jtag_vpi}
602 @item @b{vdebug}
603 @* A driver for Cadence virtual Debug Interface to emulated or simulated targets.
604 It implements a client connecting to the vdebug server, which in turn communicates
605 with the emulated or simulated RTL model through a transactor. The driver supports
606 JTAG and DAP-level transports.
608 @item @b{jtag_dpi}
609 @* A JTAG driver acting as a client for the SystemVerilog Direct Programming
610 Interface (DPI) for JTAG devices. DPI allows OpenOCD to connect to the JTAG
611 interface of a hardware model written in SystemVerilog, for example, on an
612 emulation model of target hardware.
614 @item @b{xlnx_pcie_xvc}
615 @* A JTAG driver exposing Xilinx Virtual Cable over PCI Express to OpenOCD as JTAG/SWD interface.
617 @item @b{linuxgpiod}
618 @* A bitbang JTAG driver using Linux GPIO through library libgpiod.
620 @item @b{sysfsgpio}
621 @* A bitbang JTAG driver using Linux legacy sysfs GPIO.
622 This is deprecated from Linux v5.3; prefer using @b{linuxgpiod}.
624 @item @b{esp_usb_jtag}
625 @* A JTAG driver to communicate with builtin debug modules of Espressif ESP32-C3 and ESP32-S3 chips using OpenOCD.
627 @end itemize
629 @node About Jim-Tcl
630 @chapter About Jim-Tcl
631 @cindex Jim-Tcl
632 @cindex tcl
634 OpenOCD uses a small ``Tcl Interpreter'' known as Jim-Tcl.
635 This programming language provides a simple and extensible
636 command interpreter.
638 All commands presented in this Guide are extensions to Jim-Tcl.
639 You can use them as simple commands, without needing to learn
640 much of anything about Tcl.
641 Alternatively, you can write Tcl programs with them.
643 You can learn more about Jim at its website, @url{http://jim.tcl.tk}.
644 There is an active and responsive community, get on the mailing list
645 if you have any questions. Jim-Tcl maintainers also lurk on the
646 OpenOCD mailing list.
648 @itemize @bullet
649 @item @b{Jim vs. Tcl}
650 @* Jim-Tcl is a stripped down version of the well known Tcl language,
651 which can be found here: @url{http://www.tcl.tk}. Jim-Tcl has far
652 fewer features. Jim-Tcl is several dozens of .C files and .H files and
653 implements the basic Tcl command set. In contrast: Tcl 8.6 is a
654 4.2 MB .zip file containing 1540 files.
656 @item @b{Missing Features}
657 @* Our practice has been: Add/clone the real Tcl feature if/when
658 needed. We welcome Jim-Tcl improvements, not bloat. Also there
659 are a large number of optional Jim-Tcl features that are not
660 enabled in OpenOCD.
662 @item @b{Scripts}
663 @* OpenOCD configuration scripts are Jim-Tcl Scripts. OpenOCD's
664 command interpreter today is a mixture of (newer)
665 Jim-Tcl commands, and the (older) original command interpreter.
667 @item @b{Commands}
668 @* At the OpenOCD telnet command line (or via the GDB monitor command) one
669 can type a Tcl for() loop, set variables, etc.
670 Some of the commands documented in this guide are implemented
671 as Tcl scripts, from a @file{startup.tcl} file internal to the server.
673 @item @b{Historical Note}
674 @* Jim-Tcl was introduced to OpenOCD in spring 2008. Fall 2010,
675 before OpenOCD 0.5 release, OpenOCD switched to using Jim-Tcl
676 as a Git submodule, which greatly simplified upgrading Jim-Tcl
677 to benefit from new features and bugfixes in Jim-Tcl.
679 @item @b{Need a crash course in Tcl?}
680 @*@xref{Tcl Crash Course}.
681 @end itemize
683 @node Running
684 @chapter Running
685 @cindex command line options
686 @cindex logfile
687 @cindex directory search
689 Properly installing OpenOCD sets up your operating system to grant it access
690 to the debug adapters. On Linux, this usually involves installing a file
691 in @file{/etc/udev/rules.d,} so OpenOCD has permissions. An example rules file
692 that works for many common adapters is shipped with OpenOCD in the
693 @file{contrib} directory. MS-Windows needs
694 complex and confusing driver configuration for every peripheral. Such issues
695 are unique to each operating system, and are not detailed in this User's Guide.
697 Then later you will invoke the OpenOCD server, with various options to
698 tell it how each debug session should work.
699 The @option{--help} option shows:
700 @verbatim
701 bash$ openocd --help
703 --help       | -h       display this help
704 --version    | -v       display OpenOCD version
705 --file       | -f       use configuration file <name>
706 --search     | -s       dir to search for config files and scripts
707 --debug      | -d       set debug level to 3
708              | -d<n>    set debug level to <level>
709 --log_output | -l       redirect log output to file <name>
710 --command    | -c       run <command>
711 @end verbatim
713 If you don't give any @option{-f} or @option{-c} options,
714 OpenOCD tries to read the configuration file @file{openocd.cfg}.
715 To specify one or more different
716 configuration files, use @option{-f} options. For example:
718 @example
719 openocd -f config1.cfg -f config2.cfg -f config3.cfg
720 @end example
722 Configuration files and scripts are searched for in
723 @enumerate
724 @item the current directory,
725 @item any search dir specified on the command line using the @option{-s} option,
726 @item any search dir specified using the @command{add_script_search_dir} command,
727 @item a directory in the @env{OPENOCD_SCRIPTS} environment variable (if set),
728 @item @file{%APPDATA%/OpenOCD} (only on Windows),
729 @item @file{$HOME/Library/Preferences/org.openocd} (only on Darwin),
730 @item @file{$XDG_CONFIG_HOME/openocd} (@env{$XDG_CONFIG_HOME} defaults to @file{$HOME/.config}),
731 @item @file{$HOME/.openocd},
732 @item the site wide script library @file{$pkgdatadir/site} and
733 @item the OpenOCD-supplied script library @file{$pkgdatadir/scripts}.
734 @end enumerate
735 The first found file with a matching file name will be used.
737 @quotation Note
738 Don't try to use configuration script names or paths which
739 include the "#" character. That character begins Tcl comments.
740 @end quotation
742 @section Simple setup, no customization
744 In the best case, you can use two scripts from one of the script
745 libraries, hook up your JTAG adapter, and start the server ... and
746 your JTAG setup will just work "out of the box". Always try to
747 start by reusing those scripts, but assume you'll need more
748 customization even if this works. @xref{OpenOCD Project Setup}.
750 If you find a script for your JTAG adapter, and for your board or
751 target, you may be able to hook up your JTAG adapter then start
752 the server with some variation of one of the following:
754 @example
755 openocd -f interface/ADAPTER.cfg -f board/MYBOARD.cfg
756 openocd -f interface/ftdi/ADAPTER.cfg -f board/MYBOARD.cfg
757 @end example
759 You might also need to configure which reset signals are present,
760 using @option{-c 'reset_config trst_and_srst'} or something similar.
761 If all goes well you'll see output something like
763 @example
764 Open On-Chip Debugger 0.4.0 (2010-01-14-15:06)
765 For bug reports, read
766         http://openocd.org/doc/doxygen/bugs.html
767 Info : JTAG tap: lm3s.cpu tap/device found: 0x3ba00477
768        (mfg: 0x23b, part: 0xba00, ver: 0x3)
769 @end example
771 Seeing that "tap/device found" message, and no warnings, means
772 the JTAG communication is working. That's a key milestone, but
773 you'll probably need more project-specific setup.
775 @section What OpenOCD does as it starts
777 OpenOCD starts by processing the configuration commands provided
778 on the command line or, if there were no @option{-c command} or
779 @option{-f file.cfg} options given, in @file{openocd.cfg}.
780 @xref{configurationstage,,Configuration Stage}.
781 At the end of the configuration stage it verifies the JTAG scan
782 chain defined using those commands; your configuration should
783 ensure that this always succeeds.
784 Normally, OpenOCD then starts running as a server.
785 Alternatively, commands may be used to terminate the configuration
786 stage early, perform work (such as updating some flash memory),
787 and then shut down without acting as a server.
789 Once OpenOCD starts running as a server, it waits for connections from
790 clients (Telnet, GDB, RPC) and processes the commands issued through
791 those channels.
793 If you are having problems, you can enable internal debug messages via
794 the @option{-d} option.
796 Also it is possible to interleave Jim-Tcl commands w/config scripts using the
797 @option{-c} command line switch.
799 To enable debug output (when reporting problems or working on OpenOCD
800 itself), use the @option{-d} command line switch. This sets the
801 @option{debug_level} to "3", outputting the most information,
802 including debug messages. The default setting is "2", outputting only
803 informational messages, warnings and errors. You can also change this
804 setting from within a telnet or gdb session using @command{debug_level<n>}
805 (@pxref{debuglevel,,debug_level}).
807 You can redirect all output from the server to a file using the
808 @option{-l <logfile>} switch.
810 Note! OpenOCD will launch the GDB & telnet server even if it can not
811 establish a connection with the target. In general, it is possible for
812 the JTAG controller to be unresponsive until the target is set up
813 correctly via e.g. GDB monitor commands in a GDB init script.
815 @node OpenOCD Project Setup
816 @chapter OpenOCD Project Setup
818 To use OpenOCD with your development projects, you need to do more than
819 just connect the JTAG adapter hardware (dongle) to your development board
820 and start the OpenOCD server.
821 You also need to configure your OpenOCD server so that it knows
822 about your adapter and board, and helps your work.
823 You may also want to connect OpenOCD to GDB, possibly
824 using Eclipse or some other GUI.
826 @section Hooking up the JTAG Adapter
828 Today's most common case is a dongle with a JTAG cable on one side
829 (such as a ribbon cable with a 10-pin or 20-pin IDC connector)
830 and a USB cable on the other.
831 Instead of USB, some dongles use Ethernet;
832 older ones may use a PC parallel port, or even a serial port.
834 @enumerate
835 @item @emph{Start with power to your target board turned off},
836 and nothing connected to your JTAG adapter.
837 If you're particularly paranoid, unplug power to the board.
838 It's important to have the ground signal properly set up,
839 unless you are using a JTAG adapter which provides
840 galvanic isolation between the target board and the
841 debugging host.
843 @item @emph{Be sure it's the right kind of JTAG connector.}
844 If your dongle has a 20-pin ARM connector, you need some kind
845 of adapter (or octopus, see below) to hook it up to
846 boards using 14-pin or 10-pin connectors ... or to 20-pin
847 connectors which don't use ARM's pinout.
849 In the same vein, make sure the voltage levels are compatible.
850 Not all JTAG adapters have the level shifters needed to work
851 with 1.2 Volt boards.
853 @item @emph{Be certain the cable is properly oriented} or you might
854 damage your board. In most cases there are only two possible
855 ways to connect the cable.
856 Connect the JTAG cable from your adapter to the board.
857 Be sure it's firmly connected.
859 In the best case, the connector is keyed to physically
860 prevent you from inserting it wrong.
861 This is most often done using a slot on the board's male connector
862 housing, which must match a key on the JTAG cable's female connector.
863 If there's no housing, then you must look carefully and
864 make sure pin 1 on the cable hooks up to pin 1 on the board.
865 Ribbon cables are frequently all grey except for a wire on one
866 edge, which is red. The red wire is pin 1.
868 Sometimes dongles provide cables where one end is an ``octopus'' of
869 color coded single-wire connectors, instead of a connector block.
870 These are great when converting from one JTAG pinout to another,
871 but are tedious to set up.
872 Use these with connector pinout diagrams to help you match up the
873 adapter signals to the right board pins.
875 @item @emph{Connect the adapter's other end} once the JTAG cable is connected.
876 A USB, parallel, or serial port connector will go to the host which
877 you are using to run OpenOCD.
878 For Ethernet, consult the documentation and your network administrator.
880 For USB-based JTAG adapters you have an easy sanity check at this point:
881 does the host operating system see the JTAG adapter? If you're running
882 Linux, try the @command{lsusb} command. If that host is an
883 MS-Windows host, you'll need to install a driver before OpenOCD works.
885 @item @emph{Connect the adapter's power supply, if needed.}
886 This step is primarily for non-USB adapters,
887 but sometimes USB adapters need extra power.
889 @item @emph{Power up the target board.}
890 Unless you just let the magic smoke escape,
891 you're now ready to set up the OpenOCD server
892 so you can use JTAG to work with that board.
894 @end enumerate
896 Talk with the OpenOCD server using
897 telnet (@code{telnet localhost 4444} on many systems) or GDB.
898 @xref{GDB and OpenOCD}.
900 @section Project Directory
902 There are many ways you can configure OpenOCD and start it up.
904 A simple way to organize them all involves keeping a
905 single directory for your work with a given board.
906 When you start OpenOCD from that directory,
907 it searches there first for configuration files, scripts,
908 files accessed through semihosting,
909 and for code you upload to the target board.
910 It is also the natural place to write files,
911 such as log files and data you download from the board.
913 @section Configuration Basics
915 There are two basic ways of configuring OpenOCD, and
916 a variety of ways you can mix them.
917 Think of the difference as just being how you start the server:
919 @itemize
920 @item Many @option{-f file} or @option{-c command} options on the command line
921 @item No options, but a @dfn{user config file}
922 in the current directory named @file{openocd.cfg}
923 @end itemize
925 Here is an example @file{openocd.cfg} file for a setup
926 using a Signalyzer FT2232-based JTAG adapter to talk to
927 a board with an Atmel AT91SAM7X256 microcontroller:
929 @example
930 source [find interface/ftdi/signalyzer.cfg]
932 # GDB can also flash my flash!
933 gdb memory_map enable
934 gdb flash_program enable
936 source [find target/sam7x256.cfg]
937 @end example
939 Here is the command line equivalent of that configuration:
941 @example
942 openocd -f interface/ftdi/signalyzer.cfg \
943         -c "gdb memory_map enable" \
944         -c "gdb flash_program enable" \
945         -f target/sam7x256.cfg
946 @end example
948 You could wrap such long command lines in shell scripts,
949 each supporting a different development task.
950 One might re-flash the board with a specific firmware version.
951 Another might set up a particular debugging or run-time environment.
953 @quotation Important
954 At this writing (October 2009) the command line method has
955 problems with how it treats variables.
956 For example, after @option{-c "set VAR value"}, or doing the
957 same in a script, the variable @var{VAR} will have no value
958 that can be tested in a later script.
959 @end quotation
961 Here we will focus on the simpler solution: one user config
962 file, including basic configuration plus any TCL procedures
963 to simplify your work.
965 @section User Config Files
966 @cindex config file, user
967 @cindex user config file
968 @cindex config file, overview
970 A user configuration file ties together all the parts of a project
971 in one place.
972 One of the following will match your situation best:
974 @itemize
975 @item Ideally almost everything comes from configuration files
976 provided by someone else.
977 For example, OpenOCD distributes a @file{scripts} directory
978 (probably in @file{/usr/share/openocd/scripts} on Linux).
979 Board and tool vendors can provide these too, as can individual
980 user sites; the @option{-s} command line option lets you say
981 where to find these files. (@xref{Running}.)
982 The AT91SAM7X256 example above works this way.
984 Three main types of non-user configuration file each have their
985 own subdirectory in the @file{scripts} directory:
987 @enumerate
988 @item @b{interface} -- one for each different debug adapter;
989 @item @b{board} -- one for each different board
990 @item @b{target} -- the chips which integrate CPUs and other JTAG TAPs
991 @end enumerate
993 Best case: include just two files, and they handle everything else.
994 The first is an interface config file.
995 The second is board-specific, and it sets up the JTAG TAPs and
996 their GDB targets (by deferring to some @file{target.cfg} file),
997 declares all flash memory, and leaves you nothing to do except
998 meet your deadline:
1000 @example
1001 source [find interface/olimex-jtag-tiny.cfg]
1002 source [find board/csb337.cfg]
1003 @end example
1005 Boards with a single microcontroller often won't need more
1006 than the target config file, as in the AT91SAM7X256 example.
1007 That's because there is no external memory (flash, DDR RAM), and
1008 the board differences are encapsulated by application code.
1010 @item Maybe you don't know yet what your board looks like to JTAG.
1011 Once you know the @file{interface.cfg} file to use, you may
1012 need help from OpenOCD to discover what's on the board.
1013 Once you find the JTAG TAPs, you can just search for appropriate
1014 target and board
1015 configuration files ... or write your own, from the bottom up.
1016 @xref{autoprobing,,Autoprobing}.
1018 @item You can often reuse some standard config files but
1019 need to write a few new ones, probably a @file{board.cfg} file.
1020 You will be using commands described later in this User's Guide,
1021 and working with the guidelines in the next chapter.
1023 For example, there may be configuration files for your JTAG adapter
1024 and target chip, but you need a new board-specific config file
1025 giving access to your particular flash chips.
1026 Or you might need to write another target chip configuration file
1027 for a new chip built around the Cortex-M3 core.
1029 @quotation Note
1030 When you write new configuration files, please submit
1031 them for inclusion in the next OpenOCD release.
1032 For example, a @file{board/newboard.cfg} file will help the
1033 next users of that board, and a @file{target/newcpu.cfg}
1034 will help support users of any board using that chip.
1035 @end quotation
1037 @item
1038 You may need to write some C code.
1039 It may be as simple as supporting a new FT2232 or parport
1040 based adapter; a bit more involved, like a NAND or NOR flash
1041 controller driver; or a big piece of work like supporting
1042 a new chip architecture.
1043 @end itemize
1045 Reuse the existing config files when you can.
1046 Look first in the @file{scripts/boards} area, then @file{scripts/targets}.
1047 You may find a board configuration that's a good example to follow.
1049 When you write config files, separate the reusable parts
1050 (things every user of that interface, chip, or board needs)
1051 from ones specific to your environment and debugging approach.
1052 @itemize
1054 @item
1055 For example, a @code{gdb-attach} event handler that invokes
1056 the @command{reset init} command will interfere with debugging
1057 early boot code, which performs some of the same actions
1058 that the @code{reset-init} event handler does.
1060 @item
1061 Likewise, the @command{arm9 vector_catch} command (or
1062 @cindex vector_catch
1063 its siblings @command{xscale vector_catch}
1064 and @command{cortex_m vector_catch}) can be a time-saver
1065 during some debug sessions, but don't make everyone use that either.
1066 Keep those kinds of debugging aids in your user config file,
1067 along with messaging and tracing setup.
1068 (@xref{softwaredebugmessagesandtracing,,Software Debug Messages and Tracing}.)
1070 @item
1071 You might need to override some defaults.
1072 For example, you might need to move, shrink, or back up the target's
1073 work area if your application needs much SRAM.
1075 @item
1076 TCP/IP port configuration is another example of something which
1077 is environment-specific, and should only appear in
1078 a user config file. @xref{tcpipports,,TCP/IP Ports}.
1079 @end itemize
1081 @section Project-Specific Utilities
1083 A few project-specific utility
1084 routines may well speed up your work.
1085 Write them, and keep them in your project's user config file.
1087 For example, if you are making a boot loader work on a
1088 board, it's nice to be able to debug the ``after it's
1089 loaded to RAM'' parts separately from the finicky early
1090 code which sets up the DDR RAM controller and clocks.
1091 A script like this one, or a more GDB-aware sibling,
1092 may help:
1094 @example
1095 proc ramboot @{ @} @{
1096     # Reset, running the target's "reset-init" scripts
1097     # to initialize clocks and the DDR RAM controller.
1098     # Leave the CPU halted.
1099     reset init
1101     # Load CONFIG_SKIP_LOWLEVEL_INIT version into DDR RAM.
1102     load_image u-boot.bin 0x20000000
1104     # Start running.
1105     resume 0x20000000
1107 @end example
1109 Then once that code is working you will need to make it
1110 boot from NOR flash; a different utility would help.
1111 Alternatively, some developers write to flash using GDB.
1112 (You might use a similar script if you're working with a flash
1113 based microcontroller application instead of a boot loader.)
1115 @example
1116 proc newboot @{ @} @{
1117     # Reset, leaving the CPU halted. The "reset-init" event
1118     # proc gives faster access to the CPU and to NOR flash;
1119     # "reset halt" would be slower.
1120     reset init
1122     # Write standard version of U-Boot into the first two
1123     # sectors of NOR flash ... the standard version should
1124     # do the same lowlevel init as "reset-init".
1125     flash protect 0 0 1 off
1126     flash erase_sector 0 0 1
1127     flash write_bank 0 u-boot.bin 0x0
1128     flash protect 0 0 1 on
1130     # Reboot from scratch using that new boot loader.
1131     reset run
1133 @end example
1135 You may need more complicated utility procedures when booting
1136 from NAND.
1137 That often involves an extra bootloader stage,
1138 running from on-chip SRAM to perform DDR RAM setup so it can load
1139 the main bootloader code (which won't fit into that SRAM).
1141 Other helper scripts might be used to write production system images,
1142 involving considerably more than just a three stage bootloader.
1144 @section Target Software Changes
1146 Sometimes you may want to make some small changes to the software
1147 you're developing, to help make JTAG debugging work better.
1148 For example, in C or assembly language code you might
1149 use @code{#ifdef JTAG_DEBUG} (or its converse) around code
1150 handling issues like:
1152 @itemize @bullet
1154 @item @b{Watchdog Timers}...
1155 Watchdog timers are typically used to automatically reset systems if
1156 some application task doesn't periodically reset the timer. (The
1157 assumption is that the system has locked up if the task can't run.)
1158 When a JTAG debugger halts the system, that task won't be able to run
1159 and reset the timer ... potentially causing resets in the middle of
1160 your debug sessions.
1162 It's rarely a good idea to disable such watchdogs, since their usage
1163 needs to be debugged just like all other parts of your firmware.
1164 That might however be your only option.
1166 Look instead for chip-specific ways to stop the watchdog from counting
1167 while the system is in a debug halt state. It may be simplest to set
1168 that non-counting mode in your debugger startup scripts. You may however
1169 need a different approach when, for example, a motor could be physically
1170 damaged by firmware remaining inactive in a debug halt state. That might
1171 involve a type of firmware mode where that "non-counting" mode is disabled
1172 at the beginning then re-enabled at the end; a watchdog reset might fire
1173 and complicate the debug session, but hardware (or people) would be
1174 protected.@footnote{Note that many systems support a "monitor mode" debug
1175 that is a somewhat cleaner way to address such issues. You can think of
1176 it as only halting part of the system, maybe just one task,
1177 instead of the whole thing.
1178 At this writing, January 2010, OpenOCD based debugging does not support
1179 monitor mode debug, only "halt mode" debug.}
1181 @item @b{ARM Semihosting}...
1182 @cindex ARM semihosting
1183 When linked with a special runtime library provided with many
1184 toolchains@footnote{See chapter 8 "Semihosting" in
1185 @uref{http://infocenter.arm.com/help/topic/com.arm.doc.dui0203i/DUI0203I_rvct_developer_guide.pdf,
1186 ARM DUI 0203I}, the "RealView Compilation Tools Developer Guide".
1187 The CodeSourcery EABI toolchain also includes a semihosting library.},
1188 your target code can use I/O facilities on the debug host. That library
1189 provides a small set of system calls which are handled by OpenOCD.
1190 It can let the debugger provide your system console and a file system,
1191 helping with early debugging or providing a more capable environment
1192 for sometimes-complex tasks like installing system firmware onto
1193 NAND or SPI flash.
1195 @item @b{ARM Wait-For-Interrupt}...
1196 Many ARM chips synchronize the JTAG clock using the core clock.
1197 Low power states which stop that core clock thus prevent JTAG access.
1198 Idle loops in tasking environments often enter those low power states
1199 via the @code{WFI} instruction (or its coprocessor equivalent, before ARMv7).
1201 You may want to @emph{disable that instruction} in source code,
1202 or otherwise prevent using that state,
1203 to ensure you can get JTAG access at any time.@footnote{As a more
1204 polite alternative, some processors have special debug-oriented
1205 registers which can be used to change various features including
1206 how the low power states are clocked while debugging.
1207 The STM32 DBGMCU_CR register is an example; at the cost of extra
1208 power consumption, JTAG can be used during low power states.}
1209 For example, the OpenOCD @command{halt} command may not
1210 work for an idle processor otherwise.
1212 @item @b{Delay after reset}...
1213 Not all chips have good support for debugger access
1214 right after reset; many LPC2xxx chips have issues here.
1215 Similarly, applications that reconfigure pins used for
1216 JTAG access as they start will also block debugger access.
1218 To work with boards like this, @emph{enable a short delay loop}
1219 the first thing after reset, before "real" startup activities.
1220 For example, one second's delay is usually more than enough
1221 time for a JTAG debugger to attach, so that
1222 early code execution can be debugged
1223 or firmware can be replaced.
1225 @item @b{Debug Communications Channel (DCC)}...
1226 Some processors include mechanisms to send messages over JTAG.
1227 Many ARM cores support these, as do some cores from other vendors.
1228 (OpenOCD may be able to use this DCC internally, speeding up some
1229 operations like writing to memory.)
1231 Your application may want to deliver various debugging messages
1232 over JTAG, by @emph{linking with a small library of code}
1233 provided with OpenOCD and using the utilities there to send
1234 various kinds of message.
1235 @xref{softwaredebugmessagesandtracing,,Software Debug Messages and Tracing}.
1237 @end itemize
1239 @section Target Hardware Setup
1241 Chip vendors often provide software development boards which
1242 are highly configurable, so that they can support all options
1243 that product boards may require. @emph{Make sure that any
1244 jumpers or switches match the system configuration you are
1245 working with.}
1247 Common issues include:
1249 @itemize @bullet
1251 @item @b{JTAG setup} ...
1252 Boards may support more than one JTAG configuration.
1253 Examples include jumpers controlling pullups versus pulldowns
1254 on the nTRST and/or nSRST signals, and choice of connectors
1255 (e.g. which of two headers on the base board,
1256 or one from a daughtercard).
1257 For some Texas Instruments boards, you may need to jumper the
1258 EMU0 and EMU1 signals (which OpenOCD won't currently control).
1260 @item @b{Boot Modes} ...
1261 Complex chips often support multiple boot modes, controlled
1262 by external jumpers. Make sure this is set up correctly.
1263 For example many i.MX boards from NXP need to be jumpered
1264 to "ATX mode" to start booting using the on-chip ROM, when
1265 using second stage bootloader code stored in a NAND flash chip.
1267 Such explicit configuration is common, and not limited to
1268 booting from NAND. You might also need to set jumpers to
1269 start booting using code loaded from an MMC/SD card; external
1270 SPI flash; Ethernet, UART, or USB links; NOR flash; OneNAND
1271 flash; some external host; or various other sources.
1274 @item @b{Memory Addressing} ...
1275 Boards which support multiple boot modes may also have jumpers
1276 to configure memory addressing. One board, for example, jumpers
1277 external chipselect 0 (used for booting) to address either
1278 a large SRAM (which must be pre-loaded via JTAG), NOR flash,
1279 or NAND flash. When it's jumpered to address NAND flash, that
1280 board must also be told to start booting from on-chip ROM.
1282 Your @file{board.cfg} file may also need to be told this jumper
1283 configuration, so that it can know whether to declare NOR flash
1284 using @command{flash bank} or instead declare NAND flash with
1285 @command{nand device}; and likewise which probe to perform in
1286 its @code{reset-init} handler.
1288 A closely related issue is bus width. Jumpers might need to
1289 distinguish between 8 bit or 16 bit bus access for the flash
1290 used to start booting.
1292 @item @b{Peripheral Access} ...
1293 Development boards generally provide access to every peripheral
1294 on the chip, sometimes in multiple modes (such as by providing
1295 multiple audio codec chips).
1296 This interacts with software
1297 configuration of pin multiplexing, where for example a
1298 given pin may be routed either to the MMC/SD controller
1299 or the GPIO controller. It also often interacts with
1300 configuration jumpers. One jumper may be used to route
1301 signals to an MMC/SD card slot or an expansion bus (which
1302 might in turn affect booting); others might control which
1303 audio or video codecs are used.
1305 @end itemize
1307 Plus you should of course have @code{reset-init} event handlers
1308 which set up the hardware to match that jumper configuration.
1309 That includes in particular any oscillator or PLL used to clock
1310 the CPU, and any memory controllers needed to access external
1311 memory and peripherals. Without such handlers, you won't be
1312 able to access those resources without working target firmware
1313 which can do that setup ... this can be awkward when you're
1314 trying to debug that target firmware. Even if there's a ROM
1315 bootloader which handles a few issues, it rarely provides full
1316 access to all board-specific capabilities.
1319 @node Config File Guidelines
1320 @chapter Config File Guidelines
1322 This chapter is aimed at any user who needs to write a config file,
1323 including developers and integrators of OpenOCD and any user who
1324 needs to get a new board working smoothly.
1325 It provides guidelines for creating those files.
1327 You should find the following directories under
1328 @t{$(INSTALLDIR)/scripts}, with config files maintained upstream. Use
1329 them as-is where you can; or as models for new files.
1330 @itemize @bullet
1331 @item @file{interface} ...
1332 These are for debug adapters. Files that specify configuration to use
1333 specific JTAG, SWD and other adapters go here.
1334 @item @file{board} ...
1335 Think Circuit Board, PWA, PCB, they go by many names. Board files
1336 contain initialization items that are specific to a board.
1338 They reuse target configuration files, since the same
1339 microprocessor chips are used on many boards,
1340 but support for external parts varies widely. For
1341 example, the SDRAM initialization sequence for the board, or the type
1342 of external flash and what address it uses. Any initialization
1343 sequence to enable that external flash or SDRAM should be found in the
1344 board file. Boards may also contain multiple targets: two CPUs; or
1345 a CPU and an FPGA.
1346 @item @file{target} ...
1347 Think chip. The ``target'' directory represents the JTAG TAPs
1348 on a chip
1349 which OpenOCD should control, not a board. Two common types of targets
1350 are ARM chips and FPGA or CPLD chips.
1351 When a chip has multiple TAPs (maybe it has both ARM and DSP cores),
1352 the target config file defines all of them.
1353 @item @emph{more} ... browse for other library files which may be useful.
1354 For example, there are various generic and CPU-specific utilities.
1355 @end itemize
1357 The @file{openocd.cfg} user config
1358 file may override features in any of the above files by
1359 setting variables before sourcing the target file, or by adding
1360 commands specific to their situation.
1362 @section Interface Config Files
1364 The user config file
1365 should be able to source one of these files with a command like this:
1367 @example
1368 source [find interface/FOOBAR.cfg]
1369 @end example
1371 A preconfigured interface file should exist for every debug adapter
1372 in use today with OpenOCD.
1373 That said, perhaps some of these config files
1374 have only been used by the developer who created it.
1376 A separate chapter gives information about how to set these up.
1377 @xref{Debug Adapter Configuration}.
1378 Read the OpenOCD source code (and Developer's Guide)
1379 if you have a new kind of hardware interface
1380 and need to provide a driver for it.
1382 @deffn {Command} {find} 'filename'
1383 Prints full path to @var{filename} according to OpenOCD search rules.
1384 @end deffn
1386 @deffn {Command} {ocd_find} 'filename'
1387 Prints full path to @var{filename} according to OpenOCD search rules. This
1388 is a low level function used by the @command{find}. Usually you want
1389 to use @command{find}, instead.
1390 @end deffn
1392 @section Board Config Files
1393 @cindex config file, board
1394 @cindex board config file
1396 The user config file
1397 should be able to source one of these files with a command like this:
1399 @example
1400 source [find board/FOOBAR.cfg]
1401 @end example
1403 The point of a board config file is to package everything
1404 about a given board that user config files need to know.
1405 In summary the board files should contain (if present)
1407 @enumerate
1408 @item One or more @command{source [find target/...cfg]} statements
1409 @item NOR flash configuration (@pxref{norconfiguration,,NOR Configuration})
1410 @item NAND flash configuration (@pxref{nandconfiguration,,NAND Configuration})
1411 @item Target @code{reset} handlers for SDRAM and I/O configuration
1412 @item JTAG adapter reset configuration (@pxref{Reset Configuration})
1413 @item All things that are not ``inside a chip''
1414 @end enumerate
1416 Generic things inside target chips belong in target config files,
1417 not board config files. So for example a @code{reset-init} event
1418 handler should know board-specific oscillator and PLL parameters,
1419 which it passes to target-specific utility code.
1421 The most complex task of a board config file is creating such a
1422 @code{reset-init} event handler.
1423 Define those handlers last, after you verify the rest of the board
1424 configuration works.
1426 @subsection Communication Between Config files
1428 In addition to target-specific utility code, another way that
1429 board and target config files communicate is by following a
1430 convention on how to use certain variables.
1432 The full Tcl/Tk language supports ``namespaces'', but Jim-Tcl does not.
1433 Thus the rule we follow in OpenOCD is this: Variables that begin with
1434 a leading underscore are temporary in nature, and can be modified and
1435 used at will within a target configuration file.
1437 Complex board config files can do the things like this,
1438 for a board with three chips:
1440 @example
1441 # Chip #1: PXA270 for network side, big endian
1442 set CHIPNAME network
1443 set ENDIAN big
1444 source [find target/pxa270.cfg]
1445 # on return: _TARGETNAME = network.cpu
1446 # other commands can refer to the "network.cpu" target.
1447 $_TARGETNAME configure .... events for this CPU..
1449 # Chip #2: PXA270 for video side, little endian
1450 set CHIPNAME video
1451 set ENDIAN little
1452 source [find target/pxa270.cfg]
1453 # on return: _TARGETNAME = video.cpu
1454 # other commands can refer to the "video.cpu" target.
1455 $_TARGETNAME configure .... events for this CPU..
1457 # Chip #3: Xilinx FPGA for glue logic
1458 set CHIPNAME xilinx
1459 unset ENDIAN
1460 source [find target/spartan3.cfg]
1461 @end example
1463 That example is oversimplified because it doesn't show any flash memory,
1464 or the @code{reset-init} event handlers to initialize external DRAM
1465 or (assuming it needs it) load a configuration into the FPGA.
1466 Such features are usually needed for low-level work with many boards,
1467 where ``low level'' implies that the board initialization software may
1468 not be working. (That's a common reason to need JTAG tools. Another
1469 is to enable working with microcontroller-based systems, which often
1470 have no debugging support except a JTAG connector.)
1472 Target config files may also export utility functions to board and user
1473 config files. Such functions should use name prefixes, to help avoid
1474 naming collisions.
1476 Board files could also accept input variables from user config files.
1477 For example, there might be a @code{J4_JUMPER} setting used to identify
1478 what kind of flash memory a development board is using, or how to set
1479 up other clocks and peripherals.
1481 @subsection Variable Naming Convention
1482 @cindex variable names
1484 Most boards have only one instance of a chip.
1485 However, it should be easy to create a board with more than
1486 one such chip (as shown above).
1487 Accordingly, we encourage these conventions for naming
1488 variables associated with different @file{target.cfg} files,
1489 to promote consistency and
1490 so that board files can override target defaults.
1492 Inputs to target config files include:
1494 @itemize @bullet
1495 @item @code{CHIPNAME} ...
1496 This gives a name to the overall chip, and is used as part of
1497 tap identifier dotted names.
1498 While the default is normally provided by the chip manufacturer,
1499 board files may need to distinguish between instances of a chip.
1500 @item @code{ENDIAN} ...
1501 By default @option{little} - although chips may hard-wire @option{big}.
1502 Chips that can't change endianness don't need to use this variable.
1503 @item @code{CPUTAPID} ...
1504 When OpenOCD examines the JTAG chain, it can be told verify the
1505 chips against the JTAG IDCODE register.
1506 The target file will hold one or more defaults, but sometimes the
1507 chip in a board will use a different ID (perhaps a newer revision).
1508 @end itemize
1510 Outputs from target config files include:
1512 @itemize @bullet
1513 @item @code{_TARGETNAME} ...
1514 By convention, this variable is created by the target configuration
1515 script. The board configuration file may make use of this variable to
1516 configure things like a ``reset init'' script, or other things
1517 specific to that board and that target.
1518 If the chip has 2 targets, the names are @code{_TARGETNAME0},
1519 @code{_TARGETNAME1}, ... etc.
1520 @end itemize
1522 @subsection The reset-init Event Handler
1523 @cindex event, reset-init
1524 @cindex reset-init handler
1526 Board config files run in the OpenOCD configuration stage;
1527 they can't use TAPs or targets, since they haven't been
1528 fully set up yet.
1529 This means you can't write memory or access chip registers;
1530 you can't even verify that a flash chip is present.
1531 That's done later in event handlers, of which the target @code{reset-init}
1532 handler is one of the most important.
1534 Except on microcontrollers, the basic job of @code{reset-init} event
1535 handlers is setting up flash and DRAM, as normally handled by boot loaders.
1536 Microcontrollers rarely use boot loaders; they run right out of their
1537 on-chip flash and SRAM memory. But they may want to use one of these
1538 handlers too, if just for developer convenience.
1540 @quotation Note
1541 Because this is so very board-specific, and chip-specific, no examples
1542 are included here.
1543 Instead, look at the board config files distributed with OpenOCD.
1544 If you have a boot loader, its source code will help; so will
1545 configuration files for other JTAG tools
1546 (@pxref{translatingconfigurationfiles,,Translating Configuration Files}).
1547 @end quotation
1549 Some of this code could probably be shared between different boards.
1550 For example, setting up a DRAM controller often doesn't differ by
1551 much except the bus width (16 bits or 32?) and memory timings, so a
1552 reusable TCL procedure loaded by the @file{target.cfg} file might take
1553 those as parameters.
1554 Similarly with oscillator, PLL, and clock setup;
1555 and disabling the watchdog.
1556 Structure the code cleanly, and provide comments to help
1557 the next developer doing such work.
1558 (@emph{You might be that next person} trying to reuse init code!)
1560 The last thing normally done in a @code{reset-init} handler is probing
1561 whatever flash memory was configured. For most chips that needs to be
1562 done while the associated target is halted, either because JTAG memory
1563 access uses the CPU or to prevent conflicting CPU access.
1565 @subsection JTAG Clock Rate
1567 Before your @code{reset-init} handler has set up
1568 the PLLs and clocking, you may need to run with
1569 a low JTAG clock rate.
1570 @xref{jtagspeed,,JTAG Speed}.
1571 Then you'd increase that rate after your handler has
1572 made it possible to use the faster JTAG clock.
1573 When the initial low speed is board-specific, for example
1574 because it depends on a board-specific oscillator speed, then
1575 you should probably set it up in the board config file;
1576 if it's target-specific, it belongs in the target config file.
1578 For most ARM-based processors the fastest JTAG clock@footnote{A FAQ
1579 @uref{http://www.arm.com/support/faqdev/4170.html} gives details.}
1580 is one sixth of the CPU clock; or one eighth for ARM11 cores.
1581 Consult chip documentation to determine the peak JTAG clock rate,
1582 which might be less than that.
1584 @quotation Warning
1585 On most ARMs, JTAG clock detection is coupled to the core clock, so
1586 software using a @option{wait for interrupt} operation blocks JTAG access.
1587 Adaptive clocking provides a partial workaround, but a more complete
1588 solution just avoids using that instruction with JTAG debuggers.
1589 @end quotation
1591 If both the chip and the board support adaptive clocking,
1592 use the @command{jtag_rclk}
1593 command, in case your board is used with JTAG adapter which
1594 also supports it. Otherwise use @command{adapter speed}.
1595 Set the slow rate at the beginning of the reset sequence,
1596 and the faster rate as soon as the clocks are at full speed.
1598 @anchor{theinitboardprocedure}
1599 @subsection The init_board procedure
1600 @cindex init_board procedure
1602 The concept of @code{init_board} procedure is very similar to @code{init_targets}
1603 (@xref{theinittargetsprocedure,,The init_targets procedure}.) - it's a replacement of ``linear''
1604 configuration scripts. This procedure is meant to be executed when OpenOCD enters run stage
1605 (@xref{enteringtherunstage,,Entering the Run Stage},) after @code{init_targets}. The idea to have
1606 separate @code{init_targets} and @code{init_board} procedures is to allow the first one to configure
1607 everything target specific (internal flash, internal RAM, etc.) and the second one to configure
1608 everything board specific (reset signals, chip frequency, reset-init event handler, external memory, etc.).
1609 Additionally ``linear'' board config file will most likely fail when target config file uses
1610 @code{init_targets} scheme (``linear'' script is executed before @code{init} and @code{init_targets} - after),
1611 so separating these two configuration stages is very convenient, as the easiest way to overcome this
1612 problem is to convert board config file to use @code{init_board} procedure. Board config scripts don't
1613 need to override @code{init_targets} defined in target config files when they only need to add some specifics.
1615 Just as @code{init_targets}, the @code{init_board} procedure can be overridden by ``next level'' script (which sources
1616 the original), allowing greater code reuse.
1618 @example
1619 ### board_file.cfg ###
1621 # source target file that does most of the config in init_targets
1622 source [find target/target.cfg]
1624 proc enable_fast_clock @{@} @{
1625     # enables fast on-board clock source
1626     # configures the chip to use it
1629 # initialize only board specifics - reset, clock, adapter frequency
1630 proc init_board @{@} @{
1631     reset_config trst_and_srst trst_pulls_srst
1633     $_TARGETNAME configure -event reset-start @{
1634         adapter speed 100
1635     @}
1637     $_TARGETNAME configure -event reset-init @{
1638         enable_fast_clock
1639         adapter speed 10000
1640     @}
1642 @end example
1644 @section Target Config Files
1645 @cindex config file, target
1646 @cindex target config file
1648 Board config files communicate with target config files using
1649 naming conventions as described above, and may source one or
1650 more target config files like this:
1652 @example
1653 source [find target/FOOBAR.cfg]
1654 @end example
1656 The point of a target config file is to package everything
1657 about a given chip that board config files need to know.
1658 In summary the target files should contain
1660 @enumerate
1661 @item Set defaults
1662 @item Add TAPs to the scan chain
1663 @item Add CPU targets (includes GDB support)
1664 @item CPU/Chip/CPU-Core specific features
1665 @item On-Chip flash
1666 @end enumerate
1668 As a rule of thumb, a target file sets up only one chip.
1669 For a microcontroller, that will often include a single TAP,
1670 which is a CPU needing a GDB target, and its on-chip flash.
1672 More complex chips may include multiple TAPs, and the target
1673 config file may need to define them all before OpenOCD
1674 can talk to the chip.
1675 For example, some phone chips have JTAG scan chains that include
1676 an ARM core for operating system use, a DSP,
1677 another ARM core embedded in an image processing engine,
1678 and other processing engines.
1680 @subsection Default Value Boiler Plate Code
1682 All target configuration files should start with code like this,
1683 letting board config files express environment-specific
1684 differences in how things should be set up.
1686 @example
1687 # Boards may override chip names, perhaps based on role,
1688 # but the default should match what the vendor uses
1689 if @{ [info exists CHIPNAME] @} @{
1690    set  _CHIPNAME $CHIPNAME
1691 @} else @{
1692    set  _CHIPNAME sam7x256
1695 # ONLY use ENDIAN with targets that can change it.
1696 if @{ [info exists ENDIAN] @} @{
1697    set  _ENDIAN $ENDIAN
1698 @} else @{
1699    set  _ENDIAN little
1702 # TAP identifiers may change as chips mature, for example with
1703 # new revision fields (the "3" here). Pick a good default; you
1704 # can pass several such identifiers to the "jtag newtap" command.
1705 if @{ [info exists CPUTAPID ] @} @{
1706    set _CPUTAPID $CPUTAPID
1707 @} else @{
1708    set _CPUTAPID 0x3f0f0f0f
1710 @end example
1711 @c but 0x3f0f0f0f is for an str73x part ...
1713 @emph{Remember:} Board config files may include multiple target
1714 config files, or the same target file multiple times
1715 (changing at least @code{CHIPNAME}).
1717 Likewise, the target configuration file should define
1718 @code{_TARGETNAME} (or @code{_TARGETNAME0} etc) and
1719 use it later on when defining debug targets:
1721 @example
1722 set _TARGETNAME $_CHIPNAME.cpu
1723 target create $_TARGETNAME arm7tdmi -chain-position $_TARGETNAME
1724 @end example
1726 @subsection Adding TAPs to the Scan Chain
1727 After the ``defaults'' are set up,
1728 add the TAPs on each chip to the JTAG scan chain.
1729 @xref{TAP Declaration}, and the naming convention
1730 for taps.
1732 In the simplest case the chip has only one TAP,
1733 probably for a CPU or FPGA.
1734 The config file for the Atmel AT91SAM7X256
1735 looks (in part) like this:
1737 @example
1738 jtag newtap $_CHIPNAME cpu -irlen 4 -expected-id $_CPUTAPID
1739 @end example
1741 A board with two such at91sam7 chips would be able
1742 to source such a config file twice, with different
1743 values for @code{CHIPNAME}, so
1744 it adds a different TAP each time.
1746 If there are nonzero @option{-expected-id} values,
1747 OpenOCD attempts to verify the actual tap id against those values.
1748 It will issue error messages if there is mismatch, which
1749 can help to pinpoint problems in OpenOCD configurations.
1751 @example
1752 JTAG tap: sam7x256.cpu tap/device found: 0x3f0f0f0f
1753                 (Manufacturer: 0x787, Part: 0xf0f0, Version: 0x3)
1754 ERROR: Tap: sam7x256.cpu - Expected id: 0x12345678, Got: 0x3f0f0f0f
1755 ERROR: expected: mfg: 0x33c, part: 0x2345, ver: 0x1
1756 ERROR:      got: mfg: 0x787, part: 0xf0f0, ver: 0x3
1757 @end example
1759 There are more complex examples too, with chips that have
1760 multiple TAPs. Ones worth looking at include:
1762 @itemize
1763 @item @file{target/omap3530.cfg} -- with disabled ARM and DSP,
1764 plus a JRC to enable them
1765 @item @file{target/str912.cfg} -- with flash, CPU, and boundary scan
1766 @item @file{target/ti_dm355.cfg} -- with ETM, ARM, and JRC (this JRC
1767 is not currently used)
1768 @end itemize
1770 @subsection Add CPU targets
1772 After adding a TAP for a CPU, you should set it up so that
1773 GDB and other commands can use it.
1774 @xref{CPU Configuration}.
1775 For the at91sam7 example above, the command can look like this;
1776 note that @code{$_ENDIAN} is not needed, since OpenOCD defaults
1777 to little endian, and this chip doesn't support changing that.
1779 @example
1780 set _TARGETNAME $_CHIPNAME.cpu
1781 target create $_TARGETNAME arm7tdmi -chain-position $_TARGETNAME
1782 @end example
1784 Work areas are small RAM areas associated with CPU targets.
1785 They are used by OpenOCD to speed up downloads,
1786 and to download small snippets of code to program flash chips.
1787 If the chip includes a form of ``on-chip-ram'' - and many do - define
1788 a work area if you can.
1789 Again using the at91sam7 as an example, this can look like:
1791 @example
1792 $_TARGETNAME configure -work-area-phys 0x00200000 \
1793              -work-area-size 0x4000 -work-area-backup 0
1794 @end example
1796 @subsection Define CPU targets working in SMP
1797 @cindex SMP
1798 After setting targets, you can define a list of targets working in SMP.
1800 @example
1801 set _TARGETNAME_1 $_CHIPNAME.cpu1
1802 set _TARGETNAME_2 $_CHIPNAME.cpu2
1803 target create $_TARGETNAME_1 cortex_a -chain-position $_CHIPNAME.dap \
1804 -coreid 0 -dbgbase $_DAP_DBG1
1805 target create $_TARGETNAME_2 cortex_a -chain-position $_CHIPNAME.dap \
1806 -coreid 1 -dbgbase $_DAP_DBG2
1807 #define 2 targets working in smp.
1808 target smp $_CHIPNAME.cpu2 $_CHIPNAME.cpu1
1809 @end example
1810 In the above example on cortex_a, 2 cpus are working in SMP.
1811 In SMP only one GDB instance is created and :
1812 @itemize @bullet
1813 @item a set of hardware breakpoint sets the same breakpoint on all targets in the list.
1814 @item halt command triggers the halt of all targets in the list.
1815 @item resume command triggers the write context and the restart of all targets in the list.
1816 @item following a breakpoint: the target stopped by the breakpoint is displayed to the GDB session.
1817 @item dedicated GDB serial protocol packets are implemented for switching/retrieving the target
1818 displayed by the GDB session @pxref{usingopenocdsmpwithgdb,,Using OpenOCD SMP with GDB}.
1819 @end itemize
1821 The SMP behaviour can be disabled/enabled dynamically. On cortex_a following
1822 command have been implemented.
1823 @itemize @bullet
1824 @item cortex_a smp on : enable SMP mode, behaviour is as described above.
1825 @item cortex_a smp off : disable SMP mode, the current target is the one
1826 displayed in the GDB session, only this target is now controlled by GDB
1827 session. This behaviour is useful during system boot up.
1828 @item cortex_a smp : display current SMP mode.
1829 @item cortex_a smp_gdb : display/fix the core id displayed in GDB session see
1830 following example.
1831 @end itemize
1833 @example
1834 >cortex_a smp_gdb
1835 gdb coreid  0 -> -1
1836 #0 : coreid 0 is displayed to GDB ,
1837 #-> -1 : next resume triggers a real resume
1838 > cortex_a smp_gdb 1
1839 gdb coreid  0 -> 1
1840 #0 :coreid 0 is displayed to GDB ,
1841 #->1  : next resume displays coreid 1 to GDB
1842 > resume
1843 > cortex_a smp_gdb
1844 gdb coreid  1 -> 1
1845 #1 :coreid 1 is displayed to GDB ,
1846 #->1 : next resume displays coreid 1 to GDB
1847 > cortex_a smp_gdb -1
1848 gdb coreid  1 -> -1
1849 #1 :coreid 1 is displayed to GDB,
1850 #->-1 : next resume triggers a real resume
1851 @end example
1854 @subsection Chip Reset Setup
1856 As a rule, you should put the @command{reset_config} command
1857 into the board file. Most things you think you know about a
1858 chip can be tweaked by the board.
1860 Some chips have specific ways the TRST and SRST signals are
1861 managed. In the unusual case that these are @emph{chip specific}
1862 and can never be changed by board wiring, they could go here.
1863 For example, some chips can't support JTAG debugging without
1864 both signals.
1866 Provide a @code{reset-assert} event handler if you can.
1867 Such a handler uses JTAG operations to reset the target,
1868 letting this target config be used in systems which don't
1869 provide the optional SRST signal, or on systems where you
1870 don't want to reset all targets at once.
1871 Such a handler might write to chip registers to force a reset,
1872 use a JRC to do that (preferable -- the target may be wedged!),
1873 or force a watchdog timer to trigger.
1874 (For Cortex-M targets, this is not necessary.  The target
1875 driver knows how to use trigger an NVIC reset when SRST is
1876 not available.)
1878 Some chips need special attention during reset handling if
1879 they're going to be used with JTAG.
1880 An example might be needing to send some commands right
1881 after the target's TAP has been reset, providing a
1882 @code{reset-deassert-post} event handler that writes a chip
1883 register to report that JTAG debugging is being done.
1884 Another would be reconfiguring the watchdog so that it stops
1885 counting while the core is halted in the debugger.
1887 JTAG clocking constraints often change during reset, and in
1888 some cases target config files (rather than board config files)
1889 are the right places to handle some of those issues.
1890 For example, immediately after reset most chips run using a
1891 slower clock than they will use later.
1892 That means that after reset (and potentially, as OpenOCD
1893 first starts up) they must use a slower JTAG clock rate
1894 than they will use later.
1895 @xref{jtagspeed,,JTAG Speed}.
1897 @quotation Important
1898 When you are debugging code that runs right after chip
1899 reset, getting these issues right is critical.
1900 In particular, if you see intermittent failures when
1901 OpenOCD verifies the scan chain after reset,
1902 look at how you are setting up JTAG clocking.
1903 @end quotation
1905 @anchor{theinittargetsprocedure}
1906 @subsection The init_targets procedure
1907 @cindex init_targets procedure
1909 Target config files can either be ``linear'' (script executed line-by-line when parsed in
1910 configuration stage, @xref{configurationstage,,Configuration Stage},) or they can contain a special
1911 procedure called @code{init_targets}, which will be executed when entering run stage
1912 (after parsing all config files or after @code{init} command, @xref{enteringtherunstage,,Entering the Run Stage}.)
1913 Such procedure can be overridden by ``next level'' script (which sources the original).
1914 This concept facilitates code reuse when basic target config files provide generic configuration
1915 procedures and @code{init_targets} procedure, which can then be sourced and enhanced or changed in
1916 a ``more specific'' target config file. This is not possible with ``linear'' config scripts,
1917 because sourcing them executes every initialization commands they provide.
1919 @example
1920 ### generic_file.cfg ###
1922 proc setup_my_chip @{chip_name flash_size ram_size@} @{
1923     # basic initialization procedure ...
1926 proc init_targets @{@} @{
1927     # initializes generic chip with 4kB of flash and 1kB of RAM
1928     setup_my_chip MY_GENERIC_CHIP 4096 1024
1931 ### specific_file.cfg ###
1933 source [find target/generic_file.cfg]
1935 proc init_targets @{@} @{
1936     # initializes specific chip with 128kB of flash and 64kB of RAM
1937     setup_my_chip MY_CHIP_WITH_128K_FLASH_64KB_RAM 131072 65536
1939 @end example
1941 The easiest way to convert ``linear'' config files to @code{init_targets} version is to
1942 enclose every line of ``code'' (i.e. not @code{source} commands, procedures, etc.) in this procedure.
1944 For an example of this scheme see LPC2000 target config files.
1946 The @code{init_boards} procedure is a similar concept concerning board config files
1947 (@xref{theinitboardprocedure,,The init_board procedure}.)
1949 @subsection The init_target_events procedure
1950 @cindex init_target_events procedure
1952 A special procedure called @code{init_target_events} is run just after
1953 @code{init_targets} (@xref{theinittargetsprocedure,,The init_targets
1954 procedure}.) and before @code{init_board}
1955 (@xref{theinitboardprocedure,,The init_board procedure}.) It is used
1956 to set up default target events for the targets that do not have those
1957 events already assigned.
1959 @subsection ARM Core Specific Hacks
1961 If the chip has a DCC, enable it. If the chip is an ARM9 with some
1962 special high speed download features - enable it.
1964 If present, the MMU, the MPU and the CACHE should be disabled.
1966 Some ARM cores are equipped with trace support, which permits
1967 examination of the instruction and data bus activity. Trace
1968 activity is controlled through an ``Embedded Trace Module'' (ETM)
1969 on one of the core's scan chains. The ETM emits voluminous data
1970 through a ``trace port''. (@xref{armhardwaretracing,,ARM Hardware Tracing}.)
1971 If you are using an external trace port,
1972 configure it in your board config file.
1973 If you are using an on-chip ``Embedded Trace Buffer'' (ETB),
1974 configure it in your target config file.
1976 @example
1977 etm config $_TARGETNAME 16 normal full etb
1978 etb config $_TARGETNAME $_CHIPNAME.etb
1979 @end example
1981 @subsection Internal Flash Configuration
1983 This applies @b{ONLY TO MICROCONTROLLERS} that have flash built in.
1985 @b{Never ever} in the ``target configuration file'' define any type of
1986 flash that is external to the chip. (For example a BOOT flash on
1987 Chip Select 0.) Such flash information goes in a board file - not
1988 the TARGET (chip) file.
1990 Examples:
1991 @itemize @bullet
1992 @item at91sam7x256 - has 256K flash YES enable it.
1993 @item str912 - has flash internal YES enable it.
1994 @item imx27 - uses boot flash on CS0 - it goes in the board file.
1995 @item pxa270 - again - CS0 flash - it goes in the board file.
1996 @end itemize
1998 @anchor{translatingconfigurationfiles}
1999 @section Translating Configuration Files
2000 @cindex translation
2001 If you have a configuration file for another hardware debugger
2002 or toolset (Abatron, BDI2000, BDI3000, CCS,
2003 Lauterbach, SEGGER, Macraigor, etc.), translating
2004 it into OpenOCD syntax is often quite straightforward. The most tricky
2005 part of creating a configuration script is oftentimes the reset init
2006 sequence where e.g. PLLs, DRAM and the like is set up.
2008 One trick that you can use when translating is to write small
2009 Tcl procedures to translate the syntax into OpenOCD syntax. This
2010 can avoid manual translation errors and make it easier to
2011 convert other scripts later on.
2013 Example of transforming quirky arguments to a simple search and
2014 replace job:
2016 @example
2017 #   Lauterbach syntax(?)
2019 #       Data.Set c15:0x042f %long 0x40000015
2021 #   OpenOCD syntax when using procedure below.
2023 #       setc15 0x01 0x00050078
2025 proc setc15 @{regs value@} @{
2026     global TARGETNAME
2028     echo [format "set p15 0x%04x, 0x%08x" $regs $value]
2030     arm mcr 15 [expr @{($regs >> 12) & 0x7@}] \
2031         [expr @{($regs >> 0) & 0xf@}] [expr @{($regs >> 4) & 0xf@}] \
2032         [expr @{($regs >> 8) & 0x7@}] $value
2034 @end example
2038 @node Server Configuration
2039 @chapter Server Configuration
2040 @cindex initialization
2041 The commands here are commonly found in the openocd.cfg file and are
2042 used to specify what TCP/IP ports are used, and how GDB should be
2043 supported.
2045 @anchor{configurationstage}
2046 @section Configuration Stage
2047 @cindex configuration stage
2048 @cindex config command
2050 When the OpenOCD server process starts up, it enters a
2051 @emph{configuration stage} which is the only time that
2052 certain commands, @emph{configuration commands}, may be issued.
2053 Normally, configuration commands are only available
2054 inside startup scripts.
2056 In this manual, the definition of a configuration command is
2057 presented as a @emph{Config Command}, not as a @emph{Command}
2058 which may be issued interactively.
2059 The runtime @command{help} command also highlights configuration
2060 commands, and those which may be issued at any time.
2062 Those configuration commands include declaration of TAPs,
2063 flash banks,
2064 the interface used for JTAG communication,
2065 and other basic setup.
2066 The server must leave the configuration stage before it
2067 may access or activate TAPs.
2068 After it leaves this stage, configuration commands may no
2069 longer be issued.
2071 @deffn {Command} {command mode} [command_name]
2072 Returns the command modes allowed by a command: 'any', 'config', or
2073 'exec'. If no command is specified, returns the current command
2074 mode. Returns 'unknown' if an unknown command is given. Command can be
2075 multiple tokens. (command valid any time)
2077 In this document, the modes are described as stages, 'config' and
2078 'exec' mode correspond configuration stage and run stage. 'any' means
2079 the command can be executed in either
2080 stages. @xref{configurationstage,,Configuration Stage}, and
2081 @xref{enteringtherunstage,,Entering the Run Stage}.
2082 @end deffn
2084 @anchor{enteringtherunstage}
2085 @section Entering the Run Stage
2087 The first thing OpenOCD does after leaving the configuration
2088 stage is to verify that it can talk to the scan chain
2089 (list of TAPs) which has been configured.
2090 It will warn if it doesn't find TAPs it expects to find,
2091 or finds TAPs that aren't supposed to be there.
2092 You should see no errors at this point.
2093 If you see errors, resolve them by correcting the
2094 commands you used to configure the server.
2095 Common errors include using an initial JTAG speed that's too
2096 fast, and not providing the right IDCODE values for the TAPs
2097 on the scan chain.
2099 Once OpenOCD has entered the run stage, a number of commands
2100 become available.
2101 A number of these relate to the debug targets you may have declared.
2102 For example, the @command{mww} command will not be available until
2103 a target has been successfully instantiated.
2104 If you want to use those commands, you may need to force
2105 entry to the run stage.
2107 @deffn {Config Command} {init}
2108 This command terminates the configuration stage and
2109 enters the run stage. This helps when you need to have
2110 the startup scripts manage tasks such as resetting the target,
2111 programming flash, etc. To reset the CPU upon startup, add "init" and
2112 "reset" at the end of the config script or at the end of the OpenOCD
2113 command line using the @option{-c} command line switch.
2115 If this command does not appear in any startup/configuration file
2116 OpenOCD executes the command for you after processing all
2117 configuration files and/or command line options.
2119 @b{NOTE:} This command normally occurs near the end of your
2120 openocd.cfg file to force OpenOCD to ``initialize'' and make the
2121 targets ready. For example: If your openocd.cfg file needs to
2122 read/write memory on your target, @command{init} must occur before
2123 the memory read/write commands. This includes @command{nand probe}.
2125 @command{init} calls the following internal OpenOCD commands to initialize
2126 corresponding subsystems:
2127 @deffn {Config Command} {target init}
2128 @deffnx {Command} {transport init}
2129 @deffnx {Command} {dap init}
2130 @deffnx {Config Command} {flash init}
2131 @deffnx {Config Command} {nand init}
2132 @deffnx {Config Command} {pld init}
2133 @deffnx {Command} {tpiu init}
2134 @end deffn
2136 At last, @command{init} executes all the commands that are specified in
2137 the TCL list @var{post_init_commands}. The commands are executed in the
2138 same order they occupy in the list. If one of the commands fails, then
2139 the error is propagated and OpenOCD fails too.
2140 @example
2141 lappend post_init_commands @{echo "OpenOCD successfully initialized."@}
2142 lappend post_init_commands @{echo "Have fun with OpenOCD !"@}
2143 @end example
2144 @end deffn
2146 @deffn {Config Command} {noinit}
2147 Prevent OpenOCD from implicit @command{init} call at the end of startup.
2148 Allows issuing configuration commands over telnet or Tcl connection.
2149 When you are done with configuration use @command{init} to enter
2150 the run stage.
2151 @end deffn
2153 @deffn {Overridable Procedure} {jtag_init}
2154 This is invoked at server startup to verify that it can talk
2155 to the scan chain (list of TAPs) which has been configured.
2157 The default implementation first tries @command{jtag arp_init},
2158 which uses only a lightweight JTAG reset before examining the
2159 scan chain.
2160 If that fails, it tries again, using a harder reset
2161 from the overridable procedure @command{init_reset}.
2163 Implementations must have verified the JTAG scan chain before
2164 they return.
2165 This is done by calling @command{jtag arp_init}
2166 (or @command{jtag arp_init-reset}).
2167 @end deffn
2169 @anchor{tcpipports}
2170 @section TCP/IP Ports
2171 @cindex TCP port
2172 @cindex server
2173 @cindex port
2174 @cindex security
2175 The OpenOCD server accepts remote commands in several syntaxes.
2176 Each syntax uses a different TCP/IP port, which you may specify
2177 only during configuration (before those ports are opened).
2179 For reasons including security, you may wish to prevent remote
2180 access using one or more of these ports.
2181 In such cases, just specify the relevant port number as "disabled".
2183 You can request the operating system to select one of the available
2184 ports for the server by specifying the relevant port number as "0".
2186 @anchor{gdb port}
2187 @deffn {Config Command} {gdb port} [number]
2188 @cindex GDB server
2189 Normally gdb listens to a TCP/IP port, but GDB can also
2190 communicate via pipes(stdin/out or named pipes). The name
2191 "gdb port" stuck because it covers probably more than 90% of
2192 the normal use cases.
2194 No arguments reports GDB port. "pipe" means listen to stdin
2195 output to stdout, an integer is base port number, "disabled"
2196 disables the gdb server.
2198 When using "pipe", also use log_output to redirect the log
2199 output to a file so as not to flood the stdin/out pipes.
2201 Any other string is interpreted as named pipe to listen to.
2202 Output pipe is the same name as input pipe, but with 'o' appended,
2203 e.g. /var/gdb, /var/gdbo.
2205 The GDB port for the first target will be the base port, the
2206 second target will listen on port + 1, and so on.
2207 When not specified during the configuration stage,
2208 the port @var{number} defaults to 3333.
2209 When @var{number} is not a numeric value, incrementing it to compute
2210 the next port number does not work. In this case, specify the proper
2211 @var{number} for each target by using the option @code{-gdb-port} of the
2212 commands @command{target create} or @command{$target_name configure}.
2213 @xref{gdbportoverride,,option -gdb-port}.
2215 Note: when using "gdb port pipe", increasing the default remote timeout in
2216 gdb (with 'set remotetimeout') is recommended. An insufficient timeout may
2217 cause initialization to fail with "Unknown remote qXfer reply: OK".
2218 @end deffn
2220 @deffn {Config Command} {tcl port} [number]
2221 Specify or query the port used for a simplified RPC
2222 connection that can be used by clients to issue TCL commands and get the
2223 output from the Tcl engine.
2224 Intended as a machine interface.
2225 When not specified during the configuration stage,
2226 the port @var{number} defaults to 6666.
2227 When specified as "disabled", this service is not activated.
2228 @end deffn
2230 @deffn {Config Command} {telnet port} [number]
2231 Specify or query the
2232 port on which to listen for incoming telnet connections.
2233 This port is intended for interaction with one human through TCL commands.
2234 When not specified during the configuration stage,
2235 the port @var{number} defaults to 4444.
2236 When specified as "disabled", this service is not activated.
2237 @end deffn
2239 @anchor{gdbconfiguration}
2240 @section GDB Configuration
2241 @cindex GDB
2242 @cindex GDB configuration
2243 You can reconfigure some GDB behaviors if needed.
2244 The ones listed here are static and global.
2245 @xref{targetconfiguration,,Target Configuration}, about configuring individual targets.
2246 @xref{targetevents,,Target Events}, about configuring target-specific event handling.
2248 @anchor{gdbbreakpointoverride}
2249 @deffn {Command} {gdb breakpoint_override} [@option{hard}|@option{soft}|@option{disable}]
2250 Force breakpoint type for gdb @command{break} commands.
2251 This option supports GDB GUIs which don't
2252 distinguish hard versus soft breakpoints, if the default OpenOCD and
2253 GDB behaviour is not sufficient. GDB normally uses hardware
2254 breakpoints if the memory map has been set up for flash regions.
2255 @end deffn
2257 @anchor{gdbflashprogram}
2258 @deffn {Config Command} {gdb flash_program} (@option{enable}|@option{disable})
2259 Set to @option{enable} to cause OpenOCD to program the flash memory when a
2260 vFlash packet is received.
2261 The default behaviour is @option{enable}.
2262 @end deffn
2264 @deffn {Config Command} {gdb memory_map} (@option{enable}|@option{disable})
2265 Set to @option{enable} to cause OpenOCD to send the memory configuration to GDB when
2266 requested. GDB will then know when to set hardware breakpoints, and program flash
2267 using the GDB load command. @command{gdb flash_program enable} must also be enabled
2268 for flash programming to work.
2269 Default behaviour is @option{enable}.
2270 @xref{gdbflashprogram,,gdb flash_program}.
2271 @end deffn
2273 @deffn {Config Command} {gdb report_data_abort} (@option{enable}|@option{disable})
2274 Specifies whether data aborts cause an error to be reported
2275 by GDB memory read packets.
2276 The default behaviour is @option{disable};
2277 use @option{enable} see these errors reported.
2278 @end deffn
2280 @deffn {Config Command} {gdb report_register_access_error} (@option{enable}|@option{disable})
2281 Specifies whether register accesses requested by GDB register read/write
2282 packets report errors or not.
2283 The default behaviour is @option{disable};
2284 use @option{enable} see these errors reported.
2285 @end deffn
2287 @deffn {Config Command} {gdb target_description} (@option{enable}|@option{disable})
2288 Set to @option{enable} to cause OpenOCD to send the target descriptions to gdb via qXfer:features:read packet.
2289 The default behaviour is @option{enable}.
2290 @end deffn
2292 @deffn {Command} {gdb save_tdesc}
2293 Saves the target description file to the local file system.
2295 The file name is @i{target_name}.xml.
2296 @end deffn
2298 @anchor{eventpolling}
2299 @section Event Polling
2301 Hardware debuggers are parts of asynchronous systems,
2302 where significant events can happen at any time.
2303 The OpenOCD server needs to detect some of these events,
2304 so it can report them to through TCL command line
2305 or to GDB.
2307 Examples of such events include:
2309 @itemize
2310 @item One of the targets can stop running ... maybe it triggers
2311 a code breakpoint or data watchpoint, or halts itself.
2312 @item Messages may be sent over ``debug message'' channels ... many
2313 targets support such messages sent over JTAG,
2314 for receipt by the person debugging or tools.
2315 @item Loss of power ... some adapters can detect these events.
2316 @item Resets not issued through JTAG ... such reset sources
2317 can include button presses or other system hardware, sometimes
2318 including the target itself (perhaps through a watchdog).
2319 @item Debug instrumentation sometimes supports event triggering
2320 such as ``trace buffer full'' (so it can quickly be emptied)
2321 or other signals (to correlate with code behavior).
2322 @end itemize
2324 None of those events are signaled through standard JTAG signals.
2325 However, most conventions for JTAG connectors include voltage
2326 level and system reset (SRST) signal detection.
2327 Some connectors also include instrumentation signals, which
2328 can imply events when those signals are inputs.
2330 In general, OpenOCD needs to periodically check for those events,
2331 either by looking at the status of signals on the JTAG connector
2332 or by sending synchronous ``tell me your status'' JTAG requests
2333 to the various active targets.
2334 There is a command to manage and monitor that polling,
2335 which is normally done in the background.
2337 @deffn {Command} {poll} [@option{on}|@option{off}]
2338 Poll the current target for its current state.
2339 (Also, @pxref{targetcurstate,,target curstate}.)
2340 If that target is in debug mode, architecture
2341 specific information about the current state is printed.
2342 An optional parameter
2343 allows background polling to be enabled and disabled.
2345 You could use this from the TCL command shell, or
2346 from GDB using @command{monitor poll} command.
2347 Leave background polling enabled while you're using GDB.
2348 @example
2349 > poll
2350 background polling: on
2351 target state: halted
2352 target halted in ARM state due to debug-request, \
2353                current mode: Supervisor
2354 cpsr: 0x800000d3 pc: 0x11081bfc
2355 MMU: disabled, D-Cache: disabled, I-Cache: enabled
2357 @end example
2358 @end deffn
2360 @node Debug Adapter Configuration
2361 @chapter Debug Adapter Configuration
2362 @cindex config file, interface
2363 @cindex interface config file
2365 Correctly installing OpenOCD includes making your operating system give
2366 OpenOCD access to debug adapters. Once that has been done, Tcl commands
2367 are used to select which one is used, and to configure how it is used.
2369 @quotation Note
2370 Because OpenOCD started out with a focus purely on JTAG, you may find
2371 places where it wrongly presumes JTAG is the only transport protocol
2372 in use. Be aware that recent versions of OpenOCD are removing that
2373 limitation. JTAG remains more functional than most other transports.
2374 Other transports do not support boundary scan operations, or may be
2375 specific to a given chip vendor. Some might be usable only for
2376 programming flash memory, instead of also for debugging.
2377 @end quotation
2379 Debug Adapters/Interfaces/Dongles are normally configured
2380 through commands in an interface configuration
2381 file which is sourced by your @file{openocd.cfg} file, or
2382 through a command line @option{-f interface/....cfg} option.
2384 @example
2385 source [find interface/olimex-jtag-tiny.cfg]
2386 @end example
2388 These commands tell
2389 OpenOCD what type of JTAG adapter you have, and how to talk to it.
2390 A few cases are so simple that you only need to say what driver to use:
2392 @example
2393 # jlink interface
2394 adapter driver jlink
2395 @end example
2397 Most adapters need a bit more configuration than that.
2400 @section Adapter Configuration
2402 The @command{adapter driver} command tells OpenOCD what type of debug adapter you are
2403 using. Depending on the type of adapter, you may need to use one or
2404 more additional commands to further identify or configure the adapter.
2406 @deffn {Config Command} {adapter driver} name
2407 Use the adapter driver @var{name} to connect to the
2408 target.
2409 @end deffn
2411 @deffn {Command} {adapter list}
2412 List the debug adapter drivers that have been built into
2413 the running copy of OpenOCD.
2414 @end deffn
2415 @deffn {Config Command} {adapter transports} transport_name+
2416 Specifies the transports supported by this debug adapter.
2417 The adapter driver builds-in similar knowledge; use this only
2418 when external configuration (such as jumpering) changes what
2419 the hardware can support.
2420 @end deffn
2422 @anchor{adapter gpio}
2423 @deffn {Config Command} {adapter gpio [ @
2424     @option{tdo} | @option{tdi} | @option{tms} | @option{tck} | @option{trst} | @
2425     @option{swdio} | @option{swdio_dir} | @option{swclk} | @option{srst} | @
2426     @option{led} @
2427     [ @
2428         gpio_number | @option{-chip} chip_number | @
2429         @option{-active-high} | @option{-active-low} | @
2430         @option{-push-pull} | @option{-open-drain} | @option{-open-source} | @
2431         @option{-pull-none} | @option{-pull-up} | @option{-pull-down} | @
2432         @option{-init-inactive} | @option{-init-active} | @option{-init-input} @
2433     ] ]}
2435 Define the GPIO mapping that the adapter will use. The following signals can be
2436 defined:
2438 @itemize @minus
2439 @item @option{tdo}, @option{tdi}, @option{tms}, @option{tck}, @option{trst}:
2440 JTAG transport signals
2441 @item @option{swdio}, @option{swclk}: SWD transport signals
2442 @item @option{swdio_dir}: optional swdio buffer control signal
2443 @item @option{srst}: system reset signal
2444 @item @option{led}: optional activity led
2446 @end itemize
2448 Some adapters require that the GPIO chip number is set in addition to the GPIO
2449 number. The configuration options enable signals to be defined as active-high or
2450 active-low. The output drive mode can be set to push-pull, open-drain or
2451 open-source. Most adapters will have to emulate open-drain or open-source drive
2452 modes by switching between an input and output. Input and output signals can be
2453 instructed to use a pull-up or pull-down resistor, assuming it is supported by
2454 the adaptor driver and hardware. The initial state of outputs may also be set,
2455 "active" state means 1 for active-high outputs and 0 for active-low outputs.
2456 Bidirectional signals may also be initialized as an input. If the swdio signal
2457 is buffered the buffer direction can be controlled with the swdio_dir signal;
2458 the active state means that the buffer should be set as an output with respect
2459 to the adapter. The command options are cumulative with later commands able to
2460 override settings defined by earlier ones. The two commands @command{gpio led 7
2461 -active-high} and @command{gpio led -chip 1 -active-low} sent sequentially are
2462 equivalent to issuing the single command @command{gpio led 7 -chip 1
2463 -active-low}. It is not permissible to set the drive mode or initial state for
2464 signals which are inputs. The drive mode for the srst and trst signals must be
2465 set with the @command{adapter reset_config} command. It is not permissible to
2466 set the initial state of swdio_dir as it is derived from the initial state of
2467 swdio. The command @command{adapter gpio} prints the current configuration for
2468 all GPIOs while the command @command{adapter gpio gpio_name} prints the current
2469 configuration for gpio_name. Not all adapters support this generic GPIO mapping,
2470 some require their own commands to define the GPIOs used. Adapters that support
2471 the generic mapping may not support all of the listed options.
2472 @end deffn
2474 @deffn {Command} {adapter name}
2475 Returns the name of the debug adapter driver being used.
2476 @end deffn
2478 @deffn {Config Command} {adapter usb location} [<bus>-<port>[.<port>]...]
2479 Displays or specifies the physical USB port of the adapter to use. The path
2480 roots at @var{bus} and walks down the physical ports, with each
2481 @var{port} option specifying a deeper level in the bus topology, the last
2482 @var{port} denoting where the target adapter is actually plugged.
2483 The USB bus topology can be queried with the command @emph{lsusb -t} or @emph{dmesg}.
2485 This command is only available if your libusb1 is at least version 1.0.16.
2486 @end deffn
2488 @deffn {Config Command} {adapter serial} serial_string
2489 Specifies the @var{serial_string} of the adapter to use.
2490 If this command is not specified, serial strings are not checked.
2491 Only the following adapter drivers use the serial string from this command:
2492 arm-jtag-ew, cmsis_dap, esp_usb_jtag, ft232r, ftdi, hla (stlink, ti-icdi), jlink, kitprog, opendus,
2493 openjtag, osbdm, presto, rlink, st-link, usb_blaster (ublast2), usbprog, vsllink, xds110.
2494 @end deffn
2496 @section Interface Drivers
2498 Each of the interface drivers listed here must be explicitly
2499 enabled when OpenOCD is configured, in order to be made
2500 available at run time.
2502 @deffn {Interface Driver} {amt_jtagaccel}
2503 Amontec Chameleon in its JTAG Accelerator configuration,
2504 connected to a PC's EPP mode parallel port.
2505 This defines some driver-specific commands:
2507 @deffn {Config Command} {parport port} number
2508 Specifies either the address of the I/O port (default: 0x378 for LPT1) or
2509 the number of the @file{/dev/parport} device.
2510 @end deffn
2512 @deffn {Config Command} {rtck} [@option{enable}|@option{disable}]
2513 Displays status of RTCK option.
2514 Optionally sets that option first.
2515 @end deffn
2516 @end deffn
2518 @deffn {Interface Driver} {angie}
2519 This is the NanoXplore's ANGIE USB-JTAG Adapter.
2520 @end deffn
2522 @deffn {Interface Driver} {arm-jtag-ew}
2523 Olimex ARM-JTAG-EW USB adapter
2524 This has one driver-specific command:
2526 @deffn {Command} {armjtagew_info}
2527 Logs some status
2528 @end deffn
2529 @end deffn
2531 @deffn {Interface Driver} {at91rm9200}
2532 Supports bitbanged JTAG from the local system,
2533 presuming that system is an Atmel AT91rm9200
2534 and a specific set of GPIOs is used.
2535 @c command:     at91rm9200_device NAME
2536 @c chooses among list of bit configs ... only one option
2537 @end deffn
2539 @deffn {Interface Driver} {cmsis-dap}
2540 ARM CMSIS-DAP compliant based adapter v1 (USB HID based)
2541 or v2 (USB bulk).
2543 @deffn {Config Command} {cmsis-dap vid_pid} [vid pid]+
2544 The vendor ID and product ID of the CMSIS-DAP device. If not specified
2545 the driver will attempt to auto detect the CMSIS-DAP device.
2546 Currently, up to eight [@var{vid}, @var{pid}] pairs may be given, e.g.
2547 @example
2548 cmsis-dap vid_pid 0xc251 0xf001 0x0d28 0x0204
2549 @end example
2550 @end deffn
2552 @deffn {Config Command} {cmsis-dap backend} [@option{auto}|@option{usb_bulk}|@option{hid}]
2553 Specifies how to communicate with the adapter:
2555 @itemize @minus
2556 @item @option{hid} Use HID generic reports - CMSIS-DAP v1
2557 @item @option{usb_bulk} Use USB bulk - CMSIS-DAP v2
2558 @item @option{auto} First try USB bulk CMSIS-DAP v2, if not found try HID CMSIS-DAP v1.
2559 This is the default if @command{cmsis-dap backend} is not specified.
2560 @end itemize
2561 @end deffn
2563 @deffn {Config Command} {cmsis-dap usb interface} [number]
2564 Specifies the @var{number} of the USB interface to use in v2 mode (USB bulk).
2565 In most cases need not to be specified and interfaces are searched by
2566 interface string or for user class interface.
2567 @end deffn
2569 @deffn {Command} {cmsis-dap quirk} [@option{enable}|@option{disable}]
2570 Enables or disables the following workarounds of known CMSIS-DAP adapter
2571 quirks:
2572 @itemize @minus
2573 @item disconnect and re-connect before sending a switch sequence
2574 @item packets pipelining is suppressed, only one packet at a time is
2575 submitted to the adapter
2576 @end itemize
2577 The quirk workarounds are disabled by default.
2578 The command without a parameter displays current setting.
2579 @end deffn
2581 @deffn {Command} {cmsis-dap info}
2582 Display various device information, like hardware version, firmware version, current bus status.
2583 @end deffn
2585 @deffn {Command} {cmsis-dap cmd} number number ...
2586 Execute an arbitrary CMSIS-DAP command. Use for adapter testing or for handling
2587 of an adapter vendor specific command from a Tcl script.
2589 Take given numbers as bytes, assemble a CMSIS-DAP protocol command packet
2590 from them and send it to the adapter. The first 4 bytes of the adapter response
2591 are logged.
2592 See @url{https://arm-software.github.io/CMSIS_5/DAP/html/group__DAP__Commands__gr.html}
2593 @end deffn
2594 @end deffn
2596 @deffn {Interface Driver} {dummy}
2597 A dummy software-only driver for debugging.
2598 @end deffn
2600 @deffn {Interface Driver} {ep93xx}
2601 Cirrus Logic EP93xx based single-board computer bit-banging (in development)
2602 @end deffn
2604 @deffn {Interface Driver} {ftdi}
2605 This driver is for adapters using the MPSSE (Multi-Protocol Synchronous Serial
2606 Engine) mode built into many FTDI chips, such as the FT2232, FT4232 and FT232H.
2608 The driver is using libusb-1.0 in asynchronous mode to talk to the FTDI device,
2609 bypassing intermediate libraries like libftdi.
2611 Support for new FTDI based adapters can be added completely through
2612 configuration files, without the need to patch and rebuild OpenOCD.
2614 The driver uses a signal abstraction to enable Tcl configuration files to
2615 define outputs for one or several FTDI GPIO. These outputs can then be
2616 controlled using the @command{ftdi set_signal} command. Special signal names
2617 are reserved for nTRST, nSRST and LED (for blink) so that they, if defined,
2618 will be used for their customary purpose. Inputs can be read using the
2619 @command{ftdi get_signal} command.
2621 To support SWD, a signal named SWD_EN must be defined. It is set to 1 when the
2622 SWD protocol is selected. When set, the adapter should route the SWDIO pin to
2623 the data input. An SWDIO_OE signal, if defined, will be set to 1 or 0 as
2624 required by the protocol, to tell the adapter to drive the data output onto
2625 the SWDIO pin or keep the SWDIO pin Hi-Z, respectively.
2627 Depending on the type of buffer attached to the FTDI GPIO, the outputs have to
2628 be controlled differently. In order to support tristateable signals such as
2629 nSRST, both a data GPIO and an output-enable GPIO can be specified for each
2630 signal. The following output buffer configurations are supported:
2632 @itemize @minus
2633 @item Push-pull with one FTDI output as (non-)inverted data line
2634 @item Open drain with one FTDI output as (non-)inverted output-enable
2635 @item Tristate with one FTDI output as (non-)inverted data line and another
2636       FTDI output as (non-)inverted output-enable
2637 @item Unbuffered, using the FTDI GPIO as a tristate output directly by
2638       switching data and direction as necessary
2639 @end itemize
2641 These interfaces have several commands, used to configure the driver
2642 before initializing the JTAG scan chain:
2644 @deffn {Config Command} {ftdi vid_pid} [vid pid]+
2645 The vendor ID and product ID of the adapter. Up to eight
2646 [@var{vid}, @var{pid}] pairs may be given, e.g.
2647 @example
2648 ftdi vid_pid 0x0403 0xcff8 0x15ba 0x0003
2649 @end example
2650 @end deffn
2652 @deffn {Config Command} {ftdi device_desc} description
2653 Provides the USB device description (the @emph{iProduct string})
2654 of the adapter. If not specified, the device description is ignored
2655 during device selection.
2656 @end deffn
2658 @deffn {Config Command} {ftdi channel} channel
2659 Selects the channel of the FTDI device to use for MPSSE operations. Most
2660 adapters use the default, channel 0, but there are exceptions.
2661 @end deffn
2663 @deffn {Config Command} {ftdi layout_init} data direction
2664 Specifies the initial values of the FTDI GPIO data and direction registers.
2665 Each value is a 16-bit number corresponding to the concatenation of the high
2666 and low FTDI GPIO registers. The values should be selected based on the
2667 schematics of the adapter, such that all signals are set to safe levels with
2668 minimal impact on the target system. Avoid floating inputs, conflicting outputs
2669 and initially asserted reset signals.
2670 @end deffn
2672 @deffn {Command} {ftdi layout_signal} name [@option{-data}|@option{-ndata} data_mask] [@option{-input}|@option{-ninput} input_mask] [@option{-oe}|@option{-noe} oe_mask] [@option{-alias}|@option{-nalias} name]
2673 Creates a signal with the specified @var{name}, controlled by one or more FTDI
2674 GPIO pins via a range of possible buffer connections. The masks are FTDI GPIO
2675 register bitmasks to tell the driver the connection and type of the output
2676 buffer driving the respective signal. @var{data_mask} is the bitmask for the
2677 pin(s) connected to the data input of the output buffer. @option{-ndata} is
2678 used with inverting data inputs and @option{-data} with non-inverting inputs.
2679 The @option{-oe} (or @option{-noe}) option tells where the output-enable (or
2680 not-output-enable) input to the output buffer is connected. The options
2681 @option{-input} and @option{-ninput} specify the bitmask for pins to be read
2682 with the method @command{ftdi get_signal}.
2684 Both @var{data_mask} and @var{oe_mask} need not be specified. For example, a
2685 simple open-collector transistor driver would be specified with @option{-oe}
2686 only. In that case the signal can only be set to drive low or to Hi-Z and the
2687 driver will complain if the signal is set to drive high. Which means that if
2688 it's a reset signal, @command{reset_config} must be specified as
2689 @option{srst_open_drain}, not @option{srst_push_pull}.
2691 A special case is provided when @option{-data} and @option{-oe} is set to the
2692 same bitmask. Then the FTDI pin is considered being connected straight to the
2693 target without any buffer. The FTDI pin is then switched between output and
2694 input as necessary to provide the full set of low, high and Hi-Z
2695 characteristics. In all other cases, the pins specified in a signal definition
2696 are always driven by the FTDI.
2698 If @option{-alias} or @option{-nalias} is used, the signal is created
2699 identical (or with data inverted) to an already specified signal
2700 @var{name}.
2701 @end deffn
2703 @deffn {Command} {ftdi set_signal} name @option{0}|@option{1}|@option{z}
2704 Set a previously defined signal to the specified level.
2705 @itemize @minus
2706 @item @option{0}, drive low
2707 @item @option{1}, drive high
2708 @item @option{z}, set to high-impedance
2709 @end itemize
2710 @end deffn
2712 @deffn {Command} {ftdi get_signal} name
2713 Get the value of a previously defined signal.
2714 @end deffn
2716 @deffn {Command} {ftdi tdo_sample_edge} @option{rising}|@option{falling}
2717 Configure TCK edge at which the adapter samples the value of the TDO signal
2719 Due to signal propagation delays, sampling TDO on rising TCK can become quite
2720 peculiar at high JTAG clock speeds. However, FTDI chips offer a possibility to sample
2721 TDO on falling edge of TCK. With some board/adapter configurations, this may increase
2722 stability at higher JTAG clocks.
2723 @itemize @minus
2724 @item @option{rising}, sample TDO on rising edge of TCK - this is the default
2725 @item @option{falling}, sample TDO on falling edge of TCK
2726 @end itemize
2727 @end deffn
2729 For example adapter definitions, see the configuration files shipped in the
2730 @file{interface/ftdi} directory.
2732 @end deffn
2734 @deffn {Interface Driver} {ft232r}
2735 This driver is implementing synchronous bitbang mode of an FTDI FT232R,
2736 FT230X, FT231X and similar USB UART bridge ICs by reusing RS232 signals as GPIO.
2737 It currently doesn't support using CBUS pins as GPIO.
2739 List of connections (default physical pin numbers for FT232R in 28-pin SSOP package):
2740 @itemize @minus
2741 @item RXD(5) - TDI
2742 @item TXD(1) - TCK
2743 @item RTS(3) - TDO
2744 @item CTS(11) - TMS
2745 @item DTR(2) - TRST
2746 @item DCD(10) - SRST
2747 @end itemize
2749 User can change default pinout by supplying configuration
2750 commands with GPIO numbers or RS232 signal names.
2751 GPIO numbers correspond to bit numbers in FTDI GPIO register.
2752 They differ from physical pin numbers.
2753 For details see actual FTDI chip datasheets.
2754 Every JTAG line must be configured to unique GPIO number
2755 different than any other JTAG line, even those lines
2756 that are sometimes not used like TRST or SRST.
2758 FT232R
2759 @itemize @minus
2760 @item bit 7 - RI
2761 @item bit 6 - DCD
2762 @item bit 5 - DSR
2763 @item bit 4 - DTR
2764 @item bit 3 - CTS
2765 @item bit 2 - RTS
2766 @item bit 1 - RXD
2767 @item bit 0 - TXD
2768 @end itemize
2770 These interfaces have several commands, used to configure the driver
2771 before initializing the JTAG scan chain:
2773 @deffn {Config Command} {ft232r vid_pid} @var{vid} @var{pid}
2774 The vendor ID and product ID of the adapter. If not specified, default
2775 0x0403:0x6001 is used.
2776 @end deffn
2778 @deffn {Config Command} {ft232r jtag_nums} @var{tck} @var{tms} @var{tdi} @var{tdo}
2779 Set four JTAG GPIO numbers at once.
2780 If not specified, default 0 3 1 2 or TXD CTS RXD RTS is used.
2781 @end deffn
2783 @deffn {Config Command} {ft232r tck_num} @var{tck}
2784 Set TCK GPIO number. If not specified, default 0 or TXD is used.
2785 @end deffn
2787 @deffn {Config Command} {ft232r tms_num} @var{tms}
2788 Set TMS GPIO number. If not specified, default 3 or CTS is used.
2789 @end deffn
2791 @deffn {Config Command} {ft232r tdi_num} @var{tdi}
2792 Set TDI GPIO number. If not specified, default 1 or RXD is used.
2793 @end deffn
2795 @deffn {Config Command} {ft232r tdo_num} @var{tdo}
2796 Set TDO GPIO number. If not specified, default 2 or RTS is used.
2797 @end deffn
2799 @deffn {Config Command} {ft232r trst_num} @var{trst}
2800 Set TRST GPIO number. If not specified, default 4 or DTR is used.
2801 @end deffn
2803 @deffn {Config Command} {ft232r srst_num} @var{srst}
2804 Set SRST GPIO number. If not specified, default 6 or DCD is used.
2805 @end deffn
2807 @deffn {Config Command} {ft232r restore_serial} @var{word}
2808 Restore serial port after JTAG. This USB bitmode control word
2809 (16-bit) will be sent before quit. Lower byte should
2810 set GPIO direction register to a "sane" state:
2811 0x15 for TXD RTS DTR as outputs (1), others as inputs (0). Higher
2812 byte is usually 0 to disable bitbang mode.
2813 When kernel driver reattaches, serial port should continue to work.
2814 Value 0xFFFF disables sending control word and serial port,
2815 then kernel driver will not reattach.
2816 If not specified, default 0xFFFF is used.
2817 @end deffn
2819 @end deffn
2821 @deffn {Interface Driver} {remote_bitbang}
2822 Drive JTAG and SWD from a remote process. This sets up a UNIX or TCP socket
2823 connection with a remote process and sends ASCII encoded bitbang requests to
2824 that process instead of directly driving JTAG and SWD.
2826 The remote_bitbang driver is useful for debugging software running on
2827 processors which are being simulated.
2829 @deffn {Config Command} {remote_bitbang port} number
2830 Specifies the TCP port of the remote process to connect to or 0 to use UNIX
2831 sockets instead of TCP.
2832 @end deffn
2834 @deffn {Config Command} {remote_bitbang host} hostname
2835 Specifies the hostname of the remote process to connect to using TCP, or the
2836 name of the UNIX socket to use if remote_bitbang port is 0.
2837 @end deffn
2839 @deffn {Config Command} {remote_bitbang use_remote_sleep} (on|off)
2840 If this option is enabled, delays will not be executed locally but instead
2841 forwarded to the remote host. This is useful if the remote host performs its
2842 own request queuing rather than executing requests immediately.
2844 This is disabled by default. This option must only be enabled if the given
2845 remote_bitbang host supports receiving the delay information.
2846 @end deffn
2848 For example, to connect remotely via TCP to the host foobar you might have
2849 something like:
2851 @example
2852 adapter driver remote_bitbang
2853 remote_bitbang port 3335
2854 remote_bitbang host foobar
2855 @end example
2857 And if you also wished to enable remote sleeping:
2859 @example
2860 adapter driver remote_bitbang
2861 remote_bitbang port 3335
2862 remote_bitbang host foobar
2863 remote_bitbang use_remote_sleep on
2864 @end example
2866 To connect to another process running locally via UNIX sockets with socket
2867 named mysocket:
2869 @example
2870 adapter driver remote_bitbang
2871 remote_bitbang port 0
2872 remote_bitbang host mysocket
2873 @end example
2874 @end deffn
2876 @deffn {Interface Driver} {usb_blaster}
2877 USB JTAG/USB-Blaster compatibles over one of the userspace libraries
2878 for FTDI chips. These interfaces have several commands, used to
2879 configure the driver before initializing the JTAG scan chain:
2881 @deffn {Config Command} {usb_blaster vid_pid} vid pid
2882 The vendor ID and product ID of the FTDI FT245 device. If not specified,
2883 default values are used.
2884 Currently, only one @var{vid}, @var{pid} pair may be given, e.g. for
2885 Altera USB-Blaster (default):
2886 @example
2887 usb_blaster vid_pid 0x09FB 0x6001
2888 @end example
2889 The following VID/PID is for Kolja Waschk's USB JTAG:
2890 @example
2891 usb_blaster vid_pid 0x16C0 0x06AD
2892 @end example
2893 @end deffn
2895 @deffn {Command} {usb_blaster pin} (@option{pin6}|@option{pin8}) (@option{0}|@option{1}|@option{s}|@option{t})
2896 Sets the state or function of the unused GPIO pins on USB-Blasters
2897 (pins 6 and 8 on the female JTAG header). These pins can be used as
2898 SRST and/or TRST provided the appropriate connections are made on the
2899 target board.
2901 For example, to use pin 6 as SRST:
2902 @example
2903 usb_blaster pin pin6 s
2904 reset_config srst_only
2905 @end example
2906 @end deffn
2908 @deffn {Config Command} {usb_blaster lowlevel_driver} (@option{ftdi}|@option{ublast2})
2909 Chooses the low level access method for the adapter. If not specified,
2910 @option{ftdi} is selected unless it wasn't enabled during the
2911 configure stage. USB-Blaster II needs @option{ublast2}.
2912 @end deffn
2914 @deffn {Config Command} {usb_blaster firmware} @var{path}
2915 This command specifies @var{path} to access USB-Blaster II firmware
2916 image. To be used with USB-Blaster II only.
2917 @end deffn
2919 @end deffn
2921 @deffn {Interface Driver} {gw16012}
2922 Gateworks GW16012 JTAG programmer.
2923 This has one driver-specific command:
2925 @deffn {Config Command} {parport port} [port_number]
2926 Display either the address of the I/O port
2927 (default: 0x378 for LPT1) or the number of the @file{/dev/parport} device.
2928 If a parameter is provided, first switch to use that port.
2929 This is a write-once setting.
2930 @end deffn
2931 @end deffn
2933 @deffn {Interface Driver} {jlink}
2934 SEGGER J-Link family of USB adapters. It currently supports JTAG and SWD
2935 transports.
2937 @quotation Compatibility Note
2938 SEGGER released many firmware versions for the many hardware versions they
2939 produced. OpenOCD was extensively tested and intended to run on all of them,
2940 but some combinations were reported as incompatible. As a general
2941 recommendation, it is advisable to use the latest firmware version
2942 available for each hardware version. However the current V8 is a moving
2943 target, and SEGGER firmware versions released after the OpenOCD was
2944 released may not be compatible. In such cases it is recommended to
2945 revert to the last known functional version. For 0.5.0, this is from
2946 "Feb  8 2012 14:30:39", packed with 4.42c. For 0.6.0, the last known
2947 version is from "May  3 2012 18:36:22", packed with 4.46f.
2948 @end quotation
2950 @deffn {Command} {jlink hwstatus}
2951 Display various hardware related information, for example target voltage and pin
2952 states.
2953 @end deffn
2954 @deffn {Command} {jlink freemem}
2955 Display free device internal memory.
2956 @end deffn
2957 @deffn {Command} {jlink jtag} [@option{2}|@option{3}]
2958 Set the JTAG command version to be used. Without argument, show the actual JTAG
2959 command version.
2960 @end deffn
2961 @deffn {Command} {jlink targetpower}  [@option{0}|@option{1}|@option{on}|@option{off}]
2962 Switch the 5@ V target power supply on or off.
2963 Without argument, show the state of the target power supply.
2964 The target power supply is usually connected to pin 19 of the 20-pin connector.
2965 @end deffn
2966 @deffn {Command} {jlink config}
2967 Display the device configuration.
2968 @end deffn
2969 @deffn {Command} {jlink config targetpower} [@option{on}|@option{off}]
2970 Set the target power state on JTAG-pin 19. Without argument, show the target
2971 power state.
2972 @end deffn
2973 @deffn {Command} {jlink config mac} [@option{ff:ff:ff:ff:ff:ff}]
2974 Set the MAC address of the device. Without argument, show the MAC address.
2975 @end deffn
2976 @deffn {Command} {jlink config ip} [@option{A.B.C.D}(@option{/E}|@option{F.G.H.I})]
2977 Set the IP configuration of the device, where A.B.C.D is the IP address, E the
2978 bit of the subnet mask and F.G.H.I the subnet mask. Without arguments, show the
2979 IP configuration.
2980 @end deffn
2981 @deffn {Command} {jlink config usb} [@option{0} to @option{3}]
2982 Set the USB address of the device. This will also change the USB Product ID
2983 (PID) of the device. Without argument, show the USB address.
2984 @end deffn
2985 @deffn {Command} {jlink config reset}
2986 Reset the current configuration.
2987 @end deffn
2988 @deffn {Command} {jlink config write}
2989 Write the current configuration to the internal persistent storage.
2990 @end deffn
2991 @deffn {Command} {jlink emucom write} <channel> <data>
2992 Write data to an EMUCOM channel. The data needs to be encoded as hexadecimal
2993 pairs.
2995 The following example shows how to write the three bytes 0xaa, 0x0b and 0x23 to
2996 the EMUCOM channel 0x10:
2997 @example
2998 > jlink emucom write 0x10 aa0b23
2999 @end example
3000 @end deffn
3001 @deffn {Command} {jlink emucom read} <channel> <length>
3002 Read data from an EMUCOM channel. The read data is encoded as hexadecimal
3003 pairs.
3005 The following example shows how to read 4 bytes from the EMUCOM channel 0x0:
3006 @example
3007 > jlink emucom read 0x0 4
3008 77a90000
3009 @end example
3010 @end deffn
3011 @deffn {Config Command} {jlink usb} <@option{0} to @option{3}>
3012 Set the USB address of the interface, in case more than one adapter is connected
3013 to the host. If not specified, USB addresses are not considered. Device
3014 selection via USB address is not always unambiguous. It is recommended to use
3015 the serial number instead, if possible.
3017 As a configuration command, it can be used only before 'init'.
3018 @end deffn
3019 @end deffn
3021 @deffn {Interface Driver} {kitprog}
3022 This driver is for Cypress Semiconductor's KitProg adapters. The KitProg is an
3023 SWD-only adapter that is designed to be used with Cypress's PSoC and PRoC device
3024 families, but it is possible to use it with some other devices. If you are using
3025 this adapter with a PSoC or a PRoC, you may need to add
3026 @command{kitprog init_acquire_psoc} or @command{kitprog acquire_psoc} to your
3027 configuration script.
3029 Note that this driver is for the proprietary KitProg protocol, not the CMSIS-DAP
3030 mode introduced in firmware 2.14. If the KitProg is in CMSIS-DAP mode, it cannot
3031 be used with this driver, and must either be used with the cmsis-dap driver or
3032 switched back to KitProg mode. See the Cypress KitProg User Guide for
3033 instructions on how to switch KitProg modes.
3035 Known limitations:
3036 @itemize @bullet
3037 @item The frequency of SWCLK cannot be configured, and varies between 1.6 MHz
3038 and 2.7 MHz.
3039 @item For firmware versions below 2.14, "JTAG to SWD" sequences are replaced by
3040 "SWD line reset" in the driver. This is for two reasons. First, the KitProg does
3041 not support sending arbitrary SWD sequences, and only firmware 2.14 and later
3042 implement both "JTAG to SWD" and "SWD line reset" in firmware. Earlier firmware
3043 versions only implement "SWD line reset". Second, due to a firmware quirk, an
3044 SWD sequence must be sent after every target reset in order to re-establish
3045 communications with the target.
3046 @item Due in part to the limitation above, KitProg devices with firmware below
3047 version 2.14 will need to use @command{kitprog init_acquire_psoc} in order to
3048 communicate with PSoC 5LP devices. This is because, assuming debug is not
3049 disabled on the PSoC, the PSoC 5LP needs its JTAG interface switched to SWD
3050 mode before communication can begin, but prior to firmware 2.14, "JTAG to SWD"
3051 could only be sent with an acquisition sequence.
3052 @end itemize
3054 @deffn {Config Command} {kitprog init_acquire_psoc}
3055 Indicate that a PSoC acquisition sequence needs to be run during adapter init.
3056 Please be aware that the acquisition sequence hard-resets the target.
3057 @end deffn
3059 @deffn {Command} {kitprog acquire_psoc}
3060 Run a PSoC acquisition sequence immediately. Typically, this should not be used
3061 outside of the target-specific configuration scripts since it hard-resets the
3062 target as a side-effect.
3063 This is necessary for "reset halt" on some PSoC 4 series devices.
3064 @end deffn
3066 @deffn {Command} {kitprog info}
3067 Display various adapter information, such as the hardware version, firmware
3068 version, and target voltage.
3069 @end deffn
3070 @end deffn
3072 @deffn {Interface Driver} {parport}
3073 Supports PC parallel port bit-banging cables:
3074 Wigglers, PLD download cable, and more.
3075 These interfaces have several commands, used to configure the driver
3076 before initializing the JTAG scan chain:
3078 @deffn {Config Command} {parport cable} name
3079 Set the layout of the parallel port cable used to connect to the target.
3080 This is a write-once setting.
3081 Currently valid cable @var{name} values include:
3083 @itemize @minus
3084 @item @b{altium} Altium Universal JTAG cable.
3085 @item @b{arm-jtag} Same as original wiggler except SRST and
3086 TRST connections reversed and TRST is also inverted.
3087 @item @b{chameleon} The Amontec Chameleon's CPLD when operated
3088 in configuration mode. This is only used to
3089 program the Chameleon itself, not a connected target.
3090 @item @b{dlc5} The Xilinx Parallel cable III.
3091 @item @b{flashlink} The ST Parallel cable.
3092 @item @b{lattice} Lattice ispDOWNLOAD Cable
3093 @item @b{old_amt_wiggler} The Wiggler configuration that comes with
3094 some versions of
3095 Amontec's Chameleon Programmer. The new version available from
3096 the website uses the original Wiggler layout ('@var{wiggler}')
3097 @item @b{triton} The parallel port adapter found on the
3098 ``Karo Triton 1 Development Board''.
3099 This is also the layout used by the HollyGates design
3100 (see @uref{http://www.lartmaker.nl/projects/jtag/}).
3101 @item @b{wiggler} The original Wiggler layout, also supported by
3102 several clones, such as the Olimex ARM-JTAG
3103 @item @b{wiggler2} Same as original wiggler except an led is fitted on D5.
3104 @item @b{wiggler_ntrst_inverted} Same as original wiggler except TRST is inverted.
3105 @end itemize
3106 @end deffn
3108 @deffn {Config Command} {parport port} [port_number]
3109 Display either the address of the I/O port
3110 (default: 0x378 for LPT1) or the number of the @file{/dev/parport} device.
3111 If a parameter is provided, first switch to use that port.
3112 This is a write-once setting.
3114 When using PPDEV to access the parallel port, use the number of the parallel port:
3115 @option{parport port 0} (the default). If @option{parport port 0x378} is specified
3116 you may encounter a problem.
3117 @end deffn
3119 @deffn {Config Command} {parport toggling_time} [nanoseconds]
3120 Displays how many nanoseconds the hardware needs to toggle TCK;
3121 the parport driver uses this value to obey the
3122 @command{adapter speed} configuration.
3123 When the optional @var{nanoseconds} parameter is given,
3124 that setting is changed before displaying the current value.
3126 The default setting should work reasonably well on commodity PC hardware.
3127 However, you may want to calibrate for your specific hardware.
3128 @quotation Tip
3129 To measure the toggling time with a logic analyzer or a digital storage
3130 oscilloscope, follow the procedure below:
3131 @example
3132 > parport toggling_time 1000
3133 > adapter speed 500
3134 @end example
3135 This sets the maximum JTAG clock speed of the hardware, but
3136 the actual speed probably deviates from the requested 500 kHz.
3137 Now, measure the time between the two closest spaced TCK transitions.
3138 You can use @command{runtest 1000} or something similar to generate a
3139 large set of samples.
3140 Update the setting to match your measurement:
3141 @example
3142 > parport toggling_time <measured nanoseconds>
3143 @end example
3144 Now the clock speed will be a better match for @command{adapter speed}
3145 command given in OpenOCD scripts and event handlers.
3147 You can do something similar with many digital multimeters, but note
3148 that you'll probably need to run the clock continuously for several
3149 seconds before it decides what clock rate to show. Adjust the
3150 toggling time up or down until the measured clock rate is a good
3151 match with the rate you specified in the @command{adapter speed} command;
3152 be conservative.
3153 @end quotation
3154 @end deffn
3156 @deffn {Config Command} {parport write_on_exit} (@option{on}|@option{off})
3157 This will configure the parallel driver to write a known
3158 cable-specific value to the parallel interface on exiting OpenOCD.
3159 @end deffn
3161 For example, the interface configuration file for a
3162 classic ``Wiggler'' cable on LPT2 might look something like this:
3164 @example
3165 adapter driver parport
3166 parport port 0x278
3167 parport cable wiggler
3168 @end example
3169 @end deffn
3171 @deffn {Interface Driver} {presto}
3172 ASIX PRESTO USB JTAG programmer.
3173 @end deffn
3175 @deffn {Interface Driver} {rlink}
3176 Raisonance RLink USB adapter
3177 @end deffn
3179 @deffn {Interface Driver} {usbprog}
3180 usbprog is a freely programmable USB adapter.
3181 @end deffn
3183 @deffn {Interface Driver} {vsllink}
3184 vsllink is part of Versaloon which is a versatile USB programmer.
3186 @quotation Note
3187 This defines quite a few driver-specific commands,
3188 which are not currently documented here.
3189 @end quotation
3190 @end deffn
3192 @anchor{hla_interface}
3193 @deffn {Interface Driver} {hla}
3194 This is a driver that supports multiple High Level Adapters.
3195 This type of adapter does not expose some of the lower level api's
3196 that OpenOCD would normally use to access the target.
3198 Currently supported adapters include the STMicroelectronics ST-LINK, TI ICDI
3199 and Nuvoton Nu-Link.
3200 ST-LINK firmware version >= V2.J21.S4 recommended due to issues with earlier
3201 versions of firmware where serial number is reset after first use.  Suggest
3202 using ST firmware update utility to upgrade ST-LINK firmware even if current
3203 version reported is V2.J21.S4.
3205 @deffn {Config Command} {hla device_desc} description
3206 Currently Not Supported.
3207 @end deffn
3209 @deffn {Config Command} {hla layout} (@option{stlink}|@option{icdi}|@option{nulink})
3210 Specifies the adapter layout to use.
3211 @end deffn
3213 @deffn {Config Command} {hla vid_pid} [vid pid]+
3214 Pairs of vendor IDs and product IDs of the device.
3215 @end deffn
3217 @deffn {Config Command} {hla stlink_backend} (usb | tcp [port])
3218 @emph{ST-Link only:} Choose between 'exclusive' USB communication (the default backend) or
3219 'shared' mode using ST-Link TCP server (the default port is 7184).
3221 @emph{Note:} ST-Link TCP server is a binary application provided by ST
3222 available from @url{https://www.st.com/en/development-tools/st-link-server.html,
3223 ST-LINK server software module}.
3224 @end deffn
3226 @deffn {Command} {hla command} command
3227 Execute a custom adapter-specific command. The @var{command} string is
3228 passed as is to the underlying adapter layout handler.
3229 @end deffn
3230 @end deffn
3232 @anchor{st_link_dap_interface}
3233 @deffn {Interface Driver} {st-link}
3234 This is a driver that supports STMicroelectronics adapters ST-LINK/V2
3235 (from firmware V2J24), STLINK-V3 and STLINK-V3PWR, thanks to a new API that provides
3236 directly access the arm ADIv5 DAP.
3238 The new API provide access to multiple AP on the same DAP, but the
3239 maximum number of the AP port is limited by the specific firmware version
3240 (e.g. firmware V2J29 has 3 as maximum AP number, while V2J32 has 8).
3241 An error is returned for any AP number above the maximum allowed value.
3243 @emph{Note:} Either these same adapters and their older versions are
3244 also supported by @ref{hla_interface, the hla interface driver}.
3246 @deffn {Config Command} {st-link backend} (usb | tcp [port])
3247 Choose between 'exclusive' USB communication (the default backend) or
3248 'shared' mode using ST-Link TCP server (the default port is 7184).
3250 @emph{Note:} ST-Link TCP server is a binary application provided by ST
3251 available from @url{https://www.st.com/en/development-tools/st-link-server.html,
3252 ST-LINK server software module}.
3254 @emph{Note:} ST-Link TCP server does not support the SWIM transport.
3255 @end deffn
3257 @deffn {Config Command} {st-link vid_pid} [vid pid]+
3258 Pairs of vendor IDs and product IDs of the device.
3259 @end deffn
3261 @deffn {Command} {st-link cmd} rx_n (tx_byte)+
3262 Sends an arbitrary command composed by the sequence of bytes @var{tx_byte}
3263 and receives @var{rx_n} bytes.
3265 For example, the command to read the target's supply voltage is one byte 0xf7 followed
3266 by 15 bytes zero. It returns 8 bytes, where the first 4 bytes represent the ADC sampling
3267 of the reference voltage 1.2V and the last 4 bytes represent the ADC sampling of half
3268 the target's supply voltage.
3269 @example
3270 > st-link cmd 8 0xf7 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
3271 0xf1 0x05 0x00 0x00 0x0b 0x08 0x00 0x00
3272 @end example
3273 The result can be converted to Volts (ignoring the most significant bytes, always zero)
3274 @example
3275 > set a [st-link cmd 8 0xf7 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0]
3276 > set n [expr @{[lindex $a 4] + 256 * [lindex $a 5]@}]
3277 > set d [expr @{[lindex $a 0] + 256 * [lindex $a 1]@}]
3278 > echo [expr @{2 * 1.2 * $n / $d@}]
3279 3.24891518738
3280 @end example
3281 @end deffn
3282 @end deffn
3284 @deffn {Interface Driver} {opendous}
3285 opendous-jtag is a freely programmable USB adapter.
3286 @end deffn
3288 @deffn {Interface Driver} {ulink}
3289 This is the Keil ULINK v1 JTAG debugger.
3290 @end deffn
3292 @deffn {Interface Driver} {xds110}
3293 The XDS110 is included as the embedded debug probe on many Texas Instruments
3294 LaunchPad evaluation boards. The XDS110 is also available as a stand-alone USB
3295 debug probe with the added capability to supply power to the target board. The
3296 following commands are supported by the XDS110 driver:
3298 @deffn {Config Command} {xds110 supply} voltage_in_millivolts
3299 Available only on the XDS110 stand-alone probe. Sets the voltage level of the
3300 XDS110 power supply. A value of 0 leaves the supply off. Otherwise, the supply
3301 can be set to any value in the range 1800 to 3600 millivolts.
3302 @end deffn
3304 @deffn {Command} {xds110 info}
3305 Displays information about the connected XDS110 debug probe (e.g. firmware
3306 version).
3307 @end deffn
3308 @end deffn
3310 @deffn {Interface Driver} {xlnx_pcie_xvc}
3311 This driver supports the Xilinx Virtual Cable (XVC) over PCI Express.
3312 It is commonly found in Xilinx based PCI Express designs. It allows debugging
3313 fabric based JTAG/SWD devices such as Cortex-M1/M3 microcontrollers. Access to this is
3314 exposed via extended capability registers in the PCI Express configuration space.
3316 For more information see Xilinx PG245 (Section on From_PCIE_to_JTAG mode).
3318 @deffn {Config Command} {xlnx_pcie_xvc config} device
3319 Specifies the PCI Express device via parameter @var{device} to use.
3321 The correct value for @var{device} can be obtained by looking at the output
3322 of lscpi -D (first column) for the corresponding device.
3324 The string will be of the format "DDDD:BB:SS.F" such as "0000:65:00.1".
3326 @end deffn
3327 @end deffn
3329 @deffn {Interface Driver} {bcm2835gpio}
3330 This SoC is present in Raspberry Pi which is a cheap single-board computer
3331 exposing some GPIOs on its expansion header.
3333 The driver accesses memory-mapped GPIO peripheral registers directly
3334 for maximum performance, but the only possible race condition is for
3335 the pins' modes/muxing (which is highly unlikely), so it should be
3336 able to coexist nicely with both sysfs bitbanging and various
3337 peripherals' kernel drivers. The driver restores the previous
3338 configuration on exit.
3340 GPIO numbers >= 32 can't be used for performance reasons. GPIO configuration is
3341 handled by the generic command @ref{adapter gpio, @command{adapter gpio}}.
3343 See @file{interface/raspberrypi-native.cfg} for a sample config and
3344 @file{interface/raspberrypi-gpio-connector.cfg} for pinout.
3346 @deffn {Config Command} {bcm2835gpio speed_coeffs} @var{speed_coeff} @var{speed_offset}
3347 Set SPEED_COEFF and SPEED_OFFSET for delay calculations. If unspecified,
3348 speed_coeff defaults to 113714, and speed_offset defaults to 28.
3349 @end deffn
3351 @deffn {Config Command} {bcm2835gpio peripheral_mem_dev} @var{device}
3352 Set the device path for access to the memory mapped GPIO control registers.
3353 Uses @file{/dev/gpiomem} by default, this is also the preferred option with
3354 respect to system security.
3355 If overridden to @file{/dev/mem}:
3356 @itemize @minus
3357 @item OpenOCD needs @code{cap_sys_rawio} or run as root to open @file{/dev/mem}.
3358 Please be aware of security issues imposed by running OpenOCD with
3359 elevated user rights and by @file{/dev/mem} itself.
3360 @item correct @command{peripheral_base} must be configured.
3361 @item GPIO 0-27 pads are set to the limited slew rate
3362 and drive strength is reduced to 4 mA (2 mA on RPi 4).
3363 @end itemize
3365 @end deffn
3367 @deffn {Config Command} {bcm2835gpio peripheral_base} @var{base}
3368 Set the peripheral base register address to access GPIOs.
3369 Ignored if @file{/dev/gpiomem} is used. For the RPi1, use
3370 0x20000000. For RPi2 and RPi3, use 0x3F000000. For RPi4, use 0xFE000000. A full
3371 list can be found in the
3372 @uref{https://www.raspberrypi.org/documentation/hardware/raspberrypi/peripheral_addresses.md, official guide}.
3373 @end deffn
3375 @end deffn
3377 @deffn {Interface Driver} {imx_gpio}
3378 i.MX SoC is present in many community boards. Wandboard is an example
3379 of the one which is most popular.
3381 This driver is mostly the same as bcm2835gpio.
3383 See @file{interface/imx-native.cfg} for a sample config and
3384 pinout.
3386 @end deffn
3389 @deffn {Interface Driver} {am335xgpio} The AM335x SoC is present in BeagleBone
3390 Black and BeagleBone Green single-board computers which expose some of the GPIOs
3391 on the two expansion headers.
3393 For maximum performance the driver accesses memory-mapped GPIO peripheral
3394 registers directly. The memory mapping requires read and write permission to
3395 kernel memory; if /dev/gpiomem exists it will be used, otherwise /dev/mem will
3396 be used. The driver restores the GPIO state on exit.
3398 All four GPIO ports are available. GPIO configuration is handled by the generic
3399 command @ref{adapter gpio, @command{adapter gpio}}.
3401 @deffn {Config Command} {am335xgpio speed_coeffs} @var{speed_coeff} @var{speed_offset}
3402 Set SPEED_COEFF and SPEED_OFFSET for delay calculations. If unspecified
3403 speed_coeff defaults to 600000 and speed_offset defaults to 575.
3404 @end deffn
3406 See @file{interface/beaglebone-swd-native.cfg} for a sample configuration file.
3408 @end deffn
3411 @deffn {Interface Driver} {linuxgpiod}
3412 Linux provides userspace access to GPIO through libgpiod since Linux kernel
3413 version v4.6. The driver emulates either JTAG or SWD transport through
3414 bitbanging. There are no driver-specific commands, all GPIO configuration is
3415 handled by the generic command @ref{adapter gpio, @command{adapter gpio}}. This
3416 driver supports the resistor pull options provided by the @command{adapter gpio}
3417 command but the underlying hardware may not be able to support them.
3419 See @file{interface/dln-2-gpiod.cfg} for a sample configuration file.
3420 @end deffn
3423 @deffn {Interface Driver} {sysfsgpio}
3424 Linux legacy userspace access to GPIO through sysfs is deprecated from Linux kernel version v5.3.
3425 Prefer using @b{linuxgpiod}, instead.
3427 See @file{interface/sysfsgpio-raspberrypi.cfg} for a sample config.
3428 @end deffn
3431 @deffn {Interface Driver} {openjtag}
3432 OpenJTAG compatible USB adapter.
3433 This defines some driver-specific commands:
3435 @deffn {Config Command} {openjtag variant} variant
3436 Specifies the variant of the OpenJTAG adapter (see @uref{http://www.openjtag.org/}).
3437 Currently valid @var{variant} values include:
3439 @itemize @minus
3440 @item @b{standard} Standard variant (default).
3441 @item @b{cy7c65215} Cypress CY7C65215 Dual Channel USB-Serial Bridge Controller
3442 (see @uref{http://www.cypress.com/?rID=82870}).
3443 @end itemize
3444 @end deffn
3446 @deffn {Config Command} {openjtag device_desc} string
3447 The USB device description string of the adapter.
3448 This value is only used with the standard variant.
3449 @end deffn
3451 @deffn {Config Command} {openjtag vid_pid} vid pid
3452 The USB vendor ID and product ID of the adapter. If not specified, default
3453 0x0403:0x6001 is used.
3454 This value is only used with the standard variant.
3455 @example
3456 openjtag vid_pid 0x403 0x6014
3457 @end example
3458 @end deffn
3459 @end deffn
3462 @deffn {Interface Driver} {vdebug}
3463 Cadence Virtual Debug Interface driver.
3465 @deffn {Config Command} {vdebug server} host:port
3466 Specifies the host and TCP port number where the vdebug server runs.
3467 @end deffn
3469 @deffn {Config Command} {vdebug batching} value
3470 Specifies the batching method for the vdebug request. Possible values are
3471 0 for no batching
3472 1 or wr to batch write transactions together (default)
3473 2 or rw to batch both read and write transactions
3474 @end deffn
3476 @deffn {Config Command} {vdebug polling} min max
3477 Takes two values, representing the polling interval in ms. Lower values mean faster
3478 debugger responsiveness, but lower emulation performance. The minimum should be
3479 around 10, maximum should not exceed 1000, which is the default gdb and keepalive
3480 timeout value.
3481 @end deffn
3483 @deffn {Config Command} {vdebug bfm_path} path clk_period
3484 Specifies the hierarchical path and input clk period of the vdebug BFM in the design.
3485 The hierarchical path uses Verilog notation top.inst.inst
3486 The clock period must include the unit, for instance 40ns.
3487 @end deffn
3489 @deffn {Config Command} {vdebug mem_path} path base size
3490 Specifies the hierarchical path to the design memory instance for backdoor access.
3491 Up to 4 memories can be specified. The hierarchical path uses Verilog notation.
3492 The base specifies start address in the design address space, size its size in bytes.
3493 Both values can use hexadecimal notation with prefix 0x.
3494 @end deffn
3495 @end deffn
3497 @deffn {Interface Driver} {jtag_dpi}
3498 SystemVerilog Direct Programming Interface (DPI) compatible driver for
3499 JTAG devices in emulation. The driver acts as a client for the SystemVerilog
3500 DPI server interface.
3502 @deffn {Config Command} {jtag_dpi set_port} port
3503 Specifies the TCP/IP port number of the SystemVerilog DPI server interface.
3504 @end deffn
3506 @deffn {Config Command} {jtag_dpi set_address} address
3507 Specifies the TCP/IP address of the SystemVerilog DPI server interface.
3508 @end deffn
3509 @end deffn
3512 @deffn {Interface Driver} {buspirate}
3514 This driver is for the Bus Pirate (see @url{http://dangerousprototypes.com/docs/Bus_Pirate}) and compatible devices.
3515 It uses a simple data protocol over a serial port connection.
3517 Most hardware development boards have a UART, a real serial port, or a virtual USB serial device, so this driver
3518 allows you to start building your own JTAG adapter without the complexity of a custom USB connection.
3520 @deffn {Config Command} {buspirate port} serial_port
3521 Specify the serial port's filename. For example:
3522 @example
3523 buspirate port /dev/ttyUSB0
3524 @end example
3525 @end deffn
3527 @deffn {Config Command} {buspirate speed} (normal|fast)
3528 Set the communication speed to 115k (normal) or 1M (fast). For example:
3529 @example
3530 buspirate speed normal
3531 @end example
3532 @end deffn
3534 @deffn {Config Command} {buspirate mode} (normal|open-drain)
3535 Set the Bus Pirate output mode.
3536 @itemize @minus
3537 @item In normal mode (push/pull), do not enable the pull-ups, and do not connect I/O header pin VPU to JTAG VREF.
3538 @item In open drain mode, you will then need to enable the pull-ups.
3539 @end itemize
3540 For example:
3541 @example
3542 buspirate mode normal
3543 @end example
3544 @end deffn
3546 @deffn {Config Command} {buspirate pullup} (0|1)
3547 Whether to connect (1) or not (0) the I/O header pin VPU (JTAG VREF)
3548 to the pull-up/pull-down resistors on MOSI (JTAG TDI), CLK (JTAG TCK), MISO (JTAG TDO) and CS (JTAG TMS).
3549 For example:
3550 @example
3551 buspirate pullup 0
3552 @end example
3553 @end deffn
3555 @deffn {Config Command} {buspirate vreg} (0|1)
3556 Whether to enable (1) or disable (0) the built-in voltage regulator,
3557 which can be used to supply power to a test circuit through
3558 I/O header pins +3V3 and +5V. For example:
3559 @example
3560 buspirate vreg 0
3561 @end example
3562 @end deffn
3564 @deffn {Command} {buspirate led} (0|1)
3565 Turns the Bus Pirate's LED on (1) or off (0). For example:
3566 @end deffn
3567 @example
3568 buspirate led 1
3569 @end example
3571 @end deffn
3573 @deffn {Interface Driver} {esp_usb_jtag}
3574 Espressif JTAG driver to communicate with ESP32-C3, ESP32-S3 chips and ESP USB Bridge board using OpenOCD.
3575 These chips have built-in JTAG circuitry and can be debugged without any additional hardware.
3576 Only an USB cable connected to the D+/D- pins is necessary.
3578 @deffn {Command} {espusbjtag tdo}
3579 Returns the current state of the TDO line
3580 @end deffn
3582 @deffn {Command} {espusbjtag setio} setio
3583 Manually set the status of the output lines with the order of (tdi tms tck trst srst)
3584 @example
3585 espusbjtag setio 0 1 0 1 0
3586 @end example
3587 @end deffn
3589 @deffn {Config Command} {espusbjtag vid_pid} vid_pid
3590 Set vendor ID and product ID for the ESP usb jtag driver
3591 @example
3592 espusbjtag vid_pid 0x303a 0x1001
3593 @end example
3594 @end deffn
3596 @deffn {Config Command} {espusbjtag caps_descriptor} caps_descriptor
3597 Set the jtag descriptor to read capabilities of ESP usb jtag driver
3598 @example
3599 espusbjtag caps_descriptor 0x2000
3600 @end example
3601 @end deffn
3603 @deffn {Config Command} {espusbjtag chip_id} chip_id
3604 Set chip id to transfer to the ESP USB bridge board
3605 @example
3606 espusbjtag chip_id 1
3607 @end example
3608 @end deffn
3610 @end deffn
3612 @deffn {Interface Driver} {dmem} Direct Memory access debug interface
3614 The Texas Instruments K3 SoC family provides memory access to DAP
3615 and coresight control registers. This allows control over the
3616 microcontrollers directly from one of the processors on the SOC
3617 itself.
3619 For maximum performance, the driver accesses the debug registers
3620 directly over the SoC memory map. The memory mapping requires read
3621 and write permission to kernel memory via "/dev/mem" and assumes that
3622 the system firewall configurations permit direct access to the debug
3623 memory space.
3625 @verbatim
3626 +-----------+
3627 |  OpenOCD  |   SoC mem map (/dev/mem)
3628 |    on     +--------------+
3629 | Cortex-A53|              |
3630 +-----------+              |
3631                            |
3632 +-----------+        +-----v-----+
3633 |Cortex-M4F <--------+           |
3634 +-----------+        |           |
3635                      |  DebugSS  |
3636 +-----------+        |           |
3637 |Cortex-M4F <--------+           |
3638 +-----------+        +-----------+
3639 @end verbatim
3641 NOTE: Firewalls are configurable in K3 SoC and depending on various types of
3642 device configuration, this function may be blocked out. Typical behavior
3643 observed in such cases is a firewall exception report on the security
3644 controller and armv8 processor reporting a system error.
3646 See @file{tcl/interface/ti_k3_am625-swd-native.cfg} for a sample configuration
3647 file.
3649 @deffn {Command} {dmem info}
3650 Print the DAPBUS dmem configuration.
3651 @end deffn
3653 @deffn {Config Command} {dmem device} device_path
3654 Set the DAPBUS memory access device (default: /dev/mem).
3655 @end deffn
3657 @deffn {Config Command} {dmem base_address} base_address
3658 Set the DAPBUS base address which is used to access CoreSight
3659 compliant Access Ports (APs) directly.
3660 @end deffn
3662 @deffn {Config Command} {dmem ap_address_offset} offset_address
3663 Set the address offset between Access Ports (APs).
3664 @end deffn
3666 @deffn {Config Command} {dmem max_aps} n
3667 Set the maximum number of valid access ports on the SoC.
3668 @end deffn
3670 @deffn {Config Command} {dmem emu_ap_list} n
3671 Set the list of Access Ports (APs) that need to be emulated. This
3672 emulation mode supports software translation of an AP request into an
3673 address mapped transaction that does not rely on physical AP hardware.
3674 This maybe needed if the AP is either denied access via memory map or
3675 protected using other SoC mechanisms.
3676 @end deffn
3678 @deffn {Config Command} {dmem emu_base_address_range} base_address address_window_size
3679 Set the emulated address and address window size. Both of these
3680 parameters must be aligned to page size.
3681 @end deffn
3683 @end deffn
3685 @section Transport Configuration
3686 @cindex Transport
3687 As noted earlier, depending on the version of OpenOCD you use,
3688 and the debug adapter you are using,
3689 several transports may be available to
3690 communicate with debug targets (or perhaps to program flash memory).
3691 @deffn {Command} {transport list}
3692 displays the names of the transports supported by this
3693 version of OpenOCD.
3694 @end deffn
3696 @deffn {Command} {transport select} [transport_name]
3697 Select which of the supported transports to use in this OpenOCD session.
3699 When invoked with @option{transport_name}, attempts to select the named
3700 transport. The transport must be supported by the debug adapter
3701 hardware and by the version of OpenOCD you are using (including the
3702 adapter's driver).
3703 When invoked with no transport name:
3704 @itemize @minus
3705 @item if no transport has been selected yet, it auto-selects the first transport supported by the debug adapter
3706 @item it returns the name of the session's selected transport
3707 @end itemize
3708 @end deffn
3710 @subsection JTAG Transport
3711 @cindex JTAG
3712 JTAG is the original transport supported by OpenOCD, and most
3713 of the OpenOCD commands support it.
3714 JTAG transports expose a chain of one or more Test Access Points (TAPs),
3715 each of which must be explicitly declared.
3716 JTAG supports both debugging and boundary scan testing.
3717 Flash programming support is built on top of debug support.
3719 JTAG transport is selected with the command @command{transport select
3720 jtag}. Unless your adapter uses either @ref{hla_interface,the hla interface
3721 driver} (in which case the command is @command{transport select hla_jtag})
3722 or @ref{st_link_dap_interface,the st-link interface driver} (in which case
3723 the command is @command{transport select dapdirect_jtag}).
3725 @subsection SWD Transport
3726 @cindex SWD
3727 @cindex Serial Wire Debug
3728 SWD (Serial Wire Debug) is an ARM-specific transport which exposes one
3729 Debug Access Point (DAP, which must be explicitly declared.
3730 (SWD uses fewer signal wires than JTAG.)
3731 SWD is debug-oriented, and does not support boundary scan testing.
3732 Flash programming support is built on top of debug support.
3733 (Some processors support both JTAG and SWD.)
3735 SWD transport is selected with the command @command{transport select
3736 swd}. Unless your adapter uses either @ref{hla_interface,the hla interface
3737 driver} (in which case the command is @command{transport select hla_swd})
3738 or @ref{st_link_dap_interface,the st-link interface driver} (in which case
3739 the command is @command{transport select dapdirect_swd}).
3741 @deffn {Config Command} {swd newdap} ...
3742 Declares a single DAP which uses SWD transport.
3743 Parameters are currently the same as "jtag newtap" but this is
3744 expected to change.
3745 @end deffn
3747 @cindex SWD multi-drop
3748 The newer SWD devices (SW-DP v2 or SWJ-DP v2) support the multi-drop extension
3749 of SWD protocol: two or more devices can be connected to one SWD adapter.
3750 SWD transport works in multi-drop mode if @ref{dap_create,DAP} is configured
3751 with both @code{-dp-id} and @code{-instance-id} parameters regardless how many
3752 DAPs are created.
3754 Not all adapters and adapter drivers support SWD multi-drop. Only the following
3755 adapter drivers are SWD multi-drop capable:
3756 cmsis_dap (use an adapter with CMSIS-DAP version 2.0), ftdi, all bitbang based.
3758 @subsection SPI Transport
3759 @cindex SPI
3760 @cindex Serial Peripheral Interface
3761 The Serial Peripheral Interface (SPI) is a general purpose transport
3762 which uses four wire signaling. Some processors use it as part of a
3763 solution for flash programming.
3765 @anchor{swimtransport}
3766 @subsection SWIM Transport
3767 @cindex SWIM
3768 @cindex Single Wire Interface Module
3769 The Single Wire Interface Module (SWIM) is a low-pin-count debug protocol used
3770 by the STMicroelectronics MCU family STM8 and documented in the
3771 @uref{https://www.st.com/resource/en/user_manual/cd00173911.pdf, User Manual UM470}.
3773 SWIM does not support boundary scan testing nor multiple cores.
3775 The SWIM transport is selected with the command @command{transport select swim}.
3777 The concept of TAPs does not fit in the protocol since SWIM does not implement
3778 a scan chain. Nevertheless, the current SW model of OpenOCD requires defining a
3779 virtual SWIM TAP through the command @command{swim newtap basename tap_type}.
3780 The TAP definition must precede the target definition command
3781 @command{target create target_name stm8 -chain-position basename.tap_type}.
3783 @anchor{jtagspeed}
3784 @section JTAG Speed
3785 JTAG clock setup is part of system setup.
3786 It @emph{does not belong with interface setup} since any interface
3787 only knows a few of the constraints for the JTAG clock speed.
3788 Sometimes the JTAG speed is
3789 changed during the target initialization process: (1) slow at
3790 reset, (2) program the CPU clocks, (3) run fast.
3791 Both the "slow" and "fast" clock rates are functions of the
3792 oscillators used, the chip, the board design, and sometimes
3793 power management software that may be active.
3795 The speed used during reset, and the scan chain verification which
3796 follows reset, can be adjusted using a @code{reset-start}
3797 target event handler.
3798 It can then be reconfigured to a faster speed by a
3799 @code{reset-init} target event handler after it reprograms those
3800 CPU clocks, or manually (if something else, such as a boot loader,
3801 sets up those clocks).
3802 @xref{targetevents,,Target Events}.
3803 When the initial low JTAG speed is a chip characteristic, perhaps
3804 because of a required oscillator speed, provide such a handler
3805 in the target config file.
3806 When that speed is a function of a board-specific characteristic
3807 such as which speed oscillator is used, it belongs in the board
3808 config file instead.
3809 In both cases it's safest to also set the initial JTAG clock rate
3810 to that same slow speed, so that OpenOCD never starts up using a
3811 clock speed that's faster than the scan chain can support.
3813 @example
3814 jtag_rclk 3000
3815 $_TARGET.cpu configure -event reset-start @{ jtag_rclk 3000 @}
3816 @end example
3818 If your system supports adaptive clocking (RTCK), configuring
3819 JTAG to use that is probably the most robust approach.
3820 However, it introduces delays to synchronize clocks; so it
3821 may not be the fastest solution.
3823 @b{NOTE:} Script writers should consider using @command{jtag_rclk}
3824 instead of @command{adapter speed}, but only for (ARM) cores and boards
3825 which support adaptive clocking.
3827 @deffn {Command} {adapter speed} max_speed_kHz
3828 A non-zero speed is in KHZ. Hence: 3000 is 3mhz.
3829 JTAG interfaces usually support a limited number of
3830 speeds. The speed actually used won't be faster
3831 than the speed specified.
3833 Chip data sheets generally include a top JTAG clock rate.
3834 The actual rate is often a function of a CPU core clock,
3835 and is normally less than that peak rate.
3836 For example, most ARM cores accept at most one sixth of the CPU clock.
3838 Speed 0 (khz) selects RTCK method.
3839 @xref{faqrtck,,FAQ RTCK}.
3840 If your system uses RTCK, you won't need to change the
3841 JTAG clocking after setup.
3842 Not all interfaces, boards, or targets support ``rtck''.
3843 If the interface device can not
3844 support it, an error is returned when you try to use RTCK.
3845 @end deffn
3847 @defun jtag_rclk fallback_speed_kHz
3848 @cindex adaptive clocking
3849 @cindex RTCK
3850 This Tcl proc (defined in @file{startup.tcl}) attempts to enable RTCK/RCLK.
3851 If that fails (maybe the interface, board, or target doesn't
3852 support it), falls back to the specified frequency.
3853 @example
3854 # Fall back to 3mhz if RTCK is not supported
3855 jtag_rclk 3000
3856 @end example
3857 @end defun
3859 @node Reset Configuration
3860 @chapter Reset Configuration
3861 @cindex Reset Configuration
3863 Every system configuration may require a different reset
3864 configuration. This can also be quite confusing.
3865 Resets also interact with @var{reset-init} event handlers,
3866 which do things like setting up clocks and DRAM, and
3867 JTAG clock rates. (@xref{jtagspeed,,JTAG Speed}.)
3868 They can also interact with JTAG routers.
3869 Please see the various board files for examples.
3871 @quotation Note
3872 To maintainers and integrators:
3873 Reset configuration touches several things at once.
3874 Normally the board configuration file
3875 should define it and assume that the JTAG adapter supports
3876 everything that's wired up to the board's JTAG connector.
3878 However, the target configuration file could also make note
3879 of something the silicon vendor has done inside the chip,
3880 which will be true for most (or all) boards using that chip.
3881 And when the JTAG adapter doesn't support everything, the
3882 user configuration file will need to override parts of
3883 the reset configuration provided by other files.
3884 @end quotation
3886 @section Types of Reset
3888 There are many kinds of reset possible through JTAG, but
3889 they may not all work with a given board and adapter.
3890 That's part of why reset configuration can be error prone.
3892 @itemize @bullet
3893 @item
3894 @emph{System Reset} ... the @emph{SRST} hardware signal
3895 resets all chips connected to the JTAG adapter, such as processors,
3896 power management chips, and I/O controllers. Normally resets triggered
3897 with this signal behave exactly like pressing a RESET button.
3898 @item
3899 @emph{JTAG TAP Reset} ... the @emph{TRST} hardware signal resets
3900 just the TAP controllers connected to the JTAG adapter.
3901 Such resets should not be visible to the rest of the system; resetting a
3902 device's TAP controller just puts that controller into a known state.
3903 @item
3904 @emph{Emulation Reset} ... many devices can be reset through JTAG
3905 commands. These resets are often distinguishable from system
3906 resets, either explicitly (a "reset reason" register says so)
3907 or implicitly (not all parts of the chip get reset).
3908 @item
3909 @emph{Other Resets} ... system-on-chip devices often support
3910 several other types of reset.
3911 You may need to arrange that a watchdog timer stops
3912 while debugging, preventing a watchdog reset.
3913 There may be individual module resets.
3914 @end itemize
3916 In the best case, OpenOCD can hold SRST, then reset
3917 the TAPs via TRST and send commands through JTAG to halt the
3918 CPU at the reset vector before the 1st instruction is executed.
3919 Then when it finally releases the SRST signal, the system is
3920 halted under debugger control before any code has executed.
3921 This is the behavior required to support the @command{reset halt}
3922 and @command{reset init} commands; after @command{reset init} a
3923 board-specific script might do things like setting up DRAM.
3924 (@xref{resetcommand,,Reset Command}.)
3926 @anchor{srstandtrstissues}
3927 @section SRST and TRST Issues
3929 Because SRST and TRST are hardware signals, they can have a
3930 variety of system-specific constraints. Some of the most
3931 common issues are:
3933 @itemize @bullet
3935 @item @emph{Signal not available} ... Some boards don't wire
3936 SRST or TRST to the JTAG connector. Some JTAG adapters don't
3937 support such signals even if they are wired up.
3938 Use the @command{reset_config} @var{signals} options to say
3939 when either of those signals is not connected.
3940 When SRST is not available, your code might not be able to rely
3941 on controllers having been fully reset during code startup.
3942 Missing TRST is not a problem, since JTAG-level resets can
3943 be triggered using with TMS signaling.
3945 @item @emph{Signals shorted} ... Sometimes a chip, board, or
3946 adapter will connect SRST to TRST, instead of keeping them separate.
3947 Use the @command{reset_config} @var{combination} options to say
3948 when those signals aren't properly independent.
3950 @item @emph{Timing} ... Reset circuitry like a resistor/capacitor
3951 delay circuit, reset supervisor, or on-chip features can extend
3952 the effect of a JTAG adapter's reset for some time after the adapter
3953 stops issuing the reset. For example, there may be chip or board
3954 requirements that all reset pulses last for at least a
3955 certain amount of time; and reset buttons commonly have
3956 hardware debouncing.
3957 Use the @command{adapter srst delay} and @command{jtag_ntrst_delay}
3958 commands to say when extra delays are needed.
3960 @item @emph{Drive type} ... Reset lines often have a pullup
3961 resistor, letting the JTAG interface treat them as open-drain
3962 signals. But that's not a requirement, so the adapter may need
3963 to use push/pull output drivers.
3964 Also, with weak pullups it may be advisable to drive
3965 signals to both levels (push/pull) to minimize rise times.
3966 Use the @command{reset_config} @var{trst_type} and
3967 @var{srst_type} parameters to say how to drive reset signals.
3969 @item @emph{Special initialization} ... Targets sometimes need
3970 special JTAG initialization sequences to handle chip-specific
3971 issues (not limited to errata).
3972 For example, certain JTAG commands might need to be issued while
3973 the system as a whole is in a reset state (SRST active)
3974 but the JTAG scan chain is usable (TRST inactive).
3975 Many systems treat combined assertion of SRST and TRST as a
3976 trigger for a harder reset than SRST alone.
3977 Such custom reset handling is discussed later in this chapter.
3978 @end itemize
3980 There can also be other issues.
3981 Some devices don't fully conform to the JTAG specifications.
3982 Trivial system-specific differences are common, such as
3983 SRST and TRST using slightly different names.
3984 There are also vendors who distribute key JTAG documentation for
3985 their chips only to developers who have signed a Non-Disclosure
3986 Agreement (NDA).
3988 Sometimes there are chip-specific extensions like a requirement to use
3989 the normally-optional TRST signal (precluding use of JTAG adapters which
3990 don't pass TRST through), or needing extra steps to complete a TAP reset.
3992 In short, SRST and especially TRST handling may be very finicky,
3993 needing to cope with both architecture and board specific constraints.
3995 @section Commands for Handling Resets
3997 @deffn {Command} {adapter srst pulse_width} milliseconds
3998 Minimum amount of time (in milliseconds) OpenOCD should wait
3999 after asserting nSRST (active-low system reset) before
4000 allowing it to be deasserted.
4001 @end deffn
4003 @deffn {Command} {adapter srst delay} milliseconds
4004 How long (in milliseconds) OpenOCD should wait after deasserting
4005 nSRST (active-low system reset) before starting new JTAG operations.
4006 When a board has a reset button connected to SRST line it will
4007 probably have hardware debouncing, implying you should use this.
4008 @end deffn
4010 @deffn {Command} {jtag_ntrst_assert_width} milliseconds
4011 Minimum amount of time (in milliseconds) OpenOCD should wait
4012 after asserting nTRST (active-low JTAG TAP reset) before
4013 allowing it to be deasserted.
4014 @end deffn
4016 @deffn {Command} {jtag_ntrst_delay} milliseconds
4017 How long (in milliseconds) OpenOCD should wait after deasserting
4018 nTRST (active-low JTAG TAP reset) before starting new JTAG operations.
4019 @end deffn
4021 @anchor{reset_config}
4022 @deffn {Command} {reset_config} mode_flag ...
4023 This command displays or modifies the reset configuration
4024 of your combination of JTAG board and target in target
4025 configuration scripts.
4027 Information earlier in this section describes the kind of problems
4028 the command is intended to address (@pxref{srstandtrstissues,,SRST and TRST Issues}).
4029 As a rule this command belongs only in board config files,
4030 describing issues like @emph{board doesn't connect TRST};
4031 or in user config files, addressing limitations derived
4032 from a particular combination of interface and board.
4033 (An unlikely example would be using a TRST-only adapter
4034 with a board that only wires up SRST.)
4036 The @var{mode_flag} options can be specified in any order, but only one
4037 of each type -- @var{signals}, @var{combination}, @var{gates},
4038 @var{trst_type}, @var{srst_type} and @var{connect_type}
4039 -- may be specified at a time.
4040 If you don't provide a new value for a given type, its previous
4041 value (perhaps the default) is unchanged.
4042 For example, this means that you don't need to say anything at all about
4043 TRST just to declare that if the JTAG adapter should want to drive SRST,
4044 it must explicitly be driven high (@option{srst_push_pull}).
4046 @itemize
4047 @item
4048 @var{signals} can specify which of the reset signals are connected.
4049 For example, If the JTAG interface provides SRST, but the board doesn't
4050 connect that signal properly, then OpenOCD can't use it.
4051 Possible values are @option{none} (the default), @option{trst_only},
4052 @option{srst_only} and @option{trst_and_srst}.
4054 @quotation Tip
4055 If your board provides SRST and/or TRST through the JTAG connector,
4056 you must declare that so those signals can be used.
4057 @end quotation
4059 @item
4060 The @var{combination} is an optional value specifying broken reset
4061 signal implementations.
4062 The default behaviour if no option given is @option{separate},
4063 indicating everything behaves normally.
4064 @option{srst_pulls_trst} states that the
4065 test logic is reset together with the reset of the system (e.g. NXP
4066 LPC2000, "broken" board layout), @option{trst_pulls_srst} says that
4067 the system is reset together with the test logic (only hypothetical, I
4068 haven't seen hardware with such a bug, and can be worked around).
4069 @option{combined} implies both @option{srst_pulls_trst} and
4070 @option{trst_pulls_srst}.
4072 @item
4073 The @var{gates} tokens control flags that describe some cases where
4074 JTAG may be unavailable during reset.
4075 @option{srst_gates_jtag} (default)
4076 indicates that asserting SRST gates the
4077 JTAG clock. This means that no communication can happen on JTAG
4078 while SRST is asserted.
4079 Its converse is @option{srst_nogate}, indicating that JTAG commands
4080 can safely be issued while SRST is active.
4082 @item
4083 The @var{connect_type} tokens control flags that describe some cases where
4084 SRST is asserted while connecting to the target. @option{srst_nogate}
4085 is required to use this option.
4086 @option{connect_deassert_srst} (default)
4087 indicates that SRST will not be asserted while connecting to the target.
4088 Its converse is @option{connect_assert_srst}, indicating that SRST will
4089 be asserted before any target connection.
4090 Only some targets support this feature, STM32 and STR9 are examples.
4091 This feature is useful if you are unable to connect to your target due
4092 to incorrect options byte config or illegal program execution.
4093 @end itemize
4095 The optional @var{trst_type} and @var{srst_type} parameters allow the
4096 driver mode of each reset line to be specified. These values only affect
4097 JTAG interfaces with support for different driver modes, like the Amontec
4098 JTAGkey and JTAG Accelerator. Also, they are necessarily ignored if the
4099 relevant signal (TRST or SRST) is not connected.
4101 @itemize
4102 @item
4103 Possible @var{trst_type} driver modes for the test reset signal (TRST)
4104 are the default @option{trst_push_pull}, and @option{trst_open_drain}.
4105 Most boards connect this signal to a pulldown, so the JTAG TAPs
4106 never leave reset unless they are hooked up to a JTAG adapter.
4108 @item
4109 Possible @var{srst_type} driver modes for the system reset signal (SRST)
4110 are the default @option{srst_open_drain}, and @option{srst_push_pull}.
4111 Most boards connect this signal to a pullup, and allow the
4112 signal to be pulled low by various events including system
4113 power-up and pressing a reset button.
4114 @end itemize
4115 @end deffn
4117 @section Custom Reset Handling
4118 @cindex events
4120 OpenOCD has several ways to help support the various reset
4121 mechanisms provided by chip and board vendors.
4122 The commands shown in the previous section give standard parameters.
4123 There are also @emph{event handlers} associated with TAPs or Targets.
4124 Those handlers are Tcl procedures you can provide, which are invoked
4125 at particular points in the reset sequence.
4127 @emph{When SRST is not an option} you must set
4128 up a @code{reset-assert} event handler for your target.
4129 For example, some JTAG adapters don't include the SRST signal;
4130 and some boards have multiple targets, and you won't always
4131 want to reset everything at once.
4133 After configuring those mechanisms, you might still
4134 find your board doesn't start up or reset correctly.
4135 For example, maybe it needs a slightly different sequence
4136 of SRST and/or TRST manipulations, because of quirks that
4137 the @command{reset_config} mechanism doesn't address;
4138 or asserting both might trigger a stronger reset, which
4139 needs special attention.
4141 Experiment with lower level operations, such as
4142 @command{adapter assert}, @command{adapter deassert}
4143 and the @command{jtag arp_*} operations shown here,
4144 to find a sequence of operations that works.
4145 @xref{JTAG Commands}.
4146 When you find a working sequence, it can be used to override
4147 @command{jtag_init}, which fires during OpenOCD startup
4148 (@pxref{configurationstage,,Configuration Stage});
4149 or @command{init_reset}, which fires during reset processing.
4151 You might also want to provide some project-specific reset
4152 schemes. For example, on a multi-target board the standard
4153 @command{reset} command would reset all targets, but you
4154 may need the ability to reset only one target at time and
4155 thus want to avoid using the board-wide SRST signal.
4157 @deffn {Overridable Procedure} {init_reset} mode
4158 This is invoked near the beginning of the @command{reset} command,
4159 usually to provide as much of a cold (power-up) reset as practical.
4160 By default it is also invoked from @command{jtag_init} if
4161 the scan chain does not respond to pure JTAG operations.
4162 The @var{mode} parameter is the parameter given to the
4163 low level reset command (@option{halt},
4164 @option{init}, or @option{run}), @option{setup},
4165 or potentially some other value.
4167 The default implementation just invokes @command{jtag arp_init-reset}.
4168 Replacements will normally build on low level JTAG
4169 operations such as @command{adapter assert} and @command{adapter deassert}.
4170 Operations here must not address individual TAPs
4171 (or their associated targets)
4172 until the JTAG scan chain has first been verified to work.
4174 Implementations must have verified the JTAG scan chain before
4175 they return.
4176 This is done by calling @command{jtag arp_init}
4177 (or @command{jtag arp_init-reset}).
4178 @end deffn
4180 @deffn {Command} {jtag arp_init}
4181 This validates the scan chain using just the four
4182 standard JTAG signals (TMS, TCK, TDI, TDO).
4183 It starts by issuing a JTAG-only reset.
4184 Then it performs checks to verify that the scan chain configuration
4185 matches the TAPs it can observe.
4186 Those checks include checking IDCODE values for each active TAP,
4187 and verifying the length of their instruction registers using
4188 TAP @code{-ircapture} and @code{-irmask} values.
4189 If these tests all pass, TAP @code{setup} events are
4190 issued to all TAPs with handlers for that event.
4191 @end deffn
4193 @deffn {Command} {jtag arp_init-reset}
4194 This uses TRST and SRST to try resetting
4195 everything on the JTAG scan chain
4196 (and anything else connected to SRST).
4197 It then invokes the logic of @command{jtag arp_init}.
4198 @end deffn
4201 @node TAP Declaration
4202 @chapter TAP Declaration
4203 @cindex TAP declaration
4204 @cindex TAP configuration
4206 @emph{Test Access Ports} (TAPs) are the core of JTAG.
4207 TAPs serve many roles, including:
4209 @itemize @bullet
4210 @item @b{Debug Target} A CPU TAP can be used as a GDB debug target.
4211 @item @b{Flash Programming} Some chips program the flash directly via JTAG.
4212 Others do it indirectly, making a CPU do it.
4213 @item @b{Program Download} Using the same CPU support GDB uses,
4214 you can initialize a DRAM controller, download code to DRAM, and then
4215 start running that code.
4216 @item @b{Boundary Scan} Most chips support boundary scan, which
4217 helps test for board assembly problems like solder bridges
4218 and missing connections.
4219 @end itemize
4221 OpenOCD must know about the active TAPs on your board(s).
4222 Setting up the TAPs is the core task of your configuration files.
4223 Once those TAPs are set up, you can pass their names to code
4224 which sets up CPUs and exports them as GDB targets,
4225 probes flash memory, performs low-level JTAG operations, and more.
4227 @section Scan Chains
4228 @cindex scan chain
4230 TAPs are part of a hardware @dfn{scan chain},
4231 which is a daisy chain of TAPs.
4232 They also need to be added to
4233 OpenOCD's software mirror of that hardware list,
4234 giving each member a name and associating other data with it.
4235 Simple scan chains, with a single TAP, are common in
4236 systems with a single microcontroller or microprocessor.
4237 More complex chips may have several TAPs internally.
4238 Very complex scan chains might have a dozen or more TAPs:
4239 several in one chip, more in the next, and connecting
4240 to other boards with their own chips and TAPs.
4242 You can display the list with the @command{scan_chain} command.
4243 (Don't confuse this with the list displayed by the @command{targets}
4244 command, presented in the next chapter.
4245 That only displays TAPs for CPUs which are configured as
4246 debugging targets.)
4247 Here's what the scan chain might look like for a chip more than one TAP:
4249 @verbatim
4250    TapName            Enabled IdCode     Expected   IrLen IrCap IrMask
4251 -- ------------------ ------- ---------- ---------- ----- ----- ------
4252  0 omap5912.dsp          Y    0x03df1d81 0x03df1d81    38 0x01  0x03
4253  1 omap5912.arm          Y    0x0692602f 0x0692602f     4 0x01  0x0f
4254  2 omap5912.unknown      Y    0x00000000 0x00000000     8 0x01  0x03
4255 @end verbatim
4257 OpenOCD can detect some of that information, but not all
4258 of it. @xref{autoprobing,,Autoprobing}.
4259 Unfortunately, those TAPs can't always be autoconfigured,
4260 because not all devices provide good support for that.
4261 JTAG doesn't require supporting IDCODE instructions, and
4262 chips with JTAG routers may not link TAPs into the chain
4263 until they are told to do so.
4265 The configuration mechanism currently supported by OpenOCD
4266 requires explicit configuration of all TAP devices using
4267 @command{jtag newtap} commands, as detailed later in this chapter.
4268 A command like this would declare one tap and name it @code{chip1.cpu}:
4270 @example
4271 jtag newtap chip1 cpu -irlen 4 -expected-id 0x3ba00477
4272 @end example
4274 Each target configuration file lists the TAPs provided
4275 by a given chip.
4276 Board configuration files combine all the targets on a board,
4277 and so forth.
4278 Note that @emph{the order in which TAPs are declared is very important.}
4279 That declaration order must match the order in the JTAG scan chain,
4280 both inside a single chip and between them.
4281 @xref{faqtaporder,,FAQ TAP Order}.
4283 For example, the STMicroelectronics STR912 chip has
4284 three separate TAPs@footnote{See the ST
4285 document titled: @emph{STR91xFAxxx, Section 3.15 Jtag Interface, Page:
4286 28/102, Figure 3: JTAG chaining inside the STR91xFA}.
4287 @url{http://eu.st.com/stonline/products/literature/ds/13495.pdf}}.
4288 To configure those taps, @file{target/str912.cfg}
4289 includes commands something like this:
4291 @example
4292 jtag newtap str912 flash ... params ...
4293 jtag newtap str912 cpu ... params ...
4294 jtag newtap str912 bs ... params ...
4295 @end example
4297 Actual config files typically use a variable such as @code{$_CHIPNAME}
4298 instead of literals like @option{str912}, to support more than one chip
4299 of each type.  @xref{Config File Guidelines}.
4301 @deffn {Command} {jtag names}
4302 Returns the names of all current TAPs in the scan chain.
4303 Use @command{jtag cget} or @command{jtag tapisenabled}
4304 to examine attributes and state of each TAP.
4305 @example
4306 foreach t [jtag names] @{
4307     puts [format "TAP: %s\n" $t]
4309 @end example
4310 @end deffn
4312 @deffn {Command} {scan_chain}
4313 Displays the TAPs in the scan chain configuration,
4314 and their status.
4315 The set of TAPs listed by this command is fixed by
4316 exiting the OpenOCD configuration stage,
4317 but systems with a JTAG router can
4318 enable or disable TAPs dynamically.
4319 @end deffn
4321 @c FIXME! "jtag cget" should be able to return all TAP
4322 @c attributes, like "$target_name cget" does for targets.
4324 @c Probably want "jtag eventlist", and a "tap-reset" event
4325 @c (on entry to RESET state).
4327 @section TAP Names
4328 @cindex dotted name
4330 When TAP objects are declared with @command{jtag newtap},
4331 a @dfn{dotted.name} is created for the TAP, combining the
4332 name of a module (usually a chip) and a label for the TAP.
4333 For example: @code{xilinx.tap}, @code{str912.flash},
4334 @code{omap3530.jrc}, @code{dm6446.dsp}, or @code{stm32.cpu}.
4335 Many other commands use that dotted.name to manipulate or
4336 refer to the TAP. For example, CPU configuration uses the
4337 name, as does declaration of NAND or NOR flash banks.
4339 The components of a dotted name should follow ``C'' symbol
4340 name rules: start with an alphabetic character, then numbers
4341 and underscores are OK; while others (including dots!) are not.
4343 @section TAP Declaration Commands
4345 @deffn {Config Command} {jtag newtap} chipname tapname configparams...
4346 Declares a new TAP with the dotted name @var{chipname}.@var{tapname},
4347 and configured according to the various @var{configparams}.
4349 The @var{chipname} is a symbolic name for the chip.
4350 Conventionally target config files use @code{$_CHIPNAME},
4351 defaulting to the model name given by the chip vendor but
4352 overridable.
4354 @cindex TAP naming convention
4355 The @var{tapname} reflects the role of that TAP,
4356 and should follow this convention:
4358 @itemize @bullet
4359 @item @code{bs} -- For boundary scan if this is a separate TAP;
4360 @item @code{cpu} -- The main CPU of the chip, alternatively
4361 @code{arm} and @code{dsp} on chips with both ARM and DSP CPUs,
4362 @code{arm1} and @code{arm2} on chips with two ARMs, and so forth;
4363 @item @code{etb} -- For an embedded trace buffer (example: an ARM ETB11);
4364 @item @code{flash} -- If the chip has a flash TAP, like the str912;
4365 @item @code{jrc} -- For JTAG route controller (example: the ICEPick modules
4366 on many Texas Instruments chips, like the OMAP3530 on Beagleboards);
4367 @item @code{tap} -- Should be used only for FPGA- or CPLD-like devices
4368 with a single TAP;
4369 @item @code{unknownN} -- If you have no idea what the TAP is for (N is a number);
4370 @item @emph{when in doubt} -- Use the chip maker's name in their data sheet.
4371 For example, the Freescale i.MX31 has a SDMA (Smart DMA) with
4372 a JTAG TAP; that TAP should be named @code{sdma}.
4373 @end itemize
4375 Every TAP requires at least the following @var{configparams}:
4377 @itemize @bullet
4378 @item @code{-irlen} @var{NUMBER}
4379 @*The length in bits of the
4380 instruction register, such as 4 or 5 bits.
4381 @end itemize
4383 A TAP may also provide optional @var{configparams}:
4385 @itemize @bullet
4386 @item @code{-disable} (or @code{-enable})
4387 @*Use the @code{-disable} parameter to flag a TAP which is not
4388 linked into the scan chain after a reset using either TRST
4389 or the JTAG state machine's @sc{reset} state.
4390 You may use @code{-enable} to highlight the default state
4391 (the TAP is linked in).
4392 @xref{enablinganddisablingtaps,,Enabling and Disabling TAPs}.
4393 @item @code{-expected-id} @var{NUMBER}
4394 @*A non-zero @var{number} represents a 32-bit IDCODE
4395 which you expect to find when the scan chain is examined.
4396 These codes are not required by all JTAG devices.
4397 @emph{Repeat the option} as many times as required if more than one
4398 ID code could appear (for example, multiple versions).
4399 Specify @var{number} as zero to suppress warnings about IDCODE
4400 values that were found but not included in the list.
4402 Provide this value if at all possible, since it lets OpenOCD
4403 tell when the scan chain it sees isn't right. These values
4404 are provided in vendors' chip documentation, usually a technical
4405 reference manual. Sometimes you may need to probe the JTAG
4406 hardware to find these values.
4407 @xref{autoprobing,,Autoprobing}.
4408 @item @code{-ignore-version}
4409 @*Specify this to ignore the JTAG version field in the @code{-expected-id}
4410 option. When vendors put out multiple versions of a chip, or use the same
4411 JTAG-level ID for several largely-compatible chips, it may be more practical
4412 to ignore the version field than to update config files to handle all of
4413 the various chip IDs. The version field is defined as bit 28-31 of the IDCODE.
4414 @item @code{-ignore-bypass}
4415 @*Specify this to ignore the 'bypass' bit of the idcode. Some vendor put
4416 an invalid idcode regarding this bit. Specify this to ignore this bit and
4417 to not consider this tap in bypass mode.
4418 @item @code{-ircapture} @var{NUMBER}
4419 @*The bit pattern loaded by the TAP into the JTAG shift register
4420 on entry to the @sc{ircapture} state, such as 0x01.
4421 JTAG requires the two LSBs of this value to be 01.
4422 By default, @code{-ircapture} and @code{-irmask} are set
4423 up to verify that two-bit value. You may provide
4424 additional bits if you know them, or indicate that
4425 a TAP doesn't conform to the JTAG specification.
4426 @item @code{-irmask} @var{NUMBER}
4427 @*A mask used with @code{-ircapture}
4428 to verify that instruction scans work correctly.
4429 Such scans are not used by OpenOCD except to verify that
4430 there seems to be no problems with JTAG scan chain operations.
4431 @item @code{-ignore-syspwrupack}
4432 @*Specify this to ignore the CSYSPWRUPACK bit in the ARM DAP DP CTRL/STAT
4433 register during initial examination and when checking the sticky error bit.
4434 This bit is normally checked after setting the CSYSPWRUPREQ bit, but some
4435 devices do not set the ack bit until sometime later.
4436 @item @code{-ir-bypass} @var{NUMBER}
4437 @*Vendor specific bypass instruction, required by some hierarchical JTAG
4438 routers where the normal BYPASS instruction bypasses the whole router and
4439 a vendor specific bypass instruction is required to access child nodes.
4440 @end itemize
4441 @end deffn
4443 @section Other TAP commands
4445 @deffn {Command} {jtag cget} dotted.name @option{-idcode}
4446 Get the value of the IDCODE found in hardware.
4447 @end deffn
4449 @deffn {Command} {jtag cget} dotted.name @option{-event} event_name
4450 @deffnx {Command} {jtag configure} dotted.name @option{-event} event_name handler
4451 At this writing this TAP attribute
4452 mechanism is limited and used mostly for event handling.
4453 (It is not a direct analogue of the @code{cget}/@code{configure}
4454 mechanism for debugger targets.)
4455 See the next section for information about the available events.
4457 The @code{configure} subcommand assigns an event handler,
4458 a TCL string which is evaluated when the event is triggered.
4459 The @code{cget} subcommand returns that handler.
4460 @end deffn
4462 @section TAP Events
4463 @cindex events
4464 @cindex TAP events
4466 OpenOCD includes two event mechanisms.
4467 The one presented here applies to all JTAG TAPs.
4468 The other applies to debugger targets,
4469 which are associated with certain TAPs.
4471 The TAP events currently defined are:
4473 @itemize @bullet
4474 @item @b{post-reset}
4475 @* The TAP has just completed a JTAG reset.
4476 The tap may still be in the JTAG @sc{reset} state.
4477 Handlers for these events might perform initialization sequences
4478 such as issuing TCK cycles, TMS sequences to ensure
4479 exit from the ARM SWD mode, and more.
4481 Because the scan chain has not yet been verified, handlers for these events
4482 @emph{should not issue commands which scan the JTAG IR or DR registers}
4483 of any particular target.
4484 @b{NOTE:} As this is written (September 2009), nothing prevents such access.
4485 @item @b{setup}
4486 @* The scan chain has been reset and verified.
4487 This handler may enable TAPs as needed.
4488 @item @b{tap-disable}
4489 @* The TAP needs to be disabled. This handler should
4490 implement @command{jtag tapdisable}
4491 by issuing the relevant JTAG commands.
4492 @item @b{tap-enable}
4493 @* The TAP needs to be enabled. This handler should
4494 implement @command{jtag tapenable}
4495 by issuing the relevant JTAG commands.
4496 @end itemize
4498 If you need some action after each JTAG reset which isn't actually
4499 specific to any TAP (since you can't yet trust the scan chain's
4500 contents to be accurate), you might:
4502 @example
4503 jtag configure CHIP.jrc -event post-reset @{
4504   echo "JTAG Reset done"
4505   ... non-scan jtag operations to be done after reset
4507 @end example
4510 @anchor{enablinganddisablingtaps}
4511 @section Enabling and Disabling TAPs
4512 @cindex JTAG Route Controller
4513 @cindex jrc
4515 In some systems, a @dfn{JTAG Route Controller} (JRC)
4516 is used to enable and/or disable specific JTAG TAPs.
4517 Many ARM-based chips from Texas Instruments include
4518 an ``ICEPick'' module, which is a JRC.
4519 Such chips include DaVinci and OMAP3 processors.
4521 A given TAP may not be visible until the JRC has been
4522 told to link it into the scan chain; and if the JRC
4523 has been told to unlink that TAP, it will no longer
4524 be visible.
4525 Such routers address problems that JTAG ``bypass mode''
4526 ignores, such as:
4528 @itemize
4529 @item The scan chain can only go as fast as its slowest TAP.
4530 @item Having many TAPs slows instruction scans, since all
4531 TAPs receive new instructions.
4532 @item TAPs in the scan chain must be powered up, which wastes
4533 power and prevents debugging some power management mechanisms.
4534 @end itemize
4536 The IEEE 1149.1 JTAG standard has no concept of a ``disabled'' tap,
4537 as implied by the existence of JTAG routers.
4538 However, the upcoming IEEE 1149.7 framework (layered on top of JTAG)
4539 does include a kind of JTAG router functionality.
4541 @c (a) currently the event handlers don't seem to be able to
4542 @c     fail in a way that could lead to no-change-of-state.
4544 In OpenOCD, tap enabling/disabling is invoked by the Tcl commands
4545 shown below, and is implemented using TAP event handlers.
4546 So for example, when defining a TAP for a CPU connected to
4547 a JTAG router, your @file{target.cfg} file
4548 should define TAP event handlers using
4549 code that looks something like this:
4551 @example
4552 jtag configure CHIP.cpu -event tap-enable @{
4553   ... jtag operations using CHIP.jrc
4555 jtag configure CHIP.cpu -event tap-disable @{
4556   ... jtag operations using CHIP.jrc
4558 @end example
4560 Then you might want that CPU's TAP enabled almost all the time:
4562 @example
4563 jtag configure $CHIP.jrc -event setup "jtag tapenable $CHIP.cpu"
4564 @end example
4566 Note how that particular setup event handler declaration
4567 uses quotes to evaluate @code{$CHIP} when the event is configured.
4568 Using brackets @{ @} would cause it to be evaluated later,
4569 at runtime, when it might have a different value.
4571 @deffn {Command} {jtag tapdisable} dotted.name
4572 If necessary, disables the tap
4573 by sending it a @option{tap-disable} event.
4574 Returns the string "1" if the tap
4575 specified by @var{dotted.name} is enabled,
4576 and "0" if it is disabled.
4577 @end deffn
4579 @deffn {Command} {jtag tapenable} dotted.name
4580 If necessary, enables the tap
4581 by sending it a @option{tap-enable} event.
4582 Returns the string "1" if the tap
4583 specified by @var{dotted.name} is enabled,
4584 and "0" if it is disabled.
4585 @end deffn
4587 @deffn {Command} {jtag tapisenabled} dotted.name
4588 Returns the string "1" if the tap
4589 specified by @var{dotted.name} is enabled,
4590 and "0" if it is disabled.
4592 @quotation Note
4593 Humans will find the @command{scan_chain} command more helpful
4594 for querying the state of the JTAG taps.
4595 @end quotation
4596 @end deffn
4598 @anchor{autoprobing}
4599 @section Autoprobing
4600 @cindex autoprobe
4601 @cindex JTAG autoprobe
4603 TAP configuration is the first thing that needs to be done
4604 after interface and reset configuration. Sometimes it's
4605 hard finding out what TAPs exist, or how they are identified.
4606 Vendor documentation is not always easy to find and use.
4608 To help you get past such problems, OpenOCD has a limited
4609 @emph{autoprobing} ability to look at the scan chain, doing
4610 a @dfn{blind interrogation} and then reporting the TAPs it finds.
4611 To use this mechanism, start the OpenOCD server with only data
4612 that configures your JTAG interface, and arranges to come up
4613 with a slow clock (many devices don't support fast JTAG clocks
4614 right when they come out of reset).
4616 For example, your @file{openocd.cfg} file might have:
4618 @example
4619 source [find interface/olimex-arm-usb-tiny-h.cfg]
4620 reset_config trst_and_srst
4621 jtag_rclk 8
4622 @end example
4624 When you start the server without any TAPs configured, it will
4625 attempt to autoconfigure the TAPs. There are two parts to this:
4627 @enumerate
4628 @item @emph{TAP discovery} ...
4629 After a JTAG reset (sometimes a system reset may be needed too),
4630 each TAP's data registers will hold the contents of either the
4631 IDCODE or BYPASS register.
4632 If JTAG communication is working, OpenOCD will see each TAP,
4633 and report what @option{-expected-id} to use with it.
4634 @item @emph{IR Length discovery} ...
4635 Unfortunately JTAG does not provide a reliable way to find out
4636 the value of the @option{-irlen} parameter to use with a TAP
4637 that is discovered.
4638 If OpenOCD can discover the length of a TAP's instruction
4639 register, it will report it.
4640 Otherwise you may need to consult vendor documentation, such
4641 as chip data sheets or BSDL files.
4642 @end enumerate
4644 In many cases your board will have a simple scan chain with just
4645 a single device. Here's what OpenOCD reported with one board
4646 that's a bit more complex:
4648 @example
4649 clock speed 8 kHz
4650 There are no enabled taps. AUTO PROBING MIGHT NOT WORK!!
4651 AUTO auto0.tap - use "jtag newtap auto0 tap -expected-id 0x2b900f0f ..."
4652 AUTO auto1.tap - use "jtag newtap auto1 tap -expected-id 0x07926001 ..."
4653 AUTO auto2.tap - use "jtag newtap auto2 tap -expected-id 0x0b73b02f ..."
4654 AUTO auto0.tap - use "... -irlen 4"
4655 AUTO auto1.tap - use "... -irlen 4"
4656 AUTO auto2.tap - use "... -irlen 6"
4657 no gdb ports allocated as no target has been specified
4658 @end example
4660 Given that information, you should be able to either find some existing
4661 config files to use, or create your own. If you create your own, you
4662 would configure from the bottom up: first a @file{target.cfg} file
4663 with these TAPs, any targets associated with them, and any on-chip
4664 resources; then a @file{board.cfg} with off-chip resources, clocking,
4665 and so forth.
4667 @anchor{dapdeclaration}
4668 @section DAP declaration (ARMv6-M, ARMv7 and ARMv8 targets)
4669 @cindex DAP declaration
4671 Since OpenOCD version 0.11.0, the Debug Access Port (DAP) is
4672 no longer implicitly created together with the target. It must be
4673 explicitly declared using the @command{dap create} command. For all ARMv6-M, ARMv7
4674 and ARMv8 targets, the option "@option{-dap} @var{dap_name}" has to be used
4675 instead of "@option{-chain-position} @var{dotted.name}" when the target is created.
4677 The @command{dap} command group supports the following sub-commands:
4679 @anchor{dap_create}
4680 @deffn {Command} {dap create} dap_name @option{-chain-position} dotted.name configparams...
4681 Declare a DAP instance named @var{dap_name} linked to the JTAG tap
4682 @var{dotted.name}. This also creates a new command (@command{dap_name})
4683 which is used for various purposes including additional configuration.
4684 There can only be one DAP for each JTAG tap in the system.
4686 A DAP may also provide optional @var{configparams}:
4688 @itemize @bullet
4689 @item @code{-adiv5}
4690 Specify that it's an ADIv5 DAP. This is the default if not specified.
4691 @item @code{-adiv6}
4692 Specify that it's an ADIv6 DAP.
4693 @item @code{-ignore-syspwrupack}
4694 Specify this to ignore the CSYSPWRUPACK bit in the ARM DAP DP CTRL/STAT
4695 register during initial examination and when checking the sticky error bit.
4696 This bit is normally checked after setting the CSYSPWRUPREQ bit, but some
4697 devices do not set the ack bit until sometime later.
4699 @item @code{-dp-id} @var{number}
4700 @*Debug port identification number for SWD DPv2 multidrop.
4701 The @var{number} is written to bits 0..27 of DP TARGETSEL during DP selection.
4702 To find the id number of a single connected device read DP TARGETID:
4703 @code{device.dap dpreg 0x24}
4704 Use bits 0..27 of TARGETID.
4706 @item @code{-instance-id} @var{number}
4707 @*Instance identification number for SWD DPv2 multidrop.
4708 The @var{number} is written to bits 28..31 of DP TARGETSEL during DP selection.
4709 To find the instance number of a single connected device read DP DLPIDR:
4710 @code{device.dap dpreg 0x34}
4711 The instance number is in bits 28..31 of DLPIDR value.
4712 @end itemize
4713 @end deffn
4715 @deffn {Command} {dap names}
4716 This command returns a list of all registered DAP objects. It it useful mainly
4717 for TCL scripting.
4718 @end deffn
4720 @deffn {Command} {dap info} [@var{num}|@option{root}]
4721 Displays the ROM table for MEM-AP @var{num},
4722 defaulting to the currently selected AP of the currently selected target.
4723 On ADIv5 DAP @var{num} is the numeric index of the AP.
4724 On ADIv6 DAP @var{num} is the base address of the AP.
4725 With ADIv6 only, @option{root} specifies the root ROM table.
4726 @end deffn
4728 @deffn {Command} {dap init}
4729 Initialize all registered DAPs. This command is used internally
4730 during initialization. It can be issued at any time after the
4731 initialization, too.
4732 @end deffn
4734 The following commands exist as subcommands of DAP instances:
4736 @deffn {Command} {$dap_name info} [@var{num}|@option{root}]
4737 Displays the ROM table for MEM-AP @var{num},
4738 defaulting to the currently selected AP.
4739 On ADIv5 DAP @var{num} is the numeric index of the AP.
4740 On ADIv6 DAP @var{num} is the base address of the AP.
4741 With ADIv6 only, @option{root} specifies the root ROM table.
4742 @end deffn
4744 @deffn {Command} {$dap_name apid} [num]
4745 Displays ID register from AP @var{num}, defaulting to the currently selected AP.
4746 On ADIv5 DAP @var{num} is the numeric index of the AP.
4747 On ADIv6 DAP @var{num} is the base address of the AP.
4748 @end deffn
4750 @anchor{DAP subcommand apreg}
4751 @deffn {Command} {$dap_name apreg} ap_num reg [value]
4752 Displays content of a register @var{reg} from AP @var{ap_num}
4753 or set a new value @var{value}.
4754 On ADIv5 DAP @var{ap_num} is the numeric index of the AP.
4755 On ADIv6 DAP @var{ap_num} is the base address of the AP.
4756 @var{reg} is byte address of a word register, 0, 4, 8 ... 0xfc.
4757 @end deffn
4759 @deffn {Command} {$dap_name apsel} [num]
4760 Select AP @var{num}, defaulting to 0.
4761 On ADIv5 DAP @var{num} is the numeric index of the AP.
4762 On ADIv6 DAP @var{num} is the base address of the AP.
4763 @end deffn
4765 @deffn {Command} {$dap_name dpreg} reg [value]
4766 Displays the content of DP register at address @var{reg}, or set it to a new
4767 value @var{value}.
4769 In case of SWD, @var{reg} is a value in packed format
4770 @math{dpbanksel << 4 | addr} and assumes values 0, 4, 8 ... 0xfc.
4771 In case of JTAG it only assumes values 0, 4, 8 and 0xc.
4773 @emph{Note:} Consider using @command{poll off} to avoid any disturbing
4774 background activity by OpenOCD while you are operating at such low-level.
4775 @end deffn
4777 @deffn {Command} {$dap_name baseaddr} [num]
4778 Displays debug base address from MEM-AP @var{num},
4779 defaulting to the currently selected AP.
4780 On ADIv5 DAP @var{num} is the numeric index of the AP.
4781 On ADIv6 DAP @var{num} is the base address of the AP.
4782 @end deffn
4784 @deffn {Command} {$dap_name memaccess} [value]
4785 Displays the number of extra tck cycles in the JTAG idle to use for MEM-AP
4786 memory bus access [0-255], giving additional time to respond to reads.
4787 If @var{value} is defined, first assigns that.
4788 @end deffn
4790 @deffn {Command} {$dap_name apcsw} [value [mask]]
4791 Displays or changes CSW bit pattern for MEM-AP transfers.
4793 At the begin of each memory access the CSW pattern is extended (bitwise or-ed)
4794 by @dfn{Size} and @dfn{AddrInc} bit-fields according to transfer requirements
4795 and the result is written to the real CSW register. All bits except dynamically
4796 updated fields @dfn{Size} and @dfn{AddrInc} can be changed by changing
4797 the CSW pattern. Refer to ARM ADI v5 manual chapter 7.6.4 and appendix A
4798 for details.
4800 Use @var{value} only syntax if you want to set the new CSW pattern as a whole.
4801 The example sets HPROT1 bit (required by Cortex-M) and clears the rest of
4802 the pattern:
4803 @example
4804 kx.dap apcsw 0x2000000
4805 @end example
4807 If @var{mask} is also used, the CSW pattern is changed only on bit positions
4808 where the mask bit is 1. The following example sets HPROT3 (cacheable)
4809 and leaves the rest of the pattern intact. It configures memory access through
4810 DCache on Cortex-M7.
4811 @example
4812 set CSW_HPROT3_CACHEABLE [expr @{1 << 27@}]
4813 samv.dap apcsw $CSW_HPROT3_CACHEABLE $CSW_HPROT3_CACHEABLE
4814 @end example
4816 Another example clears SPROT bit and leaves the rest of pattern intact:
4817 @example
4818 set CSW_SPROT [expr @{1 << 30@}]
4819 samv.dap apcsw 0 $CSW_SPROT
4820 @end example
4822 @emph{Note:} If you want to check the real value of CSW, not CSW pattern, use
4823 @code{xxx.dap apreg 0}. @xref{DAP subcommand apreg,,}.
4825 @emph{Warning:} Some of the CSW bits are vital for working memory transfer.
4826 If you set a wrong CSW pattern and MEM-AP stopped working, use the following
4827 example with a proper dap name:
4828 @example
4829 xxx.dap apcsw default
4830 @end example
4831 @end deffn
4833 @deffn {Config Command} {$dap_name ti_be_32_quirks} [@option{enable}]
4834 Set/get quirks mode for TI TMS450/TMS570 processors
4835 Disabled by default
4836 @end deffn
4838 @deffn {Config Command} {$dap_name nu_npcx_quirks} [@option{enable}]
4839 Set/get quirks mode for Nuvoton NPCX/NPCD MCU families
4840 Disabled by default
4841 @end deffn
4843 @node CPU Configuration
4844 @chapter CPU Configuration
4845 @cindex GDB target
4847 This chapter discusses how to set up GDB debug targets for CPUs.
4848 You can also access these targets without GDB
4849 (@pxref{Architecture and Core Commands},
4850 and @ref{targetstatehandling,,Target State handling}) and
4851 through various kinds of NAND and NOR flash commands.
4852 If you have multiple CPUs you can have multiple such targets.
4854 We'll start by looking at how to examine the targets you have,
4855 then look at how to add one more target and how to configure it.
4857 @section Target List
4858 @cindex target, current
4859 @cindex target, list
4861 All targets that have been set up are part of a list,
4862 where each member has a name.
4863 That name should normally be the same as the TAP name.
4864 You can display the list with the @command{targets}
4865 (plural!) command.
4866 This display often has only one CPU; here's what it might
4867 look like with more than one:
4868 @verbatim
4869     TargetName         Type       Endian TapName            State
4870 --  ------------------ ---------- ------ ------------------ ------------
4871  0* at91rm9200.cpu     arm920t    little at91rm9200.cpu     running
4872  1  MyTarget           cortex_m   little mychip.foo         tap-disabled
4873 @end verbatim
4875 One member of that list is the @dfn{current target}, which
4876 is implicitly referenced by many commands.
4877 It's the one marked with a @code{*} near the target name.
4878 In particular, memory addresses often refer to the address
4879 space seen by that current target.
4880 Commands like @command{mdw} (memory display words)
4881 and @command{flash erase_address} (erase NOR flash blocks)
4882 are examples; and there are many more.
4884 Several commands let you examine the list of targets:
4886 @deffn {Command} {target current}
4887 Returns the name of the current target.
4888 @end deffn
4890 @deffn {Command} {target names}
4891 Lists the names of all current targets in the list.
4892 @example
4893 foreach t [target names] @{
4894     puts [format "Target: %s\n" $t]
4896 @end example
4897 @end deffn
4899 @c yep, "target list" would have been better.
4900 @c plus maybe "target setdefault".
4902 @deffn {Command} {targets} [name]
4903 @emph{Note: the name of this command is plural. Other target
4904 command names are singular.}
4906 With no parameter, this command displays a table of all known
4907 targets in a user friendly form.
4909 With a parameter, this command sets the current target to
4910 the given target with the given @var{name}; this is
4911 only relevant on boards which have more than one target.
4912 @end deffn
4914 @section Target CPU Types
4915 @cindex target type
4916 @cindex CPU type
4918 Each target has a @dfn{CPU type}, as shown in the output of
4919 the @command{targets} command. You need to specify that type
4920 when calling @command{target create}.
4921 The CPU type indicates more than just the instruction set.
4922 It also indicates how that instruction set is implemented,
4923 what kind of debug support it integrates,
4924 whether it has an MMU (and if so, what kind),
4925 what core-specific commands may be available
4926 (@pxref{Architecture and Core Commands}),
4927 and more.
4929 It's easy to see what target types are supported,
4930 since there's a command to list them.
4932 @anchor{targettypes}
4933 @deffn {Command} {target types}
4934 Lists all supported target types.
4935 At this writing, the supported CPU types are:
4937 @itemize @bullet
4938 @item @code{aarch64} -- this is an ARMv8-A core with an MMU.
4939 @item @code{arm11} -- this is a generation of ARMv6 cores.
4940 @item @code{arm720t} -- this is an ARMv4 core with an MMU.
4941 @item @code{arm7tdmi} -- this is an ARMv4 core.
4942 @item @code{arm920t} -- this is an ARMv4 core with an MMU.
4943 @item @code{arm926ejs} -- this is an ARMv5 core with an MMU.
4944 @item @code{arm946e} -- this is an ARMv5 core with an MMU.
4945 @item @code{arm966e} -- this is an ARMv5 core.
4946 @item @code{arm9tdmi} -- this is an ARMv4 core.
4947 @item @code{avr} -- implements Atmel's 8-bit AVR instruction set.
4948 (Support for this is preliminary and incomplete.)
4949 @item @code{avr32_ap7k} -- this an AVR32 core.
4950 @item @code{cortex_a} -- this is an ARMv7-A core with an MMU.
4951 @item @code{cortex_m} -- this is an ARMv7-M core, supporting only the
4952 compact Thumb2 instruction set. Supports also ARMv6-M and ARMv8-M cores
4953 @item @code{cortex_r4} -- this is an ARMv7-R core.
4954 @item @code{dragonite} -- resembles arm966e.
4955 @item @code{dsp563xx} -- implements Freescale's 24-bit DSP.
4956 (Support for this is still incomplete.)
4957 @item @code{dsp5680xx} -- implements Freescale's 5680x DSP.
4958 @item @code{esirisc} -- this is an EnSilica eSi-RISC core.
4959 The current implementation supports eSi-32xx cores.
4960 @item @code{esp32} -- this is an Espressif SoC with dual Xtensa cores.
4961 @item @code{esp32s2} -- this is an Espressif SoC with single Xtensa core.
4962 @item @code{esp32s3} -- this is an Espressif SoC with dual Xtensa cores.
4963 @item @code{fa526} -- resembles arm920 (w/o Thumb).
4964 @item @code{feroceon} -- resembles arm926.
4965 @item @code{hla_target} -- a Cortex-M alternative to work with HL adapters like ST-Link.
4966 @item @code{ls1_sap} -- this is the SAP on NXP LS102x CPUs,
4967 allowing access to physical memory addresses independently of CPU cores.
4968 @item @code{mem_ap} -- this is an ARM debug infrastructure Access Port without
4969 a CPU, through which bus read and write cycles can be generated; it may be
4970 useful for working with non-CPU hardware behind an AP or during development of
4971 support for new CPUs.
4972 It's possible to connect a GDB client to this target (the GDB port has to be
4973 specified, @xref{gdbportoverride,,option -gdb-port}.), and a fake ARM core will
4974 be emulated to comply to GDB remote protocol.
4975 @item @code{mips_m4k} -- a MIPS core.
4976 @item @code{mips_mips64} -- a MIPS64 core.
4977 @item @code{or1k} -- this is an OpenRISC 1000 core.
4978 The current implementation supports three JTAG TAP cores:
4979 @itemize @minus
4980 @item @code{OpenCores TAP} (See: @url{http://opencores.org/project@comma{}jtag})
4981 @item @code{Altera Virtual JTAG TAP} (See: @url{http://www.altera.com/literature/ug/ug_virtualjtag.pdf})
4982 @item @code{Xilinx BSCAN_* virtual JTAG interface} (See: @url{http://www.xilinx.com/support/documentation/sw_manuals/xilinx14_2/spartan6_hdl.pdf})
4983 @end itemize
4984 And two debug interfaces cores:
4985 @itemize @minus
4986 @item @code{Advanced debug interface}
4987 @*(See: @url{http://opencores.org/project@comma{}adv_debug_sys})
4988 @item @code{SoC Debug Interface}
4989 @*(See: @url{http://opencores.org/project@comma{}dbg_interface})
4990 @end itemize
4991 @item @code{quark_d20xx} -- an Intel Quark D20xx core.
4992 @item @code{quark_x10xx} -- an Intel Quark X10xx core.
4993 @item @code{riscv} -- a RISC-V core.
4994 @item @code{stm8} -- implements an STM8 core.
4995 @item @code{testee} -- a dummy target for cases without a real CPU, e.g. CPLD.
4996 @item @code{xscale} -- this is actually an architecture,
4997 not a CPU type. It is based on the ARMv5 architecture.
4998 @item @code{xtensa} -- this is a generic Cadence/Tensilica Xtensa core.
4999 @end itemize
5000 @end deffn
5002 To avoid being confused by the variety of ARM based cores, remember
5003 this key point: @emph{ARM is a technology licencing company}.
5004 (See: @url{http://www.arm.com}.)
5005 The CPU name used by OpenOCD will reflect the CPU design that was
5006 licensed, not a vendor brand which incorporates that design.
5007 Name prefixes like arm7, arm9, arm11, and cortex
5008 reflect design generations;
5009 while names like ARMv4, ARMv5, ARMv6, ARMv7 and ARMv8
5010 reflect an architecture version implemented by a CPU design.
5012 @anchor{targetconfiguration}
5013 @section Target Configuration
5015 Before creating a ``target'', you must have added its TAP to the scan chain.
5016 When you've added that TAP, you will have a @code{dotted.name}
5017 which is used to set up the CPU support.
5018 The chip-specific configuration file will normally configure its CPU(s)
5019 right after it adds all of the chip's TAPs to the scan chain.
5021 Although you can set up a target in one step, it's often clearer if you
5022 use shorter commands and do it in two steps: create it, then configure
5023 optional parts.
5024 All operations on the target after it's created will use a new
5025 command, created as part of target creation.
5027 The two main things to configure after target creation are
5028 a work area, which usually has target-specific defaults even
5029 if the board setup code overrides them later;
5030 and event handlers (@pxref{targetevents,,Target Events}), which tend
5031 to be much more board-specific.
5032 The key steps you use might look something like this
5034 @example
5035 dap create mychip.dap -chain-position mychip.cpu
5036 target create MyTarget cortex_m -dap mychip.dap
5037 MyTarget configure -work-area-phys 0x08000 -work-area-size 8096
5038 MyTarget configure -event reset-deassert-pre @{ jtag_rclk 5 @}
5039 MyTarget configure -event reset-init @{ myboard_reinit @}
5040 @end example
5042 You should specify a working area if you can; typically it uses some
5043 on-chip SRAM.
5044 Such a working area can speed up many things, including bulk
5045 writes to target memory;
5046 flash operations like checking to see if memory needs to be erased;
5047 GDB memory checksumming;
5048 and more.
5050 @quotation Warning
5051 On more complex chips, the work area can become
5052 inaccessible when application code
5053 (such as an operating system)
5054 enables or disables the MMU.
5055 For example, the particular MMU context used to access the virtual
5056 address will probably matter ... and that context might not have
5057 easy access to other addresses needed.
5058 At this writing, OpenOCD doesn't have much MMU intelligence.
5059 @end quotation
5061 It's often very useful to define a @code{reset-init} event handler.
5062 For systems that are normally used with a boot loader,
5063 common tasks include updating clocks and initializing memory
5064 controllers.
5065 That may be needed to let you write the boot loader into flash,
5066 in order to ``de-brick'' your board; or to load programs into
5067 external DDR memory without having run the boot loader.
5069 @deffn {Config Command} {target create} target_name type configparams...
5070 This command creates a GDB debug target that refers to a specific JTAG tap.
5071 It enters that target into a list, and creates a new
5072 command (@command{@var{target_name}}) which is used for various
5073 purposes including additional configuration.
5075 @itemize @bullet
5076 @item @var{target_name} ... is the name of the debug target.
5077 By convention this should be the same as the @emph{dotted.name}
5078 of the TAP associated with this target, which must be specified here
5079 using the @code{-chain-position @var{dotted.name}} configparam.
5081 This name is also used to create the target object command,
5082 referred to here as @command{$target_name},
5083 and in other places the target needs to be identified.
5084 @item @var{type} ... specifies the target type. @xref{targettypes,,target types}.
5085 @item @var{configparams} ... all parameters accepted by
5086 @command{$target_name configure} are permitted.
5087 If the target is big-endian, set it here with @code{-endian big}.
5089 You @emph{must} set the @code{-chain-position @var{dotted.name}} or
5090 @code{-dap @var{dap_name}} here.
5091 @end itemize
5092 @end deffn
5094 @deffn {Command} {$target_name configure} configparams...
5095 The options accepted by this command may also be
5096 specified as parameters to @command{target create}.
5097 Their values can later be queried one at a time by
5098 using the @command{$target_name cget} command.
5100 @emph{Warning:} changing some of these after setup is dangerous.
5101 For example, moving a target from one TAP to another;
5102 and changing its endianness.
5104 @itemize @bullet
5106 @item @code{-chain-position} @var{dotted.name} -- names the TAP
5107 used to access this target.
5109 @item @code{-dap} @var{dap_name} -- names the DAP used to access
5110 this target. @xref{dapdeclaration,,DAP declaration}, on how to
5111 create and manage DAP instances.
5113 @item @code{-endian} (@option{big}|@option{little}) -- specifies
5114 whether the CPU uses big or little endian conventions
5116 @item @code{-event} @var{event_name} @var{event_body} --
5117 @xref{targetevents,,Target Events}.
5118 Note that this updates a list of named event handlers.
5119 Calling this twice with two different event names assigns
5120 two different handlers, but calling it twice with the
5121 same event name assigns only one handler.
5123 Current target is temporarily overridden to the event issuing target
5124 before handler code starts and switched back after handler is done.
5126 @item @code{-work-area-backup} (@option{0}|@option{1}) -- says
5127 whether the work area gets backed up; by default,
5128 @emph{it is not backed up.}
5129 When possible, use a working_area that doesn't need to be backed up,
5130 since performing a backup slows down operations.
5131 For example, the beginning of an SRAM block is likely to
5132 be used by most build systems, but the end is often unused.
5134 @item @code{-work-area-size} @var{size} -- specify work are size,
5135 in bytes. The same size applies regardless of whether its physical
5136 or virtual address is being used.
5138 @item @code{-work-area-phys} @var{address} -- set the work area
5139 base @var{address} to be used when no MMU is active.
5141 @item @code{-work-area-virt} @var{address} -- set the work area
5142 base @var{address} to be used when an MMU is active.
5143 @emph{Do not specify a value for this except on targets with an MMU.}
5144 The value should normally correspond to a static mapping for the
5145 @code{-work-area-phys} address, set up by the current operating system.
5147 @anchor{rtostype}
5148 @item @code{-rtos} @var{rtos_type} -- enable rtos support for target,
5149 @var{rtos_type} can be one of @option{auto}, @option{none}, @option{eCos},
5150 @option{ThreadX}, @option{FreeRTOS}, @option{linux}, @option{ChibiOS},
5151 @option{embKernel}, @option{mqx}, @option{uCOS-III}, @option{nuttx},
5152 @option{RIOT}, @option{Zephyr}, @option{rtkernel}
5153 @xref{gdbrtossupport,,RTOS Support}.
5155 @item @code{-defer-examine} -- skip target examination at initial JTAG chain
5156 scan and after a reset. A manual call to arp_examine is required to
5157 access the target for debugging.
5159 @item @code{-ap-num} @var{ap_number} -- set DAP access port for target.
5160 On ADIv5 DAP @var{ap_number} is the numeric index of the DAP AP the target is connected to.
5161 On ADIv6 DAP @var{ap_number} is the base address of the DAP AP the target is connected to.
5162 Use this option with systems where multiple, independent cores are connected
5163 to separate access ports of the same DAP.
5165 @item @code{-dbgbase} @var{dbg_base_address} -- set the base address of the
5166 debug controller.
5167 This is ignored and not required for target types that have the debug controller
5168 at fixed addresses, like @code{cortex_m}.
5169 On DAP based SoC, OpenOCD can parse the ROM table in the DAP access port to
5170 identify the base address of the debug controller, but the parsing can be slow
5171 on devices with big ROM tables.
5172 While using @code{-dbgbase} is suggested to speed up the target examination,
5173 it is often the only viable solution for devices with incorrect ROM table
5174 content or with ROM table partially not accessible due to clock gating or
5175 power management.
5177 @item @code{-coreid} @var{coreid} -- set an index to identify the CPU or its
5178 debug controller.
5180 @itemize @minus
5181 @item When @code{-dbgbase} option is not provided on devices with multiple
5182 CPUs on the same DAP access port
5183 (e.g. @code{cortex_a}, @code{cortex_r4}, @code{aarch64} and @code{armv8r}),
5184 this option specifies that the ROM table parsing should select the CPU in
5185 position @var{coreid}.
5187 @item On target type @code{riscv}, @var{coreid} specifies the hart
5188 (HARdware Threads) on the DM (Debug Module). It is used on multi-hart
5189 devices to index a specific hart ID.
5190 When not present, it's default value is zero.
5192 @item This value @var{coreid} is currently also used in other contexts as a
5193 general CPU index, e.g. in SMP nodes or to select a specific CPU in a chip.
5194 To avoid confusion, these additional use cases are going to be dropped.
5195 @end itemize
5197 @item @code{-cti} @var{cti_name} -- set Cross-Trigger Interface (CTI) connected
5198 to the target. Currently, only the @code{aarch64} target makes use of this option,
5199 where it is a mandatory configuration for the target run control.
5200 @xref{armcrosstrigger,,ARM Cross-Trigger Interface},
5201 for instruction on how to declare and control a CTI instance.
5203 @anchor{gdbportoverride}
5204 @item @code{-gdb-port} @var{number} -- @xref{gdb port,,command gdb port}, for the
5205 possible values of the parameter @var{number}, which are not only numeric values.
5206 Use this option to override, for this target only, the global parameter set with
5207 command @command{gdb port}.
5208 @xref{gdb port,,command gdb port}.
5210 @item @code{-gdb-max-connections} @var{number} -- EXPERIMENTAL: set the maximum
5211 number of GDB connections that are allowed for the target. Default is 1.
5212 A negative value for @var{number} means unlimited connections.
5213 See @xref{gdbmeminspect,,Using GDB as a non-intrusive memory inspector}.
5214 @end itemize
5215 @end deffn
5217 @section Other $target_name Commands
5218 @cindex object command
5220 The Tcl/Tk language has the concept of object commands,
5221 and OpenOCD adopts that same model for targets.
5223 A good Tk example is a on screen button.
5224 Once a button is created a button
5225 has a name (a path in Tk terms) and that name is useable as a first
5226 class command. For example in Tk, one can create a button and later
5227 configure it like this:
5229 @example
5230 # Create
5231 button .foobar -background red -command @{ foo @}
5232 # Modify
5233 .foobar configure -foreground blue
5234 # Query
5235 set x [.foobar cget -background]
5236 # Report
5237 puts [format "The button is %s" $x]
5238 @end example
5240 In OpenOCD's terms, the ``target'' is an object just like a Tcl/Tk
5241 button, and its object commands are invoked the same way.
5243 @example
5244 str912.cpu    mww 0x1234 0x42
5245 omap3530.cpu  mww 0x5555 123
5246 @end example
5248 The commands supported by OpenOCD target objects are:
5250 @deffn {Command} {$target_name arp_examine} @option{allow-defer}
5251 @deffnx {Command} {$target_name arp_halt}
5252 @deffnx {Command} {$target_name arp_poll}
5253 @deffnx {Command} {$target_name arp_reset}
5254 @deffnx {Command} {$target_name arp_waitstate}
5255 Internal OpenOCD scripts (most notably @file{startup.tcl})
5256 use these to deal with specific reset cases.
5257 They are not otherwise documented here.
5258 @end deffn
5260 @deffn {Command} {$target_name set_reg} dict
5261 Set register values of the target.
5263 @itemize
5264 @item @var{dict} ... Tcl dictionary with pairs of register names and values.
5265 @end itemize
5267 For example, the following command sets the value 0 to the program counter (pc)
5268 register and 0x1000 to the stack pointer (sp) register:
5270 @example
5271 set_reg @{pc 0 sp 0x1000@}
5272 @end example
5273 @end deffn
5275 @deffn {Command} {$target_name get_reg} [-force] list
5276 Get register values from the target and return them as Tcl dictionary with pairs
5277 of register names and values.
5278 If option "-force" is set, the register values are read directly from the
5279 target, bypassing any caching.
5281 @itemize
5282 @item @var{list} ... List of register names
5283 @end itemize
5285 For example, the following command retrieves the values from the program
5286 counter (pc) and stack pointer (sp) register:
5288 @example
5289 get_reg @{pc sp@}
5290 @end example
5291 @end deffn
5293 @deffn {Command} {$target_name write_memory} address width data ['phys']
5294 This function provides an efficient way to write to the target memory from a Tcl
5295 script.
5297 @itemize
5298 @item @var{address} ... target memory address
5299 @item @var{width} ... memory access bit size, can be 8, 16, 32 or 64
5300 @item @var{data} ... Tcl list with the elements to write
5301 @item ['phys'] ... treat the memory address as physical instead of virtual address
5302 @end itemize
5304 For example, the following command writes two 32 bit words into the target
5305 memory at address 0x20000000:
5307 @example
5308 write_memory 0x20000000 32 @{0xdeadbeef 0x00230500@}
5309 @end example
5310 @end deffn
5312 @deffn {Command} {$target_name read_memory} address width count ['phys']
5313 This function provides an efficient way to read the target memory from a Tcl
5314 script.
5315 A Tcl list containing the requested memory elements is returned by this function.
5317 @itemize
5318 @item @var{address} ... target memory address
5319 @item @var{width} ... memory access bit size, can be 8, 16, 32 or 64
5320 @item @var{count} ... number of elements to read
5321 @item ['phys'] ... treat the memory address as physical instead of virtual address
5322 @end itemize
5324 For example, the following command reads two 32 bit words from the target
5325 memory at address 0x20000000:
5327 @example
5328 read_memory 0x20000000 32 2
5329 @end example
5330 @end deffn
5332 @deffn {Command} {$target_name cget} queryparm
5333 Each configuration parameter accepted by
5334 @command{$target_name configure}
5335 can be individually queried, to return its current value.
5336 The @var{queryparm} is a parameter name
5337 accepted by that command, such as @code{-work-area-phys}.
5338 There are a few special cases:
5340 @itemize @bullet
5341 @item @code{-event} @var{event_name} -- returns the handler for the
5342 event named @var{event_name}.
5343 This is a special case because setting a handler requires
5344 two parameters.
5345 @item @code{-type} -- returns the target type.
5346 This is a special case because this is set using
5347 @command{target create} and can't be changed
5348 using @command{$target_name configure}.
5349 @end itemize
5351 For example, if you wanted to summarize information about
5352 all the targets you might use something like this:
5354 @example
5355 foreach name [target names] @{
5356     set y [$name cget -endian]
5357     set z [$name cget -type]
5358     puts [format "Chip %d is %s, Endian: %s, type: %s" \
5359                  $x $name $y $z]
5361 @end example
5362 @end deffn
5364 @anchor{targetcurstate}
5365 @deffn {Command} {$target_name curstate}
5366 Displays the current target state:
5367 @code{debug-running},
5368 @code{halted},
5369 @code{reset},
5370 @code{running}, or @code{unknown}.
5371 (Also, @pxref{eventpolling,,Event Polling}.)
5372 @end deffn
5374 @deffn {Command} {$target_name debug_reason}
5375 Displays the current debug reason:
5376 @code{debug-request},
5377 @code{breakpoint},
5378 @code{watchpoint},
5379 @code{watchpoint-and-breakpoint},
5380 @code{single-step},
5381 @code{target-not-halted},
5382 @code{program-exit},
5383 @code{exception-catch} or @code{undefined}.
5384 @end deffn
5386 @deffn {Command} {$target_name eventlist}
5387 Displays a table listing all event handlers
5388 currently associated with this target.
5389 @xref{targetevents,,Target Events}.
5390 @end deffn
5392 @deffn {Command} {$target_name invoke-event} event_name
5393 Invokes the handler for the event named @var{event_name}.
5394 (This is primarily intended for use by OpenOCD framework
5395 code, for example by the reset code in @file{startup.tcl}.)
5396 @end deffn
5398 @deffn {Command} {$target_name mdd} [phys] addr [count]
5399 @deffnx {Command} {$target_name mdw} [phys] addr [count]
5400 @deffnx {Command} {$target_name mdh} [phys] addr [count]
5401 @deffnx {Command} {$target_name mdb} [phys] addr [count]
5402 Display contents of address @var{addr}, as
5403 64-bit doublewords (@command{mdd}),
5404 32-bit words (@command{mdw}), 16-bit halfwords (@command{mdh}),
5405 or 8-bit bytes (@command{mdb}).
5406 When the current target has an MMU which is present and active,
5407 @var{addr} is interpreted as a virtual address.
5408 Otherwise, or if the optional @var{phys} flag is specified,
5409 @var{addr} is interpreted as a physical address.
5410 If @var{count} is specified, displays that many units.
5411 (If you want to process the data instead of displaying it,
5412 see the @code{read_memory} primitives.)
5413 @end deffn
5415 @deffn {Command} {$target_name mwd} [phys] addr doubleword [count]
5416 @deffnx {Command} {$target_name mww} [phys] addr word [count]
5417 @deffnx {Command} {$target_name mwh} [phys] addr halfword [count]
5418 @deffnx {Command} {$target_name mwb} [phys] addr byte [count]
5419 Writes the specified @var{doubleword} (64 bits), @var{word} (32 bits),
5420 @var{halfword} (16 bits), or @var{byte} (8-bit) value,
5421 at the specified address @var{addr}.
5422 When the current target has an MMU which is present and active,
5423 @var{addr} is interpreted as a virtual address.
5424 Otherwise, or if the optional @var{phys} flag is specified,
5425 @var{addr} is interpreted as a physical address.
5426 If @var{count} is specified, fills that many units of consecutive address.
5427 @end deffn
5429 @anchor{targetevents}
5430 @section Target Events
5431 @cindex target events
5432 @cindex events
5433 At various times, certain things can happen, or you want them to happen.
5434 For example:
5435 @itemize @bullet
5436 @item What should happen when GDB connects? Should your target reset?
5437 @item When GDB tries to flash the target, do you need to enable the flash via a special command?
5438 @item Is using SRST appropriate (and possible) on your system?
5439 Or instead of that, do you need to issue JTAG commands to trigger reset?
5440 SRST usually resets everything on the scan chain, which can be inappropriate.
5441 @item During reset, do you need to write to certain memory locations
5442 to set up system clocks or
5443 to reconfigure the SDRAM?
5444 How about configuring the watchdog timer, or other peripherals,
5445 to stop running while you hold the core stopped for debugging?
5446 @end itemize
5448 All of the above items can be addressed by target event handlers.
5449 These are set up by @command{$target_name configure -event} or
5450 @command{target create ... -event}.
5452 The programmer's model matches the @code{-command} option used in Tcl/Tk
5453 buttons and events. The two examples below act the same, but one creates
5454 and invokes a small procedure while the other inlines it.
5456 @example
5457 proc my_init_proc @{ @} @{
5458     echo "Disabling watchdog..."
5459     mww 0xfffffd44 0x00008000
5461 mychip.cpu configure -event reset-init my_init_proc
5462 mychip.cpu configure -event reset-init @{
5463     echo "Disabling watchdog..."
5464     mww 0xfffffd44 0x00008000
5466 @end example
5468 The following target events are defined:
5470 @itemize @bullet
5471 @item @b{debug-halted}
5472 @* The target has halted for debug reasons (i.e.: breakpoint)
5473 @item @b{debug-resumed}
5474 @* The target has resumed (i.e.: GDB said run)
5475 @item @b{early-halted}
5476 @* Occurs early in the halt process
5477 @item @b{examine-start}
5478 @* Before target examine is called.
5479 @item @b{examine-end}
5480 @* After target examine is called with no errors.
5481 @item @b{examine-fail}
5482 @* After target examine fails.
5483 @item @b{gdb-attach}
5484 @* When GDB connects. Issued before any GDB communication with the target
5485 starts. GDB expects the target is halted during attachment.
5486 @xref{gdbmeminspect,,GDB as a non-intrusive memory inspector}, how to
5487 connect GDB to running target.
5488 The event can be also used to set up the target so it is possible to probe flash.
5489 Probing flash is necessary during GDB connect if you want to use
5490 @pxref{programmingusinggdb,,programming using GDB}.
5491 Another use of the flash memory map is for GDB to automatically choose
5492 hardware or software breakpoints depending on whether the breakpoint
5493 is in RAM or read only memory.
5494 Default is @code{halt}
5495 @item @b{gdb-detach}
5496 @* When GDB disconnects
5497 @item @b{gdb-end}
5498 @* When the target has halted and GDB is not doing anything (see early halt)
5499 @item @b{gdb-flash-erase-start}
5500 @* Before the GDB flash process tries to erase the flash (default is
5501 @code{reset init})
5502 @item @b{gdb-flash-erase-end}
5503 @* After the GDB flash process has finished erasing the flash
5504 @item @b{gdb-flash-write-start}
5505 @* Before GDB writes to the flash
5506 @item @b{gdb-flash-write-end}
5507 @* After GDB writes to the flash (default is @code{reset halt})
5508 @item @b{gdb-start}
5509 @* Before the target steps, GDB is trying to start/resume the target
5510 @item @b{halted}
5511 @* The target has halted
5512 @item @b{reset-assert-pre}
5513 @* Issued as part of @command{reset} processing
5514 after @command{reset-start} was triggered
5515 but before either SRST alone is asserted on the scan chain,
5516 or @code{reset-assert} is triggered.
5517 @item @b{reset-assert}
5518 @* Issued as part of @command{reset} processing
5519 after @command{reset-assert-pre} was triggered.
5520 When such a handler is present, cores which support this event will use
5521 it instead of asserting SRST.
5522 This support is essential for debugging with JTAG interfaces which
5523 don't include an SRST line (JTAG doesn't require SRST), and for
5524 selective reset on scan chains that have multiple targets.
5525 @item @b{reset-assert-post}
5526 @* Issued as part of @command{reset} processing
5527 after @code{reset-assert} has been triggered.
5528 or the target asserted SRST on the entire scan chain.
5529 @item @b{reset-deassert-pre}
5530 @* Issued as part of @command{reset} processing
5531 after @code{reset-assert-post} has been triggered.
5532 @item @b{reset-deassert-post}
5533 @* Issued as part of @command{reset} processing
5534 after @code{reset-deassert-pre} has been triggered
5535 and (if the target is using it) after SRST has been
5536 released on the scan chain.
5537 @item @b{reset-end}
5538 @* Issued as the final step in @command{reset} processing.
5539 @item @b{reset-init}
5540 @* Used by @b{reset init} command for board-specific initialization.
5541 This event fires after @emph{reset-deassert-post}.
5543 This is where you would configure PLLs and clocking, set up DRAM so
5544 you can download programs that don't fit in on-chip SRAM, set up pin
5545 multiplexing, and so on.
5546 (You may be able to switch to a fast JTAG clock rate here, after
5547 the target clocks are fully set up.)
5548 @item @b{reset-start}
5549 @* Issued as the first step in @command{reset} processing
5550 before @command{reset-assert-pre} is called.
5552 This is the most robust place to use @command{jtag_rclk}
5553 or @command{adapter speed} to switch to a low JTAG clock rate,
5554 when reset disables PLLs needed to use a fast clock.
5555 @item @b{resume-start}
5556 @* Before any target is resumed
5557 @item @b{resume-end}
5558 @* After all targets have resumed
5559 @item @b{resumed}
5560 @* Target has resumed
5561 @item @b{step-start}
5562 @* Before a target is single-stepped
5563 @item @b{step-end}
5564 @* After single-step has completed
5565 @item @b{trace-config}
5566 @* After target hardware trace configuration was changed
5567 @item @b{semihosting-user-cmd-0x100}
5568 @* The target made a semihosting call with user-defined operation number 0x100
5569 @item @b{semihosting-user-cmd-0x101}
5570 @* The target made a semihosting call with user-defined operation number 0x101
5571 @item @b{semihosting-user-cmd-0x102}
5572 @* The target made a semihosting call with user-defined operation number 0x102
5573 @item @b{semihosting-user-cmd-0x103}
5574 @* The target made a semihosting call with user-defined operation number 0x103
5575 @item @b{semihosting-user-cmd-0x104}
5576 @* The target made a semihosting call with user-defined operation number 0x104
5577 @item @b{semihosting-user-cmd-0x105}
5578 @* The target made a semihosting call with user-defined operation number 0x105
5579 @item @b{semihosting-user-cmd-0x106}
5580 @* The target made a semihosting call with user-defined operation number 0x106
5581 @item @b{semihosting-user-cmd-0x107}
5582 @* The target made a semihosting call with user-defined operation number 0x107
5583 @end itemize
5585 @quotation Note
5586 OpenOCD events are not supposed to be preempt by another event, but this
5587 is not enforced in current code. Only the target event @b{resumed} is
5588 executed with polling disabled; this avoids polling to trigger the event
5589 @b{halted}, reversing the logical order of execution of their handlers.
5590 Future versions of OpenOCD will prevent the event preemption and will
5591 disable the schedule of polling during the event execution. Do not rely
5592 on polling in any event handler; this means, don't expect the status of
5593 a core to change during the execution of the handler. The event handler
5594 will have to enable polling or use @command{$target_name arp_poll} to
5595 check if the core has changed status.
5596 @end quotation
5598 @node Flash Commands
5599 @chapter Flash Commands
5601 OpenOCD has different commands for NOR and NAND flash;
5602 the ``flash'' command works with NOR flash, while
5603 the ``nand'' command works with NAND flash.
5604 This partially reflects different hardware technologies:
5605 NOR flash usually supports direct CPU instruction and data bus access,
5606 while data from a NAND flash must be copied to memory before it can be
5607 used. (SPI flash must also be copied to memory before use.)
5608 However, the documentation also uses ``flash'' as a generic term;
5609 for example, ``Put flash configuration in board-specific files''.
5611 Flash Steps:
5612 @enumerate
5613 @item Configure via the command @command{flash bank}
5614 @* Do this in a board-specific configuration file,
5615 passing parameters as needed by the driver.
5616 @item Operate on the flash via @command{flash subcommand}
5617 @* Often commands to manipulate the flash are typed by a human, or run
5618 via a script in some automated way. Common tasks include writing a
5619 boot loader, operating system, or other data.
5620 @item GDB Flashing
5621 @* Flashing via GDB requires the flash be configured via ``flash
5622 bank'', and the GDB flash features be enabled.
5623 @xref{gdbconfiguration,,GDB Configuration}.
5624 @end enumerate
5626 Many CPUs have the ability to ``boot'' from the first flash bank.
5627 This means that misprogramming that bank can ``brick'' a system,
5628 so that it can't boot.
5629 JTAG tools, like OpenOCD, are often then used to ``de-brick'' the
5630 board by (re)installing working boot firmware.
5632 @anchor{norconfiguration}
5633 @section Flash Configuration Commands
5634 @cindex flash configuration
5636 @deffn {Config Command} {flash bank} name driver base size chip_width bus_width target [driver_options]
5637 Configures a flash bank which provides persistent storage
5638 for addresses from @math{base} to @math{base + size - 1}.
5639 These banks will often be visible to GDB through the target's memory map.
5640 In some cases, configuring a flash bank will activate extra commands;
5641 see the driver-specific documentation.
5643 @itemize @bullet
5644 @item @var{name} ... may be used to reference the flash bank
5645 in other flash commands. A number is also available.
5646 @item @var{driver} ... identifies the controller driver
5647 associated with the flash bank being declared.
5648 This is usually @code{cfi} for external flash, or else
5649 the name of a microcontroller with embedded flash memory.
5650 @xref{flashdriverlist,,Flash Driver List}.
5651 @item @var{base} ... Base address of the flash chip.
5652 @item @var{size} ... Size of the chip, in bytes.
5653 For some drivers, this value is detected from the hardware.
5654 @item @var{chip_width} ... Width of the flash chip, in bytes;
5655 ignored for most microcontroller drivers.
5656 @item @var{bus_width} ... Width of the data bus used to access the
5657 chip, in bytes; ignored for most microcontroller drivers.
5658 @item @var{target} ... Names the target used to issue
5659 commands to the flash controller.
5660 @comment Actually, it's currently a controller-specific parameter...
5661 @item @var{driver_options} ... drivers may support, or require,
5662 additional parameters. See the driver-specific documentation
5663 for more information.
5664 @end itemize
5665 @quotation Note
5666 This command is not available after OpenOCD initialization has completed.
5667 Use it in board specific configuration files, not interactively.
5668 @end quotation
5669 @end deffn
5671 @comment less confusing would be: "flash list" (like "nand list")
5672 @deffn {Command} {flash banks}
5673 Prints a one-line summary of each device that was
5674 declared using @command{flash bank}, numbered from zero.
5675 Note that this is the @emph{plural} form;
5676 the @emph{singular} form is a very different command.
5677 @end deffn
5679 @deffn {Command} {flash list}
5680 Retrieves a list of associative arrays for each device that was
5681 declared using @command{flash bank}, numbered from zero.
5682 This returned list can be manipulated easily from within scripts.
5683 @end deffn
5685 @deffn {Command} {flash probe} num
5686 Identify the flash, or validate the parameters of the configured flash. Operation
5687 depends on the flash type.
5688 The @var{num} parameter is a value shown by @command{flash banks}.
5689 Most flash commands will implicitly @emph{autoprobe} the bank;
5690 flash drivers can distinguish between probing and autoprobing,
5691 but most don't bother.
5692 @end deffn
5694 @section Preparing a Target before Flash Programming
5696 The target device should be in well defined state before the flash programming
5697 begins.
5699 @emph{Always issue} @command{reset init} before @ref{flashprogrammingcommands,,Flash Programming Commands}.
5700 Do not issue another @command{reset} or @command{reset halt} or @command{resume}
5701 until the programming session is finished.
5703 If you use @ref{programmingusinggdb,,Programming using GDB},
5704 the target is prepared automatically in the event gdb-flash-erase-start
5706 The jimtcl script @command{program} calls @command{reset init} explicitly.
5708 @section Erasing, Reading, Writing to Flash
5709 @cindex flash erasing
5710 @cindex flash reading
5711 @cindex flash writing
5712 @cindex flash programming
5713 @anchor{flashprogrammingcommands}
5715 One feature distinguishing NOR flash from NAND or serial flash technologies
5716 is that for read access, it acts exactly like any other addressable memory.
5717 This means you can use normal memory read commands like @command{mdw} or
5718 @command{dump_image} with it, with no special @command{flash} subcommands.
5719 @xref{memoryaccess,,Memory access}, and @ref{imageaccess,,Image access}.
5721 Write access works differently. Flash memory normally needs to be erased
5722 before it's written. Erasing a sector turns all of its bits to ones, and
5723 writing can turn ones into zeroes. This is why there are special commands
5724 for interactive erasing and writing, and why GDB needs to know which parts
5725 of the address space hold NOR flash memory.
5727 @quotation Note
5728 Most of these erase and write commands leverage the fact that NOR flash
5729 chips consume target address space. They implicitly refer to the current
5730 JTAG target, and map from an address in that target's address space
5731 back to a flash bank.
5732 @comment In May 2009, those mappings may fail if any bank associated
5733 @comment with that target doesn't successfully autoprobe ... bug worth fixing?
5734 A few commands use abstract addressing based on bank and sector numbers,
5735 and don't depend on searching the current target and its address space.
5736 Avoid confusing the two command models.
5737 @end quotation
5739 Some flash chips implement software protection against accidental writes,
5740 since such buggy writes could in some cases ``brick'' a system.
5741 For such systems, erasing and writing may require sector protection to be
5742 disabled first.
5743 Examples include CFI flash such as ``Intel Advanced Bootblock flash'',
5744 and AT91SAM7 on-chip flash.
5745 @xref{flashprotect,,flash protect}.
5747 @deffn {Command} {flash erase_sector} num first last
5748 Erase sectors in bank @var{num}, starting at sector @var{first}
5749 up to and including @var{last}.
5750 Sector numbering starts at 0.
5751 Providing a @var{last} sector of @option{last}
5752 specifies "to the end of the flash bank".
5753 The @var{num} parameter is a value shown by @command{flash banks}.
5754 @end deffn
5756 @deffn {Command} {flash erase_address} [@option{pad}] [@option{unlock}] address length
5757 Erase sectors starting at @var{address} for @var{length} bytes.
5758 Unless @option{pad} is specified, @math{address} must begin a
5759 flash sector, and @math{address + length - 1} must end a sector.
5760 Specifying @option{pad} erases extra data at the beginning and/or
5761 end of the specified region, as needed to erase only full sectors.
5762 The flash bank to use is inferred from the @var{address}, and
5763 the specified length must stay within that bank.
5764 As a special case, when @var{length} is zero and @var{address} is
5765 the start of the bank, the whole flash is erased.
5766 If @option{unlock} is specified, then the flash is unprotected
5767 before erase starts.
5768 @end deffn
5770 @deffn {Command} {flash filld} address double-word length
5771 @deffnx {Command} {flash fillw} address word length
5772 @deffnx {Command} {flash fillh} address halfword length
5773 @deffnx {Command} {flash fillb} address byte length
5774 Fills flash memory with the specified @var{double-word} (64 bits), @var{word} (32 bits),
5775 @var{halfword} (16 bits), or @var{byte} (8-bit) pattern,
5776 starting at @var{address} and continuing
5777 for @var{length} units (word/halfword/byte).
5778 No erasure is done before writing; when needed, that must be done
5779 before issuing this command.
5780 Writes are done in blocks of up to 1024 bytes, and each write is
5781 verified by reading back the data and comparing it to what was written.
5782 The flash bank to use is inferred from the @var{address} of
5783 each block, and the specified length must stay within that bank.
5784 @end deffn
5785 @comment no current checks for errors if fill blocks touch multiple banks!
5787 @deffn {Command} {flash mdw} addr [count]
5788 @deffnx {Command} {flash mdh} addr [count]
5789 @deffnx {Command} {flash mdb} addr [count]
5790 Display contents of address @var{addr}, as
5791 32-bit words (@command{mdw}), 16-bit halfwords (@command{mdh}),
5792 or 8-bit bytes (@command{mdb}).
5793 If @var{count} is specified, displays that many units.
5794 Reads from flash using the flash driver, therefore it enables reading
5795 from a bank not mapped in target address space.
5796 The flash bank to use is inferred from the @var{address} of
5797 each block, and the specified length must stay within that bank.
5798 @end deffn
5800 @deffn {Command} {flash write_bank} num filename [offset]
5801 Write the binary @file{filename} to flash bank @var{num},
5802 starting at @var{offset} bytes from the beginning of the bank. If @var{offset}
5803 is omitted, start at the beginning of the flash bank.
5804 The @var{num} parameter is a value shown by @command{flash banks}.
5805 @end deffn
5807 @deffn {Command} {flash read_bank} num filename [offset [length]]
5808 Read @var{length} bytes from the flash bank @var{num} starting at @var{offset}
5809 and write the contents to the binary @file{filename}. If @var{offset} is
5810 omitted, start at the beginning of the flash bank. If @var{length} is omitted,
5811 read the remaining bytes from the flash bank.
5812 The @var{num} parameter is a value shown by @command{flash banks}.
5813 @end deffn
5815 @deffn {Command} {flash verify_bank} num filename [offset]
5816 Compare the contents of the binary file @var{filename} with the contents of the
5817 flash bank @var{num} starting at @var{offset}. If @var{offset} is omitted,
5818 start at the beginning of the flash bank. Fail if the contents do not match.
5819 The @var{num} parameter is a value shown by @command{flash banks}.
5820 @end deffn
5822 @deffn {Command} {flash write_image} [erase] [unlock] filename [offset] [type]
5823 Write the image @file{filename} to the current target's flash bank(s).
5824 Only loadable sections from the image are written.
5825 A relocation @var{offset} may be specified, in which case it is added
5826 to the base address for each section in the image.
5827 The file [@var{type}] can be specified
5828 explicitly as @option{bin} (binary), @option{ihex} (Intel hex),
5829 @option{elf} (ELF file), @option{s19} (Motorola s19).
5830 @option{mem}, or @option{builder}.
5831 The relevant flash sectors will be erased prior to programming
5832 if the @option{erase} parameter is given. If @option{unlock} is
5833 provided, then the flash banks are unlocked before erase and
5834 program. The flash bank to use is inferred from the address of
5835 each image section.
5837 @quotation Warning
5838 Be careful using the @option{erase} flag when the flash is holding
5839 data you want to preserve.
5840 Portions of the flash outside those described in the image's
5841 sections might be erased with no notice.
5842 @itemize
5843 @item
5844 When a section of the image being written does not fill out all the
5845 sectors it uses, the unwritten parts of those sectors are necessarily
5846 also erased, because sectors can't be partially erased.
5847 @item
5848 Data stored in sector "holes" between image sections are also affected.
5849 For example, "@command{flash write_image erase ...}" of an image with
5850 one byte at the beginning of a flash bank and one byte at the end
5851 erases the entire bank -- not just the two sectors being written.
5852 @end itemize
5853 Also, when flash protection is important, you must re-apply it after
5854 it has been removed by the @option{unlock} flag.
5855 @end quotation
5857 @end deffn
5859 @deffn {Command} {flash verify_image} filename [offset] [type]
5860 Verify the image @file{filename} to the current target's flash bank(s).
5861 Parameters follow the description of 'flash write_image'.
5862 In contrast to the 'verify_image' command, for banks with specific
5863 verify method, that one is used instead of the usual target's read
5864 memory methods. This is necessary for flash banks not readable by
5865 ordinary memory reads.
5866 This command gives only an overall good/bad result for each bank, not
5867 addresses of individual failed bytes as it's intended only as quick
5868 check for successful programming.
5869 @end deffn
5871 @section Other Flash commands
5872 @cindex flash protection
5874 @deffn {Command} {flash erase_check} num
5875 Check erase state of sectors in flash bank @var{num},
5876 and display that status.
5877 The @var{num} parameter is a value shown by @command{flash banks}.
5878 @end deffn
5880 @deffn {Command} {flash info} num [sectors]
5881 Print info about flash bank @var{num}, a list of protection blocks
5882 and their status. Use @option{sectors} to show a list of sectors instead.
5884 The @var{num} parameter is a value shown by @command{flash banks}.
5885 This command will first query the hardware, it does not print cached
5886 and possibly stale information.
5887 @end deffn
5889 @anchor{flashprotect}
5890 @deffn {Command} {flash protect} num first last (@option{on}|@option{off})
5891 Enable (@option{on}) or disable (@option{off}) protection of flash blocks
5892 in flash bank @var{num}, starting at protection block @var{first}
5893 and continuing up to and including @var{last}.
5894 Providing a @var{last} block of @option{last}
5895 specifies "to the end of the flash bank".
5896 The @var{num} parameter is a value shown by @command{flash banks}.
5897 The protection block is usually identical to a flash sector.
5898 Some devices may utilize a protection block distinct from flash sector.
5899 See @command{flash info} for a list of protection blocks.
5900 @end deffn
5902 @deffn {Command} {flash padded_value} num value
5903 Sets the default value used for padding any image sections, This should
5904 normally match the flash bank erased value. If not specified by this
5905 command or the flash driver then it defaults to 0xff.
5906 @end deffn
5908 @anchor{program}
5909 @deffn {Command} {program} filename [preverify] [verify] [reset] [exit] [offset]
5910 This is a helper script that simplifies using OpenOCD as a standalone
5911 programmer. The only required parameter is @option{filename}, the others are optional.
5912 @xref{Flash Programming}.
5913 @end deffn
5915 @anchor{flashdriverlist}
5916 @section Flash Driver List
5917 As noted above, the @command{flash bank} command requires a driver name,
5918 and allows driver-specific options and behaviors.
5919 Some drivers also activate driver-specific commands.
5921 @deffn {Flash Driver} {virtual}
5922 This is a special driver that maps a previously defined bank to another
5923 address. All bank settings will be copied from the master physical bank.
5925 The @var{virtual} driver defines one mandatory parameters,
5927 @itemize
5928 @item @var{master_bank} The bank that this virtual address refers to.
5929 @end itemize
5931 So in the following example addresses 0xbfc00000 and 0x9fc00000 refer to
5932 the flash bank defined at address 0x1fc00000. Any command executed on
5933 the virtual banks is actually performed on the physical banks.
5934 @example
5935 flash bank $_FLASHNAME pic32mx 0x1fc00000 0 0 0 $_TARGETNAME
5936 flash bank vbank0 virtual 0xbfc00000 0 0 0 \
5937            $_TARGETNAME $_FLASHNAME
5938 flash bank vbank1 virtual 0x9fc00000 0 0 0 \
5939            $_TARGETNAME $_FLASHNAME
5940 @end example
5941 @end deffn
5943 @subsection External Flash
5945 @deffn {Flash Driver} {cfi}
5946 @cindex Common Flash Interface
5947 @cindex CFI
5948 The ``Common Flash Interface'' (CFI) is the main standard for
5949 external NOR flash chips, each of which connects to a
5950 specific external chip select on the CPU.
5951 Frequently the first such chip is used to boot the system.
5952 Your board's @code{reset-init} handler might need to
5953 configure additional chip selects using other commands (like: @command{mww} to
5954 configure a bus and its timings), or
5955 perhaps configure a GPIO pin that controls the ``write protect'' pin
5956 on the flash chip.
5957 The CFI driver can use a target-specific working area to significantly
5958 speed up operation.
5960 The CFI driver can accept the following optional parameters, in any order:
5962 @itemize
5963 @item @var{jedec_probe} ... is used to detect certain non-CFI flash ROMs,
5964 like AM29LV010 and similar types.
5965 @item @var{x16_as_x8} ... when a 16-bit flash is hooked up to an 8-bit bus.
5966 @item @var{bus_swap} ... when data bytes in a 16-bit flash needs to be swapped.
5967 @item @var{data_swap} ... when data bytes in a 16-bit flash needs to be
5968 swapped when writing data values (i.e. not CFI commands).
5969 @end itemize
5971 To configure two adjacent banks of 16 MBytes each, both sixteen bits (two bytes)
5972 wide on a sixteen bit bus:
5974 @example
5975 flash bank $_FLASHNAME cfi 0x00000000 0x01000000 2 2 $_TARGETNAME
5976 flash bank $_FLASHNAME cfi 0x01000000 0x01000000 2 2 $_TARGETNAME
5977 @end example
5979 To configure one bank of 32 MBytes
5980 built from two sixteen bit (two byte) wide parts wired in parallel
5981 to create a thirty-two bit (four byte) bus with doubled throughput:
5983 @example
5984 flash bank $_FLASHNAME cfi 0x00000000 0x02000000 2 4 $_TARGETNAME
5985 @end example
5987 @c "cfi part_id" disabled
5988 @end deffn
5990 @anchor{jtagspi}
5991 @deffn {Flash Driver} {jtagspi}
5992 @cindex Generic JTAG2SPI driver
5993 @cindex SPI
5994 @cindex jtagspi
5995 @cindex bscan_spi
5996 Several FPGAs and CPLDs can retrieve their configuration (bitstream) from a
5997 SPI flash connected to them. To access this flash from the host, some FPGA
5998 device provides dedicated JTAG instructions, while other FPGA devices should
5999 be programmed with a special proxy bitstream that exposes the SPI flash on
6000 the device's JTAG interface. The flash can then be accessed through JTAG.
6002 Since signalling between JTAG and SPI is compatible, all that is required for
6003 a proxy bitstream is to connect TDI-MOSI, TDO-MISO, TCK-CLK and activate
6004 the flash chip select when the JTAG state machine is in SHIFT-DR.
6006 Such a bitstream for several Xilinx FPGAs can be found in
6007 @file{contrib/loaders/flash/fpga/xilinx_bscan_spi.py}. It requires
6008 @uref{https://github.com/m-labs/migen, migen} and a Xilinx toolchain to build.
6010 This mechanism with a proxy bitstream can also be used for FPGAs from Intel and
6011 Efinix. FPGAs from Lattice and Cologne Chip have dedicated JTAG instructions
6012 and procedure to connect the JTAG to the SPI signals and don't need a proxy
6013 bitstream. Support for these devices with dedicated procedure is provided by
6014 the pld drivers. For convenience the PLD drivers will provide the USERx code
6015 for FPGAs with a proxy bitstream. Currently the following PLD drivers are able
6016 to support jtagspi:
6017 @itemize
6018 @item Efinix: proxy-bitstream
6019 @item Gatemate: dedicated procedure
6020 @item Intel/Altera: proxy-bitstream
6021 @item Lattice: dedicated procedure supporting ECP2, ECP3, ECP5, Certus and Certus Pro devices
6022 @item AMD/Xilinx: proxy-bitstream
6023 @end itemize
6026 This flash bank driver requires a target on a JTAG tap and will access that
6027 tap directly. Since no support from the target is needed, the target can be a
6028 "testee" dummy. Since the target does not expose the flash memory
6029 mapping, target commands that would otherwise be expected to access the flash
6030 will not work. These include all @command{*_image} and
6031 @command{$target_name m*} commands as well as @command{program}. Equivalent
6032 functionality is available through the @command{flash write_bank},
6033 @command{flash read_bank}, and @command{flash verify_bank} commands.
6035 According to device size, 1- to 4-byte addresses are sent. However, some
6036 flash chips additionally have to be switched to 4-byte addresses by an extra
6037 command, see below.
6039 @itemize
6040 @item @var{ir} ... is loaded into the JTAG IR to map the flash as the JTAG DR.
6041 For the bitstreams generated from @file{xilinx_bscan_spi.py} this is the
6042 @var{USER1} instruction.
6043 @example
6044 target create $_TARGETNAME testee -chain-position $_CHIPNAME.tap
6045 set _USER1_INSTR_CODE 0x02
6046 flash bank $_FLASHNAME jtagspi 0x0 0 0 0 \
6047            $_TARGETNAME $_USER1_INSTR_CODE
6048 @end example
6050 @item The option @option{-pld} @var{name} is used to have support from the
6051 PLD driver of pld device @var{name}. The name is the name of the pld device
6052 given during creation of the pld device.
6053 Pld device names are shown by the @command{pld devices} command.
6055 @example
6056 target create $_TARGETNAME testee -chain-position $_CHIPNAME.tap
6057 set _JTAGSPI_CHAIN_ID $_CHIPNAME.pld
6058 flash bank $_FLASHNAME jtagspi 0x0 0 0 0 \
6059            $_TARGETNAME -pld $_JTAGSPI_CHAIN_ID
6060 @end example
6061 @end itemize
6063 @deffn Command {jtagspi set} bank_id name total_size page_size read_cmd unused pprg_cmd mass_erase_cmd sector_size sector_erase_cmd
6064 Sets flash parameters: @var{name} human readable string, @var{total_size}
6065 size in bytes, @var{page_size} is write page size. @var{read_cmd} and @var{pprg_cmd}
6066 are commands for read and page program, respectively. @var{mass_erase_cmd},
6067 @var{sector_size} and @var{sector_erase_cmd} are optional.
6068 @example
6069 jtagspi set 0 w25q128 0x1000000 0x100 0x03 0 0x02 0xC7 0x10000 0xD8
6070 @end example
6071 @end deffn
6073 @deffn Command {jtagspi cmd} bank_id resp_num cmd_byte ...
6074 Sends command @var{cmd_byte} and at most 20 following bytes and reads
6075 @var{resp_num} bytes afterwards. E.g. for 'Enter 4-byte address mode'
6076 @example
6077 jtagspi cmd 0 0 0xB7
6078 @end example
6079 @end deffn
6081 @deffn Command {jtagspi always_4byte} bank_id [ on | off ]
6082 Some devices use 4-byte addresses for all commands except the legacy 0x03 read
6083 regardless of device size. This command controls the corresponding hack.
6084 @end deffn
6085 @end deffn
6087 @deffn {Flash Driver} {xcf}
6088 @cindex Xilinx Platform flash driver
6089 @cindex xcf
6090 Xilinx FPGAs can be configured from specialized flash ICs named Platform Flash.
6091 It is (almost) regular NOR flash with erase sectors, program pages, etc. The
6092 only difference is special registers controlling its FPGA specific behavior.
6093 They must be properly configured for successful FPGA loading using
6094 additional @var{xcf} driver command:
6096 @deffn {Command} {xcf ccb} <bank_id>
6097 command accepts additional parameters:
6098 @itemize
6099 @item @var{external|internal} ... selects clock source.
6100 @item @var{serial|parallel} ... selects serial or parallel data bus mode.
6101 @item @var{slave|master} ... selects slave of master mode for flash device.
6102 @item @var{40|20} ... selects clock frequency in MHz for internal clock
6103 in master mode.
6104 @end itemize
6105 @example
6106 xcf ccb 0 external parallel slave 40
6107 @end example
6108 All of them must be specified even if clock frequency is pointless
6109 in slave mode. If only bank id specified than command prints current
6110 CCB register value. Note: there is no need to write this register
6111 every time you erase/program data sectors because it stores in
6112 dedicated sector.
6113 @end deffn
6115 @deffn {Command} {xcf configure} <bank_id>
6116 Initiates FPGA loading procedure. Useful if your board has no "configure"
6117 button.
6118 @example
6119 xcf configure 0
6120 @end example
6121 @end deffn
6123 Additional driver notes:
6124 @itemize
6125 @item Only single revision supported.
6126 @item Driver automatically detects need of bit reverse, but
6127 only "bin" (raw binary, do not confuse it with "bit") and "mcs"
6128 (Intel hex) file types supported.
6129 @item For additional info check xapp972.pdf and ug380.pdf.
6130 @end itemize
6131 @end deffn
6133 @deffn {Flash Driver} {lpcspifi}
6134 @cindex NXP SPI Flash Interface
6135 @cindex SPIFI
6136 @cindex lpcspifi
6137 NXP's LPC43xx and LPC18xx families include a proprietary SPI
6138 Flash Interface (SPIFI) peripheral that can drive and provide
6139 memory mapped access to external SPI flash devices.
6141 The lpcspifi driver initializes this interface and provides
6142 program and erase functionality for these serial flash devices.
6143 Use of this driver @b{requires} a working area of at least 1kB
6144 to be configured on the target device; more than this will
6145 significantly reduce flash programming times.
6147 The setup command only requires the @var{base} parameter. All
6148 other parameters are ignored, and the flash size and layout
6149 are configured by the driver.
6151 @example
6152 flash bank $_FLASHNAME lpcspifi 0x14000000 0 0 0 $_TARGETNAME
6153 @end example
6155 @end deffn
6157 @deffn {Flash Driver} {stmsmi}
6158 @cindex STMicroelectronics Serial Memory Interface
6159 @cindex SMI
6160 @cindex stmsmi
6161 Some devices from STMicroelectronics (e.g. STR75x MCU family,
6162 SPEAr MPU family) include a proprietary
6163 ``Serial Memory Interface'' (SMI) controller able to drive external
6164 SPI flash devices.
6165 Depending on specific device and board configuration, up to 4 external
6166 flash devices can be connected.
6168 SMI makes the flash content directly accessible in the CPU address
6169 space; each external device is mapped in a memory bank.
6170 CPU can directly read data, execute code and boot from SMI banks.
6171 Normal OpenOCD commands like @command{mdw} can be used to display
6172 the flash content.
6174 The setup command only requires the @var{base} parameter in order
6175 to identify the memory bank.
6176 All other parameters are ignored. Additional information, like
6177 flash size, are detected automatically.
6179 @example
6180 flash bank $_FLASHNAME stmsmi 0xf8000000 0 0 0 $_TARGETNAME
6181 @end example
6183 @end deffn
6185 @deffn {Flash Driver} {stmqspi}
6186 @cindex STMicroelectronics QuadSPI/OctoSPI Interface
6187 @cindex QuadSPI
6188 @cindex OctoSPI
6189 @cindex stmqspi
6190 Some devices from STMicroelectronics include a proprietary ``QuadSPI Interface''
6191 (e.g. STM32F4, STM32F7, STM32L4) or ``OctoSPI Interface'' (e.g. STM32L4+)
6192 controller able to drive one or even two (dual mode) external SPI flash devices.
6193 The OctoSPI is a superset of QuadSPI, its presence is detected automatically.
6194 Currently only the regular command mode is supported, whereas the HyperFlash
6195 mode is not.
6197 QuadSPI/OctoSPI makes the flash contents directly accessible in the CPU address
6198 space; in case of dual mode both devices must be of the same type and are
6199 mapped in the same memory bank (even and odd addresses interleaved).
6200 CPU can directly read data, execute code (but not boot) from QuadSPI bank.
6202 The 'flash bank' command only requires the @var{base} parameter and the extra
6203 parameter @var{io_base} in order to identify the memory bank. Both are fixed
6204 by hardware, see datasheet or RM. All other parameters are ignored.
6206 The controller must be initialized after each reset and properly configured
6207 for memory-mapped read operation for the particular flash chip(s), for the full
6208 list of available register settings cf. the controller's RM. This setup is quite
6209 board specific (that's why booting from this memory is not possible). The
6210 flash driver infers all parameters from current controller register values when
6211 'flash probe @var{bank_id}' is executed.
6213 Normal OpenOCD commands like @command{mdw} can be used to display the flash content,
6214 but only after proper controller initialization as described above. However,
6215 due to a silicon bug in some devices, attempting to access the very last word
6216 should be avoided.
6218 It is possible to use two (even different) flash chips alternatingly, if individual
6219 bank chip selects are available. For some package variants, this is not the case
6220 due to limited pin count. To switch from one to another, adjust FSEL bit accordingly
6221 and re-issue 'flash probe bank_id'. Note that the bank base address will @emph{not}
6222 change, so the address spaces of both devices will overlap. In dual flash mode
6223 both chips must be identical regarding size and most other properties.
6225 Block or sector protection internal to the flash chip is not handled by this
6226 driver at all, but can be dealt with manually by the 'cmd' command, see below.
6227 The sector protection via 'flash protect' command etc. is completely internal to
6228 openocd, intended only to prevent accidental erase or overwrite and it does not
6229 persist across openocd invocations.
6231 OpenOCD contains a hardcoded list of flash devices with their properties,
6232 these are auto-detected. If a device is not included in this list, SFDP discovery
6233 is attempted. If this fails or gives inappropriate results, manual setting is
6234 required (see 'set' command).
6236 @example
6237 flash bank $_FLASHNAME stmqspi 0x90000000 0 0 0 \
6238            $_TARGETNAME 0xA0001000
6239 flash bank $_FLASHNAME stmqspi 0x70000000 0 0 0 \
6240            $_TARGETNAME 0xA0001400
6241 @end example
6243 There are three specific commands
6244 @deffn {Command} {stmqspi mass_erase} bank_id
6245 Clears sector protections and performs a mass erase. Works only if there is no
6246 chip specific write protection engaged.
6247 @end deffn
6249 @deffn {Command} {stmqspi set} bank_id name total_size page_size read_cmd fread_cmd pprg_cmd mass_erase_cmd sector_size sector_erase_cmd
6250 Set flash parameters: @var{name} human readable string, @var{total_size} size
6251 in bytes, @var{page_size} is write page size. @var{read_cmd}, @var{fread_cmd} and @var{pprg_cmd}
6252 are commands for reading and page programming. @var{fread_cmd} is used in DPI and QPI modes,
6253 @var{read_cmd} in normal SPI (single line) mode. @var{mass_erase_cmd}, @var{sector_size}
6254 and @var{sector_erase_cmd} are optional.
6256 This command is required if chip id is not hardcoded yet and e.g. for EEPROMs or FRAMs
6257 which don't support an id command.
6259 In dual mode parameters of both chips are set identically. The parameters refer to
6260 a single chip, so the whole bank gets twice the specified capacity etc.
6261 @end deffn
6263 @deffn {Command} {stmqspi cmd} bank_id resp_num cmd_byte ...
6264 If @var{resp_num} is zero, sends command @var{cmd_byte} and following data
6265 bytes. In dual mode command byte is sent to @emph{both} chips but data bytes are
6266 sent @emph{alternatingly} to chip 1 and 2, first to flash 1, second to flash 2, etc.,
6267 i.e. the total number of bytes (including cmd_byte) must be odd.
6269 If @var{resp_num} is not zero, cmd and at most four following data bytes are
6270 sent, in dual mode @emph{simultaneously} to both chips. Then @var{resp_num} bytes
6271 are read interleaved from both chips starting with chip 1. In this case
6272 @var{resp_num} must be even.
6274 Note the hardware dictated subtle difference of those two cases in dual-flash mode.
6276 To check basic communication settings, issue
6277 @example
6278 stmqspi cmd bank_id 0 0x04; stmqspi cmd bank_id 1 0x05
6279 stmqspi cmd bank_id 0 0x06; stmqspi cmd bank_id 1 0x05
6280 @end example
6281 for single flash mode or
6282 @example
6283 stmqspi cmd bank_id 0 0x04; stmqspi cmd bank_id 2 0x05
6284 stmqspi cmd bank_id 0 0x06; stmqspi cmd bank_id 2 0x05
6285 @end example
6286 for dual flash mode. This should return the status register contents.
6288 In 8-line mode, @var{cmd_byte} is sent twice - first time as given, second time
6289 complemented. Additionally, in 8-line mode only, some commands (e.g. Read Status)
6290 need a dummy address, e.g.
6291 @example
6292 stmqspi cmd bank_id 1 0x05 0x00 0x00 0x00 0x00
6293 @end example
6294 should return the status register contents.
6296 @end deffn
6298 @end deffn
6300 @deffn {Flash Driver} {mrvlqspi}
6301 This driver supports QSPI flash controller of Marvell's Wireless
6302 Microcontroller platform.
6304 The flash size is autodetected based on the table of known JEDEC IDs
6305 hardcoded in the OpenOCD sources.
6307 @example
6308 flash bank $_FLASHNAME mrvlqspi 0x0 0 0 0 $_TARGETNAME 0x46010000
6309 @end example
6311 @end deffn
6313 @deffn {Flash Driver} {ath79}
6314 @cindex Atheros ath79 SPI driver
6315 @cindex ath79
6316 Members of ATH79 SoC family from Atheros include a SPI interface with 3
6317 chip selects.
6318 On reset a SPI flash connected to the first chip select (CS0) is made
6319 directly read-accessible in the CPU address space (up to 16MBytes)
6320 and is usually used to store the bootloader and operating system.
6321 Normal OpenOCD commands like @command{mdw} can be used to display
6322 the flash content while it is in memory-mapped mode (only the first
6323 4MBytes are accessible without additional configuration on reset).
6325 The setup command only requires the @var{base} parameter in order
6326 to identify the memory bank. The actual value for the base address
6327 is not otherwise used by the driver. However the mapping is passed
6328 to gdb. Thus for the memory mapped flash (chipselect CS0) the base
6329 address should be the actual memory mapped base address. For unmapped
6330 chipselects (CS1 and CS2) care should be taken to use a base address
6331 that does not overlap with real memory regions.
6332 Additional information, like flash size, are detected automatically.
6333 An optional additional parameter sets the chipselect for the bank,
6334 with the default CS0.
6335 CS1 and CS2 require additional GPIO setup before they can be used
6336 since the alternate function must be enabled on the GPIO pin
6337 CS1/CS2 is routed to on the given SoC.
6339 @example
6340 flash bank $_FLASHNAME ath79 0xbf000000 0 0 0 $_TARGETNAME
6342 # When using multiple chipselects the base should be different
6343 # for each, otherwise the write_image command is not able to
6344 # distinguish the banks.
6345 flash bank flash0 ath79 0xbf000000 0 0 0 $_TARGETNAME cs0
6346 flash bank flash1 ath79 0x10000000 0 0 0 $_TARGETNAME cs1
6347 flash bank flash2 ath79 0x20000000 0 0 0 $_TARGETNAME cs2
6348 @end example
6350 @end deffn
6352 @deffn {Flash Driver} {fespi}
6353 @cindex Freedom E SPI
6354 @cindex fespi
6356 SiFive's Freedom E SPI controller, used in HiFive and other boards.
6358 @example
6359 flash bank $_FLASHNAME fespi 0x20000000 0 0 0 $_TARGETNAME
6360 @end example
6361 @end deffn
6363 @subsection Internal Flash (Microcontrollers)
6365 @deffn {Flash Driver} {aduc702x}
6366 The ADUC702x analog microcontrollers from Analog Devices
6367 include internal flash and use ARM7TDMI cores.
6368 The aduc702x flash driver works with models ADUC7019 through ADUC7028.
6369 The setup command only requires the @var{target} argument
6370 since all devices in this family have the same memory layout.
6372 @example
6373 flash bank $_FLASHNAME aduc702x 0 0 0 0 $_TARGETNAME
6374 @end example
6375 @end deffn
6377 @deffn {Flash Driver} {ambiqmicro}
6378 @cindex ambiqmicro
6379 @cindex apollo
6380 All members of the Apollo microcontroller family from
6381 Ambiq Micro include internal flash and use ARM's Cortex-M4 core.
6382 The host connects over USB to an FTDI interface that communicates
6383 with the target using SWD.
6385 The @var{ambiqmicro} driver reads the Chip Information Register detect
6386 the device class of the MCU.
6387 The Flash and SRAM sizes directly follow device class, and are used
6388 to set up the flash banks.
6389 If this fails, the driver will use default values set to the minimum
6390 sizes of an Apollo chip.
6392 All Apollo chips have two flash banks of the same size.
6393 In all cases the first flash bank starts at location 0,
6394 and the second bank starts after the first.
6396 @example
6397 # Flash bank 0
6398 flash bank $_FLASHNAME ambiqmicro 0 0x00040000 0 0 $_TARGETNAME
6399 # Flash bank 1 - same size as bank0, starts after bank 0.
6400 flash bank $_FLASHNAME ambiqmicro 0x00040000 0x00040000 0 0 \
6401            $_TARGETNAME
6402 @end example
6404 Flash is programmed using custom entry points into the bootloader.
6405 This is the only way to program the flash as no flash control registers
6406 are available to the user.
6408 The @var{ambiqmicro} driver adds some additional commands:
6410 @deffn {Command} {ambiqmicro mass_erase} <bank>
6411 Erase entire bank.
6412 @end deffn
6413 @deffn {Command} {ambiqmicro page_erase} <bank> <first> <last>
6414 Erase device pages.
6415 @end deffn
6416 @deffn {Command} {ambiqmicro program_otp} <bank> <offset> <count>
6417 Program OTP is a one time operation to create write protected flash.
6418 The user writes sectors to SRAM starting at 0x10000010.
6419 Program OTP will write these sectors from SRAM to flash, and write protect
6420 the flash.
6421 @end deffn
6422 @end deffn
6424 @deffn {Flash Driver} {at91samd}
6425 @cindex at91samd
6426 All members of the ATSAM D2x, D1x, D0x, ATSAMR, ATSAML and ATSAMC microcontroller
6427 families from Atmel include internal flash and use ARM's Cortex-M0+ core.
6429 Do not use for ATSAM D51 and E5x: use @xref{atsame5}.
6431 The devices have one flash bank:
6433 @example
6434 flash bank $_FLASHNAME at91samd 0x00000000 0 1 1 $_TARGETNAME
6435 @end example
6437 @deffn {Command} {at91samd chip-erase}
6438 Issues a complete Flash erase via the Device Service Unit (DSU). This can be
6439 used to erase a chip back to its factory state and does not require the
6440 processor to be halted.
6441 @end deffn
6443 @deffn {Command} {at91samd set-security}
6444 Secures the Flash via the Set Security Bit (SSB) command. This prevents access
6445 to the Flash and can only be undone by using the chip-erase command which
6446 erases the Flash contents and turns off the security bit. Warning: at this
6447 time, openocd will not be able to communicate with a secured chip and it is
6448 therefore not possible to chip-erase it without using another tool.
6450 @example
6451 at91samd set-security enable
6452 @end example
6453 @end deffn
6455 @deffn {Command} {at91samd eeprom}
6456 Shows or sets the EEPROM emulation size configuration, stored in the User Row
6457 of the Flash. When setting, the EEPROM size must be specified in bytes and it
6458 must be one of the permitted sizes according to the datasheet. Settings are
6459 written immediately but only take effect on MCU reset. EEPROM emulation
6460 requires additional firmware support and the minimum EEPROM size may not be
6461 the same as the minimum that the hardware supports. Set the EEPROM size to 0
6462 in order to disable this feature.
6464 @example
6465 at91samd eeprom
6466 at91samd eeprom 1024
6467 @end example
6468 @end deffn
6470 @deffn {Command} {at91samd bootloader}
6471 Shows or sets the bootloader size configuration, stored in the User Row of the
6472 Flash. This is called the BOOTPROT region. When setting, the bootloader size
6473 must be specified in bytes and it must be one of the permitted sizes according
6474 to the datasheet. Settings are written immediately but only take effect on
6475 MCU reset. Setting the bootloader size to 0 disables bootloader protection.
6477 @example
6478 at91samd bootloader
6479 at91samd bootloader 16384
6480 @end example
6481 @end deffn
6483 @deffn {Command} {at91samd dsu_reset_deassert}
6484 This command releases internal reset held by DSU
6485 and prepares reset vector catch in case of reset halt.
6486 Command is used internally in event reset-deassert-post.
6487 @end deffn
6489 @deffn {Command} {at91samd nvmuserrow}
6490 Writes or reads the entire 64 bit wide NVM user row register which is located at
6491 0x804000. This register includes various fuses lock-bits and factory calibration
6492 data. Reading the register is done by invoking this command without any
6493 arguments. Writing is possible by giving 1 or 2 hex values. The first argument
6494 is the register value to be written and the second one is an optional changemask.
6495 Every bit which value in changemask is 0 will stay unchanged. The lock- and
6496 reserved-bits are masked out and cannot be changed.
6498 @example
6499 # Read user row
6500 >at91samd nvmuserrow
6501 NVMUSERROW: 0xFFFFFC5DD8E0C788
6502 # Write 0xFFFFFC5DD8E0C788 to user row
6503 >at91samd nvmuserrow 0xFFFFFC5DD8E0C788
6504 # Write 0x12300 to user row but leave other bits and low
6505 # byte unchanged
6506 >at91samd nvmuserrow 0x12345 0xFFF00
6507 @end example
6508 @end deffn
6510 @end deffn
6512 @anchor{at91sam3}
6513 @deffn {Flash Driver} {at91sam3}
6514 @cindex at91sam3
6515 All members of the AT91SAM3 microcontroller family from
6516 Atmel include internal flash and use ARM's Cortex-M3 core. The driver
6517 currently (6/22/09) recognizes the AT91SAM3U[1/2/4][C/E] chips. Note
6518 that the driver was orginaly developed and tested using the
6519 AT91SAM3U4E, using a SAM3U-EK eval board. Support for other chips in
6520 the family was cribbed from the data sheet. @emph{Note to future
6521 readers/updaters: Please remove this worrisome comment after other
6522 chips are confirmed.}
6524 The AT91SAM3U4[E/C] (256K) chips have two flash banks; most other chips
6525 have one flash bank. In all cases the flash banks are at
6526 the following fixed locations:
6528 @example
6529 # Flash bank 0 - all chips
6530 flash bank $_FLASHNAME at91sam3 0x00080000 0 1 1 $_TARGETNAME
6531 # Flash bank 1 - only 256K chips
6532 flash bank $_FLASHNAME at91sam3 0x00100000 0 1 1 $_TARGETNAME
6533 @end example
6535 Internally, the AT91SAM3 flash memory is organized as follows.
6536 Unlike the AT91SAM7 chips, these are not used as parameters
6537 to the @command{flash bank} command:
6539 @itemize
6540 @item @emph{N-Banks:} 256K chips have 2 banks, others have 1 bank.
6541 @item @emph{Bank Size:} 128K/64K Per flash bank
6542 @item @emph{Sectors:} 16 or 8 per bank
6543 @item @emph{SectorSize:} 8K Per Sector
6544 @item @emph{PageSize:} 256 bytes per page. Note that OpenOCD operates on 'sector' sizes, not page sizes.
6545 @end itemize
6547 The AT91SAM3 driver adds some additional commands:
6549 @deffn {Command} {at91sam3 gpnvm}
6550 @deffnx {Command} {at91sam3 gpnvm clear} number
6551 @deffnx {Command} {at91sam3 gpnvm set} number
6552 @deffnx {Command} {at91sam3 gpnvm show} [@option{all}|number]
6553 With no parameters, @command{show} or @command{show all},
6554 shows the status of all GPNVM bits.
6555 With @command{show} @var{number}, displays that bit.
6557 With @command{set} @var{number} or @command{clear} @var{number},
6558 modifies that GPNVM bit.
6559 @end deffn
6561 @deffn {Command} {at91sam3 info}
6562 This command attempts to display information about the AT91SAM3
6563 chip. @emph{First} it read the @code{CHIPID_CIDR} [address 0x400e0740, see
6564 Section 28.2.1, page 505 of the AT91SAM3U 29/may/2009 datasheet,
6565 document id: doc6430A] and decodes the values. @emph{Second} it reads the
6566 various clock configuration registers and attempts to display how it
6567 believes the chip is configured. By default, the SLOWCLK is assumed to
6568 be 32768 Hz, see the command @command{at91sam3 slowclk}.
6569 @end deffn
6571 @deffn {Command} {at91sam3 slowclk} [value]
6572 This command shows/sets the slow clock frequency used in the
6573 @command{at91sam3 info} command calculations above.
6574 @end deffn
6575 @end deffn
6577 @deffn {Flash Driver} {at91sam4}
6578 @cindex at91sam4
6579 All members of the AT91SAM4 microcontroller family from
6580 Atmel include internal flash and use ARM's Cortex-M4 core.
6581 This driver uses the same command names/syntax as @xref{at91sam3}.
6582 @end deffn
6584 @deffn {Flash Driver} {at91sam4l}
6585 @cindex at91sam4l
6586 All members of the AT91SAM4L microcontroller family from
6587 Atmel include internal flash and use ARM's Cortex-M4 core.
6588 This driver uses the same command names/syntax as @xref{at91sam3}.
6590 The AT91SAM4L driver adds some additional commands:
6591 @deffn {Command} {at91sam4l smap_reset_deassert}
6592 This command releases internal reset held by SMAP
6593 and prepares reset vector catch in case of reset halt.
6594 Command is used internally in event reset-deassert-post.
6595 @end deffn
6596 @end deffn
6598 @anchor{atsame5}
6599 @deffn {Flash Driver} {atsame5}
6600 @cindex atsame5
6601 All members of the SAM E54, E53, E51 and D51 microcontroller
6602 families from Microchip (former Atmel) include internal flash
6603 and use ARM's Cortex-M4 core.
6605 The devices have two ECC flash banks with a swapping feature.
6606 This driver handles both banks together as it were one.
6607 Bank swapping is not supported yet.
6609 @example
6610 flash bank $_FLASHNAME atsame5 0x00000000 0 1 1 $_TARGETNAME
6611 @end example
6613 @deffn {Command} {atsame5 bootloader}
6614 Shows or sets the bootloader size configuration, stored in the User Page of the
6615 Flash. This is called the BOOTPROT region. When setting, the bootloader size
6616 must be specified in bytes. The nearest bigger protection size is used.
6617 Settings are written immediately but only take effect on MCU reset.
6618 Setting the bootloader size to 0 disables bootloader protection.
6620 @example
6621 atsame5 bootloader
6622 atsame5 bootloader 16384
6623 @end example
6624 @end deffn
6626 @deffn {Command} {atsame5 chip-erase}
6627 Issues a complete Flash erase via the Device Service Unit (DSU). This can be
6628 used to erase a chip back to its factory state and does not require the
6629 processor to be halted.
6630 @end deffn
6632 @deffn {Command} {atsame5 dsu_reset_deassert}
6633 This command releases internal reset held by DSU
6634 and prepares reset vector catch in case of reset halt.
6635 Command is used internally in event reset-deassert-post.
6636 @end deffn
6638 @deffn {Command} {atsame5 userpage}
6639 Writes or reads the first 64 bits of NVM User Page which is located at
6640 0x804000. This field includes various fuses.
6641 Reading is done by invoking this command without any arguments.
6642 Writing is possible by giving 1 or 2 hex values. The first argument
6643 is the value to be written and the second one is an optional bit mask
6644 (a zero bit in the mask means the bit stays unchanged).
6645 The reserved fields are always masked out and cannot be changed.
6647 @example
6648 # Read
6649 >atsame5 userpage
6650 USER PAGE: 0xAEECFF80FE9A9239
6651 # Write
6652 >atsame5 userpage 0xAEECFF80FE9A9239
6653 # Write 2 to SEESBLK and 4 to SEEPSZ fields but leave other
6654 # bits unchanged (setup SmartEEPROM of virtual size 8192
6655 # bytes)
6656 >atsame5 userpage 0x4200000000 0x7f00000000
6657 @end example
6658 @end deffn
6660 @end deffn
6662 @deffn {Flash Driver} {atsamv}
6663 @cindex atsamv
6664 All members of the ATSAMV7x, ATSAMS70, and ATSAME70 families from
6665 Atmel include internal flash and use ARM's Cortex-M7 core.
6666 This driver uses the same command names/syntax as @xref{at91sam3}.
6668 @example
6669 flash bank $_FLASHNAME atsamv 0x00400000 0 0 0 $_TARGETNAME
6670 @end example
6672 @deffn {Command} {atsamv gpnvm} [@option{show} [@option{all}|number]]
6673 @deffnx {Command} {atsamv gpnvm} (@option{clr}|@option{set}) number
6674 With no parameters, @option{show} or @option{show all},
6675 shows the status of all GPNVM bits.
6676 With @option{show} @var{number}, displays that bit.
6678 With @option{set} @var{number} or @option{clear} @var{number},
6679 modifies that GPNVM bit.
6680 @end deffn
6682 @end deffn
6684 @deffn {Flash Driver} {at91sam7}
6685 All members of the AT91SAM7 microcontroller family from Atmel include
6686 internal flash and use ARM7TDMI cores. The driver automatically
6687 recognizes a number of these chips using the chip identification
6688 register, and autoconfigures itself.
6690 @example
6691 flash bank $_FLASHNAME at91sam7 0 0 0 0 $_TARGETNAME
6692 @end example
6694 For chips which are not recognized by the controller driver, you must
6695 provide additional parameters in the following order:
6697 @itemize
6698 @item @var{chip_model} ... label used with @command{flash info}
6699 @item @var{banks}
6700 @item @var{sectors_per_bank}
6701 @item @var{pages_per_sector}
6702 @item @var{pages_size}
6703 @item @var{num_nvm_bits}
6704 @item @var{freq_khz} ... required if an external clock is provided,
6705 optional (but recommended) when the oscillator frequency is known
6706 @end itemize
6708 It is recommended that you provide zeroes for all of those values
6709 except the clock frequency, so that everything except that frequency
6710 will be autoconfigured.
6711 Knowing the frequency helps ensure correct timings for flash access.
6713 The flash controller handles erases automatically on a page (128/256 byte)
6714 basis, so explicit erase commands are not necessary for flash programming.
6715 However, there is an ``EraseAll`` command that can erase an entire flash
6716 plane (of up to 256KB), and it will be used automatically when you issue
6717 @command{flash erase_sector} or @command{flash erase_address} commands.
6719 @deffn {Command} {at91sam7 gpnvm} bitnum (@option{set}|@option{clear})
6720 Set or clear a ``General Purpose Non-Volatile Memory'' (GPNVM)
6721 bit for the processor. Each processor has a number of such bits,
6722 used for controlling features such as brownout detection (so they
6723 are not truly general purpose).
6724 @quotation Note
6725 This assumes that the first flash bank (number 0) is associated with
6726 the appropriate at91sam7 target.
6727 @end quotation
6728 @end deffn
6729 @end deffn
6731 @deffn {Flash Driver} {avr}
6732 The AVR 8-bit microcontrollers from Atmel integrate flash memory.
6733 @emph{The current implementation is incomplete.}
6734 @comment - defines mass_erase ... pointless given flash_erase_address
6735 @end deffn
6737 @deffn {Flash Driver} {bluenrg-x}
6738 STMicroelectronics BlueNRG-1, BlueNRG-2 and BlueNRG-LP/LPS Bluetooth low energy wireless system-on-chip. They include ARM Cortex-M0/M0+ core and internal flash memory.
6739 The driver automatically recognizes these chips using
6740 the chip identification registers, and autoconfigures itself.
6742 @example
6743 flash bank $_FLASHNAME bluenrg-x 0 0 0 0 $_TARGETNAME
6744 @end example
6746 Note that when users ask to erase all the sectors of the flash, a mass erase command is used which is faster than erasing
6747 each single sector one by one.
6749 @example
6750 flash erase_sector 0 0 last # It will perform a mass erase
6751 @end example
6753 Triggering a mass erase is also useful when users want to disable readout protection.
6754 @end deffn
6756 @deffn {Flash Driver} {cc26xx}
6757 All versions of the SimpleLink CC13xx and CC26xx microcontrollers from Texas
6758 Instruments include internal flash. The cc26xx flash driver supports both the
6759 CC13xx and CC26xx family of devices. The driver automatically recognizes the
6760 specific version's flash parameters and autoconfigures itself. The flash bank
6761 starts at address 0.
6763 @example
6764 flash bank $_FLASHNAME cc26xx 0 0 0 0 $_TARGETNAME
6765 @end example
6766 @end deffn
6768 @deffn {Flash Driver} {cc3220sf}
6769 The CC3220SF version of the SimpleLink CC32xx microcontrollers from Texas
6770 Instruments includes 1MB of internal flash. The cc3220sf flash driver only
6771 supports the internal flash. The serial flash on SimpleLink boards is
6772 programmed via the bootloader over a UART connection. Security features of
6773 the CC3220SF may erase the internal flash during power on reset. Refer to
6774 documentation at @url{www.ti.com/cc3220sf} for details on security features
6775 and programming the serial flash.
6777 @example
6778 flash bank $_FLASHNAME cc3220sf 0 0 0 0 $_TARGETNAME
6779 @end example
6780 @end deffn
6782 @deffn {Flash Driver} {efm32}
6783 All members of the EFM32/EFR32 microcontroller family from Energy Micro (now Silicon Labs)
6784 include internal flash and use Arm Cortex-M3 or Cortex-M4 cores. The driver automatically
6785 recognizes a number of these chips using the chip identification register, and
6786 autoconfigures itself.
6787 @example
6788 flash bank $_FLASHNAME efm32 0 0 0 0 $_TARGETNAME
6789 @end example
6790 It supports writing to the user data page, as well as the portion of the lockbits page
6791 past 512 bytes on chips with larger page sizes. The latter is used by the SiLabs
6792 bootloader/AppLoader system for encryption keys. Setting protection on these pages is
6793 currently not supported.
6794 @example
6795 flash bank userdata.flash efm32 0x0FE00000 0 0 0 $_TARGETNAME
6796 flash bank lockbits.flash efm32 0x0FE04000 0 0 0 $_TARGETNAME
6797 @end example
6799 A special feature of efm32 controllers is that it is possible to completely disable the
6800 debug interface by writing the correct values to the 'Debug Lock Word'. OpenOCD supports
6801 this via the following command:
6802 @example
6803 efm32 debuglock num
6804 @end example
6805 The @var{num} parameter is a value shown by @command{flash banks}.
6806 Note that in order for this command to take effect, the target needs to be reset.
6807 @emph{The current implementation is incomplete. Unprotecting flash pages is not
6808 supported.}
6809 @end deffn
6811 @deffn {Flash Driver} {eneispif}
6812 All versions of the KB1200 microcontrollers from ENE include internal
6813 flash. The eneispif flash driver supports the KB1200 family of devices. The driver
6814 automatically recognizes the specific version's flash parameters and
6815 autoconfigures itself. The flash bank starts at address 0x60000000. An optional additional
6816 parameter sets the address of eneispif controller, with the default address is 0x50101000.
6818 @example
6820 flash bank $_FLASHNAME eneispif 0x60000000 0 0 0 $_TARGETNAME \
6821            0x50101000
6823 # Address defaults to 0x50101000
6824 flash bank $_FLASHNAME eneispif 0x60000000 0 0 0 $_TARGETNAME
6826 @end example
6827 @end deffn
6829 @deffn {Flash Driver} {esirisc}
6830 Members of the eSi-RISC family may optionally include internal flash programmed
6831 via the eSi-TSMC Flash interface. Additional parameters are required to
6832 configure the driver: @option{cfg_address} is the base address of the
6833 configuration register interface, @option{clock_hz} is the expected clock
6834 frequency, and @option{wait_states} is the number of configured read wait states.
6836 @example
6837 flash bank $_FLASHNAME esirisc base_address size_bytes 0 0 \
6838            $_TARGETNAME cfg_address clock_hz wait_states
6839 @end example
6841 @deffn {Command} {esirisc flash mass_erase} bank_id
6842 Erase all pages in data memory for the bank identified by @option{bank_id}.
6843 @end deffn
6845 @deffn {Command} {esirisc flash ref_erase} bank_id
6846 Erase the reference cell for the bank identified by @option{bank_id}. @emph{This
6847 is an uncommon operation.}
6848 @end deffn
6849 @end deffn
6851 @deffn {Flash Driver} {fm3}
6852 All members of the FM3 microcontroller family from Fujitsu
6853 include internal flash and use ARM Cortex-M3 cores.
6854 The @var{fm3} driver uses the @var{target} parameter to select the
6855 correct bank config, it can currently be one of the following:
6856 @code{mb9bfxx1.cpu}, @code{mb9bfxx2.cpu}, @code{mb9bfxx3.cpu},
6857 @code{mb9bfxx4.cpu}, @code{mb9bfxx5.cpu} or @code{mb9bfxx6.cpu}.
6859 @example
6860 flash bank $_FLASHNAME fm3 0 0 0 0 $_TARGETNAME
6861 @end example
6862 @end deffn
6864 @deffn {Flash Driver} {fm4}
6865 All members of the FM4 microcontroller family from Spansion (formerly Fujitsu)
6866 include internal flash and use ARM Cortex-M4 cores.
6867 The @var{fm4} driver uses a @var{family} parameter to select the
6868 correct bank config, it can currently be one of the following:
6869 @code{MB9BFx64}, @code{MB9BFx65}, @code{MB9BFx66}, @code{MB9BFx67}, @code{MB9BFx68},
6870 @code{S6E2Cx8}, @code{S6E2Cx9}, @code{S6E2CxA} or @code{S6E2Dx},
6871 with @code{x} treated as wildcard and otherwise case (and any trailing
6872 characters) ignored.
6874 @example
6875 flash bank $@{_FLASHNAME@}0 fm4 0x00000000 0 0 0 \
6876            $_TARGETNAME S6E2CCAJ0A
6877 flash bank $@{_FLASHNAME@}1 fm4 0x00100000 0 0 0 \
6878            $_TARGETNAME S6E2CCAJ0A
6879 @end example
6880 @emph{The current implementation is incomplete. Protection is not supported,
6881 nor is Chip Erase (only Sector Erase is implemented).}
6882 @end deffn
6884 @deffn {Flash Driver} {kinetis}
6885 @cindex kinetis
6886 Several microcontrollers from NXP (former Freescale), including
6887 Kx, KLx, KVx and KE1x members of the Kinetis family,
6888 and S32K11x/S32K14x microcontrollers, include
6889 internal flash and use ARM Cortex-M0+ or M4 cores.
6890 Kinetis and S32K1 families use incompatible
6891 identification registers, so the driver assumes Kinetis and requires
6892 a driver option to indicate S32K1 is to be used.
6893 Within the familiy, the driver automatically
6894 recognizes flash size and a number of flash banks (1-4) using the chip
6895 identification register, and autoconfigures itself.
6896 Use kinetis_ke driver for KE0x and KEAx devices.
6898 The @var{kinetis} driver defines option:
6899 @itemize
6900 @item -s32k select S32K11x/S32K14x microcontroller flash support.
6902 @item -sim-base @var{addr} ... base of System Integration Module where chip identification resides. Driver tries known locations if option is omitted.
6903 @end itemize
6905 @example
6906 flash bank $_FLASHNAME kinetis 0 0 0 0 $_TARGETNAME
6907 @end example
6909 @deffn {Config Command} {kinetis create_banks}
6910 Configuration command enables automatic creation of additional flash banks
6911 based on real flash layout of device. Banks are created during device probe.
6912 Use 'flash probe 0' to force probe.
6913 @end deffn
6915 @deffn {Command} {kinetis fcf_source} [protection|write]
6916 Select what source is used when writing to a Flash Configuration Field.
6917 @option{protection} mode builds FCF content from protection bits previously
6918 set by 'flash protect' command.
6919 This mode is default. MCU is protected from unwanted locking by immediate
6920 writing FCF after erase of relevant sector.
6921 @option{write} mode enables direct write to FCF.
6922 Protection cannot be set by 'flash protect' command. FCF is written along
6923 with the rest of a flash image.
6924 @emph{BEWARE: Incorrect flash configuration may permanently lock the device!}
6925 @end deffn
6927 @deffn {Command} {kinetis fopt} [num]
6928 Set value to write to FOPT byte of Flash Configuration Field.
6929 Used in kinetis 'fcf_source protection' mode only.
6930 @end deffn
6932 @deffn {Command} {kinetis mdm check_security}
6933 Checks status of device security lock. Used internally in examine-end
6934 and examine-fail event.
6935 @end deffn
6937 @deffn {Command} {kinetis mdm halt}
6938 Issues a halt via the MDM-AP. This command can be used to break a watchdog reset
6939 loop when connecting to an unsecured target.
6940 @end deffn
6942 @deffn {Command} {kinetis mdm mass_erase}
6943 Issues a complete flash erase via the MDM-AP. This can be used to erase a chip
6944 back to its factory state, removing security. It does not require the processor
6945 to be halted, however the target will remain in a halted state after this
6946 command completes.
6947 @end deffn
6949 @deffn {Command} {kinetis nvm_partition}
6950 For FlexNVM devices only (KxxDX and KxxFX).
6951 Not supported (yet) on S32K1 devices.
6952 Command shows or sets data flash or EEPROM backup size in kilobytes,
6953 sets two EEPROM blocks sizes in bytes and enables/disables loading
6954 of EEPROM contents to FlexRAM during reset.
6956 For details see device reference manual, Flash Memory Module,
6957 Program Partition command.
6959 Setting is possible only once after mass_erase.
6960 Reset the device after partition setting.
6962 Show partition size:
6963 @example
6964 kinetis nvm_partition info
6965 @end example
6967 Set 32 KB data flash, rest of FlexNVM is EEPROM backup. EEPROM has two blocks
6968 of 512 and 1536 bytes and its contents is loaded to FlexRAM during reset:
6969 @example
6970 kinetis nvm_partition dataflash 32 512 1536 on
6971 @end example
6973 Set 16 KB EEPROM backup, rest of FlexNVM is a data flash. EEPROM has two blocks
6974 of 1024 bytes and its contents is not loaded to FlexRAM during reset:
6975 @example
6976 kinetis nvm_partition eebkp 16 1024 1024 off
6977 @end example
6978 @end deffn
6980 @deffn {Command} {kinetis mdm reset}
6981 Issues a reset via the MDM-AP. This causes the MCU to output a low pulse on the
6982 RESET pin, which can be used to reset other hardware on board.
6983 @end deffn
6985 @deffn {Command} {kinetis disable_wdog}
6986 For Kx devices only (KLx has different COP watchdog, it is not supported).
6987 Command disables watchdog timer.
6988 @end deffn
6989 @end deffn
6991 @deffn {Flash Driver} {kinetis_ke}
6992 @cindex kinetis_ke
6993 KE0x and KEAx members of the Kinetis microcontroller family from NXP include
6994 internal flash and use ARM Cortex-M0+. The driver automatically recognizes
6995 the KE0x sub-family using the chip identification register, and
6996 autoconfigures itself.
6997 Use kinetis (not kinetis_ke) driver for KE1x devices.
6999 @example
7000 flash bank $_FLASHNAME kinetis_ke 0 0 0 0 $_TARGETNAME
7001 @end example
7003 @deffn {Command} {kinetis_ke mdm check_security}
7004 Checks status of device security lock. Used internally in examine-end event.
7005 @end deffn
7007 @deffn {Command} {kinetis_ke mdm mass_erase}
7008 Issues a complete Flash erase via the MDM-AP.
7009 This can be used to erase a chip back to its factory state.
7010 Command removes security lock from a device (use of SRST highly recommended).
7011 It does not require the processor to be halted.
7012 @end deffn
7014 @deffn {Command} {kinetis_ke disable_wdog}
7015 Command disables watchdog timer.
7016 @end deffn
7017 @end deffn
7019 @deffn {Flash Driver} {lpc2000}
7020 This is the driver to support internal flash of all members of the
7021 LPC11(x)00 and LPC1300 microcontroller families and most members of
7022 the LPC800, LPC1500, LPC1700, LPC1800, LPC2000, LPC4000, LPC54100,
7023 LPC8Nxx and NHS31xx microcontroller families from NXP.
7025 @quotation Note
7026 There are LPC2000 devices which are not supported by the @var{lpc2000}
7027 driver:
7028 The LPC2888 is supported by the @var{lpc288x} driver.
7029 The LPC29xx family is supported by the @var{lpc2900} driver.
7030 @end quotation
7032 The @var{lpc2000} driver defines two mandatory and two optional parameters,
7033 which must appear in the following order:
7035 @itemize
7036 @item @var{variant} ... required, may be
7037 @option{lpc2000_v1} (older LPC21xx and LPC22xx)
7038 @option{lpc2000_v2} (LPC213x, LPC214x, LPC210[123], LPC23xx and LPC24xx)
7039 @option{lpc1700} (LPC175x and LPC176x and LPC177x/8x)
7040 @option{lpc4300} - available also as @option{lpc1800} alias (LPC18x[2357] and
7041 LPC43x[2357])
7042 @option{lpc800} (LPC8xx)
7043 @option{lpc1100} (LPC11(x)xx and LPC13xx)
7044 @option{lpc1500} (LPC15xx)
7045 @option{lpc54100} (LPC541xx)
7046 @option{lpc4000} (LPC40xx)
7047 or @option{auto} - automatically detects flash variant and size for LPC11(x)00,
7048 LPC8xx, LPC13xx, LPC17xx, LPC40xx, LPC8Nxx and NHS31xx
7049 @item @var{clock_kHz} ... the frequency, in kiloHertz,
7050 at which the core is running
7051 @item @option{calc_checksum} ... optional (but you probably want to provide this!),
7052 telling the driver to calculate a valid checksum for the exception vector table.
7053 @quotation Note
7054 If you don't provide @option{calc_checksum} when you're writing the vector
7055 table, the boot ROM will almost certainly ignore your flash image.
7056 However, if you do provide it,
7057 with most tool chains @command{verify_image} will fail.
7058 @end quotation
7059 @item @option{iap_entry} ... optional telling the driver to use a different
7060 ROM IAP entry point.
7061 @end itemize
7063 LPC flashes don't require the chip and bus width to be specified.
7065 @example
7066 flash bank $_FLASHNAME lpc2000 0x0 0x7d000 0 0 $_TARGETNAME \
7067       lpc2000_v2 14765 calc_checksum
7068 @end example
7070 @deffn {Command} {lpc2000 part_id} bank
7071 Displays the four byte part identifier associated with
7072 the specified flash @var{bank}.
7073 @end deffn
7074 @end deffn
7076 @deffn {Flash Driver} {lpc288x}
7077 The LPC2888 microcontroller from NXP needs slightly different flash
7078 support from its lpc2000 siblings.
7079 The @var{lpc288x} driver defines one mandatory parameter,
7080 the programming clock rate in Hz.
7081 LPC flashes don't require the chip and bus width to be specified.
7083 @example
7084 flash bank $_FLASHNAME lpc288x 0 0 0 0 $_TARGETNAME 12000000
7085 @end example
7086 @end deffn
7088 @deffn {Flash Driver} {lpc2900}
7089 This driver supports the LPC29xx ARM968E based microcontroller family
7090 from NXP.
7092 The predefined parameters @var{base}, @var{size}, @var{chip_width} and
7093 @var{bus_width} of the @code{flash bank} command are ignored. Flash size and
7094 sector layout are auto-configured by the driver.
7095 The driver has one additional mandatory parameter: The CPU clock rate
7096 (in kHz) at the time the flash operations will take place. Most of the time this
7097 will not be the crystal frequency, but a higher PLL frequency. The
7098 @code{reset-init} event handler in the board script is usually the place where
7099 you start the PLL.
7101 The driver rejects flashless devices (currently the LPC2930).
7103 The EEPROM in LPC2900 devices is not mapped directly into the address space.
7104 It must be handled much more like NAND flash memory, and will therefore be
7105 handled by a separate @code{lpc2900_eeprom} driver (not yet available).
7107 Sector protection in terms of the LPC2900 is handled transparently. Every time a
7108 sector needs to be erased or programmed, it is automatically unprotected.
7109 What is shown as protection status in the @code{flash info} command, is
7110 actually the LPC2900 @emph{sector security}. This is a mechanism to prevent a
7111 sector from ever being erased or programmed again. As this is an irreversible
7112 mechanism, it is handled by a special command (@code{lpc2900 secure_sector}),
7113 and not by the standard @code{flash protect} command.
7115 Example for a 125 MHz clock frequency:
7116 @example
7117 flash bank $_FLASHNAME lpc2900 0 0 0 0 $_TARGETNAME 125000
7118 @end example
7120 Some @code{lpc2900}-specific commands are defined. In the following command list,
7121 the @var{bank} parameter is the bank number as obtained by the
7122 @code{flash banks} command.
7124 @deffn {Command} {lpc2900 signature} bank
7125 Calculates a 128-bit hash value, the @emph{signature}, from the whole flash
7126 content. This is a hardware feature of the flash block, hence the calculation is
7127 very fast. You may use this to verify the content of a programmed device against
7128 a known signature.
7129 Example:
7130 @example
7131 lpc2900 signature 0
7132   signature: 0x5f40cdc8:0xc64e592e:0x10490f89:0x32a0f317
7133 @end example
7134 @end deffn
7136 @deffn {Command} {lpc2900 read_custom} bank filename
7137 Reads the 912 bytes of customer information from the flash index sector, and
7138 saves it to a file in binary format.
7139 Example:
7140 @example
7141 lpc2900 read_custom 0 /path_to/customer_info.bin
7142 @end example
7143 @end deffn
7145 The index sector of the flash is a @emph{write-only} sector. It cannot be
7146 erased! In order to guard against unintentional write access, all following
7147 commands need to be preceded by a successful call to the @code{password}
7148 command:
7150 @deffn {Command} {lpc2900 password} bank password
7151 You need to use this command right before each of the following commands:
7152 @code{lpc2900 write_custom}, @code{lpc2900 secure_sector},
7153 @code{lpc2900 secure_jtag}.
7155 The password string is fixed to "I_know_what_I_am_doing".
7156 Example:
7157 @example
7158 lpc2900 password 0 I_know_what_I_am_doing
7159   Potentially dangerous operation allowed in next command!
7160 @end example
7161 @end deffn
7163 @deffn {Command} {lpc2900 write_custom} bank filename type
7164 Writes the content of the file into the customer info space of the flash index
7165 sector. The filetype can be specified with the @var{type} field. Possible values
7166 for @var{type} are: @var{bin} (binary), @var{ihex} (Intel hex format),
7167 @var{elf} (ELF binary) or @var{s19} (Motorola S-records). The file must
7168 contain a single section, and the contained data length must be exactly
7169 912 bytes.
7170 @quotation Attention
7171 This cannot be reverted! Be careful!
7172 @end quotation
7173 Example:
7174 @example
7175 lpc2900 write_custom 0 /path_to/customer_info.bin bin
7176 @end example
7177 @end deffn
7179 @deffn {Command} {lpc2900 secure_sector} bank first last
7180 Secures the sector range from @var{first} to @var{last} (including) against
7181 further program and erase operations. The sector security will be effective
7182 after the next power cycle.
7183 @quotation Attention
7184 This cannot be reverted! Be careful!
7185 @end quotation
7186 Secured sectors appear as @emph{protected} in the @code{flash info} command.
7187 Example:
7188 @example
7189 lpc2900 secure_sector 0 1 1
7190 flash info 0
7191   #0 : lpc2900 at 0x20000000, size 0x000c0000, (...)
7192           #  0: 0x00000000 (0x2000 8kB) not protected
7193           #  1: 0x00002000 (0x2000 8kB) protected
7194           #  2: 0x00004000 (0x2000 8kB) not protected
7195 @end example
7196 @end deffn
7198 @deffn {Command} {lpc2900 secure_jtag} bank
7199 Irreversibly disable the JTAG port. The new JTAG security setting will be
7200 effective after the next power cycle.
7201 @quotation Attention
7202 This cannot be reverted! Be careful!
7203 @end quotation
7204 Examples:
7205 @example
7206 lpc2900 secure_jtag 0
7207 @end example
7208 @end deffn
7209 @end deffn
7211 @deffn {Flash Driver} {mdr}
7212 This drivers handles the integrated NOR flash on Milandr Cortex-M
7213 based controllers. A known limitation is that the Info memory can't be
7214 read or verified as it's not memory mapped.
7216 @example
7217 flash bank <name> mdr <base> <size> \
7218       0 0 <target#> @var{type} @var{page_count} @var{sec_count}
7219 @end example
7221 @itemize @bullet
7222 @item @var{type} - 0 for main memory, 1 for info memory
7223 @item @var{page_count} - total number of pages
7224 @item @var{sec_count} - number of sector per page count
7225 @end itemize
7227 Example usage:
7228 @example
7229 if @{ [info exists IMEMORY] && [string equal $IMEMORY true] @} @{
7230    flash bank $@{_CHIPNAME@}_info.flash mdr 0x00000000 0x01000 \
7231          0 0 $_TARGETNAME 1 1 4
7232 @} else @{
7233    flash bank $_CHIPNAME.flash mdr 0x00000000 0x20000 \
7234          0 0 $_TARGETNAME 0 32 4
7236 @end example
7237 @end deffn
7239 @deffn {Flash Driver} {msp432}
7240 All versions of the SimpleLink MSP432 microcontrollers from Texas
7241 Instruments include internal flash. The msp432 flash driver automatically
7242 recognizes the specific version's flash parameters and autoconfigures itself.
7243 Main program flash starts at address 0. The information flash region on
7244 MSP432P4 versions starts at address 0x200000.
7246 @example
7247 flash bank $_FLASHNAME msp432 0 0 0 0 $_TARGETNAME
7248 @end example
7250 @deffn {Command} {msp432 mass_erase} bank_id [main|all]
7251 Performs a complete erase of flash. By default, @command{mass_erase} will erase
7252 only the main program flash.
7254 On MSP432P4 versions, using @command{mass_erase all} will erase both the
7255 main program and information flash regions. To also erase the BSL in information
7256 flash, the user must first use the @command{bsl} command.
7257 @end deffn
7259 @deffn {Command} {msp432 bsl} bank_id [unlock|lock]
7260 On MSP432P4 versions, @command{bsl} unlocks and locks the bootstrap loader (BSL)
7261 region in information flash so that flash commands can erase or write the BSL.
7262 Leave the BSL locked to prevent accidentally corrupting the bootstrap loader.
7264 To erase and program the BSL:
7265 @example
7266 msp432 bsl unlock
7267 flash erase_address 0x202000 0x2000
7268 flash write_image bsl.bin 0x202000
7269 msp432 bsl lock
7270 @end example
7271 @end deffn
7272 @end deffn
7274 @deffn {Flash Driver} {niietcm4}
7275 This drivers handles the integrated NOR flash on NIIET Cortex-M4
7276 based controllers. Flash size and sector layout are auto-configured by the driver.
7277 Main flash memory is called "Bootflash" and has main region and info region.
7278 Info region is NOT memory mapped by default,
7279 but it can replace first part of main region if needed.
7280 Full erase, single and block writes are supported for both main and info regions.
7281 There is additional not memory mapped flash called "Userflash", which
7282 also have division into regions: main and info.
7283 Purpose of userflash - to store system and user settings.
7284 Driver has special commands to perform operations with this memory.
7286 @example
7287 flash bank $_FLASHNAME niietcm4 0 0 0 0 $_TARGETNAME
7288 @end example
7290 Some niietcm4-specific commands are defined:
7292 @deffn {Command} {niietcm4 uflash_read_byte} bank ('main'|'info') address
7293 Read byte from main or info userflash region.
7294 @end deffn
7296 @deffn {Command} {niietcm4 uflash_write_byte} bank ('main'|'info') address value
7297 Write byte to main or info userflash region.
7298 @end deffn
7300 @deffn {Command} {niietcm4 uflash_full_erase} bank
7301 Erase all userflash including info region.
7302 @end deffn
7304 @deffn {Command} {niietcm4 uflash_erase} bank ('main'|'info') first_sector last_sector
7305 Erase sectors of main or info userflash region, starting at sector first up to and including last.
7306 @end deffn
7308 @deffn {Command} {niietcm4 uflash_protect_check} bank ('main'|'info')
7309 Check sectors protect.
7310 @end deffn
7312 @deffn {Command} {niietcm4 uflash_protect} bank ('main'|'info') first_sector last_sector ('on'|'off')
7313 Protect sectors of main or info userflash region, starting at sector first up to and including last.
7314 @end deffn
7316 @deffn {Command} {niietcm4 bflash_info_remap} bank ('on'|'off')
7317 Enable remapping bootflash info region to 0x00000000 (or 0x40000000 if external memory boot used).
7318 @end deffn
7320 @deffn {Command} {niietcm4 extmem_cfg} bank ('gpioa'|'gpiob'|'gpioc'|'gpiod'|'gpioe'|'gpiof'|'gpiog'|'gpioh') pin_num ('func1'|'func3')
7321 Configure external memory interface for boot.
7322 @end deffn
7324 @deffn {Command} {niietcm4 service_mode_erase} bank
7325 Perform emergency erase of all flash (bootflash and userflash).
7326 @end deffn
7328 @deffn {Command} {niietcm4 driver_info} bank
7329 Show information about flash driver.
7330 @end deffn
7332 @end deffn
7334 @deffn {Flash Driver} {npcx}
7335 All versions of the NPCX microcontroller families from Nuvoton include internal
7336 flash. The NPCX flash driver supports the NPCX family of devices. The driver
7337 automatically recognizes the specific version's flash parameters and
7338 autoconfigures itself. The flash bank starts at address 0x64000000. An optional additional
7339 parameter sets the FIU version for the bank, with the default FIU is @var{npcx.fiu}.
7341 @example
7343 flash bank $_FLASHNAME npcx 0x64000000 0 0 0 $_TARGETNAME npcx_v2.fiu
7345 # FIU defaults to npcx.fiu
7346 flash bank $_FLASHNAME npcx 0x64000000 0 0 0 $_TARGETNAME
7348 @end example
7349 @end deffn
7351 @deffn {Flash Driver} {nrf5}
7352 Supports all members of the nRF51, nRF52 and nRF53 microcontroller families from
7353 Nordic Semiconductor. nRF91 family is supported too. One driver handles both
7354 the main flash and the UICR area.
7356 Flash protection is handled on nRF51 family and nRF52805, nRF52810, nRF52811,
7357 nRF52832 devices. Flash access control list (ACL) protection scheme of the newer
7358 devices is not supported.
7360 @example
7361 flash bank $_FLASHNAME nrf5 0 0x00000000 0 0 $_TARGETNAME
7362 @end example
7364 Some nrf5-specific commands are defined:
7366 @deffn {Command} {nrf5 mass_erase}
7367 Erases the contents of the code memory and user information
7368 configuration registers as well. It must be noted that this command
7369 works only for chips that do not have factory pre-programmed region 0
7370 code.
7371 @end deffn
7373 @end deffn
7375 @deffn {Flash Driver} {ocl}
7376 This driver is an implementation of the ``on chip flash loader''
7377 protocol proposed by Pavel Chromy.
7379 It is a minimalistic command-response protocol intended to be used
7380 over a DCC when communicating with an internal or external flash
7381 loader running from RAM. An example implementation for AT91SAM7x is
7382 available in @file{contrib/loaders/flash/at91sam7x/}.
7384 @example
7385 flash bank $_FLASHNAME ocl 0 0 0 0 $_TARGETNAME
7386 @end example
7387 @end deffn
7389 @deffn {Flash Driver} {pic32mx}
7390 The PIC32MX microcontrollers are based on the MIPS 4K cores,
7391 and integrate flash memory.
7393 @example
7394 flash bank $_FLASHNAME pix32mx 0x1fc00000 0 0 0 $_TARGETNAME
7395 flash bank $_FLASHNAME pix32mx 0x1d000000 0 0 0 $_TARGETNAME
7396 @end example
7398 @comment numerous *disabled* commands are defined:
7399 @comment - chip_erase ... pointless given flash_erase_address
7400 @comment - lock, unlock ... pointless given protect on/off (yes?)
7401 @comment - pgm_word ... shouldn't bank be deduced from address??
7402 Some pic32mx-specific commands are defined:
7403 @deffn {Command} {pic32mx pgm_word} address value bank
7404 Programs the specified 32-bit @var{value} at the given @var{address}
7405 in the specified chip @var{bank}.
7406 @end deffn
7407 @deffn {Command} {pic32mx unlock} bank
7408 Unlock and erase specified chip @var{bank}.
7409 This will remove any Code Protection.
7410 @end deffn
7411 @end deffn
7413 @deffn {Flash Driver} {psoc4}
7414 All members of the PSoC 41xx/42xx microcontroller family from Cypress
7415 include internal flash and use ARM Cortex-M0 cores.
7416 The driver automatically recognizes a number of these chips using
7417 the chip identification register, and autoconfigures itself.
7419 Note: Erased internal flash reads as 00.
7420 System ROM of PSoC 4 does not implement erase of a flash sector.
7422 @example
7423 flash bank $_FLASHNAME psoc4 0 0 0 0 $_TARGETNAME
7424 @end example
7426 psoc4-specific commands
7427 @deffn {Command} {psoc4 flash_autoerase} num (on|off)
7428 Enables or disables autoerase mode for a flash bank.
7430 If flash_autoerase is off, use mass_erase before flash programming.
7431 Flash erase command fails if region to erase is not whole flash memory.
7433 If flash_autoerase is on, a sector is both erased and programmed in one
7434 system ROM call. Flash erase command is ignored.
7435 This mode is suitable for gdb load.
7437 The @var{num} parameter is a value shown by @command{flash banks}.
7438 @end deffn
7440 @deffn {Command} {psoc4 mass_erase} num
7441 Erases the contents of the flash memory, protection and security lock.
7443 The @var{num} parameter is a value shown by @command{flash banks}.
7444 @end deffn
7445 @end deffn
7447 @deffn {Flash Driver} {psoc5lp}
7448 All members of the PSoC 5LP microcontroller family from Cypress
7449 include internal program flash and use ARM Cortex-M3 cores.
7450 The driver probes for a number of these chips and autoconfigures itself,
7451 apart from the base address.
7453 @example
7454 flash bank $_FLASHNAME psoc5lp 0x00000000 0 0 0 $_TARGETNAME
7455 @end example
7457 @b{Note:} PSoC 5LP chips can be configured to have ECC enabled or disabled.
7458 @quotation Attention
7459 If flash operations are performed in ECC-disabled mode, they will also affect
7460 the ECC flash region. Erasing a 16k flash sector in the 0x00000000 area will
7461 then also erase the corresponding 2k data bytes in the 0x48000000 area.
7462 Writing to the ECC data bytes in ECC-disabled mode is not implemented.
7463 @end quotation
7465 Commands defined in the @var{psoc5lp} driver:
7467 @deffn {Command} {psoc5lp mass_erase}
7468 Erases all flash data and ECC/configuration bytes, all flash protection rows,
7469 and all row latches in all flash arrays on the device.
7470 @end deffn
7471 @end deffn
7473 @deffn {Flash Driver} {psoc5lp_eeprom}
7474 All members of the PSoC 5LP microcontroller family from Cypress
7475 include internal EEPROM and use ARM Cortex-M3 cores.
7476 The driver probes for a number of these chips and autoconfigures itself,
7477 apart from the base address.
7479 @example
7480 flash bank $_CHIPNAME.eeprom psoc5lp_eeprom 0x40008000 0 0 0 \
7481            $_TARGETNAME
7482 @end example
7483 @end deffn
7485 @deffn {Flash Driver} {psoc5lp_nvl}
7486 All members of the PSoC 5LP microcontroller family from Cypress
7487 include internal Nonvolatile Latches and use ARM Cortex-M3 cores.
7488 The driver probes for a number of these chips and autoconfigures itself.
7490 @example
7491 flash bank $_CHIPNAME.nvl psoc5lp_nvl 0 0 0 0 $_TARGETNAME
7492 @end example
7494 PSoC 5LP chips have multiple NV Latches:
7496 @itemize
7497 @item Device Configuration NV Latch - 4 bytes
7498 @item Write Once (WO) NV Latch - 4 bytes
7499 @end itemize
7501 @b{Note:} This driver only implements the Device Configuration NVL.
7503 The @var{psoc5lp} driver reads the ECC mode from Device Configuration NVL.
7504 @quotation Attention
7505 Switching ECC mode via write to Device Configuration NVL will require a reset
7506 after successful write.
7507 @end quotation
7508 @end deffn
7510 @deffn {Flash Driver} {psoc6}
7511 Supports PSoC6 (CY8C6xxx) family of Cypress microcontrollers.
7512 PSoC6 is a dual-core device with CM0+ and CM4 cores. Both cores share
7513 the same Flash/RAM/MMIO address space.
7515 Flash in PSoC6 is split into three regions:
7516 @itemize @bullet
7517 @item Main Flash - this is the main storage for user application.
7518 Total size varies among devices, sector size: 256 kBytes, row size:
7519 512 bytes. Supports erase operation on individual rows.
7520 @item Work Flash - intended to be used as storage for user data
7521 (e.g. EEPROM emulation). Total size: 32 KBytes, sector size: 32 KBytes,
7522 row size: 512 bytes.
7523 @item Supervisory Flash - special region which contains device-specific
7524 service data. This region does not support erase operation. Only few rows can
7525 be programmed by the user, most of the rows are read only. Programming
7526 operation will erase row automatically.
7527 @end itemize
7529 All three flash regions are supported by the driver. Flash geometry is detected
7530 automatically by parsing data in SPCIF_GEOMETRY register.
7532 PSoC6 is equipped with NOR Flash so erased Flash reads as 0x00.
7534 @example
7535 flash bank main_flash_cm0 psoc6 0x10000000 0 0 0 \
7536            $@{TARGET@}.cm0
7537 flash bank work_flash_cm0 psoc6 0x14000000 0 0 0 \
7538            $@{TARGET@}.cm0
7539 flash bank super_flash_user_cm0 psoc6 0x16000800 0 0 0 \
7540            $@{TARGET@}.cm0
7541 flash bank super_flash_nar_cm0 psoc6 0x16001A00 0 0 0 \
7542            $@{TARGET@}.cm0
7543 flash bank super_flash_key_cm0 psoc6 0x16005A00 0 0 0 \
7544            $@{TARGET@}.cm0
7545 flash bank super_flash_toc2_cm0 psoc6 0x16007C00 0 0 0 \
7546            $@{TARGET@}.cm0
7548 flash bank main_flash_cm4 psoc6 0x10000000 0 0 0 \
7549            $@{TARGET@}.cm4
7550 flash bank work_flash_cm4 psoc6 0x14000000 0 0 0 \
7551            $@{TARGET@}.cm4
7552 flash bank super_flash_user_cm4 psoc6 0x16000800 0 0 0 \
7553            $@{TARGET@}.cm4
7554 flash bank super_flash_nar_cm4 psoc6 0x16001A00 0 0 0 \
7555            $@{TARGET@}.cm4
7556 flash bank super_flash_key_cm4 psoc6 0x16005A00 0 0 0 \
7557            $@{TARGET@}.cm4
7558 flash bank super_flash_toc2_cm4 psoc6 0x16007C00 0 0 0 \
7559            $@{TARGET@}.cm4
7560 @end example
7562 psoc6-specific commands
7563 @deffn {Command} {psoc6 reset_halt}
7564 Command can be used to simulate broken Vector Catch from gdbinit or tcl scripts.
7565 When invoked for CM0+ target, it will set break point at application entry point
7566 and issue SYSRESETREQ. This will reset both cores and all peripherals. CM0+ will
7567 reset CM4 during boot anyway so this is safe. On CM4 target, VECTRESET is used
7568 instead of SYSRESETREQ to avoid unwanted reset of CM0+;
7569 @end deffn
7571 @deffn {Command} {psoc6 mass_erase} num
7572 Erases the contents given flash bank. The @var{num} parameter is a value shown
7573 by @command{flash banks}.
7574 Note: only Main and Work flash regions support Erase operation.
7575 @end deffn
7576 @end deffn
7578 @deffn {Flash Driver} {qn908x}
7579 The NXP QN908x microcontrollers feature a Cortex-M4F with integrated Bluetooth
7580 LE 5 support and an internal flash of up to 512 KiB. These chips only support
7581 the SWD interface.
7583 The @var{qn908x} driver uses the internal "Flash Memory Controller" block via
7584 SWD to erase, program and read the internal flash. This driver does not
7585 support the ISP (In-System Programming) mode which is an alternate way to
7586 program the flash via UART, SPI or USB.
7588 The internal flash is 512 KiB in size in all released chips and it starts at
7589 the address 0x01000000, although it can be mapped to address 0 and it is
7590 aliased to other addresses. This driver only recognizes the bank starting at
7591 address 0x01000000.
7593 The internal bootloader stored in ROM is in charge of loading and verifying
7594 the image from flash, or enter ISP mode. The programmed image must start at
7595 the beginning of the flash and contain a valid header and a matching CRC32
7596 checksum. Additionally, the image header contains a "Code Read Protection"
7597 (CRP) word which indicates whether SWD access is enabled, as well as whether
7598 ISP mode is enabled. Therefore, it is possible to program an image that
7599 disables SWD and ISP making it impossible to program another image in the
7600 future through these interfaces, or even debug the current image. While this is
7601 a valid use case for production deployments where the chips are locked down, by
7602 default this driver doesn't allow such images that disable the SWD interface.
7603 To program such images see the @command{qn908x allow_brick} command.
7605 Apart from the CRP field which is located in the image header, the last page
7606 of the flash memory contains a "Flash lock and protect" descriptor which allows
7607 to individually protect each 2 KiB page, as well as disabling SWD access to the
7608 flash and RAM. If this access is disabled it is not possible to read, erase or
7609 program individual pages from the SWD interface or even access the read-only
7610 "Flash information page" with information about the bootloader version and
7611 flash size. However when this protection is in place, it is still possible to
7612 mass erase the whole chip and then program a new image, for which you can use
7613 the @command{qn908x mass_erase}.
7615 Example:
7616 @example
7617 flash bank $FLASHNAME qn908x 0x01000000 0 0 0 $TARGETNAME calc_checksum
7618 @end example
7620 Parameters:
7621 @itemize
7622 @item @option{calc_checksum} optional parameter to compute the required
7623 checksum of the first bytes in the vector table.
7624 @quotation Note
7625 If the checksum in the header of your image is invalid and you don't provide the
7626 @option{calc_checksum} option the boot ROM will not boot your image and it may
7627 render the flash inaccessible. On the other hand, if you use this option to
7628 compute the checksum keep in mind that @command{verify_image} will fail on
7629 those four bytes of the checksum since those bytes in the flash will have the
7630 updated checksum.
7631 @end quotation
7632 @end itemize
7634 @deffn {Command} {qn908x allow_brick}
7635 Allow the qn908x driver to program images with a "Code Read Protection" byte
7636 that disables the SWD access. Programming such image will cause OpenOCD to
7637 not be able to reach the target over SWD anymore after the new image is
7638 programmed and its configuration takes effect, e.g. after a reboot. After
7639 executing @command{qn908x allow_brick} these images will be allowed to be
7640 programmed when writing to the flash.
7641 @end deffn
7643 @deffn {Command} {qn908x disable_wdog}
7644 Disable the watchdog timer (WDT) by resetting its CTRL field. The WDT starts
7645 enabled after a @command{reset halt} and it doesn't run while the target is
7646 halted. However, the verification process in this driver uses the generic
7647 Cortex-M verification process which executes a payload in RAM and thus
7648 requires the watchdog to be disabled before running @command{verify_image}
7649 after a reset halt or any other condition where the watchdog is running.
7650 Note that this is not done automatically and you must run this command in
7651 those scenarios.
7652 @end deffn
7654 @deffn {Command} {qn908x mass_erase}
7655 Erases the complete flash using the mass_erase method. Mass erase is only
7656 allowed if enabled in the Lock Status Register 8 (LOCK_STAT_8) which is read
7657 from the last sector of the flash on boot. However, this mass_erase lock
7658 protection can be bypassed and this command does so automatically.
7660 In the same LOCK_STAT_8 the flash and RAM access from SWD can be disabled by
7661 setting two bits in this register. After a mass_erase, all the bits of the
7662 flash would be set, making it the default to restrict SWD access to the flash
7663 and RAM regions. This new after erase LOCK_STAT_8 value only takes effect after
7664 being read from flash on the next reboot for example. After a mass_erase the
7665 LOCK_STAT_8 register is changed by the hardware to allow access to flash and
7666 RAM regardless of the value on flash, but only right after a mass_erase and
7667 until the next boot. Therefore it is possible to perform a mass_erase, program
7668 a new image, verify it and then reboot to a valid image that's locked from the
7669 SWD access.
7671 The @command{qn908x mass_erase} command clears the bits that would be loaded
7672 from the flash into LOCK_STAT_8 after erasing the whole chip to allow SWD
7673 access for debugging or re-flashing an image without a mass_erase by default.
7674 If the image being programmed also programs the last page of the flash with its
7675 own settings, this mass_erase behavior will interfere with that write since a
7676 new erase of at least the last page would need to be performed before writing
7677 to it again. For this reason the optional @option{keep_lock} argument can be
7678 used to leave the flash and RAM lock set. For development environments, the
7679 default behavior is desired.
7681 The mass erase locking mechanism is independent from the individual page
7682 locking bits, so it is possible that you can't erase a given page that is
7683 locked and you can't unprotect that page because the locking bits are also
7684 locked, but can still mass erase the whole flash.
7685 @end deffn
7686 @end deffn
7688 @deffn {Flash Driver} {rp2040}
7689 Supports RP2040 "Raspberry Pi Pico" microcontroller.
7690 RP2040 is a dual-core device with two CM0+ cores. Both cores share the same
7691 Flash/RAM/MMIO address space.  Non-volatile storage is achieved with an
7692 external QSPI flash; a Boot ROM provides helper functions.
7694 @example
7695 flash bank $_FLASHNAME rp2040_flash $_FLASHBASE $_FLASHSIZE 1 32 $_TARGETNAME
7696 @end example
7697 @end deffn
7699 @deffn {Flash Driver} {rsl10}
7700 Supports Onsemi RSL10 microcontroller flash memory.  Uses functions
7701 stored in ROM to control flash memory interface.
7703 @example
7704 flash bank $_FLASHNAME rsl10 $_FLASHBASE $_FLASHSIZE 0 0 $_TARGETNAME
7705 @end example
7707 @deffn {Command} {rsl10 lock} key1 key2 key3 key4
7708 Writes @var{key1 key2 key3 key4} words to @var{0x81044 0x81048 0x8104c
7709 0x8050}. Locks debug port by writing @var{0x4C6F634B} to @var{0x81040}.
7711 To unlock use the @command{rsl10 unlock key1 key2 key3 key4} command.
7712 @end deffn
7714 @deffn {Command} {rsl10 unlock} key1 key2 key3 key4
7715 Unlocks debug port, by writing @var{key1 key2 key3 key4} words to
7716 registers through DAP, and clears @var{0x81040} address in flash to 0x1.
7717 @end deffn
7719 @deffn {Command} {rsl10 mass_erase}
7720 Erases all unprotected flash sectors.
7721 @end deffn
7722 @end deffn
7724 @deffn {Flash Driver} {sim3x}
7725 All members of the SiM3 microcontroller family from Silicon Laboratories
7726 include internal flash and use ARM Cortex-M3 cores. It supports both JTAG
7727 and SWD interface.
7728 The @var{sim3x} driver tries to probe the device to auto detect the MCU.
7729 If this fails, it will use the @var{size} parameter as the size of flash bank.
7731 @example
7732 flash bank $_FLASHNAME sim3x 0 $_CPUROMSIZE 0 0 $_TARGETNAME
7733 @end example
7735 There are 2 commands defined in the @var{sim3x} driver:
7737 @deffn {Command} {sim3x mass_erase}
7738 Erases the complete flash. This is used to unlock the flash.
7739 And this command is only possible when using the SWD interface.
7740 @end deffn
7742 @deffn {Command} {sim3x lock}
7743 Lock the flash. To unlock use the @command{sim3x mass_erase} command.
7744 @end deffn
7745 @end deffn
7747 @deffn {Flash Driver} {stellaris}
7748 All members of the Stellaris LM3Sxxx, LM4x and Tiva C microcontroller
7749 families from Texas Instruments include internal flash. The driver
7750 automatically recognizes a number of these chips using the chip
7751 identification register, and autoconfigures itself.
7753 @example
7754 flash bank $_FLASHNAME stellaris 0 0 0 0 $_TARGETNAME
7755 @end example
7757 @deffn {Command} {stellaris recover}
7758 Performs the @emph{Recovering a "Locked" Device} procedure to restore
7759 the flash and its associated nonvolatile registers to their factory
7760 default values (erased). This is the only way to remove flash
7761 protection or re-enable debugging if that capability has been
7762 disabled.
7764 Note that the final "power cycle the chip" step in this procedure
7765 must be performed by hand, since OpenOCD can't do it.
7766 @quotation Warning
7767 if more than one Stellaris chip is connected, the procedure is
7768 applied to all of them.
7769 @end quotation
7770 @end deffn
7771 @end deffn
7773 @deffn {Flash Driver} {stm32f1x}
7774 This driver supports the STM32F0, STM32F1 and STM32F3 microcontroller series from STMicroelectronics.
7775 The driver is also compatible with the GD32F1, GD32VF103 (RISC-V core), GD32F3 and GD32E23 microcontroller series from GigaDevice.
7776 The driver also supports the APM32F0 and APM32F1 series from Geehy Semiconductor.
7777 The driver automatically recognizes a number of these chips using the chip identification register, and autoconfigures itself.
7779 @example
7780 flash bank $_FLASHNAME stm32f1x 0 0 0 0 $_TARGETNAME
7781 @end example
7783 Note that some devices have been found that have a flash size register that contains
7784 an invalid value, to workaround this issue you can override the probed value used by
7785 the flash driver.
7787 @example
7788 flash bank $_FLASHNAME stm32f1x 0 0x20000 0 0 $_TARGETNAME
7789 @end example
7791 If you have a target with dual flash banks then define the second bank
7792 as per the following example.
7793 @example
7794 flash bank $_FLASHNAME stm32f1x 0x08080000 0 0 0 $_TARGETNAME
7795 @end example
7797 Some stm32f1x-specific commands are defined:
7799 @deffn {Command} {stm32f1x lock} num
7800 Locks the entire stm32 device against reading.
7801 The @var{num} parameter is a value shown by @command{flash banks}.
7802 @end deffn
7804 @deffn {Command} {stm32f1x unlock} num
7805 Unlocks the entire stm32 device for reading. This command will cause
7806 a mass erase of the entire stm32 device if previously locked.
7807 The @var{num} parameter is a value shown by @command{flash banks}.
7808 @end deffn
7810 @deffn {Command} {stm32f1x mass_erase} num
7811 Mass erases the entire stm32 device.
7812 The @var{num} parameter is a value shown by @command{flash banks}.
7813 @end deffn
7815 @deffn {Command} {stm32f1x options_read} num
7816 Reads and displays active stm32 option bytes loaded during POR
7817 or upon executing the @command{stm32f1x options_load} command.
7818 The @var{num} parameter is a value shown by @command{flash banks}.
7819 @end deffn
7821 @deffn {Command} {stm32f1x options_write} num (@option{SWWDG}|@option{HWWDG}) (@option{RSTSTNDBY}|@option{NORSTSTNDBY}) (@option{RSTSTOP}|@option{NORSTSTOP}) (@option{USEROPT} user_data)
7822 Writes the stm32 option byte with the specified values.
7823 The @var{num} parameter is a value shown by @command{flash banks}.
7824 The @var{user_data} parameter is content of higher 16 bits of the option byte register (Data0 and Data1 as one 16bit number).
7825 @end deffn
7827 @deffn {Command} {stm32f1x options_load} num
7828 Generates a special kind of reset to re-load the stm32 option bytes written
7829 by the @command{stm32f1x options_write} or @command{flash protect} commands
7830 without having to power cycle the target. Not applicable to stm32f1x devices.
7831 The @var{num} parameter is a value shown by @command{flash banks}.
7832 @end deffn
7833 @end deffn
7835 @deffn {Flash Driver} {stm32f2x}
7836 All members of the STM32F2, STM32F4 and STM32F7 microcontroller families from STMicroelectronics
7837 include internal flash and use ARM Cortex-M3/M4/M7 cores.
7838 The driver also works for the APM32F4 series from Geehy Semiconductor.
7839 The driver automatically recognizes a number of these chips using
7840 the chip identification register, and autoconfigures itself.
7842 @example
7843 flash bank $_FLASHNAME stm32f2x 0 0 0 0 $_TARGETNAME
7844 @end example
7846 If you use OTP (One-Time Programmable) memory define it as a second bank
7847 as per the following example.
7848 @example
7849 flash bank $_FLASHNAME stm32f2x 0x1FFF7800 0 0 0 $_TARGETNAME
7850 @end example
7852 @deffn {Command} {stm32f2x otp} num (@option{enable}|@option{disable}|@option{show})
7853 Enables or disables OTP write commands for bank @var{num}.
7854 The @var{num} parameter is a value shown by @command{flash banks}.
7855 @end deffn
7857 Note that some devices have been found that have a flash size register that contains
7858 an invalid value, to workaround this issue you can override the probed value used by
7859 the flash driver.
7861 @example
7862 flash bank $_FLASHNAME stm32f2x 0 0x20000 0 0 $_TARGETNAME
7863 @end example
7865 Some stm32f2x-specific commands are defined:
7867 @deffn {Command} {stm32f2x lock} num
7868 Locks the entire stm32 device.
7869 The @var{num} parameter is a value shown by @command{flash banks}.
7870 @end deffn
7872 @deffn {Command} {stm32f2x unlock} num
7873 Unlocks the entire stm32 device.
7874 The @var{num} parameter is a value shown by @command{flash banks}.
7875 @end deffn
7877 @deffn {Command} {stm32f2x mass_erase} num
7878 Mass erases the entire stm32f2x device.
7879 The @var{num} parameter is a value shown by @command{flash banks}.
7880 @end deffn
7882 @deffn {Command} {stm32f2x options_read} num
7883 Reads and displays user options and (where implemented) boot_addr0, boot_addr1, optcr2.
7884 The @var{num} parameter is a value shown by @command{flash banks}.
7885 @end deffn
7887 @deffn {Command} {stm32f2x options_write} num user_options boot_addr0 boot_addr1
7888 Writes user options and (where implemented) boot_addr0 and boot_addr1 in raw format.
7889 Warning: The meaning of the various bits depends on the device, always check datasheet!
7890 The @var{num} parameter is a value shown by @command{flash banks}, @var{user_options} a
7891 12 bit value, consisting of bits 31-28 and 7-0 of FLASH_OPTCR, @var{boot_addr0} and
7892 @var{boot_addr1} two halfwords (of FLASH_OPTCR1).
7893 @end deffn
7895 @deffn {Command} {stm32f2x optcr2_write} num optcr2
7896 Writes FLASH_OPTCR2 options. Warning: Clearing PCROPi bits requires a full mass erase!
7897 The @var{num} parameter is a value shown by @command{flash banks}, @var{optcr2} a 32-bit word.
7898 @end deffn
7899 @end deffn
7901 @deffn {Flash Driver} {stm32h7x}
7902 All members of the STM32H7 microcontroller families from STMicroelectronics
7903 include internal flash and use ARM Cortex-M7 core.
7904 The driver automatically recognizes a number of these chips using
7905 the chip identification register, and autoconfigures itself.
7907 @example
7908 flash bank $_FLASHNAME stm32h7x 0 0 0 0 $_TARGETNAME
7909 @end example
7911 Note that some devices have been found that have a flash size register that contains
7912 an invalid value, to workaround this issue you can override the probed value used by
7913 the flash driver.
7915 @example
7916 flash bank $_FLASHNAME stm32h7x 0 0x20000 0 0 $_TARGETNAME
7917 @end example
7919 Some stm32h7x-specific commands are defined:
7921 @deffn {Command} {stm32h7x lock} num
7922 Locks the entire stm32 device.
7923 The @var{num} parameter is a value shown by @command{flash banks}.
7924 @end deffn
7926 @deffn {Command} {stm32h7x unlock} num
7927 Unlocks the entire stm32 device.
7928 The @var{num} parameter is a value shown by @command{flash banks}.
7929 @end deffn
7931 @deffn {Command} {stm32h7x mass_erase} num
7932 Mass erases the entire stm32h7x device.
7933 The @var{num} parameter is a value shown by @command{flash banks}.
7934 @end deffn
7936 @deffn {Command} {stm32h7x option_read} num reg_offset
7937 Reads an option byte register from the stm32h7x device.
7938 The @var{num} parameter is a value shown by @command{flash banks}, @var{reg_offset}
7939 is the register offset of the option byte to read from the used bank registers' base.
7940 For example: in STM32H74x/H75x the bank 1 registers' base is 0x52002000 and 0x52002100 for bank 2.
7942 Example usage:
7943 @example
7944 # read OPTSR_CUR
7945 stm32h7x option_read 0 0x1c
7946 # read WPSN_CUR1R
7947 stm32h7x option_read 0 0x38
7948 # read WPSN_CUR2R
7949 stm32h7x option_read 1 0x38
7950 @end example
7951 @end deffn
7953 @deffn {Command} {stm32h7x option_write} num reg_offset value [reg_mask]
7954 Writes an option byte register of the stm32h7x device.
7955 The @var{num} parameter is a value shown by @command{flash banks}, @var{reg_offset}
7956 is the register offset of the option byte to write from the used bank register base,
7957 and @var{reg_mask} is the mask to apply when writing the register (only bits with a '1'
7958 will be touched).
7960 Example usage:
7961 @example
7962 # swap bank 1 and bank 2 in dual bank devices
7963 # by setting SWAP_BANK_OPT bit in OPTSR_PRG
7964 stm32h7x option_write 0 0x20 0x8000000 0x8000000
7965 @end example
7966 @end deffn
7967 @end deffn
7969 @deffn {Flash Driver} {stm32lx}
7970 All members of the STM32L0 and STM32L1 microcontroller families from STMicroelectronics
7971 include internal flash and use ARM Cortex-M3 and Cortex-M0+ cores.
7972 The driver automatically recognizes a number of these chips using
7973 the chip identification register, and autoconfigures itself.
7975 @example
7976 flash bank $_FLASHNAME stm32lx 0 0 0 0 $_TARGETNAME
7977 @end example
7979 Note that some devices have been found that have a flash size register that contains
7980 an invalid value, to workaround this issue you can override the probed value used by
7981 the flash driver. If you use 0 as the bank base address, it tells the
7982 driver to autodetect the bank location assuming you're configuring the
7983 second bank.
7985 @example
7986 flash bank $_FLASHNAME stm32lx 0x08000000 0x20000 0 0 $_TARGETNAME
7987 @end example
7989 Some stm32lx-specific commands are defined:
7991 @deffn {Command} {stm32lx lock} num
7992 Locks the entire stm32 device.
7993 The @var{num} parameter is a value shown by @command{flash banks}.
7994 @end deffn
7996 @deffn {Command} {stm32lx unlock} num
7997 Unlocks the entire stm32 device.
7998 The @var{num} parameter is a value shown by @command{flash banks}.
7999 @end deffn
8001 @deffn {Command} {stm32lx mass_erase} num
8002 Mass erases the entire stm32lx device (all flash banks and EEPROM
8003 data). This is the only way to unlock a protected flash (unless RDP
8004 Level is 2 which can't be unlocked at all).
8005 The @var{num} parameter is a value shown by @command{flash banks}.
8006 @end deffn
8007 @end deffn
8009 @deffn {Flash Driver} {stm32l4x}
8010 All members of the STM32 G0, G4, L4, L4+, L5, U5, WB and WL
8011 microcontroller families from STMicroelectronics include internal flash
8012 and use ARM Cortex-M0+, M4 and M33 cores.
8013 The driver automatically recognizes a number of these chips using
8014 the chip identification register, and autoconfigures itself.
8016 @example
8017 flash bank $_FLASHNAME stm32l4x 0 0 0 0 $_TARGETNAME
8018 @end example
8020 If you use OTP (One-Time Programmable) memory define it as a second bank
8021 as per the following example.
8022 @example
8023 flash bank $_FLASHNAME stm32l4x 0x1FFF7000 0 0 0 $_TARGETNAME
8024 @end example
8026 @deffn {Command} {stm32l4x otp} num (@option{enable}|@option{disable}|@option{show})
8027 Enables or disables OTP write commands for bank @var{num}.
8028 The @var{num} parameter is a value shown by @command{flash banks}.
8029 @end deffn
8031 Note that some devices have been found that have a flash size register that contains
8032 an invalid value, to workaround this issue you can override the probed value used by
8033 the flash driver. However, specifying a wrong value might lead to a completely
8034 wrong flash layout, so this feature must be used carefully.
8036 @example
8037 flash bank $_FLASHNAME stm32l4x 0x08000000 0x40000 0 0 $_TARGETNAME
8038 @end example
8040 Some stm32l4x-specific commands are defined:
8042 @deffn {Command} {stm32l4x lock} num
8043 Locks the entire stm32 device.
8044 The @var{num} parameter is a value shown by @command{flash banks}.
8046 @emph{Note:} To apply the protection change immediately, use @command{stm32l4x option_load}.
8047 @end deffn
8049 @deffn {Command} {stm32l4x unlock} num
8050 Unlocks the entire stm32 device.
8051 The @var{num} parameter is a value shown by @command{flash banks}.
8053 @emph{Note:} To apply the protection change immediately, use @command{stm32l4x option_load}.
8054 @end deffn
8056 @deffn {Command} {stm32l4x mass_erase} num
8057 Mass erases the entire stm32l4x device.
8058 The @var{num} parameter is a value shown by @command{flash banks}.
8059 @end deffn
8061 @deffn {Command} {stm32l4x option_read} num reg_offset
8062 Reads an option byte register from the stm32l4x device.
8063 The @var{num} parameter is a value shown by @command{flash banks}, @var{reg_offset}
8064 is the register offset of the Option byte to read.
8066 For example to read the FLASH_OPTR register:
8067 @example
8068 stm32l4x option_read 0 0x20
8069 # Option Register (for STM32L4x): <0x40022020> = 0xffeff8aa
8070 # Option Register (for STM32WBx): <0x58004020> = ...
8071 # The correct flash base address will be used automatically
8072 @end example
8074 The above example will read out the FLASH_OPTR register which contains the RDP
8075 option byte, Watchdog configuration, BOR level etc.
8076 @end deffn
8078 @deffn {Command} {stm32l4x option_write} num reg_offset value [reg_mask]
8079 Write an option byte register of the stm32l4x device.
8080 The @var{num} parameter is a value shown by @command{flash banks}, @var{reg_offset}
8081 is the register offset of the Option byte to write, and @var{reg_mask} is the mask
8082 to apply when writing the register (only bits with a '1' will be touched).
8084 @emph{Note:} To apply the option bytes change immediately, use @command{stm32l4x option_load}.
8086 For example to write the WRP1AR option bytes:
8087 @example
8088 stm32l4x option_write 0 0x28 0x00FF0000 0x00FF00FF
8089 @end example
8091 The above example will write the WRP1AR option register configuring the Write protection
8092 Area A for bank 1. The above example set WRP1AR_END=255, WRP1AR_START=0.
8093 This will effectively write protect all sectors in flash bank 1.
8094 @end deffn
8096 @deffn {Command} {stm32l4x wrp_info} num [device_bank]
8097 List the protected areas using WRP.
8098 The @var{num} parameter is a value shown by @command{flash banks}.
8099 @var{device_bank} parameter is optional, possible values 'bank1' or 'bank2',
8100 if not specified, the command will display the whole flash protected areas.
8102 @b{Note:} @var{device_bank} is different from banks created using @code{flash bank}.
8103 Devices supported in this flash driver, can have main flash memory organized
8104 in single or dual-banks mode.
8105 Thus the usage of @var{device_bank} is meaningful only in dual-bank mode, to get
8106 write protected areas in a specific @var{device_bank}
8108 @end deffn
8110 @deffn {Command} {stm32l4x option_load} num
8111 Forces a re-load of the option byte registers. Will cause a system reset of the device.
8112 The @var{num} parameter is a value shown by @command{flash banks}.
8113 @end deffn
8115 @deffn Command {stm32l4x trustzone} num [@option{enable} | @option{disable}]
8116 Enables or disables Global TrustZone Security, using the TZEN option bit.
8117 If neither @option{enabled} nor @option{disable} are specified, the command will display
8118 the TrustZone status.
8119 @emph{Note:} This command works only with devices with TrustZone, eg. STM32L5.
8120 @emph{Note:} This command will perform an OBL_Launch after modifying the TZEN.
8121 @end deffn
8122 @end deffn
8124 @deffn {Flash Driver} {str7x}
8125 All members of the STR7 microcontroller family from STMicroelectronics
8126 include internal flash and use ARM7TDMI cores.
8127 The @var{str7x} driver defines one mandatory parameter, @var{variant},
8128 which is either @code{STR71x}, @code{STR73x} or @code{STR75x}.
8130 @example
8131 flash bank $_FLASHNAME str7x \
8132       0x40000000 0x00040000 0 0 $_TARGETNAME STR71x
8133 @end example
8135 @deffn {Command} {str7x disable_jtag} bank
8136 Activate the Debug/Readout protection mechanism
8137 for the specified flash bank.
8138 @end deffn
8139 @end deffn
8141 @deffn {Flash Driver} {str9x}
8142 Most members of the STR9 microcontroller family from STMicroelectronics
8143 include internal flash and use ARM966E cores.
8144 The str9 needs the flash controller to be configured using
8145 the @command{str9x flash_config} command prior to Flash programming.
8147 @example
8148 flash bank $_FLASHNAME str9x 0x40000000 0x00040000 0 0 $_TARGETNAME
8149 str9x flash_config 0 4 2 0 0x80000
8150 @end example
8152 @deffn {Command} {str9x flash_config} num bbsr nbbsr bbadr nbbadr
8153 Configures the str9 flash controller.
8154 The @var{num} parameter is a value shown by @command{flash banks}.
8156 @itemize @bullet
8157 @item @var{bbsr} - Boot Bank Size register
8158 @item @var{nbbsr} - Non Boot Bank Size register
8159 @item @var{bbadr} - Boot Bank Start Address register
8160 @item @var{nbbadr} - Boot Bank Start Address register
8161 @end itemize
8162 @end deffn
8164 @end deffn
8166 @deffn {Flash Driver} {str9xpec}
8167 @cindex str9xpec
8169 Only use this driver for locking/unlocking the device or configuring the option bytes.
8170 Use the standard str9 driver for programming.
8171 Before using the flash commands the turbo mode must be enabled using the
8172 @command{str9xpec enable_turbo} command.
8174 Here is some background info to help
8175 you better understand how this driver works. OpenOCD has two flash drivers for
8176 the str9:
8177 @enumerate
8178 @item
8179 Standard driver @option{str9x} programmed via the str9 core. Normally used for
8180 flash programming as it is faster than the @option{str9xpec} driver.
8181 @item
8182 Direct programming @option{str9xpec} using the flash controller. This is an
8183 ISC compliant (IEEE 1532) tap connected in series with the str9 core. The str9
8184 core does not need to be running to program using this flash driver. Typical use
8185 for this driver is locking/unlocking the target and programming the option bytes.
8186 @end enumerate
8188 Before we run any commands using the @option{str9xpec} driver we must first disable
8189 the str9 core. This example assumes the @option{str9xpec} driver has been
8190 configured for flash bank 0.
8191 @example
8192 # assert srst, we do not want core running
8193 # while accessing str9xpec flash driver
8194 adapter assert srst
8195 # turn off target polling
8196 poll off
8197 # disable str9 core
8198 str9xpec enable_turbo 0
8199 # read option bytes
8200 str9xpec options_read 0
8201 # re-enable str9 core
8202 str9xpec disable_turbo 0
8203 poll on
8204 reset halt
8205 @end example
8206 The above example will read the str9 option bytes.
8207 When performing a unlock remember that you will not be able to halt the str9 - it
8208 has been locked. Halting the core is not required for the @option{str9xpec} driver
8209 as mentioned above, just issue the commands above manually or from a telnet prompt.
8211 Several str9xpec-specific commands are defined:
8213 @deffn {Command} {str9xpec disable_turbo} num
8214 Restore the str9 into JTAG chain.
8215 @end deffn
8217 @deffn {Command} {str9xpec enable_turbo} num
8218 Enable turbo mode, will simply remove the str9 from the chain and talk
8219 directly to the embedded flash controller.
8220 @end deffn
8222 @deffn {Command} {str9xpec lock} num
8223 Lock str9 device. The str9 will only respond to an unlock command that will
8224 erase the device.
8225 @end deffn
8227 @deffn {Command} {str9xpec part_id} num
8228 Prints the part identifier for bank @var{num}.
8229 @end deffn
8231 @deffn {Command} {str9xpec options_cmap} num (@option{bank0}|@option{bank1})
8232 Configure str9 boot bank.
8233 @end deffn
8235 @deffn {Command} {str9xpec options_lvdsel} num (@option{vdd}|@option{vdd_vddq})
8236 Configure str9 lvd source.
8237 @end deffn
8239 @deffn {Command} {str9xpec options_lvdthd} num (@option{2.4v}|@option{2.7v})
8240 Configure str9 lvd threshold.
8241 @end deffn
8243 @deffn {Command} {str9xpec options_lvdwarn} bank (@option{vdd}|@option{vdd_vddq})
8244 Configure str9 lvd reset warning source.
8245 @end deffn
8247 @deffn {Command} {str9xpec options_read} num
8248 Read str9 option bytes.
8249 @end deffn
8251 @deffn {Command} {str9xpec options_write} num
8252 Write str9 option bytes.
8253 @end deffn
8255 @deffn {Command} {str9xpec unlock} num
8256 unlock str9 device.
8257 @end deffn
8259 @end deffn
8261 @deffn {Flash Driver} {swm050}
8262 @cindex swm050
8263 All members of the swm050 microcontroller family from Foshan Synwit Tech.
8265 @example
8266 flash bank $_FLASHNAME swm050 0x0 0x2000 0 0 $_TARGETNAME
8267 @end example
8269 One swm050-specific command is defined:
8271 @deffn {Command} {swm050 mass_erase} bank_id
8272 Erases the entire flash bank.
8273 @end deffn
8275 @end deffn
8278 @deffn {Flash Driver} {tms470}
8279 Most members of the TMS470 microcontroller family from Texas Instruments
8280 include internal flash and use ARM7TDMI cores.
8281 This driver doesn't require the chip and bus width to be specified.
8283 Some tms470-specific commands are defined:
8285 @deffn {Command} {tms470 flash_keyset} key0 key1 key2 key3
8286 Saves programming keys in a register, to enable flash erase and write commands.
8287 @end deffn
8289 @deffn {Command} {tms470 osc_megahertz} clock_mhz
8290 Reports the clock speed, which is used to calculate timings.
8291 @end deffn
8293 @deffn {Command} {tms470 plldis} (0|1)
8294 Disables (@var{1}) or enables (@var{0}) use of the PLL to speed up
8295 the flash clock.
8296 @end deffn
8297 @end deffn
8299 @deffn {Flash Driver} {w600}
8300 W60x series Wi-Fi SoC from WinnerMicro
8301 are designed with ARM Cortex-M3 and have 1M Byte QFLASH inside.
8302 The @var{w600} driver uses the @var{target} parameter to select the
8303 correct bank config.
8305 @example
8306 flash bank $_FLASHNAME w600 0x08000000 0 0 0 $_TARGETNAMEs
8307 @end example
8308 @end deffn
8310 @deffn {Flash Driver} {xmc1xxx}
8311 All members of the XMC1xxx microcontroller family from Infineon.
8312 This driver does not require the chip and bus width to be specified.
8313 @end deffn
8315 @deffn {Flash Driver} {xmc4xxx}
8316 All members of the XMC4xxx microcontroller family from Infineon.
8317 This driver does not require the chip and bus width to be specified.
8319 Some xmc4xxx-specific commands are defined:
8321 @deffn {Command} {xmc4xxx flash_password} bank_id passwd1 passwd2
8322 Saves flash protection passwords which are used to lock the user flash
8323 @end deffn
8325 @deffn {Command} {xmc4xxx flash_unprotect} bank_id user_level[0-1]
8326 Removes Flash write protection from the selected user bank
8327 @end deffn
8329 @end deffn
8331 @section NAND Flash Commands
8332 @cindex NAND
8334 Compared to NOR or SPI flash, NAND devices are inexpensive
8335 and high density. Today's NAND chips, and multi-chip modules,
8336 commonly hold multiple GigaBytes of data.
8338 NAND chips consist of a number of ``erase blocks'' of a given
8339 size (such as 128 KBytes), each of which is divided into a
8340 number of pages (of perhaps 512 or 2048 bytes each). Each
8341 page of a NAND flash has an ``out of band'' (OOB) area to hold
8342 Error Correcting Code (ECC) and other metadata, usually 16 bytes
8343 of OOB for every 512 bytes of page data.
8345 One key characteristic of NAND flash is that its error rate
8346 is higher than that of NOR flash. In normal operation, that
8347 ECC is used to correct and detect errors. However, NAND
8348 blocks can also wear out and become unusable; those blocks
8349 are then marked "bad". NAND chips are even shipped from the
8350 manufacturer with a few bad blocks. The highest density chips
8351 use a technology (MLC) that wears out more quickly, so ECC
8352 support is increasingly important as a way to detect blocks
8353 that have begun to fail, and help to preserve data integrity
8354 with techniques such as wear leveling.
8356 Software is used to manage the ECC. Some controllers don't
8357 support ECC directly; in those cases, software ECC is used.
8358 Other controllers speed up the ECC calculations with hardware.
8359 Single-bit error correction hardware is routine. Controllers
8360 geared for newer MLC chips may correct 4 or more errors for
8361 every 512 bytes of data.
8363 You will need to make sure that any data you write using
8364 OpenOCD includes the appropriate kind of ECC. For example,
8365 that may mean passing the @code{oob_softecc} flag when
8366 writing NAND data, or ensuring that the correct hardware
8367 ECC mode is used.
8369 The basic steps for using NAND devices include:
8370 @enumerate
8371 @item Declare via the command @command{nand device}
8372 @* Do this in a board-specific configuration file,
8373 passing parameters as needed by the controller.
8374 @item Configure each device using @command{nand probe}.
8375 @* Do this only after the associated target is set up,
8376 such as in its reset-init script or in procures defined
8377 to access that device.
8378 @item Operate on the flash via @command{nand subcommand}
8379 @* Often commands to manipulate the flash are typed by a human, or run
8380 via a script in some automated way. Common task include writing a
8381 boot loader, operating system, or other data needed to initialize or
8382 de-brick a board.
8383 @end enumerate
8385 @b{NOTE:} At the time this text was written, the largest NAND
8386 flash fully supported by OpenOCD is 2 GiBytes (16 GiBits).
8387 This is because the variables used to hold offsets and lengths
8388 are only 32 bits wide.
8389 (Larger chips may work in some cases, unless an offset or length
8390 is larger than 0xffffffff, the largest 32-bit unsigned integer.)
8391 Some larger devices will work, since they are actually multi-chip
8392 modules with two smaller chips and individual chipselect lines.
8394 @anchor{nandconfiguration}
8395 @subsection NAND Configuration Commands
8396 @cindex NAND configuration
8398 NAND chips must be declared in configuration scripts,
8399 plus some additional configuration that's done after
8400 OpenOCD has initialized.
8402 @deffn {Config Command} {nand device} name driver target [configparams...]
8403 Declares a NAND device, which can be read and written to
8404 after it has been configured through @command{nand probe}.
8405 In OpenOCD, devices are single chips; this is unlike some
8406 operating systems, which may manage multiple chips as if
8407 they were a single (larger) device.
8408 In some cases, configuring a device will activate extra
8409 commands; see the controller-specific documentation.
8411 @b{NOTE:} This command is not available after OpenOCD
8412 initialization has completed. Use it in board specific
8413 configuration files, not interactively.
8415 @itemize @bullet
8416 @item @var{name} ... may be used to reference the NAND bank
8417 in most other NAND commands. A number is also available.
8418 @item @var{driver} ... identifies the NAND controller driver
8419 associated with the NAND device being declared.
8420 @xref{nanddriverlist,,NAND Driver List}.
8421 @item @var{target} ... names the target used when issuing
8422 commands to the NAND controller.
8423 @comment Actually, it's currently a controller-specific parameter...
8424 @item @var{configparams} ... controllers may support, or require,
8425 additional parameters. See the controller-specific documentation
8426 for more information.
8427 @end itemize
8428 @end deffn
8430 @deffn {Command} {nand list}
8431 Prints a summary of each device declared
8432 using @command{nand device}, numbered from zero.
8433 Note that un-probed devices show no details.
8434 @example
8435 > nand list
8436 #0: NAND 1GiB 3,3V 8-bit (Micron) pagesize: 2048, buswidth: 8,
8437         blocksize: 131072, blocks: 8192
8438 #1: NAND 1GiB 3,3V 8-bit (Micron) pagesize: 2048, buswidth: 8,
8439         blocksize: 131072, blocks: 8192
8441 @end example
8442 @end deffn
8444 @deffn {Command} {nand probe} num
8445 Probes the specified device to determine key characteristics
8446 like its page and block sizes, and how many blocks it has.
8447 The @var{num} parameter is the value shown by @command{nand list}.
8448 You must (successfully) probe a device before you can use
8449 it with most other NAND commands.
8450 @end deffn
8452 @subsection Erasing, Reading, Writing to NAND Flash
8454 @deffn {Command} {nand dump} num filename offset length [oob_option]
8455 @cindex NAND reading
8456 Reads binary data from the NAND device and writes it to the file,
8457 starting at the specified offset.
8458 The @var{num} parameter is the value shown by @command{nand list}.
8460 Use a complete path name for @var{filename}, so you don't depend
8461 on the directory used to start the OpenOCD server.
8463 The @var{offset} and @var{length} must be exact multiples of the
8464 device's page size. They describe a data region; the OOB data
8465 associated with each such page may also be accessed.
8467 @b{NOTE:} At the time this text was written, no error correction
8468 was done on the data that's read, unless raw access was disabled
8469 and the underlying NAND controller driver had a @code{read_page}
8470 method which handled that error correction.
8472 By default, only page data is saved to the specified file.
8473 Use an @var{oob_option} parameter to save OOB data:
8474 @itemize @bullet
8475 @item no oob_* parameter
8476 @*Output file holds only page data; OOB is discarded.
8477 @item @code{oob_raw}
8478 @*Output file interleaves page data and OOB data;
8479 the file will be longer than "length" by the size of the
8480 spare areas associated with each data page.
8481 Note that this kind of "raw" access is different from
8482 what's implied by @command{nand raw_access}, which just
8483 controls whether a hardware-aware access method is used.
8484 @item @code{oob_only}
8485 @*Output file has only raw OOB data, and will
8486 be smaller than "length" since it will contain only the
8487 spare areas associated with each data page.
8488 @end itemize
8489 @end deffn
8491 @deffn {Command} {nand erase} num [offset length]
8492 @cindex NAND erasing
8493 @cindex NAND programming
8494 Erases blocks on the specified NAND device, starting at the
8495 specified @var{offset} and continuing for @var{length} bytes.
8496 Both of those values must be exact multiples of the device's
8497 block size, and the region they specify must fit entirely in the chip.
8498 If those parameters are not specified,
8499 the whole NAND chip will be erased.
8500 The @var{num} parameter is the value shown by @command{nand list}.
8502 @b{NOTE:} This command will try to erase bad blocks, when told
8503 to do so, which will probably invalidate the manufacturer's bad
8504 block marker.
8505 For the remainder of the current server session, @command{nand info}
8506 will still report that the block ``is'' bad.
8507 @end deffn
8509 @deffn {Command} {nand write} num filename offset [option...]
8510 @cindex NAND writing
8511 @cindex NAND programming
8512 Writes binary data from the file into the specified NAND device,
8513 starting at the specified offset. Those pages should already
8514 have been erased; you can't change zero bits to one bits.
8515 The @var{num} parameter is the value shown by @command{nand list}.
8517 Use a complete path name for @var{filename}, so you don't depend
8518 on the directory used to start the OpenOCD server.
8520 The @var{offset} must be an exact multiple of the device's page size.
8521 All data in the file will be written, assuming it doesn't run
8522 past the end of the device.
8523 Only full pages are written, and any extra space in the last
8524 page will be filled with 0xff bytes. (That includes OOB data,
8525 if that's being written.)
8527 @b{NOTE:} At the time this text was written, bad blocks are
8528 ignored. That is, this routine will not skip bad blocks,
8529 but will instead try to write them. This can cause problems.
8531 Provide at most one @var{option} parameter. With some
8532 NAND drivers, the meanings of these parameters may change
8533 if @command{nand raw_access} was used to disable hardware ECC.
8534 @itemize @bullet
8535 @item no oob_* parameter
8536 @*File has only page data, which is written.
8537 If raw access is in use, the OOB area will not be written.
8538 Otherwise, if the underlying NAND controller driver has
8539 a @code{write_page} routine, that routine may write the OOB
8540 with hardware-computed ECC data.
8541 @item @code{oob_only}
8542 @*File has only raw OOB data, which is written to the OOB area.
8543 Each page's data area stays untouched. @i{This can be a dangerous
8544 option}, since it can invalidate the ECC data.
8545 You may need to force raw access to use this mode.
8546 @item @code{oob_raw}
8547 @*File interleaves data and OOB data, both of which are written
8548 If raw access is enabled, the data is written first, then the
8549 un-altered OOB.
8550 Otherwise, if the underlying NAND controller driver has
8551 a @code{write_page} routine, that routine may modify the OOB
8552 before it's written, to include hardware-computed ECC data.
8553 @item @code{oob_softecc}
8554 @*File has only page data, which is written.
8555 The OOB area is filled with 0xff, except for a standard 1-bit
8556 software ECC code stored in conventional locations.
8557 You might need to force raw access to use this mode, to prevent
8558 the underlying driver from applying hardware ECC.
8559 @item @code{oob_softecc_kw}
8560 @*File has only page data, which is written.
8561 The OOB area is filled with 0xff, except for a 4-bit software ECC
8562 specific to the boot ROM in Marvell Kirkwood SoCs.
8563 You might need to force raw access to use this mode, to prevent
8564 the underlying driver from applying hardware ECC.
8565 @end itemize
8566 @end deffn
8568 @deffn {Command} {nand verify} num filename offset [option...]
8569 @cindex NAND verification
8570 @cindex NAND programming
8571 Verify the binary data in the file has been programmed to the
8572 specified NAND device, starting at the specified offset.
8573 The @var{num} parameter is the value shown by @command{nand list}.
8575 Use a complete path name for @var{filename}, so you don't depend
8576 on the directory used to start the OpenOCD server.
8578 The @var{offset} must be an exact multiple of the device's page size.
8579 All data in the file will be read and compared to the contents of the
8580 flash, assuming it doesn't run past the end of the device.
8581 As with @command{nand write}, only full pages are verified, so any extra
8582 space in the last page will be filled with 0xff bytes.
8584 The same @var{options} accepted by @command{nand write},
8585 and the file will be processed similarly to produce the buffers that
8586 can be compared against the contents produced from @command{nand dump}.
8588 @b{NOTE:} This will not work when the underlying NAND controller
8589 driver's @code{write_page} routine must update the OOB with a
8590 hardware-computed ECC before the data is written. This limitation may
8591 be removed in a future release.
8592 @end deffn
8594 @subsection Other NAND commands
8595 @cindex NAND other commands
8597 @deffn {Command} {nand check_bad_blocks} num [offset length]
8598 Checks for manufacturer bad block markers on the specified NAND
8599 device. If no parameters are provided, checks the whole
8600 device; otherwise, starts at the specified @var{offset} and
8601 continues for @var{length} bytes.
8602 Both of those values must be exact multiples of the device's
8603 block size, and the region they specify must fit entirely in the chip.
8604 The @var{num} parameter is the value shown by @command{nand list}.
8606 @b{NOTE:} Before using this command you should force raw access
8607 with @command{nand raw_access enable} to ensure that the underlying
8608 driver will not try to apply hardware ECC.
8609 @end deffn
8611 @deffn {Command} {nand info} num
8612 The @var{num} parameter is the value shown by @command{nand list}.
8613 This prints the one-line summary from "nand list", plus for
8614 devices which have been probed this also prints any known
8615 status for each block.
8616 @end deffn
8618 @deffn {Command} {nand raw_access} num (@option{enable}|@option{disable})
8619 Sets or clears an flag affecting how page I/O is done.
8620 The @var{num} parameter is the value shown by @command{nand list}.
8622 This flag is cleared (disabled) by default, but changing that
8623 value won't affect all NAND devices. The key factor is whether
8624 the underlying driver provides @code{read_page} or @code{write_page}
8625 methods. If it doesn't provide those methods, the setting of
8626 this flag is irrelevant; all access is effectively ``raw''.
8628 When those methods exist, they are normally used when reading
8629 data (@command{nand dump} or reading bad block markers) or
8630 writing it (@command{nand write}). However, enabling
8631 raw access (setting the flag) prevents use of those methods,
8632 bypassing hardware ECC logic.
8633 @i{This can be a dangerous option}, since writing blocks
8634 with the wrong ECC data can cause them to be marked as bad.
8635 @end deffn
8637 @anchor{nanddriverlist}
8638 @subsection NAND Driver List
8639 As noted above, the @command{nand device} command allows
8640 driver-specific options and behaviors.
8641 Some controllers also activate controller-specific commands.
8643 @deffn {NAND Driver} {at91sam9}
8644 This driver handles the NAND controllers found on AT91SAM9 family chips from
8645 Atmel. It takes two extra parameters: address of the NAND chip;
8646 address of the ECC controller.
8647 @example
8648 nand device $NANDFLASH at91sam9 $CHIPNAME 0x40000000 0xfffffe800
8649 @end example
8650 AT91SAM9 chips support single-bit ECC hardware. The @code{write_page} and
8651 @code{read_page} methods are used to utilize the ECC hardware unless they are
8652 disabled by using the @command{nand raw_access} command. There are four
8653 additional commands that are needed to fully configure the AT91SAM9 NAND
8654 controller. Two are optional; most boards use the same wiring for ALE/CLE:
8655 @deffn {Config Command} {at91sam9 cle} num addr_line
8656 Configure the address line used for latching commands. The @var{num}
8657 parameter is the value shown by @command{nand list}.
8658 @end deffn
8659 @deffn {Config Command} {at91sam9 ale} num addr_line
8660 Configure the address line used for latching addresses. The @var{num}
8661 parameter is the value shown by @command{nand list}.
8662 @end deffn
8664 For the next two commands, it is assumed that the pins have already been
8665 properly configured for input or output.
8666 @deffn {Config Command} {at91sam9 rdy_busy} num pio_base_addr pin
8667 Configure the RDY/nBUSY input from the NAND device. The @var{num}
8668 parameter is the value shown by @command{nand list}. @var{pio_base_addr}
8669 is the base address of the PIO controller and @var{pin} is the pin number.
8670 @end deffn
8671 @deffn {Config Command} {at91sam9 ce} num pio_base_addr pin
8672 Configure the chip enable input to the NAND device. The @var{num}
8673 parameter is the value shown by @command{nand list}. @var{pio_base_addr}
8674 is the base address of the PIO controller and @var{pin} is the pin number.
8675 @end deffn
8676 @end deffn
8678 @deffn {NAND Driver} {davinci}
8679 This driver handles the NAND controllers found on DaVinci family
8680 chips from Texas Instruments.
8681 It takes three extra parameters:
8682 address of the NAND chip;
8683 hardware ECC mode to use (@option{hwecc1},
8684 @option{hwecc4}, @option{hwecc4_infix});
8685 address of the AEMIF controller on this processor.
8686 @example
8687 nand device davinci dm355.arm 0x02000000 hwecc4 0x01e10000
8688 @end example
8689 All DaVinci processors support the single-bit ECC hardware,
8690 and newer ones also support the four-bit ECC hardware.
8691 The @code{write_page} and @code{read_page} methods are used
8692 to implement those ECC modes, unless they are disabled using
8693 the @command{nand raw_access} command.
8694 @end deffn
8696 @deffn {NAND Driver} {lpc3180}
8697 These controllers require an extra @command{nand device}
8698 parameter: the clock rate used by the controller.
8699 @deffn {Command} {lpc3180 select} num [mlc|slc]
8700 Configures use of the MLC or SLC controller mode.
8701 MLC implies use of hardware ECC.
8702 The @var{num} parameter is the value shown by @command{nand list}.
8703 @end deffn
8705 At this writing, this driver includes @code{write_page}
8706 and @code{read_page} methods. Using @command{nand raw_access}
8707 to disable those methods will prevent use of hardware ECC
8708 in the MLC controller mode, but won't change SLC behavior.
8709 @end deffn
8710 @comment current lpc3180 code won't issue 5-byte address cycles
8712 @deffn {NAND Driver} {mx3}
8713 This driver handles the NAND controller in i.MX31. The mxc driver
8714 should work for this chip as well.
8715 @end deffn
8717 @deffn {NAND Driver} {mxc}
8718 This driver handles the NAND controller found in Freescale i.MX
8719 chips. It has support for v1 (i.MX27 and i.MX31) and v2 (i.MX35).
8720 The driver takes 3 extra arguments, chip (@option{mx27},
8721 @option{mx31}, @option{mx35}), ecc (@option{noecc}, @option{hwecc})
8722 and optionally if bad block information should be swapped between
8723 main area and spare area (@option{biswap}), defaults to off.
8724 @example
8725 nand device mx35.nand mxc imx35.cpu mx35 hwecc biswap
8726 @end example
8727 @deffn {Command} {mxc biswap} bank_num [enable|disable]
8728 Turns on/off bad block information swapping from main area,
8729 without parameter query status.
8730 @end deffn
8731 @end deffn
8733 @deffn {NAND Driver} {orion}
8734 These controllers require an extra @command{nand device}
8735 parameter: the address of the controller.
8736 @example
8737 nand device orion 0xd8000000
8738 @end example
8739 These controllers don't define any specialized commands.
8740 At this writing, their drivers don't include @code{write_page}
8741 or @code{read_page} methods, so @command{nand raw_access} won't
8742 change any behavior.
8743 @end deffn
8745 @deffn {NAND Driver} {s3c2410}
8746 @deffnx {NAND Driver} {s3c2412}
8747 @deffnx {NAND Driver} {s3c2440}
8748 @deffnx {NAND Driver} {s3c2443}
8749 @deffnx {NAND Driver} {s3c6400}
8750 These S3C family controllers don't have any special
8751 @command{nand device} options, and don't define any
8752 specialized commands.
8753 At this writing, their drivers don't include @code{write_page}
8754 or @code{read_page} methods, so @command{nand raw_access} won't
8755 change any behavior.
8756 @end deffn
8758 @node Flash Programming
8759 @chapter Flash Programming
8761 OpenOCD implements numerous ways to program the target flash, whether internal or external.
8762 Programming can be achieved by either using @ref{programmingusinggdb,,Programming using GDB},
8763 or using the commands given in @ref{flashprogrammingcommands,,Flash Programming Commands}.
8765 @*To simplify using the flash commands directly a jimtcl script is available that handles the programming and verify stage.
8766 OpenOCD will program/verify/reset the target and optionally shutdown.
8768 The script is executed as follows and by default the following actions will be performed.
8769 @enumerate
8770 @item 'init' is executed.
8771 @item 'reset init' is called to reset and halt the target, any 'reset init' scripts are executed.
8772 @item @code{flash write_image} is called to erase and write any flash using the filename given.
8773 @item If the @option{preverify} parameter is given, the target is "verified" first and only flashed if this fails.
8774 @item @code{verify_image} is called if @option{verify} parameter is given.
8775 @item @code{reset run} is called if @option{reset} parameter is given.
8776 @item OpenOCD is shutdown if @option{exit} parameter is given.
8777 @end enumerate
8779 An example of usage is given below. @xref{program}.
8781 @example
8782 # program and verify using elf/hex/s19. verify and reset
8783 # are optional parameters
8784 openocd -f board/stm32f3discovery.cfg \
8785         -c "program filename.elf verify reset exit"
8787 # binary files need the flash address passing
8788 openocd -f board/stm32f3discovery.cfg \
8789         -c "program filename.bin exit 0x08000000"
8790 @end example
8792 @node PLD/FPGA Commands
8793 @chapter PLD/FPGA Commands
8794 @cindex PLD
8795 @cindex FPGA
8797 Programmable Logic Devices (PLDs) and the more flexible
8798 Field Programmable Gate Arrays (FPGAs) are both types of programmable hardware.
8799 OpenOCD can support programming them.
8800 Although PLDs are generally restrictive (cells are less functional, and
8801 there are no special purpose cells for memory or computational tasks),
8802 they share the same OpenOCD infrastructure.
8803 Accordingly, both are called PLDs here.
8805 @section PLD/FPGA Configuration and Commands
8807 As it does for JTAG TAPs, debug targets, and flash chips (both NOR and NAND),
8808 OpenOCD maintains a list of PLDs available for use in various commands.
8809 Also, each such PLD requires a driver. PLD drivers may also be needed to program
8810 SPI flash connected to the FPGA to store the bitstream (@xref{jtagspi} for details).
8812 They are referenced by the name which was given when the pld was created or
8813 the number shown by the @command{pld devices} command.
8814 New PLDs are defined by @command{pld create pld_name driver_name -chain-position tap_name [driver_options]}.
8816 @deffn {Config Command} {pld create} pld_name driver_name -chain-position tap_name [driver_options]
8817 Creates a new PLD device, supported by driver @var{driver_name},
8818 assigning @var{pld_name} for further reference.
8819 @code{-chain-position} @var{tap_name} names the TAP
8820 used to access this target.
8821 The driver may make use of any @var{driver_options} to configure its behavior.
8822 @end deffn
8824 @deffn {Command} {pld devices}
8825 List the known PLDs with their name.
8826 @end deffn
8828 @deffn {Command} {pld load} pld_name filename
8829 Loads the file @file{filename} into the PLD identified by @var{pld_name}.
8830 The file format must be inferred by the driver.
8831 @end deffn
8833 @section PLD/FPGA Drivers, Options, and Commands
8835 Drivers may support PLD-specific options to the @command{pld create}
8836 command, and may also define commands usable only with
8837 that particular type of PLD.
8839 @deffn {FPGA Driver} {virtex2} [@option{-no_jstart}]
8840 Virtex-II is a family of FPGAs sold by Xilinx.
8841 This driver can also be used to load Series3, Series6, Series7 and Zynq 7000 devices.
8842 It supports the IEEE 1532 standard for In-System Configuration (ISC).
8844 If @var{-no_jstart} is given, the JSTART instruction is not used after
8845 loading the bitstream. While required for Series2, Series3, and Series6, it
8846 breaks bitstream loading on Series7.
8848 @example
8849 openocd -f board/digilent_zedboard.cfg -c "init" \
8850         -c "pld load 0 zedboard_bitstream.bit"
8851 @end example
8854 @deffn {Command} {virtex2 read_stat} pld_name
8855 Reads and displays the Virtex-II status register (STAT)
8856 for FPGA @var{pld_name}.
8857 @end deffn
8859 @deffn {Command} {virtex2 set_instr_codes} pld_name cfg_out cfg_in jprogb jstart jshutdown [user1 [user2 [user3 [user4]]]]
8860 Change values for boundary scan instructions. Default are values for Virtex 2, devices Virtex 4/5/6 and
8861 SSI devices are using different values.
8862 @var{pld_name} is the name of the pld device.
8863 @var{cfg_out} is the value used to select CFG_OUT instruction.
8864 @var{cfg_in} is the value used to select CFG_IN instruction.
8865 @var{jprogb} is the value used to select JPROGRAM instruction.
8866 @var{jstart} is the value used to select JSTART instruction.
8867 @var{jshutdown} is the value used to select JSHUTDOWN instruction.
8868 @var{user1} to @var{user4} are the intruction used to select the user registers USER1 to USER4.
8869 @end deffn
8871 @deffn {Command} {virtex2 set_user_codes} pld_name user1 [user2 [user3 [user4]]]
8872 Change values for boundary scan instructions selecting the registers USER1 to USER4.
8873 Description of the arguments can be found at command @command{virtex2 set_instr_codes}.
8874 @end deffn
8876 @deffn {Command} {virtex2 refresh} pld_name
8877 Load the bitstream from external memory for FPGA @var{pld_name}. A.k.a. program.
8878 @end deffn
8879 @end deffn
8883 @deffn {FPGA Driver} {lattice} [@option{-family} <name>]
8884 The FGPA families ECP2, ECP3, ECP5, Certus and CertusPro by Lattice are supported.
8885 This driver can be used to load the bitstream into the FPGA or read the status register and read/write the usercode register.
8887 For the option @option{-family} @var{name} is one of @var{ecp2 ecp3 ecp5 certus}. This is needed when the JTAG ID of the device is not known by openocd (newer NX devices).
8889 @deffn {Command} {lattice read_status} pld_name
8890 Reads and displays the status register
8891 for FPGA @var{pld_name}.
8892 @end deffn
8894 @deffn {Command} {lattice read_user} pld_name
8895 Reads and displays the user register
8896 for FPGA @var{pld_name}.
8897 @end deffn
8899 @deffn {Command} {lattice write_user} pld_name val
8900 Writes the user register.
8901 for FPGA @var{pld_name} with value @var{val}.
8902 @end deffn
8904 @deffn {Command} {lattice set_preload} pld_name length
8905 Set the length of the register for the preload. This is needed when the JTAG ID of the device is not known by openocd (newer NX devices).
8906 The load command for the FPGA @var{pld_name} will use a length for the preload of @var{length}.
8907 @end deffn
8909 @deffn {Command} {lattice refresh} pld_name
8910 Load the bitstream from external memory for FPGA @var{pld_name}. A.k.a program.
8911 @end deffn
8912 @end deffn
8915 @deffn {FPGA Driver} {efinix} [@option{-family} <name>]
8916 Both families (Trion and Titanium) sold by Efinix are supported as both use the same protocol for In-System Configuration.
8917 This driver can be used to load the bitstream into the FPGA.
8918 For the option @option{-family} @var{name} is one of @var{trion|titanium}.
8919 @end deffn
8922 @deffn {FPGA Driver} {intel} @option{-family} <name>
8923 This driver can be used to load the bitstream into Intel (former Altera) FPGAs.
8924 The families Cyclone III, Cyclone IV, Cyclone V, Cyclone 10 and Arria II are supported.
8925 @c Arria V and Arria 10, MAX II, MAX V, MAX10)
8927 The option @option{-family} @var{name} is one of @var{cycloneiii cycloneiv cyclonev cyclone10 arriaii}.
8929 As input file format the driver supports a '.rbf' (raw bitstream file) file. The '.rbf' file can be generated
8930 from a '.sof' file with @verb{|quartus_cpf -c blinker.sof blinker.rbf|}
8932 Creates a new PLD device, an FPGA of the Cyclone III family, using the TAP named @verb{|cycloneiii.tap|}:
8933 @example
8934 pld create cycloneiii.pld intel -chain-position cycloneiii.tap -family cycloneiii
8935 @end example
8937 @deffn {Command} {intel set_bscan} pld_name len
8938 Set boundary scan register length of FPGA @var{pld_name} to @var{len}. This is needed because the
8939 length can vary between chips with the same JTAG ID.
8940 @end deffn
8942 @deffn {Command} {intel set_check_pos} pld_name pos
8943 Selects the position @var{pos} in the boundary-scan register. The bit at this
8944 position is checked after loading the bitstream and must be '1', which is the case when no error occurred.
8945 With a value of -1 for @var{pos} the check will be omitted.
8946 @end deffn
8947 @end deffn
8950 @deffn {FPGA Driver} {gowin}
8951 This driver can be used to load the bitstream into FPGAs from Gowin.
8952 It is possible to program the SRAM. Programming the flash is not supported.
8953 The files @verb{|.fs|} and @verb{|.bin|} generated by Gowin FPGA Designer are supported.
8955 @deffn {Command} {gowin read_status} pld_name
8956 Reads and displays the status register
8957 for FPGA @var{pld_name}.
8958 @end deffn
8960 @deffn {Command} {gowin read_user} pld_name
8961 Reads and displays the user register
8962 for FPGA @var{pld_name}.
8963 @end deffn
8965 @deffn {Command} {gowin refresh} pld_name
8966 Load the bitstream from external memory for
8967 FPGA @var{pld_name}. A.k.a. reload.
8968 @end deffn
8969 @end deffn
8972 @deffn {FPGA Driver} {gatemate}
8973 This driver can be used to load the bitstream into GateMate FPGAs form CologneChip.
8974 The files @verb{|.bit|} and @verb{|.cfg|} both generated by p_r tool from CologneChip are supported.
8975 @end deffn
8978 @node General Commands
8979 @chapter General Commands
8980 @cindex commands
8982 The commands documented in this chapter here are common commands that
8983 you, as a human, may want to type and see the output of. Configuration type
8984 commands are documented elsewhere.
8986 Intent:
8987 @itemize @bullet
8988 @item @b{Source Of Commands}
8989 @* OpenOCD commands can occur in a configuration script (discussed
8990 elsewhere) or typed manually by a human or supplied programmatically,
8991 or via one of several TCP/IP Ports.
8993 @item @b{From the human}
8994 @* A human should interact with the telnet interface (default port: 4444)
8995 or via GDB (default port 3333).
8997 To issue commands from within a GDB session, use the @option{monitor}
8998 command, e.g. use @option{monitor poll} to issue the @option{poll}
8999 command. All output is relayed through the GDB session.
9001 @item @b{Machine Interface}
9002 The Tcl interface's intent is to be a machine interface. The default Tcl
9003 port is 6666.
9004 @end itemize
9007 @section Server Commands
9009 @deffn {Command} {exit}
9010 Exits the current telnet session.
9011 @end deffn
9013 @deffn {Command} {help} [string]
9014 With no parameters, prints help text for all commands.
9015 Otherwise, prints each helptext containing @var{string}.
9016 Not every command provides helptext.
9018 Configuration commands, and commands valid at any time, are
9019 explicitly noted in parenthesis.
9020 In most cases, no such restriction is listed; this indicates commands
9021 which are only available after the configuration stage has completed.
9022 @end deffn
9024 @deffn {Command} {usage} [string]
9025 With no parameters, prints usage text for all commands.  Otherwise,
9026 prints all usage text of which command, help text, and usage text
9027 containing @var{string}.
9028 Not every command provides helptext.
9029 @end deffn
9031 @deffn {Command} {sleep} msec [@option{busy}]
9032 Wait for at least @var{msec} milliseconds before resuming.
9033 If @option{busy} is passed, busy-wait instead of sleeping.
9034 (This option is strongly discouraged.)
9035 Useful in connection with script files
9036 (@command{script} command and @command{target_name} configuration).
9037 @end deffn
9039 @deffn {Command} {shutdown} [@option{error}]
9040 Close the OpenOCD server, disconnecting all clients (GDB, telnet,
9041 other). If option @option{error} is used, OpenOCD will return a
9042 non-zero exit code to the parent process.
9044 If user types CTRL-C or kills OpenOCD, the command @command{shutdown}
9045 will be automatically executed to cause OpenOCD to exit.
9047 It is possible to specify, in the TCL list @var{pre_shutdown_commands} , a
9048 set of commands to be automatically executed before @command{shutdown} , e.g.:
9049 @example
9050 lappend pre_shutdown_commands @{echo "Goodbye, my friend ..."@}
9051 lappend pre_shutdown_commands @{echo "see you soon !"@}
9052 @end example
9053 The commands in the list will be executed (in the same order they occupy
9054 in the list) before OpenOCD exits. If one of the commands in the list
9055 fails, then the remaining commands are not executed anymore while OpenOCD
9056 will proceed to quit.
9057 @end deffn
9059 @anchor{debuglevel}
9060 @deffn {Command} {debug_level} [n]
9061 @cindex message level
9062 Display debug level.
9063 If @var{n} (from 0..4) is provided, then set it to that level.
9064 This affects the kind of messages sent to the server log.
9065 Level 0 is error messages only;
9066 level 1 adds warnings;
9067 level 2 adds informational messages;
9068 level 3 adds debugging messages;
9069 and level 4 adds verbose low-level debug messages.
9070 The default is level 2, but that can be overridden on
9071 the command line along with the location of that log
9072 file (which is normally the server's standard output).
9073 @xref{Running}.
9074 @end deffn
9076 @deffn {Command} {echo} [-n] message
9077 Logs a message at "user" priority.
9078 Option "-n" suppresses trailing newline.
9079 @example
9080 echo "Downloading kernel -- please wait"
9081 @end example
9082 @end deffn
9084 @deffn {Command} {log_output} [filename | 'default']
9085 Redirect logging to @var{filename}. If used without an argument or
9086 @var{filename} is set to 'default' log output channel is set to
9087 stderr.
9088 @end deffn
9090 @deffn {Command} {add_script_search_dir} [directory]
9091 Add @var{directory} to the file/script search path.
9092 @end deffn
9094 @deffn {Config Command} {bindto} [@var{name}]
9095 Specify hostname or IPv4 address on which to listen for incoming
9096 TCP/IP connections. By default, OpenOCD will listen on the loopback
9097 interface only. If your network environment is safe, @code{bindto
9098 0.0.0.0} can be used to cover all available interfaces.
9099 @end deffn
9101 @anchor{targetstatehandling}
9102 @section Target State handling
9103 @cindex reset
9104 @cindex halt
9105 @cindex target initialization
9107 In this section ``target'' refers to a CPU configured as
9108 shown earlier (@pxref{CPU Configuration}).
9109 These commands, like many, implicitly refer to
9110 a current target which is used to perform the
9111 various operations. The current target may be changed
9112 by using @command{targets} command with the name of the
9113 target which should become current.
9115 @deffn {Command} {reg} [(number|name) [(value|'force')]]
9116 Access a single register by @var{number} or by its @var{name}.
9117 The target must generally be halted before access to CPU core
9118 registers is allowed. Depending on the hardware, some other
9119 registers may be accessible while the target is running.
9121 @emph{With no arguments}:
9122 list all available registers for the current target,
9123 showing number, name, size, value, and cache status.
9124 For valid entries, a value is shown; valid entries
9125 which are also dirty (and will be written back later)
9126 are flagged as such.
9128 @emph{With number/name}: display that register's value.
9129 Use @var{force} argument to read directly from the target,
9130 bypassing any internal cache.
9132 @emph{With both number/name and value}: set register's value.
9133 Writes may be held in a writeback cache internal to OpenOCD,
9134 so that setting the value marks the register as dirty instead
9135 of immediately flushing that value. Resuming CPU execution
9136 (including by single stepping) or otherwise activating the
9137 relevant module will flush such values.
9139 Cores may have surprisingly many registers in their
9140 Debug and trace infrastructure:
9142 @example
9143 > reg
9144 ===== ARM registers
9145 (0) r0 (/32): 0x0000D3C2 (dirty)
9146 (1) r1 (/32): 0xFD61F31C
9147 (2) r2 (/32)
9149 (164) ETM_contextid_comparator_mask (/32)
9151 @end example
9152 @end deffn
9154 @deffn {Command} {set_reg} dict
9155 Set register values of the target.
9157 @itemize
9158 @item @var{dict} ... Tcl dictionary with pairs of register names and values.
9159 @end itemize
9161 For example, the following command sets the value 0 to the program counter (pc)
9162 register and 0x1000 to the stack pointer (sp) register:
9164 @example
9165 set_reg @{pc 0 sp 0x1000@}
9166 @end example
9167 @end deffn
9169 @deffn {Command} {get_reg} [-force] list
9170 Get register values from the target and return them as Tcl dictionary with pairs
9171 of register names and values.
9172 If option "-force" is set, the register values are read directly from the
9173 target, bypassing any caching.
9175 @itemize
9176 @item @var{list} ... List of register names
9177 @end itemize
9179 For example, the following command retrieves the values from the program
9180 counter (pc) and stack pointer (sp) register:
9182 @example
9183 get_reg @{pc sp@}
9184 @end example
9185 @end deffn
9187 @deffn {Command} {write_memory} address width data ['phys']
9188 This function provides an efficient way to write to the target memory from a Tcl
9189 script.
9191 @itemize
9192 @item @var{address} ... target memory address
9193 @item @var{width} ... memory access bit size, can be 8, 16, 32 or 64
9194 @item @var{data} ... Tcl list with the elements to write
9195 @item ['phys'] ... treat the memory address as physical instead of virtual address
9196 @end itemize
9198 For example, the following command writes two 32 bit words into the target
9199 memory at address 0x20000000:
9201 @example
9202 write_memory 0x20000000 32 @{0xdeadbeef 0x00230500@}
9203 @end example
9204 @end deffn
9206 @deffn {Command} {read_memory} address width count ['phys']
9207 This function provides an efficient way to read the target memory from a Tcl
9208 script.
9209 A Tcl list containing the requested memory elements is returned by this function.
9211 @itemize
9212 @item @var{address} ... target memory address
9213 @item @var{width} ... memory access bit size, can be 8, 16, 32 or 64
9214 @item @var{count} ... number of elements to read
9215 @item ['phys'] ... treat the memory address as physical instead of virtual address
9216 @end itemize
9218 For example, the following command reads two 32 bit words from the target
9219 memory at address 0x20000000:
9221 @example
9222 read_memory 0x20000000 32 2
9223 @end example
9224 @end deffn
9226 @deffn {Command} {debug_reason}
9227 Displays the current debug reason:
9228 @code{debug-request},
9229 @code{breakpoint},
9230 @code{watchpoint},
9231 @code{watchpoint-and-breakpoint},
9232 @code{single-step},
9233 @code{target-not-halted},
9234 @code{program-exit},
9235 @code{exception-catch} or @code{undefined}.
9236 @end deffn
9238 @deffn {Command} {halt} [ms]
9239 @deffnx {Command} {wait_halt} [ms]
9240 The @command{halt} command first sends a halt request to the target,
9241 which @command{wait_halt} doesn't.
9242 Otherwise these behave the same: wait up to @var{ms} milliseconds,
9243 or 5 seconds if there is no parameter, for the target to halt
9244 (and enter debug mode).
9245 Using 0 as the @var{ms} parameter prevents OpenOCD from waiting.
9247 @quotation Warning
9248 On ARM cores, software using the @emph{wait for interrupt} operation
9249 often blocks the JTAG access needed by a @command{halt} command.
9250 This is because that operation also puts the core into a low
9251 power mode by gating the core clock;
9252 but the core clock is needed to detect JTAG clock transitions.
9254 One partial workaround uses adaptive clocking: when the core is
9255 interrupted the operation completes, then JTAG clocks are accepted
9256 at least until the interrupt handler completes.
9257 However, this workaround is often unusable since the processor, board,
9258 and JTAG adapter must all support adaptive JTAG clocking.
9259 Also, it can't work until an interrupt is issued.
9261 A more complete workaround is to not use that operation while you
9262 work with a JTAG debugger.
9263 Tasking environments generally have idle loops where the body is the
9264 @emph{wait for interrupt} operation.
9265 (On older cores, it is a coprocessor action;
9266 newer cores have a @option{wfi} instruction.)
9267 Such loops can just remove that operation, at the cost of higher
9268 power consumption (because the CPU is needlessly clocked).
9269 @end quotation
9271 @end deffn
9273 @deffn {Command} {resume} [address]
9274 Resume the target at its current code position,
9275 or the optional @var{address} if it is provided.
9277 @b{NOTE:} targets are expected to temporary disable breakpoints
9278 if they match the address of the current code position
9279 or the @var{address} provided by user.
9280 @end deffn
9282 @deffn {Command} {step} [address]
9283 Single-step the target at its current code position,
9284 or the optional @var{address} if it is provided.
9286 @b{NOTE:} targets are expected to temporary disable breakpoints
9287 if they match the address of the current code position
9288 or the @var{address} provided by user.
9289 @end deffn
9291 @anchor{resetcommand}
9292 @deffn {Command} {reset}
9293 @deffnx {Command} {reset run}
9294 @deffnx {Command} {reset halt}
9295 @deffnx {Command} {reset init}
9296 Perform as hard a reset as possible, using SRST if possible.
9297 @emph{All defined targets will be reset, and target
9298 events will fire during the reset sequence.}
9300 The optional parameter specifies what should
9301 happen after the reset.
9302 If there is no parameter, a @command{reset run} is executed.
9303 The other options will not work on all systems.
9304 @xref{Reset Configuration}.
9306 @itemize @minus
9307 @item @b{run} Let the target run
9308 @item @b{halt} Immediately halt the target
9309 @item @b{init} Immediately halt the target, and execute the reset-init script
9310 @end itemize
9311 @end deffn
9313 @deffn {Command} {soft_reset_halt}
9314 Requesting target halt and executing a soft reset. This is often used
9315 when a target cannot be reset and halted. The target, after reset is
9316 released begins to execute code. OpenOCD attempts to stop the CPU and
9317 then sets the program counter back to the reset vector. Unfortunately
9318 the code that was executed may have left the hardware in an unknown
9319 state.
9320 @end deffn
9322 @deffn {Command} {adapter assert} [signal [assert|deassert signal]]
9323 @deffnx {Command} {adapter deassert} [signal [assert|deassert signal]]
9324 Set values of reset signals.
9325 Without parameters returns current status of the signals.
9326 The @var{signal} parameter values may be
9327 @option{srst}, indicating that srst signal is to be asserted or deasserted,
9328 @option{trst}, indicating that trst signal is to be asserted or deasserted.
9330 The @command{reset_config} command should already have been used
9331 to configure how the board and the adapter treat these two
9332 signals, and to say if either signal is even present.
9333 @xref{Reset Configuration}.
9334 Trying to assert a signal that is not present triggers an error.
9335 If a signal is present on the adapter and not specified in the command,
9336 the signal will not be modified.
9338 @quotation Note
9339 TRST is specially handled.
9340 It actually signifies JTAG's @sc{reset} state.
9341 So if the board doesn't support the optional TRST signal,
9342 or it doesn't support it along with the specified SRST value,
9343 JTAG reset is triggered with TMS and TCK signals
9344 instead of the TRST signal.
9345 And no matter how that JTAG reset is triggered, once
9346 the scan chain enters @sc{reset} with TRST inactive,
9347 TAP @code{post-reset} events are delivered to all TAPs
9348 with handlers for that event.
9349 @end quotation
9350 @end deffn
9352 @anchor{memoryaccess}
9353 @section Memory access commands
9354 @cindex memory access
9356 These commands allow accesses of a specific size to the memory
9357 system. Often these are used to configure the current target in some
9358 special way. For example - one may need to write certain values to the
9359 SDRAM controller to enable SDRAM.
9361 @enumerate
9362 @item Use the @command{targets} (plural) command
9363 to change the current target.
9364 @item In system level scripts these commands are deprecated.
9365 Please use their TARGET object siblings to avoid making assumptions
9366 about what TAP is the current target, or about MMU configuration.
9367 @end enumerate
9369 @deffn {Command} {mdd} [phys] addr [count]
9370 @deffnx {Command} {mdw} [phys] addr [count]
9371 @deffnx {Command} {mdh} [phys] addr [count]
9372 @deffnx {Command} {mdb} [phys] addr [count]
9373 Display contents of address @var{addr}, as
9374 64-bit doublewords (@command{mdd}),
9375 32-bit words (@command{mdw}), 16-bit halfwords (@command{mdh}),
9376 or 8-bit bytes (@command{mdb}).
9377 When the current target has an MMU which is present and active,
9378 @var{addr} is interpreted as a virtual address.
9379 Otherwise, or if the optional @var{phys} flag is specified,
9380 @var{addr} is interpreted as a physical address.
9381 If @var{count} is specified, displays that many units.
9382 (If you want to process the data instead of displaying it,
9383 see the @code{read_memory} primitives.)
9384 @end deffn
9386 @deffn {Command} {mwd} [phys] addr doubleword [count]
9387 @deffnx {Command} {mww} [phys] addr word [count]
9388 @deffnx {Command} {mwh} [phys] addr halfword [count]
9389 @deffnx {Command} {mwb} [phys] addr byte [count]
9390 Writes the specified @var{doubleword} (64 bits), @var{word} (32 bits),
9391 @var{halfword} (16 bits), or @var{byte} (8-bit) value,
9392 at the specified address @var{addr}.
9393 When the current target has an MMU which is present and active,
9394 @var{addr} is interpreted as a virtual address.
9395 Otherwise, or if the optional @var{phys} flag is specified,
9396 @var{addr} is interpreted as a physical address.
9397 If @var{count} is specified, fills that many units of consecutive address.
9398 @end deffn
9400 @anchor{imageaccess}
9401 @section Image loading commands
9402 @cindex image loading
9403 @cindex image dumping
9405 @deffn {Command} {dump_image} filename address size
9406 Dump @var{size} bytes of target memory starting at @var{address} to the
9407 binary file named @var{filename}.
9408 @end deffn
9410 @deffn {Command} {fast_load}
9411 Loads an image stored in memory by @command{fast_load_image} to the
9412 current target. Must be preceded by fast_load_image.
9413 @end deffn
9415 @deffn {Command} {fast_load_image} filename [address [@option{bin}|@option{ihex}|@option{elf}|@option{s19} [@option{min_addr} [@option{max_length}]]]]
9416 Normally you should be using @command{load_image} or GDB load. However, for
9417 testing purposes or when I/O overhead is significant(OpenOCD running on an embedded
9418 host), storing the image in memory and uploading the image to the target
9419 can be a way to upload e.g. multiple debug sessions when the binary does not change.
9420 Arguments are the same as @command{load_image}, but the image is stored in OpenOCD host
9421 memory, i.e. does not affect target. This approach is also useful when profiling
9422 target programming performance as I/O and target programming can easily be profiled
9423 separately.
9424 @end deffn
9426 @deffn {Command} {load_image} filename [address [@option{bin}|@option{ihex}|@option{elf}|@option{s19} [@option{min_addr} [@option{max_length}]]]]
9427 Load image from file @var{filename} to target memory.
9428 If an @var{address} is specified, it is used as an offset to the file format
9429 defined addressing (e.g. @option{bin} file is loaded at that address).
9430 The file format may optionally be specified
9431 (@option{bin}, @option{ihex}, @option{elf}, or @option{s19}).
9432 In addition the following arguments may be specified:
9433 @var{min_addr} - ignore data below @var{min_addr} (this is w.r.t. to the target's load address + @var{address})
9434 @var{max_length} - maximum number of bytes to load.
9435 @example
9436 proc load_image_bin @{fname foffset address length @} @{
9437     # Load data from fname filename at foffset offset to
9438     # target at address. Load at most length bytes.
9439     load_image $fname [expr @{$address - $foffset@}] bin \
9440                $address $length
9442 @end example
9443 @end deffn
9445 @deffn {Command} {test_image} filename [address [@option{bin}|@option{ihex}|@option{elf}]]
9446 Displays image section sizes and addresses
9447 as if @var{filename} were loaded into target memory
9448 starting at @var{address} (defaults to zero).
9449 The file format may optionally be specified
9450 (@option{bin}, @option{ihex}, or @option{elf})
9451 @end deffn
9453 @deffn {Command} {verify_image} filename [address [@option{bin}|@option{ihex}|@option{elf}]]
9454 Verify @var{filename} against target memory.
9455 If an @var{address} is specified, it is used as an offset to the file format
9456 defined addressing (e.g. @option{bin} file is compared against memory starting
9457 at that address).
9458 The file format may optionally be specified
9459 (@option{bin}, @option{ihex}, or @option{elf})
9460 This will first attempt a comparison using a CRC checksum, if this fails it will try a binary compare.
9461 @end deffn
9463 @deffn {Command} {verify_image_checksum} filename [address [@option{bin}|@option{ihex}|@option{elf}]]
9464 Verify @var{filename} against target memory.
9465 If an @var{address} is specified, it is used as an offset to the file format
9466 defined addressing (e.g. @option{bin} file is compared against memory starting
9467 at that address).
9468 The file format may optionally be specified
9469 (@option{bin}, @option{ihex}, or @option{elf})
9470 This perform a comparison using a CRC checksum only
9471 @end deffn
9474 @section Breakpoint and Watchpoint commands
9475 @cindex breakpoint
9476 @cindex watchpoint
9478 CPUs often make debug modules accessible through JTAG, with
9479 hardware support for a handful of code breakpoints and data
9480 watchpoints.
9481 In addition, CPUs almost always support software breakpoints.
9483 @deffn {Command} {bp} [address len [@option{hw}]]
9484 With no parameters, lists all active breakpoints.
9485 Else sets a breakpoint on code execution starting
9486 at @var{address} for @var{length} bytes.
9487 This is a software breakpoint, unless @option{hw} is specified
9488 in which case it will be a hardware breakpoint.
9490 (@xref{arm9vectorcatch,,arm9 vector_catch}, or @pxref{xscalevectorcatch,,xscale vector_catch},
9491 for similar mechanisms that do not consume hardware breakpoints.)
9492 @end deffn
9494 @deffn {Command} {rbp} @option{all} | address
9495 Remove the breakpoint at @var{address} or all breakpoints.
9496 @end deffn
9498 @deffn {Command} {rwp} @option{all} | address
9499 Remove data watchpoint on @var{address} or all watchpoints.
9500 @end deffn
9502 @deffn {Command} {wp} [address length [(@option{r}|@option{w}|@option{a}) [value [mask]]]]
9503 With no parameters, lists all active watchpoints.
9504 Else sets a data watchpoint on data from @var{address} for @var{length} bytes.
9505 The watch point is an "access" watchpoint unless
9506 the @option{r} or @option{w} parameter is provided,
9507 defining it as respectively a read or write watchpoint.
9508 If a @var{value} is provided, that value is used when determining if
9509 the watchpoint should trigger. The value may be first be masked
9510 using @var{mask} to mark ``don't care'' fields.
9511 @end deffn
9514 @section Real Time Transfer (RTT)
9516 Real Time Transfer (RTT) is an interface specified by SEGGER based on basic
9517 memory reads and writes to transfer data bidirectionally between target and host.
9518 The specification is independent of the target architecture.
9519 Every target that supports so called "background memory access", which means
9520 that the target memory can be accessed by the debugger while the target is
9521 running, can be used.
9522 This interface is especially of interest for targets without
9523 Serial Wire Output (SWO), such as ARM Cortex-M0, or where semihosting is not
9524 applicable because of real-time constraints.
9526 @quotation Note
9527 The current implementation supports only single target devices.
9528 @end quotation
9530 The data transfer between host and target device is organized through
9531 unidirectional up/down-channels for target-to-host and host-to-target
9532 communication, respectively.
9534 @quotation Note
9535 The current implementation does not respect channel buffer flags.
9536 They are used to determine what happens when writing to a full buffer, for
9537 example.
9538 @end quotation
9540 Channels are exposed via raw TCP/IP connections. One or more RTT servers can be
9541 assigned to each channel to make them accessible to an unlimited number
9542 of TCP/IP connections.
9544 @deffn {Command} {rtt setup} address size [ID]
9545 Configure RTT for the currently selected target.
9546 Once RTT is started, OpenOCD searches for a control block with the
9547 identifier @var{ID} starting at the memory address @var{address} within the next
9548 @var{size} bytes.
9549 ID defaults to the string "SEGGER RTT"
9550 @end deffn
9552 @deffn {Command} {rtt start}
9553 Start RTT.
9554 If the control block location is not known, OpenOCD starts searching for it.
9555 @end deffn
9557 @deffn {Command} {rtt stop}
9558 Stop RTT.
9559 @end deffn
9561 @deffn {Command} {rtt polling_interval} [interval]
9562 Display the polling interval.
9563 If @var{interval} is provided, set the polling interval.
9564 The polling interval determines (in milliseconds) how often the up-channels are
9565 checked for new data.
9566 @end deffn
9568 @deffn {Command} {rtt channels}
9569 Display a list of all channels and their properties.
9570 @end deffn
9572 @deffn {Command} {rtt channellist}
9573 Return a list of all channels and their properties as Tcl list.
9574 The list can be manipulated easily from within scripts.
9575 @end deffn
9577 @deffn {Command} {rtt server start} port channel [message]
9578 Start a TCP server on @var{port} for the channel @var{channel}. When
9579 @var{message} is not empty, it will be sent to a client when it connects.
9580 @end deffn
9582 @deffn {Command} {rtt server stop} port
9583 Stop the TCP sever with port @var{port}.
9584 @end deffn
9586 The following example shows how to setup RTT using the SEGGER RTT implementation
9587 on the target device.
9589 @example
9590 resume
9592 rtt setup 0x20000000 2048
9593 rtt start
9595 rtt server start 9090 0
9596 @end example
9598 In this example, OpenOCD searches the control block with the ID "SEGGER RTT"
9599 starting at 0x20000000 for 2048 bytes. The RTT channel 0 is exposed through the
9600 TCP/IP port 9090.
9603 @section Misc Commands
9605 @cindex profiling
9606 @deffn {Command} {profile} seconds filename [start end]
9607 Profiling samples the CPU's program counter as quickly as possible,
9608 which is useful for non-intrusive stochastic profiling.
9609 Saves up to 1000000 samples in @file{filename} using ``gmon.out''
9610 format. Optional @option{start} and @option{end} parameters allow to
9611 limit the address range.
9612 @end deffn
9614 @deffn {Command} {version} [git]
9615 Returns a string identifying the version of this OpenOCD server.
9616 With option @option{git}, it returns the git version obtained at compile time
9617 through ``git describe''.
9618 @end deffn
9620 @deffn {Command} {virt2phys} virtual_address
9621 Requests the current target to map the specified @var{virtual_address}
9622 to its corresponding physical address, and displays the result.
9623 @end deffn
9625 @deffn {Command} {add_help_text} 'command_name' 'help-string'
9626 Add or replace help text on the given @var{command_name}.
9627 @end deffn
9629 @deffn {Command} {add_usage_text} 'command_name' 'help-string'
9630 Add or replace usage text on the given @var{command_name}.
9631 @end deffn
9633 @deffn {Command} {ms}
9634 Returns current time since the Epoch in ms
9635 (See: @url{https://en.wikipedia.org/wiki/Epoch_(computing)}).
9636 Useful to compute delays in TCL.
9637 @end deffn
9639 @node Architecture and Core Commands
9640 @chapter Architecture and Core Commands
9641 @cindex Architecture Specific Commands
9642 @cindex Core Specific Commands
9644 Most CPUs have specialized JTAG operations to support debugging.
9645 OpenOCD packages most such operations in its standard command framework.
9646 Some of those operations don't fit well in that framework, so they are
9647 exposed here as architecture or implementation (core) specific commands.
9649 @anchor{armhardwaretracing}
9650 @section ARM Hardware Tracing
9651 @cindex tracing
9652 @cindex ETM
9653 @cindex ETB
9655 CPUs based on ARM cores may include standard tracing interfaces,
9656 based on an ``Embedded Trace Module'' (ETM) which sends voluminous
9657 address and data bus trace records to a ``Trace Port''.
9659 @itemize
9660 @item
9661 Development-oriented boards will sometimes provide a high speed
9662 trace connector for collecting that data, when the particular CPU
9663 supports such an interface.
9664 (The standard connector is a 38-pin Mictor, with both JTAG
9665 and trace port support.)
9666 Those trace connectors are supported by higher end JTAG adapters
9667 and some logic analyzer modules; frequently those modules can
9668 buffer several megabytes of trace data.
9669 Configuring an ETM coupled to such an external trace port belongs
9670 in the board-specific configuration file.
9671 @item
9672 If the CPU doesn't provide an external interface, it probably
9673 has an ``Embedded Trace Buffer'' (ETB) on the chip, which is a
9674 dedicated SRAM. 4KBytes is one common ETB size.
9675 Configuring an ETM coupled only to an ETB belongs in the CPU-specific
9676 (target) configuration file, since it works the same on all boards.
9677 @end itemize
9679 ETM support in OpenOCD doesn't seem to be widely used yet.
9681 @quotation Issues
9682 ETM support may be buggy, and at least some @command{etm config}
9683 parameters should be detected by asking the ETM for them.
9685 ETM trigger events could also implement a kind of complex
9686 hardware breakpoint, much more powerful than the simple
9687 watchpoint hardware exported by EmbeddedICE modules.
9688 @emph{Such breakpoints can be triggered even when using the
9689 dummy trace port driver}.
9691 It seems like a GDB hookup should be possible,
9692 as well as tracing only during specific states
9693 (perhaps @emph{handling IRQ 23} or @emph{calls foo()}).
9695 There should be GUI tools to manipulate saved trace data and help
9696 analyse it in conjunction with the source code.
9697 It's unclear how much of a common interface is shared
9698 with the current XScale trace support, or should be
9699 shared with eventual Nexus-style trace module support.
9701 At this writing (November 2009) only ARM7, ARM9, and ARM11 support
9702 for ETM modules is available. The code should be able to
9703 work with some newer cores; but not all of them support
9704 this original style of JTAG access.
9705 @end quotation
9707 @subsection ETM Configuration
9708 ETM setup is coupled with the trace port driver configuration.
9710 @deffn {Config Command} {etm config} target width mode clocking driver
9711 Declares the ETM associated with @var{target}, and associates it
9712 with a given trace port @var{driver}. @xref{traceportdrivers,,Trace Port Drivers}.
9714 Several of the parameters must reflect the trace port capabilities,
9715 which are a function of silicon capabilities (exposed later
9716 using @command{etm info}) and of what hardware is connected to
9717 that port (such as an external pod, or ETB).
9718 The @var{width} must be either 4, 8, or 16,
9719 except with ETMv3.0 and newer modules which may also
9720 support 1, 2, 24, 32, 48, and 64 bit widths.
9721 (With those versions, @command{etm info} also shows whether
9722 the selected port width and mode are supported.)
9724 The @var{mode} must be @option{normal}, @option{multiplexed},
9725 or @option{demultiplexed}.
9726 The @var{clocking} must be @option{half} or @option{full}.
9728 @quotation Warning
9729 With ETMv3.0 and newer, the bits set with the @var{mode} and
9730 @var{clocking} parameters both control the mode.
9731 This modified mode does not map to the values supported by
9732 previous ETM modules, so this syntax is subject to change.
9733 @end quotation
9735 @quotation Note
9736 You can see the ETM registers using the @command{reg} command.
9737 Not all possible registers are present in every ETM.
9738 Most of the registers are write-only, and are used to configure
9739 what CPU activities are traced.
9740 @end quotation
9741 @end deffn
9743 @deffn {Command} {etm info}
9744 Displays information about the current target's ETM.
9745 This includes resource counts from the @code{ETM_CONFIG} register,
9746 as well as silicon capabilities (except on rather old modules).
9747 from the @code{ETM_SYS_CONFIG} register.
9748 @end deffn
9750 @deffn {Command} {etm status}
9751 Displays status of the current target's ETM and trace port driver:
9752 is the ETM idle, or is it collecting data?
9753 Did trace data overflow?
9754 Was it triggered?
9755 @end deffn
9757 @deffn {Command} {etm tracemode} [type context_id_bits cycle_accurate branch_output]
9758 Displays what data that ETM will collect.
9759 If arguments are provided, first configures that data.
9760 When the configuration changes, tracing is stopped
9761 and any buffered trace data is invalidated.
9763 @itemize
9764 @item @var{type} ... describing how data accesses are traced,
9765 when they pass any ViewData filtering that was set up.
9766 The value is one of
9767 @option{none} (save nothing),
9768 @option{data} (save data),
9769 @option{address} (save addresses),
9770 @option{all} (save data and addresses)
9771 @item @var{context_id_bits} ... 0, 8, 16, or 32
9772 @item @var{cycle_accurate} ... @option{enable} or @option{disable}
9773 cycle-accurate instruction tracing.
9774 Before ETMv3, enabling this causes much extra data to be recorded.
9775 @item @var{branch_output} ... @option{enable} or @option{disable}.
9776 Disable this unless you need to try reconstructing the instruction
9777 trace stream without an image of the code.
9778 @end itemize
9779 @end deffn
9781 @deffn {Command} {etm trigger_debug} (@option{enable}|@option{disable})
9782 Displays whether ETM triggering debug entry (like a breakpoint) is
9783 enabled or disabled, after optionally modifying that configuration.
9784 The default behaviour is @option{disable}.
9785 Any change takes effect after the next @command{etm start}.
9787 By using script commands to configure ETM registers, you can make the
9788 processor enter debug state automatically when certain conditions,
9789 more complex than supported by the breakpoint hardware, happen.
9790 @end deffn
9792 @subsection ETM Trace Operation
9794 After setting up the ETM, you can use it to collect data.
9795 That data can be exported to files for later analysis.
9796 It can also be parsed with OpenOCD, for basic sanity checking.
9798 To configure what is being traced, you will need to write
9799 various trace registers using @command{reg ETM_*} commands.
9800 For the definitions of these registers, read ARM publication
9801 @emph{IHI 0014, ``Embedded Trace Macrocell, Architecture Specification''}.
9802 Be aware that most of the relevant registers are write-only,
9803 and that ETM resources are limited. There are only a handful
9804 of address comparators, data comparators, counters, and so on.
9806 Examples of scenarios you might arrange to trace include:
9808 @itemize
9809 @item Code flow within a function, @emph{excluding} subroutines
9810 it calls. Use address range comparators to enable tracing
9811 for instruction access within that function's body.
9812 @item Code flow within a function, @emph{including} subroutines
9813 it calls. Use the sequencer and address comparators to activate
9814 tracing on an ``entered function'' state, then deactivate it by
9815 exiting that state when the function's exit code is invoked.
9816 @item Code flow starting at the fifth invocation of a function,
9817 combining one of the above models with a counter.
9818 @item CPU data accesses to the registers for a particular device,
9819 using address range comparators and the ViewData logic.
9820 @item Such data accesses only during IRQ handling, combining the above
9821 model with sequencer triggers which on entry and exit to the IRQ handler.
9822 @item @emph{... more}
9823 @end itemize
9825 At this writing, September 2009, there are no Tcl utility
9826 procedures to help set up any common tracing scenarios.
9828 @deffn {Command} {etm analyze}
9829 Reads trace data into memory, if it wasn't already present.
9830 Decodes and prints the data that was collected.
9831 @end deffn
9833 @deffn {Command} {etm dump} filename
9834 Stores the captured trace data in @file{filename}.
9835 @end deffn
9837 @deffn {Command} {etm image} filename [base_address] [type]
9838 Opens an image file.
9839 @end deffn
9841 @deffn {Command} {etm load} filename
9842 Loads captured trace data from @file{filename}.
9843 @end deffn
9845 @deffn {Command} {etm start}
9846 Starts trace data collection.
9847 @end deffn
9849 @deffn {Command} {etm stop}
9850 Stops trace data collection.
9851 @end deffn
9853 @anchor{traceportdrivers}
9854 @subsection Trace Port Drivers
9856 To use an ETM trace port it must be associated with a driver.
9858 @deffn {Trace Port Driver} {dummy}
9859 Use the @option{dummy} driver if you are configuring an ETM that's
9860 not connected to anything (on-chip ETB or off-chip trace connector).
9861 @emph{This driver lets OpenOCD talk to the ETM, but it does not expose
9862 any trace data collection.}
9863 @deffn {Config Command} {etm_dummy config} target
9864 Associates the ETM for @var{target} with a dummy driver.
9865 @end deffn
9866 @end deffn
9868 @deffn {Trace Port Driver} {etb}
9869 Use the @option{etb} driver if you are configuring an ETM
9870 to use on-chip ETB memory.
9871 @deffn {Config Command} {etb config} target etb_tap
9872 Associates the ETM for @var{target} with the ETB at @var{etb_tap}.
9873 You can see the ETB registers using the @command{reg} command.
9874 @end deffn
9875 @deffn {Command} {etb trigger_percent} [percent]
9876 This displays, or optionally changes, ETB behavior after the
9877 ETM's configured @emph{trigger} event fires.
9878 It controls how much more trace data is saved after the (single)
9879 trace trigger becomes active.
9881 @itemize
9882 @item The default corresponds to @emph{trace around} usage,
9883 recording 50 percent data before the event and the rest
9884 afterwards.
9885 @item The minimum value of @var{percent} is 2 percent,
9886 recording almost exclusively data before the trigger.
9887 Such extreme @emph{trace before} usage can help figure out
9888 what caused that event to happen.
9889 @item The maximum value of @var{percent} is 100 percent,
9890 recording data almost exclusively after the event.
9891 This extreme @emph{trace after} usage might help sort out
9892 how the event caused trouble.
9893 @end itemize
9894 @c REVISIT allow "break" too -- enter debug mode.
9895 @end deffn
9897 @end deffn
9899 @anchor{armcrosstrigger}
9900 @section ARM Cross-Trigger Interface
9901 @cindex CTI
9903 The ARM Cross-Trigger Interface (CTI) is a generic CoreSight component
9904 that connects event sources like tracing components or CPU cores with each
9905 other through a common trigger matrix (CTM). For ARMv8 architecture, a
9906 CTI is mandatory for core run control and each core has an individual
9907 CTI instance attached to it. OpenOCD has limited support for CTI using
9908 the @emph{cti} group of commands.
9910 @deffn {Command} {cti create} cti_name @option{-dap} dap_name @option{-ap-num} apn @option{-baseaddr} base_address
9911 Creates a CTI instance @var{cti_name} on the DAP instance @var{dap_name} on MEM-AP
9912 @var{apn}.
9913 On ADIv5 DAP @var{apn} is the numeric index of the DAP AP the CTI is connected to.
9914 On ADIv6 DAP @var{apn} is the base address of the DAP AP the CTI is connected to.
9915 The @var{base_address} must match the base address of the CTI
9916 on the respective MEM-AP. All arguments are mandatory. This creates a
9917 new command @command{$cti_name} which is used for various purposes
9918 including additional configuration.
9919 @end deffn
9921 @deffn {Command} {$cti_name enable} @option{on|off}
9922 Enable (@option{on}) or disable (@option{off}) the CTI.
9923 @end deffn
9925 @deffn {Command} {$cti_name dump}
9926 Displays a register dump of the CTI.
9927 @end deffn
9929 @deffn {Command} {$cti_name write} @var{reg_name} @var{value}
9930 Write @var{value} to the CTI register with the symbolic name @var{reg_name}.
9931 @end deffn
9933 @deffn {Command} {$cti_name read} @var{reg_name}
9934 Print the value read from the CTI register with the symbolic name @var{reg_name}.
9935 @end deffn
9937 @deffn {Command} {$cti_name ack} @var{event}
9938 Acknowledge a CTI @var{event}.
9939 @end deffn
9941 @deffn {Command} {$cti_name channel} @var{channel_number} @var{operation}
9942 Perform a specific channel operation, the possible operations are:
9943 gate, ungate, set, clear and pulse
9944 @end deffn
9946 @deffn {Command} {$cti_name testmode} @option{on|off}
9947 Enable (@option{on}) or disable (@option{off}) the integration test mode
9948 of the CTI.
9949 @end deffn
9951 @deffn {Command} {cti names}
9952 Prints a list of names of all CTI objects created. This command is mainly
9953 useful in TCL scripting.
9954 @end deffn
9956 @section Generic ARM
9957 @cindex ARM
9959 These commands should be available on all ARM processors.
9960 They are available in addition to other core-specific
9961 commands that may be available.
9963 @deffn {Command} {arm core_state} [@option{arm}|@option{thumb}]
9964 Displays the core_state, optionally changing it to process
9965 either @option{arm} or @option{thumb} instructions.
9966 The target may later be resumed in the currently set core_state.
9967 (Processors may also support the Jazelle state, but
9968 that is not currently supported in OpenOCD.)
9969 @end deffn
9971 @deffn {Command} {arm disassemble} address [count [@option{thumb}]]
9972 @cindex disassemble
9973 Disassembles @var{count} instructions starting at @var{address}.
9974 If @var{count} is not specified, a single instruction is disassembled.
9975 If @option{thumb} is specified, or the low bit of the address is set,
9976 Thumb2 (mixed 16/32-bit) instructions are used;
9977 else ARM (32-bit) instructions are used.
9978 (Processors may also support the Jazelle state, but
9979 those instructions are not currently understood by OpenOCD.)
9981 Note that all Thumb instructions are Thumb2 instructions,
9982 so older processors (without Thumb2 support) will still
9983 see correct disassembly of Thumb code.
9984 Also, ThumbEE opcodes are the same as Thumb2,
9985 with a handful of exceptions.
9986 ThumbEE disassembly currently has no explicit support.
9987 @end deffn
9989 @deffn {Command} {arm mcr} pX op1 CRn CRm op2 value
9990 Write @var{value} to a coprocessor @var{pX} register
9991 passing parameters @var{CRn},
9992 @var{CRm}, opcodes @var{opc1} and @var{opc2},
9993 and using the MCR instruction.
9994 (Parameter sequence matches the ARM instruction, but omits
9995 an ARM register.)
9996 @end deffn
9998 @deffn {Command} {arm mrc} pX coproc op1 CRn CRm op2
9999 Read a coprocessor @var{pX} register passing parameters @var{CRn},
10000 @var{CRm}, opcodes @var{opc1} and @var{opc2},
10001 and the MRC instruction.
10002 Returns the result so it can be manipulated by Jim scripts.
10003 (Parameter sequence matches the ARM instruction, but omits
10004 an ARM register.)
10005 @end deffn
10007 @deffn {Command} {arm reg}
10008 Display a table of all banked core registers, fetching the current value from every
10009 core mode if necessary.
10010 @end deffn
10012 @deffn {Command} {arm semihosting} [@option{enable}|@option{disable}]
10013 @cindex ARM semihosting
10014 Display status of semihosting, after optionally changing that status.
10016 Semihosting allows for code executing on an ARM target to use the
10017 I/O facilities on the host computer i.e. the system where OpenOCD
10018 is running. The target application must be linked against a library
10019 implementing the ARM semihosting convention that forwards operation
10020 requests by using a special SVC instruction that is trapped at the
10021 Supervisor Call vector by OpenOCD.
10022 @end deffn
10024 @deffn {Command} {arm semihosting_redirect} (@option{disable} | @option{tcp} <port> [@option{debug}|@option{stdio}|@option{all}])
10025 @cindex ARM semihosting
10026 Redirect semihosting messages to a specified TCP port.
10028 This command redirects debug (READC, WRITEC and WRITE0) and stdio (READ, WRITE)
10029 semihosting operations to the specified TCP port.
10030 The command allows to select which type of operations to redirect (debug, stdio, all (default)).
10032 Note: for stdio operations, only I/O from/to ':tt' file descriptors are redirected.
10033 @end deffn
10035 @deffn {Command} {arm semihosting_cmdline} [@option{enable}|@option{disable}]
10036 @cindex ARM semihosting
10037 Set the command line to be passed to the debugger.
10039 @example
10040 arm semihosting_cmdline argv0 argv1 argv2 ...
10041 @end example
10043 This option lets one set the command line arguments to be passed to
10044 the program. The first argument (argv0) is the program name in a
10045 standard C environment (argv[0]). Depending on the program (not much
10046 programs look at argv[0]), argv0 is ignored and can be any string.
10047 @end deffn
10049 @deffn {Command} {arm semihosting_fileio} [@option{enable}|@option{disable}]
10050 @cindex ARM semihosting
10051 Display status of semihosting fileio, after optionally changing that
10052 status.
10054 Enabling this option forwards semihosting I/O to GDB process using the
10055 File-I/O remote protocol extension. This is especially useful for
10056 interacting with remote files or displaying console messages in the
10057 debugger.
10058 @end deffn
10060 @deffn {Command} {arm semihosting_resexit} [@option{enable}|@option{disable}]
10061 @cindex ARM semihosting
10062 Enable resumable SEMIHOSTING_SYS_EXIT.
10064 When SEMIHOSTING_SYS_EXIT is called outside a debug session,
10065 things are simple, the openocd process calls exit() and passes
10066 the value returned by the target.
10068 When SEMIHOSTING_SYS_EXIT is called during a debug session,
10069 by default execution returns to the debugger, leaving the
10070 debugger in a HALT state, similar to the state entered when
10071 encountering a break.
10073 In some use cases, it is useful to have SEMIHOSTING_SYS_EXIT
10074 return normally, as any semihosting call, and do not break
10075 to the debugger.
10076 The standard allows this to happen, but the condition
10077 to trigger it is a bit obscure ("by performing an RDI_Execute
10078 request or equivalent").
10080 To make the SEMIHOSTING_SYS_EXIT call return normally, enable
10081 this option (default: disabled).
10082 @end deffn
10084 @deffn {Command} {arm semihosting_read_user_param}
10085 @cindex ARM semihosting
10086 Read parameter of the semihosting call from the target. Usable in
10087 semihosting-user-cmd-0x10* event handlers, returning a string.
10089 When the target makes semihosting call with operation number from range 0x100-
10090 0x107, an optional string parameter can be passed to the server. This parameter
10091 is valid during the run of the event handlers and is accessible with this
10092 command.
10093 @end deffn
10095 @deffn {Command} {arm semihosting_basedir} [dir]
10096 @cindex ARM semihosting
10097 Set the base directory for semihosting I/O, either an absolute path or a path relative to OpenOCD working directory.
10098 Use "." for the current directory.
10099 @end deffn
10101 @section ARMv4 and ARMv5 Architecture
10102 @cindex ARMv4
10103 @cindex ARMv5
10105 The ARMv4 and ARMv5 architectures are widely used in embedded systems,
10106 and introduced core parts of the instruction set in use today.
10107 That includes the Thumb instruction set, introduced in the ARMv4T
10108 variant.
10110 @subsection ARM7 and ARM9 specific commands
10111 @cindex ARM7
10112 @cindex ARM9
10114 These commands are specific to ARM7 and ARM9 cores, like ARM7TDMI, ARM720T,
10115 ARM9TDMI, ARM920T or ARM926EJ-S.
10116 They are available in addition to the ARM commands,
10117 and any other core-specific commands that may be available.
10119 @deffn {Command} {arm7_9 dbgrq} [@option{enable}|@option{disable}]
10120 Displays the value of the flag controlling use of the
10121 EmbeddedIce DBGRQ signal to force entry into debug mode,
10122 instead of breakpoints.
10123 If a boolean parameter is provided, first assigns that flag.
10125 This should be
10126 safe for all but ARM7TDMI-S cores (like NXP LPC).
10127 This feature is enabled by default on most ARM9 cores,
10128 including ARM9TDMI, ARM920T, and ARM926EJ-S.
10129 @end deffn
10131 @deffn {Command} {arm7_9 dcc_downloads} [@option{enable}|@option{disable}]
10132 @cindex DCC
10133 Displays the value of the flag controlling use of the debug communications
10134 channel (DCC) to write larger (>128 byte) amounts of memory.
10135 If a boolean parameter is provided, first assigns that flag.
10137 DCC downloads offer a huge speed increase, but might be
10138 unsafe, especially with targets running at very low speeds. This command was introduced
10139 with OpenOCD rev. 60, and requires a few bytes of working area.
10140 @end deffn
10142 @deffn {Command} {arm7_9 fast_memory_access} [@option{enable}|@option{disable}]
10143 Displays the value of the flag controlling use of memory writes and reads
10144 that don't check completion of the operation.
10145 If a boolean parameter is provided, first assigns that flag.
10147 This provides a huge speed increase, especially with USB JTAG
10148 cables (FT2232), but might be unsafe if used with targets running at very low
10149 speeds, like the 32kHz startup clock of an AT91RM9200.
10150 @end deffn
10152 @subsection ARM9 specific commands
10153 @cindex ARM9
10155 ARM9-family cores are built around ARM9TDMI or ARM9E (including ARM9EJS)
10156 integer processors.
10157 Such cores include the ARM920T, ARM926EJ-S, and ARM966.
10159 @c 9-june-2009: tried this on arm920t, it didn't work.
10160 @c no-params always lists nothing caught, and that's how it acts.
10161 @c 23-oct-2009: doesn't work _consistently_ ... as if the ICE
10162 @c versions have different rules about when they commit writes.
10164 @anchor{arm9vectorcatch}
10165 @deffn {Command} {arm9 vector_catch} [@option{all}|@option{none}|list]
10166 @cindex vector_catch
10167 Vector Catch hardware provides a sort of dedicated breakpoint
10168 for hardware events such as reset, interrupt, and abort.
10169 You can use this to conserve normal breakpoint resources,
10170 so long as you're not concerned with code that branches directly
10171 to those hardware vectors.
10173 This always finishes by listing the current configuration.
10174 If parameters are provided, it first reconfigures the
10175 vector catch hardware to intercept
10176 @option{all} of the hardware vectors,
10177 @option{none} of them,
10178 or a list with one or more of the following:
10179 @option{reset} @option{undef} @option{swi} @option{pabt} @option{dabt}
10180 @option{irq} @option{fiq}.
10181 @end deffn
10183 @subsection ARM920T specific commands
10184 @cindex ARM920T
10186 These commands are available to ARM920T based CPUs,
10187 which are implementations of the ARMv4T architecture
10188 built using the ARM9TDMI integer core.
10189 They are available in addition to the ARM, ARM7/ARM9,
10190 and ARM9 commands.
10192 @deffn {Command} {arm920t cache_info}
10193 Print information about the caches found. This allows to see whether your target
10194 is an ARM920T (2x16kByte cache) or ARM922T (2x8kByte cache).
10195 @end deffn
10197 @deffn {Command} {arm920t cp15} regnum [value]
10198 Display cp15 register @var{regnum};
10199 else if a @var{value} is provided, that value is written to that register.
10200 This uses "physical access" and the register number is as
10201 shown in bits 38..33 of table 9-9 in the ARM920T TRM.
10202 (Not all registers can be written.)
10203 @end deffn
10205 @deffn {Command} {arm920t read_cache} filename
10206 Dump the content of ICache and DCache to a file named @file{filename}.
10207 @end deffn
10209 @deffn {Command} {arm920t read_mmu} filename
10210 Dump the content of the ITLB and DTLB to a file named @file{filename}.
10211 @end deffn
10213 @subsection ARM926ej-s specific commands
10214 @cindex ARM926ej-s
10216 These commands are available to ARM926ej-s based CPUs,
10217 which are implementations of the ARMv5TEJ architecture
10218 based on the ARM9EJ-S integer core.
10219 They are available in addition to the ARM, ARM7/ARM9,
10220 and ARM9 commands.
10222 The Feroceon cores also support these commands, although
10223 they are not built from ARM926ej-s designs.
10225 @deffn {Command} {arm926ejs cache_info}
10226 Print information about the caches found.
10227 @end deffn
10229 @subsection ARM966E specific commands
10230 @cindex ARM966E
10232 These commands are available to ARM966 based CPUs,
10233 which are implementations of the ARMv5TE architecture.
10234 They are available in addition to the ARM, ARM7/ARM9,
10235 and ARM9 commands.
10237 @deffn {Command} {arm966e cp15} regnum [value]
10238 Display cp15 register @var{regnum};
10239 else if a @var{value} is provided, that value is written to that register.
10240 The six bit @var{regnum} values are bits 37..32 from table 7-2 of the
10241 ARM966E-S TRM.
10242 There is no current control over bits 31..30 from that table,
10243 as required for BIST support.
10244 @end deffn
10246 @subsection XScale specific commands
10247 @cindex XScale
10249 Some notes about the debug implementation on the XScale CPUs:
10251 The XScale CPU provides a special debug-only mini-instruction cache
10252 (mini-IC) in which exception vectors and target-resident debug handler
10253 code are placed by OpenOCD. In order to get access to the CPU, OpenOCD
10254 must point vector 0 (the reset vector) to the entry of the debug
10255 handler. However, this means that the complete first cacheline in the
10256 mini-IC is marked valid, which makes the CPU fetch all exception
10257 handlers from the mini-IC, ignoring the code in RAM.
10259 To address this situation, OpenOCD provides the @code{xscale
10260 vector_table} command, which allows the user to explicitly write
10261 individual entries to either the high or low vector table stored in
10262 the mini-IC.
10264 It is recommended to place a pc-relative indirect branch in the vector
10265 table, and put the branch destination somewhere in memory. Doing so
10266 makes sure the code in the vector table stays constant regardless of
10267 code layout in memory:
10268 @example
10269 _vectors:
10270         ldr     pc,[pc,#0x100-8]
10271         ldr     pc,[pc,#0x100-8]
10272         ldr     pc,[pc,#0x100-8]
10273         ldr     pc,[pc,#0x100-8]
10274         ldr     pc,[pc,#0x100-8]
10275         ldr     pc,[pc,#0x100-8]
10276         ldr     pc,[pc,#0x100-8]
10277         ldr     pc,[pc,#0x100-8]
10278         .org 0x100
10279         .long real_reset_vector
10280         .long real_ui_handler
10281         .long real_swi_handler
10282         .long real_pf_abort
10283         .long real_data_abort
10284         .long 0 /* unused */
10285         .long real_irq_handler
10286         .long real_fiq_handler
10287 @end example
10289 Alternatively, you may choose to keep some or all of the mini-IC
10290 vector table entries synced with those written to memory by your
10291 system software. The mini-IC can not be modified while the processor
10292 is executing, but for each vector table entry not previously defined
10293 using the @code{xscale vector_table} command, OpenOCD will copy the
10294 value from memory to the mini-IC every time execution resumes from a
10295 halt. This is done for both high and low vector tables (although the
10296 table not in use may not be mapped to valid memory, and in this case
10297 that copy operation will silently fail). This means that you will
10298 need to briefly halt execution at some strategic point during system
10299 start-up; e.g., after the software has initialized the vector table,
10300 but before exceptions are enabled. A breakpoint can be used to
10301 accomplish this once the appropriate location in the start-up code has
10302 been identified. A watchpoint over the vector table region is helpful
10303 in finding the location if you're not sure. Note that the same
10304 situation exists any time the vector table is modified by the system
10305 software.
10307 The debug handler must be placed somewhere in the address space using
10308 the @code{xscale debug_handler} command. The allowed locations for the
10309 debug handler are either (0x800 - 0x1fef800) or (0xfe000800 -
10310 0xfffff800). The default value is 0xfe000800.
10312 XScale has resources to support two hardware breakpoints and two
10313 watchpoints. However, the following restrictions on watchpoint
10314 functionality apply: (1) the value and mask arguments to the @code{wp}
10315 command are not supported, (2) the watchpoint length must be a
10316 power of two and not less than four, and can not be greater than the
10317 watchpoint address, and (3) a watchpoint with a length greater than
10318 four consumes all the watchpoint hardware resources. This means that
10319 at any one time, you can have enabled either two watchpoints with a
10320 length of four, or one watchpoint with a length greater than four.
10322 These commands are available to XScale based CPUs,
10323 which are implementations of the ARMv5TE architecture.
10325 @deffn {Command} {xscale analyze_trace}
10326 Displays the contents of the trace buffer.
10327 @end deffn
10329 @deffn {Command} {xscale cache_clean_address} address
10330 Changes the address used when cleaning the data cache.
10331 @end deffn
10333 @deffn {Command} {xscale cache_info}
10334 Displays information about the CPU caches.
10335 @end deffn
10337 @deffn {Command} {xscale cp15} regnum [value]
10338 Display cp15 register @var{regnum};
10339 else if a @var{value} is provided, that value is written to that register.
10340 @end deffn
10342 @deffn {Command} {xscale debug_handler} target address
10343 Changes the address used for the specified target's debug handler.
10344 @end deffn
10346 @deffn {Command} {xscale dcache} [@option{enable}|@option{disable}]
10347 Enables or disable the CPU's data cache.
10348 @end deffn
10350 @deffn {Command} {xscale dump_trace} filename
10351 Dumps the raw contents of the trace buffer to @file{filename}.
10352 @end deffn
10354 @deffn {Command} {xscale icache} [@option{enable}|@option{disable}]
10355 Enables or disable the CPU's instruction cache.
10356 @end deffn
10358 @deffn {Command} {xscale mmu} [@option{enable}|@option{disable}]
10359 Enables or disable the CPU's memory management unit.
10360 @end deffn
10362 @deffn {Command} {xscale trace_buffer} [@option{enable}|@option{disable} [@option{fill} [n] | @option{wrap}]]
10363 Displays the trace buffer status, after optionally
10364 enabling or disabling the trace buffer
10365 and modifying how it is emptied.
10366 @end deffn
10368 @deffn {Command} {xscale trace_image} filename [offset [type]]
10369 Opens a trace image from @file{filename}, optionally rebasing
10370 its segment addresses by @var{offset}.
10371 The image @var{type} may be one of
10372 @option{bin} (binary), @option{ihex} (Intel hex),
10373 @option{elf} (ELF file), @option{s19} (Motorola s19),
10374 @option{mem}, or @option{builder}.
10375 @end deffn
10377 @anchor{xscalevectorcatch}
10378 @deffn {Command} {xscale vector_catch} [mask]
10379 @cindex vector_catch
10380 Display a bitmask showing the hardware vectors to catch.
10381 If the optional parameter is provided, first set the bitmask to that value.
10383 The mask bits correspond with bit 16..23 in the DCSR:
10384 @example
10385 0x01    Trap Reset
10386 0x02    Trap Undefined Instructions
10387 0x04    Trap Software Interrupt
10388 0x08    Trap Prefetch Abort
10389 0x10    Trap Data Abort
10390 0x20    reserved
10391 0x40    Trap IRQ
10392 0x80    Trap FIQ
10393 @end example
10394 @end deffn
10396 @deffn {Command} {xscale vector_table} [(@option{low}|@option{high}) index value]
10397 @cindex vector_table
10399 Set an entry in the mini-IC vector table. There are two tables: one for
10400 low vectors (at 0x00000000), and one for high vectors (0xFFFF0000), each
10401 holding the 8 exception vectors. @var{index} can be 1-7, because vector 0
10402 points to the debug handler entry and can not be overwritten.
10403 @var{value} holds the 32-bit opcode that is placed in the mini-IC.
10405 Without arguments, the current settings are displayed.
10407 @end deffn
10409 @section ARMv6 Architecture
10410 @cindex ARMv6
10412 @subsection ARM11 specific commands
10413 @cindex ARM11
10415 @deffn {Command} {arm11 memwrite burst} [@option{enable}|@option{disable}]
10416 Displays the value of the memwrite burst-enable flag,
10417 which is enabled by default.
10418 If a boolean parameter is provided, first assigns that flag.
10419 Burst writes are only used for memory writes larger than 1 word.
10420 They improve performance by assuming that the CPU has read each data
10421 word over JTAG and completed its write before the next word arrives,
10422 instead of polling for a status flag to verify that completion.
10423 This is usually safe, because JTAG runs much slower than the CPU.
10424 @end deffn
10426 @deffn {Command} {arm11 memwrite error_fatal} [@option{enable}|@option{disable}]
10427 Displays the value of the memwrite error_fatal flag,
10428 which is enabled by default.
10429 If a boolean parameter is provided, first assigns that flag.
10430 When set, certain memory write errors cause earlier transfer termination.
10431 @end deffn
10433 @deffn {Command} {arm11 step_irq_enable} [@option{enable}|@option{disable}]
10434 Displays the value of the flag controlling whether
10435 IRQs are enabled during single stepping;
10436 they are disabled by default.
10437 If a boolean parameter is provided, first assigns that.
10438 @end deffn
10440 @deffn {Command} {arm11 vcr} [value]
10441 @cindex vector_catch
10442 Displays the value of the @emph{Vector Catch Register (VCR)},
10443 coprocessor 14 register 7.
10444 If @var{value} is defined, first assigns that.
10446 Vector Catch hardware provides dedicated breakpoints
10447 for certain hardware events.
10448 The specific bit values are core-specific (as in fact is using
10449 coprocessor 14 register 7 itself) but all current ARM11
10450 cores @emph{except the ARM1176} use the same six bits.
10451 @end deffn
10453 @section ARMv7 and ARMv8 Architecture
10454 @cindex ARMv7
10455 @cindex ARMv8
10457 @subsection ARMv7-A specific commands
10458 @cindex Cortex-A
10460 @deffn {Command} {cortex_a cache_info}
10461 display information about target caches
10462 @end deffn
10464 @deffn {Command} {cortex_a dacrfixup} [@option{on}|@option{off}]
10465 Work around issues with software breakpoints when the program text is
10466 mapped read-only by the operating system. This option sets the CP15 DACR
10467 to "all-manager" to bypass MMU permission checks on memory access.
10468 Defaults to 'off'.
10469 @end deffn
10471 @deffn {Command} {cortex_a dbginit}
10472 Initialize core debug
10473 Enables debug by unlocking the Software Lock and clearing sticky powerdown indications
10474 @end deffn
10476 @deffn {Command} {cortex_a smp} [on|off]
10477 Display/set the current SMP mode
10478 @end deffn
10480 @deffn {Command} {cortex_a smp_gdb} [core_id]
10481 Display/set the current core displayed in GDB
10482 @end deffn
10484 @deffn {Command} {cortex_a maskisr} [@option{on}|@option{off}]
10485 Selects whether interrupts will be processed when single stepping
10486 @end deffn
10488 @deffn {Command} {cache_config l2x}  [base way]
10489 configure l2x cache
10490 @end deffn
10492 @deffn {Command} {cortex_a mmu dump} [@option{0}|@option{1}|@option{addr} address [@option{num_entries}]]
10493 Dump the MMU translation table from TTB0 or TTB1 register, or from physical
10494 memory location @var{address}. When dumping the table from @var{address}, print at most
10495 @var{num_entries} page table entries. @var{num_entries} is optional, if omitted, the maximum
10496 possible (4096) entries are printed.
10497 @end deffn
10499 @subsection ARMv7-R specific commands
10500 @cindex Cortex-R
10502 @deffn {Command} {cortex_r4 dbginit}
10503 Initialize core debug
10504 Enables debug by unlocking the Software Lock and clearing sticky powerdown indications
10505 @end deffn
10507 @deffn {Command} {cortex_r4 maskisr} [@option{on}|@option{off}]
10508 Selects whether interrupts will be processed when single stepping
10509 @end deffn
10512 @subsection ARM CoreSight TPIU and SWO specific commands
10513 @cindex tracing
10514 @cindex SWO
10515 @cindex SWV
10516 @cindex TPIU
10518 ARM CoreSight provides several modules to generate debugging
10519 information internally (ITM, DWT and ETM). Their output is directed
10520 through TPIU or SWO modules to be captured externally either on an SWO pin (this
10521 configuration is called SWV) or on a synchronous parallel trace port.
10523 ARM CoreSight provides independent HW blocks named TPIU and SWO each with its
10524 own functionality. Embedded in Cortex-M3 and M4, ARM provides an optional HW
10525 block that includes both TPIU and SWO functionalities and is again named TPIU,
10526 which causes quite some confusion.
10527 The registers map of all the TPIU and SWO implementations allows using a single
10528 driver that detects at runtime the features available.
10530 The @command{tpiu} is used for either TPIU or SWO.
10531 A convenient alias @command{swo} is available to help distinguish, in scripts,
10532 the commands for SWO from the commands for TPIU.
10534 @deffn {Command} {swo} ...
10535 Alias of @command{tpiu ...}. Can be used in scripts to distinguish the commands
10536 for SWO from the commands for TPIU.
10537 @end deffn
10539 @deffn {Command} {tpiu create} tpiu_name configparams...
10540 Creates a TPIU or a SWO object. The two commands are equivalent.
10541 Add the object in a list and add new commands (@command{@var{tpiu_name}})
10542 which are used for various purposes including additional configuration.
10544 @itemize @bullet
10545 @item @var{tpiu_name} -- the name of the TPIU or SWO object.
10546 This name is also used to create the object's command, referred to here
10547 as @command{$tpiu_name}, and in other places where the TPIU or SWO needs to be identified.
10548 @item @var{configparams} -- all parameters accepted by @command{$tpiu_name configure} are permitted.
10550 You @emph{must} set here the AP and MEM_AP base_address through @code{-dap @var{dap_name}},
10551 @code{-ap-num @var{ap_number}} and @code{-baseaddr @var{base_address}}.
10552 @end itemize
10553 @end deffn
10555 @deffn {Command} {tpiu names}
10556 Lists all the TPIU or SWO objects created so far. The two commands are equivalent.
10557 @end deffn
10559 @deffn {Command} {tpiu init}
10560 Initialize all registered TPIU and SWO. The two commands are equivalent.
10561 These commands are used internally during initialization. They can be issued
10562 at any time after the initialization, too.
10563 @end deffn
10565 @deffn {Command} {$tpiu_name cget} queryparm
10566 Each configuration parameter accepted by @command{$tpiu_name configure} can be
10567 individually queried, to return its current value.
10568 The @var{queryparm} is a parameter name accepted by that command, such as @code{-dap}.
10569 @end deffn
10571 @deffn {Command} {$tpiu_name configure} configparams...
10572 The options accepted by this command may also be specified as parameters
10573 to @command{tpiu create}. Their values can later be queried one at a time by
10574 using the @command{$tpiu_name cget} command.
10576 @itemize @bullet
10577 @item @code{-dap} @var{dap_name} -- names the DAP used to access this
10578 TPIU. @xref{dapdeclaration,,DAP declaration}, on how to create and manage DAP instances.
10580 @item @code{-ap-num} @var{ap_number} -- sets DAP access port for TPIU.
10581 On ADIv5 DAP @var{ap_number} is the numeric index of the DAP AP the TPIU is connected to.
10582 On ADIv6 DAP @var{ap_number} is the base address of the DAP AP the TPIU is connected to.
10584 @item @code{-baseaddr} @var{base_address} -- sets the TPIU @var{base_address} where
10585 to access the TPIU in the DAP AP memory space.
10587 @item @code{-protocol} (@option{sync}|@option{uart}|@option{manchester}) -- sets the
10588 protocol used for trace data:
10589 @itemize @minus
10590 @item @option{sync} -- synchronous parallel trace output mode, using @var{port_width}
10591  data bits (default);
10592 @item @option{uart} -- use asynchronous SWO mode with NRZ (same as regular UART 8N1) coding;
10593 @item @option{manchester} -- use asynchronous SWO mode with Manchester coding.
10594 @end itemize
10596 @item @code{-event} @var{event_name} @var{event_body} -- assigns an event handler,
10597 a TCL string which is evaluated when the event is triggered. The events
10598 @code{pre-enable}, @code{post-enable}, @code{pre-disable} and @code{post-disable}
10599 are defined for TPIU/SWO.
10600 A typical use case for the event @code{pre-enable} is to enable the trace clock
10601 of the TPIU.
10603 @item @code{-output} (@option{external}|@option{:}@var{port}|@var{filename}|@option{-}) -- specifies
10604 the destination of the trace data:
10605 @itemize @minus
10606 @item @option{external} -- configure TPIU/SWO to let user capture trace
10607 output externally, either with an additional UART or with a logic analyzer (default);
10608 @item @option{-} -- configure TPIU/SWO and debug adapter to gather trace data
10609 and forward it to @command{tcl trace} command;
10610 @item @option{:}@var{port} -- configure TPIU/SWO and debug adapter to gather
10611 trace data, open a TCP server at port @var{port} and send the trace data to
10612 each connected client;
10613 @item @var{filename} -- configure TPIU/SWO and debug adapter to
10614 gather trace data and append it to @var{filename}, which can be
10615 either a regular file or a named pipe.
10616 @end itemize
10618 @item @code{-traceclk} @var{TRACECLKIN_freq} -- mandatory parameter.
10619 Specifies the frequency in Hz of the trace clock. For the TPIU embedded in
10620 Cortex-M3 or M4, this is usually the same frequency as HCLK. For protocol
10621 @option{sync} this is twice the frequency of the pin data rate.
10623 @item @code{-pin-freq} @var{trace_freq} -- specifies the expected data rate
10624 in Hz of the SWO pin. Parameter used only on protocols @option{uart} and
10625 @option{manchester}. Can be omitted to let the adapter driver select the
10626 maximum supported rate automatically.
10628 @item @code{-port-width} @var{port_width} -- sets to @var{port_width} the width
10629 of the synchronous parallel port used for trace output. Parameter used only on
10630 protocol @option{sync}. If not specified, default value is @var{1}.
10632 @item @code{-formatter} (@option{0}|@option{1}) -- specifies if the formatter
10633 should be enabled. Parameter used only on protocol @option{sync}. If not specified,
10634 default value is @var{0}.
10635 @end itemize
10636 @end deffn
10638 @deffn {Command} {$tpiu_name enable}
10639 Uses the parameters specified by the previous @command{$tpiu_name configure}
10640 to configure and enable the TPIU or the SWO.
10641 If required, the adapter is also configured and enabled to receive the trace
10642 data.
10643 This command can be used before @command{init}, but it will take effect only
10644 after the @command{init}.
10645 @end deffn
10647 @deffn {Command} {$tpiu_name disable}
10648 Disable the TPIU or the SWO, terminating the receiving of the trace data.
10649 @end deffn
10653 Example usage:
10654 @enumerate
10655 @item STM32L152 board is programmed with an application that configures
10656 PLL to provide core clock with 24MHz frequency; to use ITM output it's
10657 enough to:
10658 @example
10659 #include <libopencm3/cm3/itm.h>
10660     ...
10661         ITM_STIM8(0) = c;
10662     ...
10663 @end example
10664 (the most obvious way is to use the first stimulus port for printf,
10665 for that this ITM_STIM8 assignment can be used inside _write(); to make it
10666 blocking to avoid data loss, add @code{while (!(ITM_STIM8(0) &
10667 ITM_STIM_FIFOREADY));});
10668 @item An FT2232H UART is connected to the SWO pin of the board;
10669 @item Commands to configure UART for 12MHz baud rate:
10670 @example
10671 $ setserial /dev/ttyUSB1 spd_cust divisor 5
10672 $ stty -F /dev/ttyUSB1 38400
10673 @end example
10674 (FT2232H's base frequency is 60MHz, spd_cust allows to alias 38400
10675 baud with our custom divisor to get 12MHz)
10676 @item @code{itmdump -f /dev/ttyUSB1 -d1}
10677 @item OpenOCD invocation line:
10678 @example
10679 openocd -f interface/stlink.cfg \
10680 -c "transport select hla_swd" \
10681 -f target/stm32l1.cfg \
10682 -c "stm32l1.tpiu configure -protocol uart" \
10683 -c "stm32l1.tpiu configure -traceclk 24000000 -pin-freq 12000000" \
10684 -c "stm32l1.tpiu enable"
10685 @end example
10686 @end enumerate
10688 @subsection ARMv7-M specific commands
10689 @cindex tracing
10690 @cindex SWO
10691 @cindex SWV
10692 @cindex ITM
10693 @cindex ETM
10695 @deffn {Command} {itm port} @var{port} (@option{0}|@option{1}|@option{on}|@option{off})
10696 Enable or disable trace output for ITM stimulus @var{port} (counting
10697 from 0). Port 0 is enabled on target creation automatically.
10698 @end deffn
10700 @deffn {Command} {itm ports} (@option{0}|@option{1}|@option{on}|@option{off})
10701 Enable or disable trace output for all ITM stimulus ports.
10702 @end deffn
10704 @subsection Cortex-M specific commands
10705 @cindex Cortex-M
10707 @deffn {Command} {cortex_m maskisr} (@option{auto}|@option{on}|@option{off}|@option{steponly})
10708 Control masking (disabling) interrupts during target step/resume.
10710 The @option{auto} option handles interrupts during stepping in a way that they
10711 get served but don't disturb the program flow. The step command first allows
10712 pending interrupt handlers to execute, then disables interrupts and steps over
10713 the next instruction where the core was halted. After the step interrupts
10714 are enabled again. If the interrupt handlers don't complete within 500ms,
10715 the step command leaves with the core running.
10717 The @option{steponly} option disables interrupts during single-stepping but
10718 enables them during normal execution. This can be used as a partial workaround
10719 for 702596 erratum in Cortex-M7 r0p1. See "Cortex-M7 (AT610) and Cortex-M7 with
10720 FPU (AT611) Software Developer Errata Notice" from ARM for further details.
10722 Note that a free hardware (FPB) breakpoint is required for the @option{auto}
10723 option. If no breakpoint is available at the time of the step, then the step
10724 is taken with interrupts enabled, i.e. the same way the @option{off} option
10725 does.
10727 Default is @option{auto}.
10728 @end deffn
10730 @deffn {Command} {cortex_m vector_catch} [@option{all}|@option{none}|list]
10731 @cindex vector_catch
10732 Vector Catch hardware provides dedicated breakpoints
10733 for certain hardware events.
10735 Parameters request interception of
10736 @option{all} of these hardware event vectors,
10737 @option{none} of them,
10738 or one or more of the following:
10739 @option{hard_err} for a HardFault exception;
10740 @option{mm_err} for a MemManage exception;
10741 @option{bus_err} for a BusFault exception;
10742 @option{irq_err},
10743 @option{state_err},
10744 @option{chk_err}, or
10745 @option{nocp_err} for various UsageFault exceptions; or
10746 @option{reset}.
10747 If NVIC setup code does not enable them,
10748 MemManage, BusFault, and UsageFault exceptions
10749 are mapped to HardFault.
10750 UsageFault checks for
10751 divide-by-zero and unaligned access
10752 must also be explicitly enabled.
10754 This finishes by listing the current vector catch configuration.
10755 @end deffn
10757 @deffn {Command} {cortex_m reset_config} (@option{sysresetreq}|@option{vectreset})
10758 Control reset handling if hardware srst is not fitted
10759 @xref{reset_config,,reset_config}.
10761 @itemize @minus
10762 @item @option{sysresetreq} use AIRCR SYSRESETREQ to reset system.
10763 @item @option{vectreset} use AIRCR VECTRESET to reset system (default).
10764 @end itemize
10766 Using @option{vectreset} is a safe option for Cortex-M3, M4 and M7 cores.
10767 This however has the disadvantage of only resetting the core, all peripherals
10768 are unaffected. A solution would be to use a @code{reset-init} event handler
10769 to manually reset the peripherals.
10770 @xref{targetevents,,Target Events}.
10772 Cortex-M0, M0+ and M1 do not support @option{vectreset}, use @option{sysresetreq}
10773 instead.
10774 @end deffn
10776 @subsection ARMv8-A specific commands
10777 @cindex ARMv8-A
10778 @cindex aarch64
10780 @deffn {Command} {aarch64 cache_info}
10781 Display information about target caches
10782 @end deffn
10784 @deffn {Command} {aarch64 dbginit}
10785 This command enables debugging by clearing the OS Lock and sticky power-down and reset
10786 indications. It also establishes the expected, basic cross-trigger configuration the aarch64
10787 target code relies on. In a configuration file, the command would typically be called from a
10788 @code{reset-end} or @code{reset-deassert-post} handler, to re-enable debugging after a system reset.
10789 However, normally it is not necessary to use the command at all.
10790 @end deffn
10792 @deffn {Command} {aarch64 disassemble} address [count]
10793 @cindex disassemble
10794 Disassembles @var{count} instructions starting at @var{address}.
10795 If @var{count} is not specified, a single instruction is disassembled.
10796 @end deffn
10798 @deffn {Command} {aarch64 smp} [on|off]
10799 Display, enable or disable SMP handling mode. The state of SMP handling influences the way targets in an SMP group
10800 are handled by the run control. With SMP handling enabled, issuing halt or resume to one core will trigger
10801 halting or resuming of all cores in the group. The command @code{target smp} defines which targets are in the SMP
10802 group. With SMP handling disabled, all targets need to be treated individually.
10803 @end deffn
10805 @deffn {Command} {aarch64 maskisr} [@option{on}|@option{off}]
10806 Selects whether interrupts will be processed when single stepping. The default configuration is
10807 @option{on}.
10808 @end deffn
10810 @deffn {Command} {$target_name catch_exc} [@option{off}|@option{sec_el1}|@option{sec_el3}|@option{nsec_el1}|@option{nsec_el2}]+
10811 Cause @command{$target_name} to halt when an exception is taken. Any combination of
10812 Secure (sec) EL1/EL3 or Non-Secure (nsec) EL1/EL2 is valid. The target
10813 @command{$target_name} will halt before taking the exception. In order to resume
10814 the target, the exception catch must be disabled again with @command{$target_name catch_exc off}.
10815 Issuing the command without options prints the current configuration.
10816 @end deffn
10818 @deffn {Command} {$target_name pauth} [@option{off}|@option{on}]
10819 Enable or disable pointer authentication features.
10820 When pointer authentication is used on ARM cores, GDB asks GDB servers for an 8-bytes mask to remove signature bits added by pointer authentication.
10821 If this feature is enabled, OpenOCD provides GDB with an 8-bytes mask.
10822 Pointer authentication feature is broken until gdb 12.1, going to be fixed.
10823 Consider using a newer version of gdb if you want to enable pauth feature.
10824 The default configuration is @option{off}.
10825 @end deffn
10828 @section EnSilica eSi-RISC Architecture
10830 eSi-RISC is a highly configurable microprocessor architecture for embedded systems
10831 provided by EnSilica. (See: @url{http://www.ensilica.com/risc-ip/}.)
10833 @subsection eSi-RISC Configuration
10835 @deffn {Command} {esirisc cache_arch} (@option{harvard}|@option{von_neumann})
10836 Configure the caching architecture. Targets with the @code{UNIFIED_ADDRESS_SPACE}
10837 option disabled employ a Harvard architecture. By default, @option{von_neumann} is assumed.
10838 @end deffn
10840 @deffn {Command} {esirisc hwdc} (@option{all}|@option{none}|mask ...)
10841 Configure hardware debug control. The HWDC register controls which exceptions return
10842 control back to the debugger. Possible masks are @option{all}, @option{none},
10843 @option{reset}, @option{interrupt}, @option{syscall}, @option{error}, and @option{debug}.
10844 By default, @option{reset}, @option{error}, and @option{debug} are enabled.
10845 @end deffn
10847 @subsection eSi-RISC Operation
10849 @deffn {Command} {esirisc flush_caches}
10850 Flush instruction and data caches. This command requires that the target is halted
10851 when the command is issued and configured with an instruction or data cache.
10852 @end deffn
10854 @subsection eSi-Trace Configuration
10856 eSi-RISC targets may be configured with support for instruction tracing. Trace
10857 data may be written to an in-memory buffer or FIFO. If a FIFO is configured, DMA
10858 is typically employed to move trace data off-device using a high-speed
10859 peripheral (eg. SPI). Collected trace data is encoded in one of three different
10860 formats. At a minimum, @command{esirisc trace buffer} or @command{esirisc trace
10861 fifo} must be issued along with @command{esirisc trace format} before trace data
10862 can be collected.
10864 OpenOCD provides rudimentary analysis of collected trace data. If more detail is
10865 needed, collected trace data can be dumped to a file and processed by external
10866 tooling.
10868 @quotation Issues
10869 OpenOCD is unable to process trace data sent to a FIFO. A potential workaround
10870 for this issue is to configure DMA to copy trace data to an in-memory buffer,
10871 which can then be passed to the @command{esirisc trace analyze} and
10872 @command{esirisc trace dump} commands.
10874 It is possible to corrupt trace data when using a FIFO if the peripheral
10875 responsible for draining data from the FIFO is not fast enough. This can be
10876 managed by enabling flow control, however this can impact timing-sensitive
10877 software operation on the CPU.
10878 @end quotation
10880 @deffn {Command} {esirisc trace buffer} address size [@option{wrap}]
10881 Configure trace buffer using the provided address and size. If the @option{wrap}
10882 option is specified, trace collection will continue once the end of the buffer
10883 is reached. By default, wrap is disabled.
10884 @end deffn
10886 @deffn {Command} {esirisc trace fifo} address
10887 Configure trace FIFO using the provided address.
10888 @end deffn
10890 @deffn {Command} {esirisc trace flow_control} (@option{enable}|@option{disable})
10891 Enable or disable stalling the CPU to collect trace data. By default, flow
10892 control is disabled.
10893 @end deffn
10895 @deffn {Command} {esirisc trace format} (@option{full}|@option{branch}|@option{icache}) pc_bits
10896 Configure trace format and number of PC bits to be captured. @option{pc_bits}
10897 must be within 1 and 31 as the LSB is not collected. If external tooling is used
10898 to analyze collected trace data, these values must match.
10900 Supported trace formats:
10901 @itemize
10902 @item @option{full} capture full trace data, allowing execution history and
10903 timing to be determined.
10904 @item @option{branch} capture taken branch instructions and branch target
10905 addresses.
10906 @item @option{icache} capture instruction cache misses.
10907 @end itemize
10908 @end deffn
10910 @deffn {Command} {esirisc trace trigger start} (@option{condition}) [start_data start_mask]
10911 Configure trigger start condition using the provided start data and mask. A
10912 brief description of each condition is provided below; for more detail on how
10913 these values are used, see the eSi-RISC Architecture Manual.
10915 Supported conditions:
10916 @itemize
10917 @item @option{none} manual tracing (see @command{esirisc trace start}).
10918 @item @option{pc} start tracing if the PC matches start data and mask.
10919 @item @option{load} start tracing if the effective address of a load
10920 instruction matches start data and mask.
10921 @item @option{store} start tracing if the effective address of a store
10922 instruction matches start data and mask.
10923 @item @option{exception} start tracing if the EID of an exception matches start
10924 data and mask.
10925 @item @option{eret} start tracing when an @code{ERET} instruction is executed.
10926 @item @option{wait} start tracing when a @code{WAIT} instruction is executed.
10927 @item @option{stop} start tracing when a @code{STOP} instruction is executed.
10928 @item @option{high} start tracing when an external signal is a logical high.
10929 @item @option{low} start tracing when an external signal is a logical low.
10930 @end itemize
10931 @end deffn
10933 @deffn {Command} {esirisc trace trigger stop} (@option{condition}) [stop_data stop_mask]
10934 Configure trigger stop condition using the provided stop data and mask. A brief
10935 description of each condition is provided below; for more detail on how these
10936 values are used, see the eSi-RISC Architecture Manual.
10938 Supported conditions:
10939 @itemize
10940 @item @option{none} manual tracing (see @command{esirisc trace stop}).
10941 @item @option{pc} stop tracing if the PC matches stop data and mask.
10942 @item @option{load} stop tracing if the effective address of a load
10943 instruction matches stop data and mask.
10944 @item @option{store} stop tracing if the effective address of a store
10945 instruction matches stop data and mask.
10946 @item @option{exception} stop tracing if the EID of an exception matches stop
10947 data and mask.
10948 @item @option{eret} stop tracing when an @code{ERET} instruction is executed.
10949 @item @option{wait} stop tracing when a @code{WAIT} instruction is executed.
10950 @item @option{stop} stop tracing when a @code{STOP} instruction is executed.
10951 @end itemize
10952 @end deffn
10954 @deffn {Command} {esirisc trace trigger delay} (@option{trigger}) [cycles]
10955 Configure trigger start/stop delay in clock cycles.
10957 Supported triggers:
10958 @itemize
10959 @item @option{none} no delay to start or stop collection.
10960 @item @option{start} delay @option{cycles} after trigger to start collection.
10961 @item @option{stop} delay @option{cycles} after trigger to stop collection.
10962 @item @option{both} delay @option{cycles} after both triggers to start or stop
10963 collection.
10964 @end itemize
10965 @end deffn
10967 @subsection eSi-Trace Operation
10969 @deffn {Command} {esirisc trace init}
10970 Initialize trace collection. This command must be called any time the
10971 configuration changes. If a trace buffer has been configured, the contents will
10972 be overwritten when trace collection starts.
10973 @end deffn
10975 @deffn {Command} {esirisc trace info}
10976 Display trace configuration.
10977 @end deffn
10979 @deffn {Command} {esirisc trace status}
10980 Display trace collection status.
10981 @end deffn
10983 @deffn {Command} {esirisc trace start}
10984 Start manual trace collection.
10985 @end deffn
10987 @deffn {Command} {esirisc trace stop}
10988 Stop manual trace collection.
10989 @end deffn
10991 @deffn {Command} {esirisc trace analyze} [address size]
10992 Analyze collected trace data. This command may only be used if a trace buffer
10993 has been configured. If a trace FIFO has been configured, trace data must be
10994 copied to an in-memory buffer identified by the @option{address} and
10995 @option{size} options using DMA.
10996 @end deffn
10998 @deffn {Command} {esirisc trace dump} [address size] @file{filename}
10999 Dump collected trace data to file. This command may only be used if a trace
11000 buffer has been configured. If a trace FIFO has been configured, trace data must
11001 be copied to an in-memory buffer identified by the @option{address} and
11002 @option{size} options using DMA.
11003 @end deffn
11005 @section Intel Architecture
11007 Intel Quark X10xx is the first product in the Quark family of SoCs. It is an IA-32
11008 (Pentium x86 ISA) compatible SoC. The core CPU in the X10xx is codenamed Lakemont.
11009 Lakemont version 1 (LMT1) is used in X10xx. The CPU TAP (Lakemont TAP) is used for
11010 software debug and the CLTAP is used for SoC level operations.
11011 Useful docs are here: https://communities.intel.com/community/makers/documentation
11012 @itemize
11013 @item Intel Quark SoC X1000 OpenOCD/GDB/Eclipse App Note (web search for doc num 330015)
11014 @item Intel Quark SoC X1000 Debug Operations User Guide (web search for doc num 329866)
11015 @item Intel Quark SoC X1000 Datasheet (web search for doc num 329676)
11016 @end itemize
11018 @subsection x86 32-bit specific commands
11019 The three main address spaces for x86 are memory, I/O and configuration space.
11020 These commands allow a user to read and write to the 64Kbyte I/O address space.
11022 @deffn {Command} {x86_32 idw} address
11023 Display the contents of a 32-bit I/O port from address range 0x0000 - 0xffff.
11024 @end deffn
11026 @deffn {Command} {x86_32 idh} address
11027 Display the contents of a 16-bit I/O port from address range 0x0000 - 0xffff.
11028 @end deffn
11030 @deffn {Command} {x86_32 idb} address
11031 Display the contents of a 8-bit I/O port from address range 0x0000 - 0xffff.
11032 @end deffn
11034 @deffn {Command} {x86_32 iww} address
11035 Write the contents of a 32-bit I/O port to address range 0x0000 - 0xffff.
11036 @end deffn
11038 @deffn {Command} {x86_32 iwh} address
11039 Write the contents of a 16-bit I/O port to address range 0x0000 - 0xffff.
11040 @end deffn
11042 @deffn {Command} {x86_32 iwb} address
11043 Write the contents of a 8-bit I/O port to address range 0x0000 - 0xffff.
11044 @end deffn
11046 @section OpenRISC Architecture
11048 The OpenRISC CPU is a soft core. It is used in a programmable SoC which can be
11049 configured with any of the TAP / Debug Unit available.
11051 @subsection TAP and Debug Unit selection commands
11052 @deffn {Command} {tap_select} (@option{vjtag}|@option{mohor}|@option{xilinx_bscan})
11053 Select between the Altera Virtual JTAG , Xilinx Virtual JTAG and Mohor TAP.
11054 @end deffn
11055 @deffn {Command} {du_select} (@option{adv}|@option{mohor}) [option]
11056 Select between the Advanced Debug Interface and the classic one.
11058 An option can be passed as a second argument to the debug unit.
11060 When using the Advanced Debug Interface, option = 1 means the RTL core is
11061 configured with ADBG_USE_HISPEED = 1. This configuration skips status checking
11062 between bytes while doing read or write bursts.
11063 @end deffn
11065 @subsection Registers commands
11066 @deffn {Command} {addreg} [name] [address] [feature] [reg_group]
11067 Add a new register in the cpu register list. This register will be
11068 included in the generated target descriptor file.
11070 @strong{[feature]} must be "org.gnu.gdb.or1k.group[0..10]".
11072 @strong{[reg_group]} can be anything. The default register list defines "system",
11073  "dmmu", "immu", "dcache", "icache", "mac", "debug", "perf", "power", "pic"
11074  and "timer" groups.
11076 @emph{example:}
11077 @example
11078 addreg rtest 0x1234 org.gnu.gdb.or1k.group0 system
11079 @end example
11081 @end deffn
11083 @section MIPS Architecture
11084 @cindex microMIPS
11085 @cindex MIPS32
11086 @cindex MIPS64
11088 @uref{http://mips.com/, MIPS} is a simple, streamlined, highly scalable RISC
11089 architecture. The architecture is evolving over time, from MIPS I~V to
11090 MIPS release 1~6 iterations, the architecture is now able to handle various tasks
11091 with different ASEs, including SIMD(MSA), DSP, VZ, MT and more.
11092 MIPS32 supports 32-bit programs while MIPS64 can support both 32-bit and 64-bit programs.
11094 @subsection MIPS Terminology
11096 The term ASE means Application-Specific Extension, ASEs provide features that
11097 improve the efficiency and performance of certain workloads, such as
11098 digital signal processing(DSP), Virtualization(VZ), Multi-Threading(MT),
11099 SIMD(MSA) and more.
11101 MIPS Cores use Coprocessors(CPx) to configure their behaviour or to let software
11102 know the capabilities of current CPU, the main Coprocessor is CP0, containing 32
11103 registers with a maximum select number of 7.
11105 @subsection MIPS FPU & Vector Registers
11107 MIPS processors does not all comes with FPU co-processor, and when it does, the FPU
11108 appears as Coprocessor 1 whereas the Coprocessor 0 is for the main processor.
11110 Most of MIPS FPUs are 64 bits, IEEE 754 standard, and they provides both 32-bit
11111 single precision and 64-bit double precision calculations. Fixed point format
11112 calculations are also provided with both 32 and 64-bit modes.
11114 The MIPS SIMD Architecture(MSA) operates on 32 128-bit wide vector registers.
11115 If both MSA and the scalar floating-point unit (FPU) are present, the 128-bit MSA
11116 vector registers extend and share the 64-bit FPU registers. MSA and FPU can not be
11117 both present, unless the FPU has 64-bit floating-point register.
11119 @subsection MIPS Configuration Commands
11121 @deffn {Command} {mips32 cpuinfo}
11122 Displays detailed information about current CPU core. This includes core type,
11123 vendor, instruction set, cache size, and other relevant details.
11124 @end deffn
11126 @deffn {Config Command} {mips32 scan_delay} [nanoseconds]
11127 Display or set scan delay in nano seconds. A value below 2_000_000 will set the
11128 scan delay into legacy mode.
11129 @end deffn
11131 @deffn {Config Command} {mips32 cp0} [[reg_name|regnum select] [value]]
11132 Displays or sets coprocessor 0 register by register number and select or their name.
11133 This command shows all available cp0 register if no arguments are provided.
11135 For common MIPS Coprocessor 0 registers, you can find the definitions of them
11136 on MIPS Privileged Resource Architecture Documents(MIPS Document MD00090).
11138 For core specific cp0 registers, you can find the definitions of them on Core
11139 Specific Software User's Manual(SUM), for example, MIPS M5150 Software User Manual
11140 (MD00980).
11141 @end deffn
11143 @deffn {Command} {mips32 ejtag_reg}
11144 Reads EJTAG Registers for inspection.
11146 EJTAG Register Specification could be found in MIPS Document MD00047F, for
11147 core specific EJTAG Register definition, please check Core Specific SUM manual.
11148 @end deffn
11150 @deffn {Command} {mips32 dsp} [[register_name] [value]]
11151 Displays all DSP registers' contents or get/set value by register name. Will display
11152 an error if current CPU does not support DSP.
11153 @end deffn
11155 @section RISC-V Architecture
11157 @uref{http://riscv.org/, RISC-V} is a free and open ISA. OpenOCD supports JTAG
11158 debug of RV32 and RV64 cores in heterogeneous multicore systems of up to 32
11159 harts. (It's possible to increase this limit to 1024 by changing
11160 RISCV_MAX_HARTS in riscv.h.) OpenOCD primarily supports 0.13 of the RISC-V
11161 Debug Specification, but there is also support for legacy targets that
11162 implement version 0.11.
11164 @subsection RISC-V Terminology
11166 A @emph{hart} is a hardware thread. A hart may share resources (eg. FPU) with
11167 another hart, or may be a separate core.  RISC-V treats those the same, and
11168 OpenOCD exposes each hart as a separate core.
11170 @subsection Vector Registers
11172 For harts that implement the vector extension, OpenOCD provides access to the
11173 relevant CSRs, as well as the vector registers (v0-v31). The size of each
11174 vector register is dependent on the value of vlenb. RISC-V allows each vector
11175 register to be divided into selected-width elements, and this division can be
11176 changed at run-time. Because OpenOCD cannot update register definitions at
11177 run-time, it exposes each vector register to gdb as a union of fields of
11178 vectors so that users can easily access individual bytes, shorts, words,
11179 longs, and quads inside each vector register. It is left to gdb or
11180 higher-level debuggers to present this data in a more intuitive format.
11182 In the XML register description, the vector registers (when vlenb=16) look as
11183 follows:
11185 @example
11186 <feature name="org.gnu.gdb.riscv.vector">
11187 <vector id="bytes" type="uint8" count="16"/>
11188 <vector id="shorts" type="uint16" count="8"/>
11189 <vector id="words" type="uint32" count="4"/>
11190 <vector id="longs" type="uint64" count="2"/>
11191 <vector id="quads" type="uint128" count="1"/>
11192 <union id="riscv_vector">
11193 <field name="b" type="bytes"/>
11194 <field name="s" type="shorts"/>
11195 <field name="w" type="words"/>
11196 <field name="l" type="longs"/>
11197 <field name="q" type="quads"/>
11198 </union>
11199 <reg name="v0" bitsize="128" regnum="4162" save-restore="no"
11200         type="riscv_vector" group="vector"/>
11202 <reg name="v31" bitsize="128" regnum="4193" save-restore="no"
11203         type="riscv_vector" group="vector"/>
11204 </feature>
11205 @end example
11207 @subsection RISC-V Debug Configuration Commands
11209 @deffn {Config Command} {riscv expose_csrs} n[-m|=name] [...]
11210 Configure which CSRs to expose in addition to the standard ones. The CSRs to expose
11211 can be specified as individual register numbers or register ranges (inclusive). For the
11212 individually listed CSRs, a human-readable name can optionally be set using the @code{n=name}
11213 syntax, which will get @code{csr_} prepended to it. If no name is provided, the register will be
11214 named @code{csr<n>}.
11216 By default OpenOCD attempts to expose only CSRs that are mentioned in a spec,
11217 and then only if the corresponding extension appears to be implemented. This
11218 command can be used if OpenOCD gets this wrong, or if the target implements custom
11219 CSRs.
11221 @example
11222 # Expose a single RISC-V CSR number 128 under the name "csr128":
11223 $_TARGETNAME expose_csrs 128
11225 # Expose multiple RISC-V CSRs 128..132 under names "csr128" through "csr132":
11226 $_TARGETNAME expose_csrs 128-132
11228 # Expose a single RISC-V CSR number 1996 under custom name "csr_myregister":
11229 $_TARGETNAME expose_csrs 1996=myregister
11230 @end example
11231 @end deffn
11233 @deffn {Config Command} {riscv expose_custom} n[-m|=name] [...]
11234 The RISC-V Debug Specification allows targets to expose custom registers
11235 through abstract commands. (See Section 3.5.1.1 in that document.) This command
11236 configures individual registers or register ranges (inclusive) that shall be exposed.
11237 Number 0 indicates the first custom register, whose abstract command number is 0xc000.
11238 For individually listed registers, a human-readable name can be optionally provided
11239 using the @code{n=name} syntax, which will get @code{custom_} prepended to it. If no
11240 name is provided, the register will be named @code{custom<n>}.
11242 @example
11243 # Expose one RISC-V custom register with number 0xc010 (0xc000 + 16)
11244 # under the name "custom16":
11245 $_TARGETNAME expose_custom 16
11247 # Expose a range of RISC-V custom registers with numbers 0xc010 .. 0xc018
11248 # (0xc000+16 .. 0xc000+24) under the names "custom16" through "custom24":
11249 $_TARGETNAME expose_custom 16-24
11251 # Expose one RISC-V custom register with number 0xc020 (0xc000 + 32) under
11252 # user-defined name "custom_myregister":
11253 $_TARGETNAME expose_custom 32=myregister
11254 @end example
11255 @end deffn
11257 @deffn {Command} {riscv info}
11258 Displays some information OpenOCD detected about the target.
11259 @end deffn
11261 @deffn {Command} {riscv reset_delays} [wait]
11262 OpenOCD learns how many Run-Test/Idle cycles are required between scans to avoid
11263 encountering the target being busy. This command resets those learned values
11264 after `wait` scans. It's only useful for testing OpenOCD itself.
11265 @end deffn
11267 @deffn {Command} {riscv set_command_timeout_sec} [seconds]
11268 Set the wall-clock timeout (in seconds) for individual commands. The default
11269 should work fine for all but the slowest targets (eg. simulators).
11270 @end deffn
11272 @deffn {Command} {riscv set_reset_timeout_sec} [seconds]
11273 Set the maximum time to wait for a hart to come out of reset after reset is
11274 deasserted.
11275 @end deffn
11277 @deffn {Command} {riscv set_mem_access} method1 [method2] [method3]
11278 Specify which RISC-V memory access method(s) shall be used, and in which order
11279 of priority. At least one method must be specified.
11281 Available methods are:
11282 @itemize
11283 @item @code{progbuf} - Use RISC-V Debug Program Buffer to access memory.
11284 @item @code{sysbus} - Access memory via RISC-V Debug System Bus interface.
11285 @item @code{abstract} - Access memory via RISC-V Debug abstract commands.
11286 @end itemize
11288 By default, all memory access methods are enabled in the following order:
11289 @code{progbuf sysbus abstract}.
11291 This command can be used to change the memory access methods if the default
11292 behavior is not suitable for a particular target.
11293 @end deffn
11295 @deffn {Command} {riscv set_enable_virtual} on|off
11296 When on, memory accesses are performed on physical or virtual memory depending
11297 on the current system configuration. When off (default), all memory accessses are performed
11298 on physical memory.
11299 @end deffn
11301 @deffn {Command} {riscv set_enable_virt2phys} on|off
11302 When on (default), memory accesses are performed on physical or virtual memory
11303 depending on the current satp configuration. When off, all memory accessses are
11304 performed on physical memory.
11305 @end deffn
11307 @deffn {Command} {riscv resume_order} normal|reversed
11308 Some software assumes all harts are executing nearly continuously. Such
11309 software may be sensitive to the order that harts are resumed in. On harts
11310 that don't support hasel, this option allows the user to choose the order the
11311 harts are resumed in. If you are using this option, it's probably masking a
11312 race condition problem in your code.
11314 Normal order is from lowest hart index to highest. This is the default
11315 behavior. Reversed order is from highest hart index to lowest.
11316 @end deffn
11318 @deffn {Command} {riscv set_ir} (@option{idcode}|@option{dtmcs}|@option{dmi}) [value]
11319 Set the IR value for the specified JTAG register.  This is useful, for
11320 example, when using the existing JTAG interface on a Xilinx FPGA by
11321 way of BSCANE2 primitives that only permit a limited selection of IR
11322 values.
11324 When utilizing version 0.11 of the RISC-V Debug Specification,
11325 @option{dtmcs} and @option{dmi} set the IR values for the DTMCONTROL
11326 and DBUS registers, respectively.
11327 @end deffn
11329 @deffn {Command} {riscv smp} [on|off]
11330 Display, enable or disable SMP handling mode. This command is needed only if
11331 user wants to temporary @b{disable} SMP handling for an existing SMP group
11332 (see @code{aarch64 smp} for additional information). To define an SMP
11333 group the command @code{target smp} should be used.
11334 @end deffn
11336 @deffn {Command} {riscv smp_gdb} [core_id]
11337 Display/set the current core displayed in GDB. This is needed only if
11338 @code{riscv smp} was used.
11339 @end deffn
11341 @deffn {Command} {riscv use_bscan_tunnel} value
11342 Enable or disable use of a BSCAN tunnel to reach the Debug Module. Supply the
11343 width of the DM transport TAP's instruction register to enable. Supply a
11344 value of 0 to disable.
11346 This BSCAN tunnel interface is specific to SiFive IP. Anybody may implement
11347 it, but currently there is no good documentation on it. In a nutshell, this
11348 feature scans USER4 into a Xilinx TAP to select the tunnel device (assuming
11349 hardware is present and it is hooked up to the Xilinx USER4 IR) and
11350 encapsulates a tunneled scan directive into a DR scan into the Xilinx TAP. A
11351 tunneled DR scan consists of:
11352 @enumerate
11353 @item 1 bit that selects IR when 0, or DR when 1
11354 @item 7 bits that encode the width of the desired tunneled scan
11355 @item A width+1 stream of bits for the tunneled TDI. The plus one is because there is a one-clock skew between TDI of Xilinx chain and TDO from tunneled chain.
11356 @item 3 bits of zero that the tunnel uses to go back to idle state.
11357 @end enumerate
11358 @end deffn
11360 @deffn {Command} {riscv set_ebreakm} on|off
11361 Control dcsr.ebreakm. When on (default), M-mode ebreak instructions trap to
11362 OpenOCD. When off, they generate a breakpoint exception handled internally.
11363 @end deffn
11365 @deffn {Command} {riscv set_ebreaks} on|off
11366 Control dcsr.ebreaks. When on (default), S-mode ebreak instructions trap to
11367 OpenOCD. When off, they generate a breakpoint exception handled internally.
11368 @end deffn
11370 @deffn {Command} {riscv set_ebreaku} on|off
11371 Control dcsr.ebreaku. When on (default), U-mode ebreak instructions trap to
11372 OpenOCD. When off, they generate a breakpoint exception handled internally.
11373 @end deffn
11375 @subsection RISC-V Authentication Commands
11377 The following commands can be used to authenticate to a RISC-V system. Eg.  a
11378 trivial challenge-response protocol could be implemented as follows in a
11379 configuration file, immediately following @command{init}:
11380 @example
11381 set challenge [riscv authdata_read]
11382 riscv authdata_write [expr @{$challenge + 1@}]
11383 @end example
11385 @deffn {Command} {riscv authdata_read}
11386 Return the 32-bit value read from authdata.
11387 @end deffn
11389 @deffn {Command} {riscv authdata_write} value
11390 Write the 32-bit value to authdata.
11391 @end deffn
11393 @subsection RISC-V DMI Commands
11395 The following commands allow direct access to the Debug Module Interface, which
11396 can be used to interact with custom debug features.
11398 @deffn {Command} {riscv dmi_read} address
11399 Perform a 32-bit DMI read at address, returning the value.
11400 @end deffn
11402 @deffn {Command} {riscv dmi_write} address value
11403 Perform a 32-bit DMI write of value at address.
11404 @end deffn
11406 @section ARC Architecture
11407 @cindex ARC
11409 Synopsys DesignWare ARC Processors are a family of 32-bit CPUs that SoC
11410 designers can optimize for a wide range of uses, from deeply embedded to
11411 high-performance host applications in a variety of market segments. See more
11412 at: @url{http://www.synopsys.com/IP/ProcessorIP/ARCProcessors/Pages/default.aspx}.
11413 OpenOCD currently supports ARC EM processors.
11414 There is a set ARC-specific OpenOCD commands that allow low-level
11415 access to the core and provide necessary support for ARC extensibility and
11416 configurability capabilities. ARC processors has much more configuration
11417 capabilities than most of the other processors and in addition there is an
11418 extension interface that allows SoC designers to add custom registers and
11419 instructions. For the OpenOCD that mostly means that set of core and AUX
11420 registers in target will vary and is not fixed for a particular processor
11421 model. To enable extensibility several TCL commands are provided that allow to
11422 describe those optional registers in OpenOCD configuration files. Moreover
11423 those commands allow for a dynamic target features discovery.
11426 @subsection General ARC commands
11428 @deffn {Config Command} {arc add-reg} configparams
11430 Add a new register to processor target. By default newly created register is
11431 marked as not existing. @var{configparams} must have following required
11432 arguments:
11434 @itemize @bullet
11436 @item @code{-name} name
11437 @*Name of a register.
11439 @item @code{-num} number
11440 @*Architectural register number: core register number or AUX register number.
11442 @item @code{-feature} XML_feature
11443 @*Name of GDB XML target description feature.
11445 @end itemize
11447 @var{configparams} may have following optional arguments:
11449 @itemize @bullet
11451 @item @code{-gdbnum} number
11452 @*GDB register number. It is recommended to not assign GDB register number
11453 manually, because there would be a risk that two register will have same
11454 number. When register GDB number is not set with this option, then register
11455 will get a previous register number + 1. This option is required only for those
11456 registers that must be at particular address expected by GDB.
11458 @item @code{-core}
11459 @*This option specifies that register is a core registers. If not - this is an
11460 AUX register. AUX registers and core registers reside in different address
11461 spaces.
11463 @item @code{-bcr}
11464 @*This options specifies that register is a BCR register. BCR means Build
11465 Configuration Registers - this is a special type of AUX registers that are read
11466 only and non-volatile, that is - they never change their value. Therefore OpenOCD
11467 never invalidates values of those registers in internal caches. Because BCR is a
11468 type of AUX registers, this option cannot be used with @code{-core}.
11470 @item @code{-type} type_name
11471 @*Name of type of this register. This can be either one of the basic GDB types,
11472 or a custom types described with @command{arc add-reg-type-[flags|struct]}.
11474 @item @code{-g}
11475 @* If specified then this is a "general" register. General registers are always
11476 read by OpenOCD on context save (when core has just been halted) and is always
11477 transferred to GDB client in a response to g-packet. Contrary to this,
11478 non-general registers are read and sent to GDB client on-demand. In general it
11479 is not recommended to apply this option to custom registers.
11481 @end itemize
11483 @end deffn
11485 @deffn {Config Command} {arc add-reg-type-flags} -name name flags...
11486 Adds new register type of ``flags'' class. ``Flags'' types can contain only
11487 one-bit fields. Each flag definition looks like @code{-flag name bit-position}.
11488 @end deffn
11490 @anchor{add-reg-type-struct}
11491 @deffn {Config Command} {arc add-reg-type-struct} -name name structs...
11492 Adds new register type of ``struct'' class. ``Struct'' types can contain either
11493 bit-fields or fields of other types, however at the moment only bit fields are
11494 supported. Structure bit field definition looks like @code{-bitfield name
11495 startbit endbit}.
11496 @end deffn
11498 @deffn {Command} {arc get-reg-field} reg-name field-name
11499 Returns value of bit-field in a register. Register must be ``struct'' register
11500 type, @xref{add-reg-type-struct}. command definition.
11501 @end deffn
11503 @deffn {Command} {arc set-reg-exists} reg-names...
11504 Specify that some register exists. Any amount of names can be passed
11505 as an argument for a single command invocation.
11506 @end deffn
11508 @subsection ARC JTAG commands
11510 @deffn {Command} {arc jtag set-aux-reg} regnum value
11511 This command writes value to AUX register via its number. This command access
11512 register in target directly via JTAG, bypassing any OpenOCD internal caches,
11513 therefore it is unsafe to use if that register can be operated by other means.
11515 @end deffn
11517 @deffn {Command} {arc jtag set-core-reg} regnum value
11518 This command is similar to @command{arc jtag set-aux-reg} but is for core
11519 registers.
11520 @end deffn
11522 @deffn {Command} {arc jtag get-aux-reg} regnum
11523 This command returns the value storded in AUX register via its number. This commands access
11524 register in target directly via JTAG, bypassing any OpenOCD internal caches,
11525 therefore it is unsafe to use if that register can be operated by other means.
11527 @end deffn
11529 @deffn {Command} {arc jtag get-core-reg} regnum
11530 This command is similar to @command{arc jtag get-aux-reg} but is for core
11531 registers.
11532 @end deffn
11534 @section STM8 Architecture
11535 @uref{http://st.com/stm8/, STM8} is a 8-bit microcontroller platform from
11536 STMicroelectronics, based on a proprietary 8-bit core architecture.
11538 OpenOCD supports debugging STM8 through the STMicroelectronics debug
11539 protocol SWIM, @pxref{swimtransport,,SWIM}.
11541 @section Xtensa Architecture
11543 Xtensa is a highly-customizable, user-extensible microprocessor and DSP
11544 architecture for complex embedded systems provided by Cadence Design
11545 Systems, Inc. See the
11546 @uref{https://www.cadence.com/en_US/home/tools/ip/tensilica-ip.html, Tensilica IP}
11547 website for additional information and documentation.
11549 OpenOCD supports generic Xtensa processor implementations which can be customized by
11550 providing a core-specific configuration file which describes every enabled
11551 Xtensa architecture option, e.g. number of address registers, exceptions, reduced
11552 size instructions support, memory banks configuration etc. OpenOCD also supports SMP
11553 configurations for Xtensa processors with any number of cores and allows configuring
11554 their debug interconnect (termed "break/stall networks"), which control how debug
11555 signals are distributed among cores. Xtensa "break networks" are compatible with
11556 ARM's Cross Trigger Interface (CTI). OpenOCD implements both generic Xtensa targets
11557 as well as several Espressif Xtensa-based chips from the
11558 @uref{https://www.espressif.com/en/products/socs, ESP32 family}.
11560 OCD sessions for Xtensa processor and DSP targets are accessed via the Xtensa
11561 Debug Module (XDM), which provides external connectivity either through a
11562 traditional JTAG interface or an ARM DAP interface. If used, the DAP interface
11563 can control Xtensa targets through JTAG or SWD probes.
11565 @subsection Xtensa Core Configuration
11567 Due to the high level of configurability in Xtensa cores, the Xtensa target
11568 configuration comprises two categories:
11570 @enumerate
11571 @item Base Xtensa support common to all core configurations, and
11572 @item Core-specific support as configured for individual cores.
11573 @end enumerate
11575 All common Xtensa support is built into the OpenOCD Xtensa target layer and
11576 is enabled through a combination of TCL scripts: the target-specific
11577 @file{target/xtensa.cfg} and a board-specific @file{board/xtensa-*.cfg},
11578 similar to other target architectures.
11580 Importantly, core-specific configuration information must be provided by
11581 the user, and takes the form of an @file{xtensa-core-XXX.cfg} TCL script that
11582 defines the core's configurable features through a series of Xtensa
11583 configuration commands (detailed below).
11585 This core-specific @file{xtensa-core-XXX.cfg} file is typically either:
11587 @itemize @bullet
11588 @item Located within the Xtensa core configuration build as
11589 @file{src/config/xtensa-core-openocd.cfg}, or
11590 @item Generated by running the command @code{xt-gdb --dump-oocd-config}
11591 from the Xtensa processor tool-chain's command-line tools.
11592 @end itemize
11594 NOTE: @file{xtensa-core-XXX.cfg} must match the target Xtensa hardware
11595 connected to OpenOCD.
11597 Some example Xtensa configurations are bundled with OpenOCD for reference:
11598 @enumerate
11599 @item Cadence Palladium VDebug emulation target. The user can combine their
11600 @file{xtensa-core-XXX.cfg} with the provided
11601 @file{board/xtensa-palladium-vdebug.cfg} to debug an emulated Xtensa RTL design.
11602 @item NXP MIMXRT685-EVK evaluation kit. The relevant configuration files are:
11603 @itemize @bullet
11604 @item @file{board/xtensa-rt685-ext.cfg}
11605 @item @file{target/xtensa-core-nxp_rt600.cfg}
11606 @end itemize
11607 Additional information is available by searching for "i.MX RT600 Evaluation Kit"
11608 on @url{https://www.nxp.com}.
11609 @end enumerate
11611 @subsection Xtensa Configuration Commands
11613 @deffn {Config Command} {xtensa xtdef} (@option{LX}|@option{NX})
11614 Configure the Xtensa target architecture to LX or NX. Currently, Xtensa LX support
11615 is limited to LX6 and newer cores.
11616 @end deffn
11618 @deffn {Config Command} {xtensa xtopt} option value
11619 Configure Xtensa target options that are relevant to the debug subsystem.
11620 @var{option} is one of: @option{arnum}, @option{windowed},
11621 @option{cpenable}, @option{exceptions}, @option{intnum}, @option{hipriints},
11622 @option{excmlevel}, @option{intlevels}, @option{debuglevel},
11623 @option{ibreaknum}, or @option{dbreaknum}. @var{value} is an integer with
11624 the exact range determined by each particular option.
11626 NOTE: Some options are specific to Xtensa LX or Xtensa NX architecture, while
11627 others may be common to both but have different valid ranges.
11628 @end deffn
11630 @deffn {Config Command} {xtensa xtmem} (@option{iram}|@option{dram}|@option{sram}|@option{irom}|@option{drom}|@option{srom}) baseaddr bytes
11631 Configure Xtensa target memory. Memory type determines access rights,
11632 where RAMs are read/write while ROMs are read-only. @var{baseaddr} and
11633 @var{bytes} are both integers, typically hexadecimal and decimal, respectively.
11635 NOTE: Some Xtensa memory types, such as system RAM/ROM or MMIO/device regions,
11636 can be added or modified after the Xtensa core has been generated. Additional
11637 @code{xtensa xtmem} definitions should be manually added to xtensa-core-XXX.cfg
11638 to keep OpenOCD's target address map consistent with the Xtensa configuration.
11639 @end deffn
11641 @deffn {Config Command} {xtensa xtmem} (@option{icache}|@option{dcache}) linebytes cachebytes ways [writeback]
11642 Configure Xtensa processor cache. All parameters are required except for
11643 the optional @option{writeback} parameter; all are integers.
11644 @end deffn
11646 @deffn {Config Command} {xtensa xtmpu} numfgseg minsegsz lockable execonly
11647 Configure an Xtensa Memory Protection Unit (MPU). MPUs can restrict access
11648 and/or control cacheability of specific address ranges, but are lighter-weight
11649 than a full traditional MMU. All parameters are required; all are integers.
11650 @end deffn
11652 @deffn {Config Command} {xtensa xtmmu} numirefillentries numdrefillentries
11653 (Xtensa-LX only) Configure an Xtensa Memory Management Unit (MMU). Both
11654 parameters are required; both are integers.
11655 @end deffn
11657 @deffn {Config Command} {xtensa xtregs} numregs
11658 Configure the total number of registers for the Xtensa core. Configuration
11659 logic expects to subsequently process this number of @code{xtensa xtreg}
11660 definitions. @var{numregs} is an integer.
11661 @end deffn
11663 @deffn {Config Command} {xtensa xtregfmt} (@option{sparse}|@option{contiguous}) [general]
11664 Configure the type of register map used by GDB to access the Xtensa core.
11665 Generic Xtensa tools (e.g. xt-gdb) require @option{sparse} mapping (default) while
11666 Espressif tools expect @option{contiguous} mapping. Contiguous mapping takes an
11667 additional, optional integer parameter @option{numgregs}, which specifies the number
11668 of general registers used in handling g/G packets.
11669 @end deffn
11671 @deffn {Config Command} {xtensa xtreg} name offset
11672 Configure an Xtensa core register. All core registers are 32 bits wide,
11673 while TIE and user registers may have variable widths. @var{name} is a
11674 character string identifier while @var{offset} is a hexadecimal integer.
11675 @end deffn
11677 @subsection Xtensa Operation Commands
11679 @deffn {Command} {xtensa maskisr} (@option{on}|@option{off})
11680 (Xtensa-LX only) Mask or unmask Xtensa interrupts during instruction step.
11681 When masked, an interrupt that occurs during a step operation is handled and
11682 its ISR is executed, with the user's debug session returning after potentially
11683 executing many instructions. When unmasked, a triggered interrupt will result
11684 in execution progressing the requested number of instructions into the relevant
11685 vector/ISR code.
11686 @end deffn
11688 @deffn {Command} {xtensa set_permissive} (0|1)
11689 By default accessing memory beyond defined regions is forbidden. This commnd controls memory access address check.
11690 When set to (1), skips access controls and address range check before read/write memory.
11691 @end deffn
11693 @deffn {Command} {xtensa smpbreak} [none|breakinout|runstall] | [BreakIn] [BreakOut] [RunStallIn] [DebugModeOut]
11694 Configures debug signals connection ("break network") for currently selected core.
11695 @itemize @bullet
11696 @item @code{none} - Core's "break/stall network" is disconnected. Core is not affected by any debug
11697 signal from other cores.
11698 @item @code{breakinout} - Core's "break network" is fully connected (break inputs and outputs are enabled).
11699 Core will receive debug break signals from other cores and send such signals to them. For example when another core
11700 is stopped due to breakpoint hit this core will be stopped too and vice versa.
11701 @item @code{runstall} - Core's "stall network" is fully connected (stall inputs and outputs are enabled).
11702 This feature is not well implemented and tested yet.
11703 @item @code{BreakIn} - Core's "break-in" signal is enabled.
11704 Core will receive debug break signals from other cores. For example when another core is
11705 stopped due to breakpoint hit this core will be stopped too.
11706 @item @code{BreakOut} - Core's "break-out" signal is enabled.
11707 Core will send debug break signal to other cores. For example when this core is
11708 stopped due to breakpoint hit other cores with enabled break-in signals will be stopped too.
11709 @item @code{RunStallIn} - Core's "runstall-in" signal is enabled.
11710 This feature is not well implemented and tested yet.
11711 @item @code{DebugModeOut} - Core's "debugmode-out" signal is enabled.
11712 This feature is not well implemented and tested yet.
11713 @end itemize
11714 @end deffn
11716 @deffn {Command} {xtensa exe} <ascii-encoded hexadecimal instruction bytes>
11717 Execute one arbitrary instruction provided as an ascii string. The string represents an integer
11718 number of instruction bytes, thus its length must be even. The instruction can be of any width
11719 that is valid for the Xtensa core configuration.
11720 @end deffn
11722 @deffn {Command} {xtensa dm} (address) [value]
11723 Read or write Xtensa Debug Module (DM) registers. @var{address} is required for both reads
11724 and writes and is a 4-byte-aligned value typically between 0 and 0x3ffc. @var{value} is specified
11725 only for write accesses.
11726 @end deffn
11728 @subsection Xtensa Performance Monitor Configuration
11730 @deffn {Command} {xtensa perfmon_enable} <counter_id> <select> [mask] [kernelcnt] [tracelevel]
11731 Enable and start performance counter.
11732 @itemize @bullet
11733 @item @code{counter_id} - Counter ID (0-1).
11734 @item @code{select} - Selects performance metric to be counted by the counter,
11735 e.g. 0 - CPU cycles, 2 - retired instructions.
11736 @item @code{mask} - Selects input subsets to be counted (counter will
11737 increment only once even if more than one condition corresponding to a mask bit occurs).
11738 @item @code{kernelcnt} - 0 - count events with "CINTLEVEL <= tracelevel",
11739 1 - count events with "CINTLEVEL > tracelevel".
11740 @item @code{tracelevel} - Compares this value to "CINTLEVEL" when deciding
11741 whether to count.
11742 @end itemize
11743 @end deffn
11745 @deffn {Command} {xtensa perfmon_dump} (counter_id)
11746 Dump performance counter value. If no argument specified, dumps all counters.
11747 @end deffn
11749 @subsection Xtensa Trace Configuration
11751 @deffn {Command} {xtensa tracestart} [pc <pcval>/[<maskbitcount>]] [after <n> [ins|words]]
11752 Set up and start a HW trace. Optionally set PC address range to trigger tracing stop when reached during program execution.
11753 This command also allows to specify the amount of data to capture after stop trigger activation.
11754 @itemize @bullet
11755 @item @code{pcval} - PC value which will trigger trace data collection stop.
11756 @item @code{maskbitcount} - PC value mask.
11757 @item @code{n} - Maximum number of instructions/words to capture after trace stop trigger.
11758 @end itemize
11759 @end deffn
11761 @deffn {Command} {xtensa tracestop}
11762 Stop current trace as started by the tracestart command.
11763 @end deffn
11765 @deffn {Command} {xtensa tracedump} <outfile>
11766 Dump trace memory to a file.
11767 @end deffn
11769 @section Espressif Specific Commands
11771 @deffn {Command} {esp apptrace} (start <destination> [<poll_period> [<trace_size> [<stop_tmo> [<wait4halt> [<skip_size>]]]]])
11772 Starts
11773 @uref{https://docs.espressif.com/projects/esp-idf/en/latest/esp32/api-guides/app_trace.html#application-level-tracing-library, application level tracing}.
11774 Data will be stored to specified destination. Available destinations are:
11775 @itemize @bullet
11776 @item @code{file://<outfile>} - Save trace logs into file.
11777 @item @code{tcp://<host>:<port>} - Send trace logs to tcp port on specified host. OpenOCD will act as a tcp client.
11778 @item @code{con:} - Print trace logs to the stdout.
11779 @end itemize
11780 Other parameters will be same for each destination.
11781 @itemize @bullet
11782 @item @code{poll_period} - trace data polling period in ms.
11783 @item @code{trace_size} - maximum trace data size.
11784 Tracing will be stopped automatically when that amount is reached.
11785 Use "-1" to disable the limitation.
11786 @item @code{stop_tmo} - Data reception timeout in ms.
11787 Tracing will be stopped automatically when no data is received within that period.
11788 @item @code{wait4halt} - if non-zero then wait for target to be halted before tracing start.
11789 @item @code{skip_size} - amount of tracing data to be skipped before writing it to destination.
11790 @end itemize
11791 @end deffn
11793 @deffn {Command} {esp apptrace} (stop)
11794 Stops tracing started with above command.
11795 @end deffn
11797 @deffn {Command} {esp apptrace} (status)
11798 Requests ongoing tracing status.
11799 @end deffn
11801 @deffn {Command} {esp apptrace} (dump file://<outfile>)
11802 Dumps tracing data from target buffer. It can be useful to dump the latest data
11803 buffered on target for post-mortem analysis. For example when target starts tracing automatically
11804 w/o OpenOCD command and keeps only the latest data window which fit into the buffer.
11805 @uref{https://docs.espressif.com/projects/esp-idf/en/latest/esp32/api-guides/app_trace.html#application-level-tracing-library, application level tracing}.
11806 Data will be stored to specified destination.
11807 @end deffn
11809 @deffn {Command} {esp sysview} (start file://<outfile1> [file://<outfile2>] [<poll_period> [<trace_size> [<stop_tmo> [<wait4halt> [<skip_size>]]]]])
11810 Starts @uref{https://www.segger.com/products/development-tools/systemview/, SEGGER SystemView}
11811 compatible tracing. Data will be stored to specified destination.
11812 For dual-core chips traces from every core will be saved to separate files.
11813 Resulting files can be open in "SEGGER SystemView" application.
11814 @url{https://docs.espressif.com/projects/esp-idf/en/latest/esp32/api-guides/app_trace.html#openocd-systemview-tracing-command-options}
11815 The meaning of the arguments is identical to @command{esp apptrace start}.
11816 @end deffn
11818 @deffn {Command} {esp sysview} (stop)
11819 Stops SystremView compatible tracing started with above command.
11820 @url{https://docs.espressif.com/projects/esp-idf/en/latest/esp32/api-guides/app_trace.html#openocd-systemview-tracing-command-options}
11821 @end deffn
11823 @deffn {Command} {esp sysview} (status)
11824 Requests ongoing SystremView compatible tracing status.
11825 @url{https://docs.espressif.com/projects/esp-idf/en/latest/esp32/api-guides/app_trace.html#openocd-systemview-tracing-command-options}
11826 @end deffn
11828 @deffn {Command} {esp sysview_mcore} (start file://<outfile> [<poll_period> [<trace_size> [<stop_tmo> [<wait4halt> [<skip_size>]]]]])
11829 This command is identical to @command{esp sysview start}, but uses Espressif multi-core extension to
11830 @uref{https://www.segger.com/products/development-tools/systemview/, SEGGER SystemView} data format.
11831 Data will be stored to specified destination. Tracing data from all cores are saved in the same file.
11832 The meaning of the arguments is identical to @command{esp sysview start}.
11833 @end deffn
11835 @deffn {Command} {esp sysview_mcore} (stop)
11836 Stops Espressif multi-core SystremView tracing started with above command.
11837 @end deffn
11839 @deffn {Command} {esp sysview_mcore} (status)
11840 Requests ongoing Espressif multi-core SystremView tracing status.
11841 @end deffn
11843 @anchor{softwaredebugmessagesandtracing}
11844 @section Software Debug Messages and Tracing
11845 @cindex Linux-ARM DCC support
11846 @cindex tracing
11847 @cindex libdcc
11848 @cindex DCC
11849 OpenOCD can process certain requests from target software, when
11850 the target uses appropriate libraries.
11851 The most powerful mechanism is semihosting, but there is also
11852 a lighter weight mechanism using only the DCC channel.
11854 Currently @command{target_request debugmsgs}
11855 is supported only for @option{arm7_9} and @option{cortex_m} cores.
11856 These messages are received as part of target polling, so
11857 you need to have @command{poll on} active to receive them.
11858 They are intrusive in that they will affect program execution
11859 times. If that is a problem, @pxref{armhardwaretracing,,ARM Hardware Tracing}.
11861 See @file{libdcc} in the contrib dir for more details.
11862 In addition to sending strings, characters, and
11863 arrays of various size integers from the target,
11864 @file{libdcc} also exports a software trace point mechanism.
11865 The target being debugged may
11866 issue trace messages which include a 24-bit @dfn{trace point} number.
11867 Trace point support includes two distinct mechanisms,
11868 each supported by a command:
11870 @itemize
11871 @item @emph{History} ... A circular buffer of trace points
11872 can be set up, and then displayed at any time.
11873 This tracks where code has been, which can be invaluable in
11874 finding out how some fault was triggered.
11876 The buffer may overflow, since it collects records continuously.
11877 It may be useful to use some of the 24 bits to represent a
11878 particular event, and other bits to hold data.
11880 @item @emph{Counting} ... An array of counters can be set up,
11881 and then displayed at any time.
11882 This can help establish code coverage and identify hot spots.
11884 The array of counters is directly indexed by the trace point
11885 number, so trace points with higher numbers are not counted.
11886 @end itemize
11888 Linux-ARM kernels have a ``Kernel low-level debugging
11889 via EmbeddedICE DCC channel'' option (CONFIG_DEBUG_ICEDCC,
11890 depends on CONFIG_DEBUG_LL) which uses this mechanism to
11891 deliver messages before a serial console can be activated.
11892 This is not the same format used by @file{libdcc}.
11893 Other software, such as the U-Boot boot loader, sometimes
11894 does the same thing.
11896 @deffn {Command} {target_request debugmsgs} [@option{enable}|@option{disable}|@option{charmsg}]
11897 Displays current handling of target DCC message requests.
11898 These messages may be sent to the debugger while the target is running.
11899 The optional @option{enable} and @option{charmsg} parameters
11900 both enable the messages, while @option{disable} disables them.
11902 With @option{charmsg} the DCC words each contain one character,
11903 as used by Linux with CONFIG_DEBUG_ICEDCC;
11904 otherwise the libdcc format is used.
11905 @end deffn
11907 @deffn {Command} {trace history} [@option{clear}|count]
11908 With no parameter, displays all the trace points that have triggered
11909 in the order they triggered.
11910 With the parameter @option{clear}, erases all current trace history records.
11911 With a @var{count} parameter, allocates space for that many
11912 history records.
11913 @end deffn
11915 @deffn {Command} {trace point} [@option{clear}|identifier]
11916 With no parameter, displays all trace point identifiers and how many times
11917 they have been triggered.
11918 With the parameter @option{clear}, erases all current trace point counters.
11919 With a numeric @var{identifier} parameter, creates a new a trace point counter
11920 and associates it with that identifier.
11922 @emph{Important:} The identifier and the trace point number
11923 are not related except by this command.
11924 These trace point numbers always start at zero (from server startup,
11925 or after @command{trace point clear}) and count up from there.
11926 @end deffn
11929 @node JTAG Commands
11930 @chapter JTAG Commands
11931 @cindex JTAG Commands
11932 Most general purpose JTAG commands have been presented earlier.
11933 (@xref{jtagspeed,,JTAG Speed}, @ref{Reset Configuration}, and @ref{TAP Declaration}.)
11934 Lower level JTAG commands, as presented here,
11935 may be needed to work with targets which require special
11936 attention during operations such as reset or initialization.
11938 To use these commands you will need to understand some
11939 of the basics of JTAG, including:
11941 @itemize @bullet
11942 @item A JTAG scan chain consists of a sequence of individual TAP
11943 devices such as a CPUs.
11944 @item Control operations involve moving each TAP through the same
11945 standard state machine (in parallel)
11946 using their shared TMS and clock signals.
11947 @item Data transfer involves shifting data through the chain of
11948 instruction or data registers of each TAP, writing new register values
11949 while the reading previous ones.
11950 @item Data register sizes are a function of the instruction active in
11951 a given TAP, while instruction register sizes are fixed for each TAP.
11952 All TAPs support a BYPASS instruction with a single bit data register.
11953 @item The way OpenOCD differentiates between TAP devices is by
11954 shifting different instructions into (and out of) their instruction
11955 registers.
11956 @end itemize
11958 @section Low Level JTAG Commands
11960 These commands are used by developers who need to access
11961 JTAG instruction or data registers, possibly controlling
11962 the order of TAP state transitions.
11963 If you're not debugging OpenOCD internals, or bringing up a
11964 new JTAG adapter or a new type of TAP device (like a CPU or
11965 JTAG router), you probably won't need to use these commands.
11966 In a debug session that doesn't use JTAG for its transport protocol,
11967 these commands are not available.
11969 @deffn {Command} {drscan} tap [numbits value]+ [@option{-endstate} tap_state]
11970 Loads the data register of @var{tap} with a series of bit fields
11971 that specify the entire register.
11972 Each field is @var{numbits} bits long with
11973 a numeric @var{value} (hexadecimal encouraged).
11974 The return value holds the original value of each
11975 of those fields.
11977 For example, a 38 bit number might be specified as one
11978 field of 32 bits then one of 6 bits.
11979 @emph{For portability, never pass fields which are more
11980 than 32 bits long. Many OpenOCD implementations do not
11981 support 64-bit (or larger) integer values.}
11983 All TAPs other than @var{tap} must be in BYPASS mode.
11984 The single bit in their data registers does not matter.
11986 When @var{tap_state} is specified, the JTAG state machine is left
11987 in that state.
11988 For example @sc{drpause} might be specified, so that more
11989 instructions can be issued before re-entering the @sc{run/idle} state.
11990 If the end state is not specified, the @sc{run/idle} state is entered.
11992 @quotation Warning
11993 OpenOCD does not record information about data register lengths,
11994 so @emph{it is important that you get the bit field lengths right}.
11995 Remember that different JTAG instructions refer to different
11996 data registers, which may have different lengths.
11997 Moreover, those lengths may not be fixed;
11998 the SCAN_N instruction can change the length of
11999 the register accessed by the INTEST instruction
12000 (by connecting a different scan chain).
12001 @end quotation
12002 @end deffn
12004 @deffn {Command} {flush_count}
12005 Returns the number of times the JTAG queue has been flushed.
12006 This may be used for performance tuning.
12008 For example, flushing a queue over USB involves a
12009 minimum latency, often several milliseconds, which does
12010 not change with the amount of data which is written.
12011 You may be able to identify performance problems by finding
12012 tasks which waste bandwidth by flushing small transfers too often,
12013 instead of batching them into larger operations.
12014 @end deffn
12016 @deffn {Command} {irscan} [tap instruction]+ [@option{-endstate} tap_state]
12017 For each @var{tap} listed, loads the instruction register
12018 with its associated numeric @var{instruction}.
12019 (The number of bits in that instruction may be displayed
12020 using the @command{scan_chain} command.)
12021 For other TAPs, a BYPASS instruction is loaded.
12023 When @var{tap_state} is specified, the JTAG state machine is left
12024 in that state.
12025 For example @sc{irpause} might be specified, so the data register
12026 can be loaded before re-entering the @sc{run/idle} state.
12027 If the end state is not specified, the @sc{run/idle} state is entered.
12029 @quotation Note
12030 OpenOCD currently supports only a single field for instruction
12031 register values, unlike data register values.
12032 For TAPs where the instruction register length is more than 32 bits,
12033 portable scripts currently must issue only BYPASS instructions.
12034 @end quotation
12035 @end deffn
12037 @deffn {Command} {pathmove} start_state [next_state ...]
12038 Start by moving to @var{start_state}, which
12039 must be one of the @emph{stable} states.
12040 Unless it is the only state given, this will often be the
12041 current state, so that no TCK transitions are needed.
12042 Then, in a series of single state transitions
12043 (conforming to the JTAG state machine) shift to
12044 each @var{next_state} in sequence, one per TCK cycle.
12045 The final state must also be stable.
12046 @end deffn
12048 @deffn {Command} {runtest} @var{num_cycles}
12049 Move to the @sc{run/idle} state, and execute at least
12050 @var{num_cycles} of the JTAG clock (TCK).
12051 Instructions often need some time
12052 to execute before they take effect.
12053 @end deffn
12055 @c tms_sequence (short|long)
12056 @c ... temporary, debug-only, other than USBprog bug workaround...
12058 @deffn {Command} {verify_ircapture} (@option{enable}|@option{disable})
12059 Verify values captured during @sc{ircapture} and returned
12060 during IR scans. Default is enabled, but this can be
12061 overridden by @command{verify_jtag}.
12062 This flag is ignored when validating JTAG chain configuration.
12063 @end deffn
12065 @deffn {Command} {verify_jtag} (@option{enable}|@option{disable})
12066 Enables verification of DR and IR scans, to help detect
12067 programming errors. For IR scans, @command{verify_ircapture}
12068 must also be enabled.
12069 Default is enabled.
12070 @end deffn
12072 @section TAP state names
12073 @cindex TAP state names
12075 The @var{tap_state} names used by OpenOCD in the @command{drscan},
12076 @command{irscan}, and @command{pathmove} commands are the same
12077 as those used in SVF boundary scan documents, except that
12078 SVF uses @sc{idle} instead of @sc{run/idle}.
12080 @itemize @bullet
12081 @item @b{RESET} ... @emph{stable} (with TMS high);
12082 acts as if TRST were pulsed
12083 @item @b{RUN/IDLE} ... @emph{stable}; don't assume this always means IDLE
12084 @item @b{DRSELECT}
12085 @item @b{DRCAPTURE}
12086 @item @b{DRSHIFT} ... @emph{stable}; TDI/TDO shifting
12087 through the data register
12088 @item @b{DREXIT1}
12089 @item @b{DRPAUSE} ... @emph{stable}; data register ready
12090 for update or more shifting
12091 @item @b{DREXIT2}
12092 @item @b{DRUPDATE}
12093 @item @b{IRSELECT}
12094 @item @b{IRCAPTURE}
12095 @item @b{IRSHIFT} ... @emph{stable}; TDI/TDO shifting
12096 through the instruction register
12097 @item @b{IREXIT1}
12098 @item @b{IRPAUSE} ... @emph{stable}; instruction register ready
12099 for update or more shifting
12100 @item @b{IREXIT2}
12101 @item @b{IRUPDATE}
12102 @end itemize
12104 Note that only six of those states are fully ``stable'' in the
12105 face of TMS fixed (low except for @sc{reset})
12106 and a free-running JTAG clock. For all the
12107 others, the next TCK transition changes to a new state.
12109 @itemize @bullet
12110 @item From @sc{drshift} and @sc{irshift}, clock transitions will
12111 produce side effects by changing register contents. The values
12112 to be latched in upcoming @sc{drupdate} or @sc{irupdate} states
12113 may not be as expected.
12114 @item @sc{run/idle}, @sc{drpause}, and @sc{irpause} are reasonable
12115 choices after @command{drscan} or @command{irscan} commands,
12116 since they are free of JTAG side effects.
12117 @item @sc{run/idle} may have side effects that appear at non-JTAG
12118 levels, such as advancing the ARM9E-S instruction pipeline.
12119 Consult the documentation for the TAP(s) you are working with.
12120 @end itemize
12122 @node Boundary Scan Commands
12123 @chapter Boundary Scan Commands
12125 One of the original purposes of JTAG was to support
12126 boundary scan based hardware testing.
12127 Although its primary focus is to support On-Chip Debugging,
12128 OpenOCD also includes some boundary scan commands.
12130 @section SVF: Serial Vector Format
12131 @cindex Serial Vector Format
12132 @cindex SVF
12134 The Serial Vector Format, better known as @dfn{SVF}, is a
12135 way to represent JTAG test patterns in text files.
12136 In a debug session using JTAG for its transport protocol,
12137 OpenOCD supports running such test files.
12139 @deffn {Command} {svf} @file{filename} [@option{-tap @var{tapname}}] [@option{-quiet}] @
12140                      [@option{-nil}] [@option{-progress}] [@option{-ignore_error}] @
12141                      [@option{-noreset}] [@option{-addcycles @var{cyclecount}}]
12142 This issues a JTAG reset (Test-Logic-Reset) and then
12143 runs the SVF script from @file{filename}.
12145 Arguments can be specified in any order; the optional dash doesn't
12146 affect their semantics.
12148 Command options:
12149 @itemize @minus
12150 @item @option{-tap @var{tapname}} ignore IR and DR headers and footers
12151 specified by the SVF file with HIR, TIR, HDR and TDR commands;
12152 instead, calculate them automatically according to the current JTAG
12153 chain configuration, targeting @var{tapname};
12154 @item @option{-quiet} do not log every command before execution;
12155 @item @option{-nil} ``dry run'', i.e., do not perform any operations
12156 on the real interface;
12157 @item @option{-progress} enable progress indication;
12158 @item @option{-ignore_error} continue execution despite TDO check
12159 errors.
12160 @item @option{-noreset} omit JTAG reset (Test-Logic-Reset) before executing
12161 content of the SVF file;
12162 @item @option{-addcycles @var{cyclecount}} inject @var{cyclecount} number of
12163 additional TCLK cycles after each SDR scan instruction;
12164 @end itemize
12165 @end deffn
12167 @section XSVF: Xilinx Serial Vector Format
12168 @cindex Xilinx Serial Vector Format
12169 @cindex XSVF
12171 The Xilinx Serial Vector Format, better known as @dfn{XSVF}, is a
12172 binary representation of SVF which is optimized for use with
12173 Xilinx devices.
12174 In a debug session using JTAG for its transport protocol,
12175 OpenOCD supports running such test files.
12177 @quotation Important
12178 Not all XSVF commands are supported.
12179 @end quotation
12181 @deffn {Command} {xsvf} (tapname|@option{plain}) filename [@option{virt2}] [@option{quiet}]
12182 This issues a JTAG reset (Test-Logic-Reset) and then
12183 runs the XSVF script from @file{filename}.
12184 When a @var{tapname} is specified, the commands are directed at
12185 that TAP.
12186 When @option{virt2} is specified, the @sc{xruntest} command counts
12187 are interpreted as TCK cycles instead of microseconds.
12188 Unless the @option{quiet} option is specified,
12189 messages are logged for comments and some retries.
12190 @end deffn
12192 The OpenOCD sources also include two utility scripts
12193 for working with XSVF; they are not currently installed
12194 after building the software.
12195 You may find them useful:
12197 @itemize
12198 @item @emph{svf2xsvf} ... converts SVF files into the extended XSVF
12199 syntax understood by the @command{xsvf} command; see notes below.
12200 @item @emph{xsvfdump} ... converts XSVF files into a text output format;
12201 understands the OpenOCD extensions.
12202 @end itemize
12204 The input format accepts a handful of non-standard extensions.
12205 These include three opcodes corresponding to SVF extensions
12206 from Lattice Semiconductor (LCOUNT, LDELAY, LDSR), and
12207 two opcodes supporting a more accurate translation of SVF
12208 (XTRST, XWAITSTATE).
12209 If @emph{xsvfdump} shows a file is using those opcodes, it
12210 probably will not be usable with other XSVF tools.
12213 @section IPDBG: JTAG-Host server
12214 @cindex IPDBG JTAG-Host server
12215 @cindex IPDBG
12217 IPDBG is a set of tools to debug IP-Cores. It comprises, among others, a logic analyzer and an arbitrary
12218 waveform generator. These are synthesize-able hardware descriptions of
12219 logic circuits in addition to software for control, visualization and further analysis.
12220 In a session using JTAG for its transport protocol, OpenOCD supports the function
12221 of a JTAG-Host. The JTAG-Host is needed to connect the circuit over JTAG to the
12222 control-software. The JTAG-Hub is the circuit which transfers the data from JTAG to the
12223 different tools connected to the Hub. Hub implementations for most major FPGA vendors/families
12224 are provided. For more details see @url{http://ipdbg.org}.
12226 @deffn {Command} {ipdbg create-hub} @var{hub_name} @option{-tap @var{tapname}} @option{-ir @var{ir_value} [@var{dr_length}]} [@option{-vir [@var{vir_value} [@var{length} [@var{instr_code}]]]}]
12227 @deffnx {Command} {ipdbg create-hub} @var{hub_name} @option{-pld @var{pld_name} [@var{user}]} [@option{-vir [@var{vir_value} [@var{length} [@var{instr_code}]]]}]
12228 Creates a IPDBG JTAG Hub. The created hub is later used to start, stop and configure IPDBG JTAG Host servers.
12229 The first argument @var{hub_name} is the name of the created hub. It can be used later as a reference.
12231 The pld drivers are able to provide the tap and ir_value for the IPDBG JTAG-Host server. This will be used with the second variant with option @option{-pld}.
12233 Command options:
12234 @itemize @bullet
12235 @item @var{hub_name} the name of the IPDBG hub.
12236 This name is also used to create the object's command, referred to here
12237 as @command{$hub_name}, and in other places where the Hub needs to be identified.
12239 @item @option{-tap @var{tapname}} targeting the TAP @var{tapname}.
12241 @item @option{-ir @var{ir_value}} states that the JTAG hub is
12242 reachable with dr-scans while the JTAG instruction register has the value @var{ir_value}. Also known as  @verb{|USERx|} instructions.
12243 The optional @var{dr_length} is the length of the dr.
12244 Current JTAG-Hub implementation only supports dr_length=13, which is also the default value.
12246 @item @option{-vir [@var{vir_value} [@var{length} [@var{instr_code}]]]} To support more Hubs than USER registers in a single FPGA it is possible to
12247 use a mechanism known as virtual-ir where the user data-register is reachable if there is a specific value in a second dr.
12248 This second dr is called vir (virtual ir). With this parameter given, the IPDBG satisfies this condition prior an
12249 access to the IPDBG-Hub. The value shifted into the vir is given by the first parameter @var{vir_value} (default: 0x11). The second
12250 parameter @var{length} is the length of the vir data register (default: 5). With the @var{instr_code} (default: 0x00e) parameter the ir value to
12251 shift data through vir can be configured.
12253 @item @option{-pld @var{pld_name} [@var{user}]} The defined driver for the pld @var{pld_name} is used to get the tap and user instruction.
12254 The pld devices names can be shown by the command @command{pld devices}. With [@var{user}] one can select a different @verb{|USERx|}-Instruction.
12255 If the IPDBG JTAG-Hub is used without modification the default value of 1 which selects the first @verb{|USERx|} instruction is adequate.
12256 The @verb{|USERx|} instructions are vendor specific and don't change between families of the same vendor.
12257 So if there's a pld driver for your vendor it should work with your FPGA even when the driver is not compatible with your device for the remaining features.
12258 If your device/vendor is not supported you have to use the first variant.
12260 @end itemize
12262 @end deffn
12264 @deffn {Command} {$hub_name ipdbg start} @option{-tool @var{number}} @option{-port @var{number}}
12265 Starts a IPDBG JTAG-Host server. The remaining arguments can be specified in any order.
12267 Command options:
12268 @itemize @bullet
12269 @item @option{-port @var{number}} tcp port number where the JTAG-Host will listen. The default is 4242 which is used when the option is not given.
12270 @item @option{-tool @var{number}} number of the tool/feature. These corresponds to the ports "data_(up/down)_(0..6)" at the JtagHub. The default is 1 which is used when the option is not given.
12271 @end itemize
12272 @end deffn
12274 @deffn {Command} {$hub_name ipdbg stop} @option{-tool @var{number}}
12275 Stops a IPDBG JTAG-Host server.
12276 Command options:
12277 @itemize @bullet
12278 @item @option{-tool @var{number}} number of the tool/feature. These corresponds to the ports "data_(up/down)_(0..6)" at the JtagHub. The default is 1 which is used when the option is not given.
12279 @end itemize
12280 @end deffn
12282 Examples:
12283 @example
12284 ipdbg create-hub xc6s.ipdbghub -tap xc6s.tap -hub 0x02
12285 xc6s.ipdbghub ipdbg start -port 4242 -tool 4
12286 @end example
12287 Creates a IPDBG Hub and starts a server listening on tcp-port 4242 which connects to tool 4.
12288 The connection is through the TAP of a Xilinx Spartan 6 on USER1 instruction (tested with a papillion pro board).
12290 @example
12291 ipdbg create-hub max10m50.ipdbghub -tap max10m50.tap -hub 0x00C -vir
12292 max10m50.ipdbghub ipdbg start -tool 1 -port 60000
12293 @end example
12294 Starts a server listening on tcp-port 60000 which connects to tool 1 (data_up_1/data_down_1).
12295 The connection is through the TAP of a Intel MAX10 virtual jtag component (sld_instance_index is 0; sld_ir_width is smaller than 5).
12297 @example
12298 ipdbg create-hub xc7.ipdbghub -pld xc7.pld
12299 xc7.ipdbghub ipdbg start -port 5555 -tool 0
12300 @end example
12301 Starts a server listening on tcp-port 5555 which connects to tool 0 (data_up_0/data_down_0).
12302 The TAP and ir value used to reach the JTAG Hub is given by the pld driver.
12304 @deffn {Command} {$hub_name queuing} @option{-size @var{size}}
12305 Configure the queuing between IPDBG JTAG-Host and Hub.
12306 The maximum possible queue size is 1024 which is also the default.
12308 @itemize @bullet
12309 @item @option{-size @var{size}} max number of transfers in the queue.
12310 @end itemize
12311 @end deffn
12313 @example
12314 bitbang.ibdbghub queuing -size 32
12315 @end example
12316 Send a maximum of 32 transfers to the queue before executing them.
12319 @node Utility Commands
12320 @chapter Utility Commands
12321 @cindex Utility Commands
12323 @section RAM testing
12324 @cindex RAM testing
12326 There is often a need to stress-test random access memory (RAM) for
12327 errors. OpenOCD comes with a Tcl implementation of well-known memory
12328 testing procedures allowing the detection of all sorts of issues with
12329 electrical wiring, defective chips, PCB layout and other common
12330 hardware problems.
12332 To use them, you usually need to initialise your RAM controller first;
12333 consult your SoC's documentation to get the recommended list of
12334 register operations and translate them to the corresponding
12335 @command{mww}/@command{mwb} commands.
12337 Load the memory testing functions with
12339 @example
12340 source [find tools/memtest.tcl]
12341 @end example
12343 to get access to the following facilities:
12345 @deffn {Command} {memTestDataBus} address
12346 Test the data bus wiring in a memory region by performing a walking
12347 1's test at a fixed address within that region.
12348 @end deffn
12350 @deffn {Command} {memTestAddressBus} baseaddress size
12351 Perform a walking 1's test on the relevant bits of the address and
12352 check for aliasing. This test will find single-bit address failures
12353 such as stuck-high, stuck-low, and shorted pins.
12354 @end deffn
12356 @deffn {Command} {memTestDevice} baseaddress size
12357 Test the integrity of a physical memory device by performing an
12358 increment/decrement test over the entire region. In the process every
12359 storage bit in the device is tested as zero and as one.
12360 @end deffn
12362 @deffn {Command} {runAllMemTests} baseaddress size
12363 Run all of the above tests over a specified memory region.
12364 @end deffn
12366 @section Firmware recovery helpers
12367 @cindex Firmware recovery
12369 OpenOCD includes an easy-to-use script to facilitate mass-market
12370 devices recovery with JTAG.
12372 For quickstart instructions run:
12373 @example
12374 openocd -f tools/firmware-recovery.tcl -c firmware_help
12375 @end example
12377 @node GDB and OpenOCD
12378 @chapter GDB and OpenOCD
12379 @cindex GDB
12380 OpenOCD complies with the remote gdbserver protocol and, as such, can be used
12381 to debug remote targets.
12382 Setting up GDB to work with OpenOCD can involve several components:
12384 @itemize
12385 @item The OpenOCD server support for GDB may need to be configured.
12386 @xref{gdbconfiguration,,GDB Configuration}.
12387 @item GDB's support for OpenOCD may need configuration,
12388 as shown in this chapter.
12389 @item If you have a GUI environment like Eclipse,
12390 that also will probably need to be configured.
12391 @end itemize
12393 Of course, the version of GDB you use will need to be one which has
12394 been built to know about the target CPU you're using. It's probably
12395 part of the tool chain you're using. For example, if you are doing
12396 cross-development for ARM on an x86 PC, instead of using the native
12397 x86 @command{gdb} command you might use @command{arm-none-eabi-gdb}
12398 if that's the tool chain used to compile your code.
12400 @section Connecting to GDB
12401 @cindex Connecting to GDB
12402 Use GDB 6.7 or newer with OpenOCD if you run into trouble. For
12403 instance GDB 6.3 has a known bug that produces bogus memory access
12404 errors, which has since been fixed; see
12405 @url{http://osdir.com/ml/gdb.bugs.discuss/2004-12/msg00018.html}
12407 OpenOCD can communicate with GDB in two ways:
12409 @enumerate
12410 @item
12411 A socket (TCP/IP) connection is typically started as follows:
12412 @example
12413 target extended-remote localhost:3333
12414 @end example
12415 This would cause GDB to connect to the gdbserver on the local pc using port 3333.
12417 The extended remote protocol is a super-set of the remote protocol and should
12418 be the preferred choice. More details are available in GDB documentation
12419 @url{https://sourceware.org/gdb/onlinedocs/gdb/Connecting.html}
12421 To speed-up typing, any GDB command can be abbreviated, including the extended
12422 remote command above that becomes:
12423 @example
12424 tar ext :3333
12425 @end example
12427 @b{Note:} If any backward compatibility issue requires using the old remote
12428 protocol in place of the extended remote one, the former protocol is still
12429 available through the command:
12430 @example
12431 target remote localhost:3333
12432 @end example
12434 @item
12435 A pipe connection is typically started as follows:
12436 @example
12437 target extended-remote | \
12438        openocd -c "gdb port pipe; log_output openocd.log"
12439 @end example
12440 This would cause GDB to run OpenOCD and communicate using pipes (stdin/stdout).
12441 Using this method has the advantage of GDB starting/stopping OpenOCD for the debug
12442 session. log_output sends the log output to a file to ensure that the pipe is
12443 not saturated when using higher debug level outputs.
12444 @end enumerate
12446 To list the available OpenOCD commands type @command{monitor help} on the
12447 GDB command line.
12449 @section Sample GDB session startup
12451 With the remote protocol, GDB sessions start a little differently
12452 than they do when you're debugging locally.
12453 Here's an example showing how to start a debug session with a
12454 small ARM program.
12455 In this case the program was linked to be loaded into SRAM on a Cortex-M3.
12456 Most programs would be written into flash (address 0) and run from there.
12458 @example
12459 $ arm-none-eabi-gdb example.elf
12460 (gdb) target extended-remote localhost:3333
12461 Remote debugging using localhost:3333
12463 (gdb) monitor reset halt
12465 (gdb) load
12466 Loading section .vectors, size 0x100 lma 0x20000000
12467 Loading section .text, size 0x5a0 lma 0x20000100
12468 Loading section .data, size 0x18 lma 0x200006a0
12469 Start address 0x2000061c, load size 1720
12470 Transfer rate: 22 KB/sec, 573 bytes/write.
12471 (gdb) continue
12472 Continuing.
12474 @end example
12476 You could then interrupt the GDB session to make the program break,
12477 type @command{where} to show the stack, @command{list} to show the
12478 code around the program counter, @command{step} through code,
12479 set breakpoints or watchpoints, and so on.
12481 @section Configuring GDB for OpenOCD
12483 OpenOCD supports the gdb @option{qSupported} packet, this enables information
12484 to be sent by the GDB remote server (i.e. OpenOCD) to GDB. Typical information includes
12485 packet size and the device's memory map.
12486 You do not need to configure the packet size by hand,
12487 and the relevant parts of the memory map should be automatically
12488 set up when you declare (NOR) flash banks.
12490 However, there are other things which GDB can't currently query.
12491 You may need to set those up by hand.
12492 As OpenOCD starts up, you will often see a line reporting
12493 something like:
12495 @example
12496 Info : lm3s.cpu: hardware has 6 breakpoints, 4 watchpoints
12497 @end example
12499 You can pass that information to GDB with these commands:
12501 @example
12502 set remote hardware-breakpoint-limit 6
12503 set remote hardware-watchpoint-limit 4
12504 @end example
12506 With that particular hardware (Cortex-M3) the hardware breakpoints
12507 only work for code running from flash memory. Most other ARM systems
12508 do not have such restrictions.
12510 Rather than typing such commands interactively, you may prefer to
12511 save them in a file and have GDB execute them as it starts, perhaps
12512 using a @file{.gdbinit} in your project directory or starting GDB
12513 using @command{gdb -x filename}.
12515 @section Programming using GDB
12516 @cindex Programming using GDB
12517 @anchor{programmingusinggdb}
12519 By default the target memory map is sent to GDB. This can be disabled by
12520 the following OpenOCD configuration option:
12521 @example
12522 gdb memory_map disable
12523 @end example
12524 For this to function correctly a valid flash configuration must also be set
12525 in OpenOCD. For faster performance you should also configure a valid
12526 working area.
12528 Informing GDB of the memory map of the target will enable GDB to protect any
12529 flash areas of the target and use hardware breakpoints by default. This means
12530 that the OpenOCD option @command{gdb breakpoint_override} is not required when
12531 using a memory map. @xref{gdbbreakpointoverride,,gdb breakpoint_override}.
12533 To view the configured memory map in GDB, use the GDB command @option{info mem}.
12534 All other unassigned addresses within GDB are treated as RAM.
12536 GDB 6.8 and higher set any memory area not in the memory map as inaccessible.
12537 This can be changed to the old behaviour by using the following GDB command
12538 @example
12539 set mem inaccessible-by-default off
12540 @end example
12542 If @command{gdb flash_program enable} is also used, GDB will be able to
12543 program any flash memory using the vFlash interface.
12545 GDB will look at the target memory map when a load command is given, if any
12546 areas to be programmed lie within the target flash area the vFlash packets
12547 will be used.
12549 If the target needs configuring before GDB programming, set target
12550 event gdb-flash-erase-start:
12551 @example
12552 $_TARGETNAME configure -event gdb-flash-erase-start BODY
12553 @end example
12554 @xref{targetevents,,Target Events}, for other GDB programming related events.
12556 To verify any flash programming the GDB command @option{compare-sections}
12557 can be used.
12559 @section Using GDB as a non-intrusive memory inspector
12560 @cindex Using GDB as a non-intrusive memory inspector
12561 @anchor{gdbmeminspect}
12563 If your project controls more than a blinking LED, let's say a heavy industrial
12564 robot or an experimental nuclear reactor, stopping the controlling process
12565 just because you want to attach GDB is not a good option.
12567 OpenOCD does not support GDB non-stop mode (might be implemented in the future).
12568 Though there is a possible setup where the target does not get stopped
12569 and GDB treats it as it were running.
12570 If the target supports background access to memory while it is running,
12571 you can use GDB in this mode to inspect memory (mainly global variables)
12572 without any intrusion of the target process.
12574 Remove default setting of gdb-attach event. @xref{targetevents,,Target Events}.
12575 Place following command after target configuration:
12576 @example
12577 $_TARGETNAME configure -event gdb-attach @{@}
12578 @end example
12580 If any of installed flash banks does not support probe on running target,
12581 switch off gdb memory_map:
12582 @example
12583 gdb memory_map disable
12584 @end example
12586 Ensure GDB is configured without interrupt-on-connect.
12587 Some GDB versions set it by default, some does not.
12588 @example
12589 set remote interrupt-on-connect off
12590 @end example
12592 If you switched gdb memory_map off, you may want to setup GDB memory map
12593 manually or issue @command{set mem inaccessible-by-default off}
12595 Now you can issue GDB command @command{target extended-remote ...} and inspect memory
12596 of a running target. Do not use GDB commands @command{continue},
12597 @command{step} or @command{next} as they synchronize GDB with your target
12598 and GDB would require stopping the target to get the prompt back.
12600 Do not use this mode under an IDE like Eclipse as it caches values of
12601 previously shown variables.
12603 It's also possible to connect more than one GDB to the same target by the
12604 target's configuration option @code{-gdb-max-connections}. This allows, for
12605 example, one GDB to run a script that continuously polls a set of variables
12606 while other GDB can be used interactively. Be extremely careful in this case,
12607 because the two GDB can easily get out-of-sync.
12609 @section RTOS Support
12610 @cindex RTOS Support
12611 @anchor{gdbrtossupport}
12613 OpenOCD includes RTOS support, this will however need enabling as it defaults to disabled.
12614 It can be enabled by passing @option{-rtos} arg to the target. @xref{rtostype,,RTOS Type}.
12616 @xref{Threads, Debugging Programs with Multiple Threads,
12617 Debugging Programs with Multiple Threads, gdb, GDB manual}, for details about relevant
12618 GDB commands.
12620 @* An example setup is below:
12622 @example
12623 $_TARGETNAME configure -rtos auto
12624 @end example
12626 This will attempt to auto detect the RTOS within your application.
12628 Currently supported rtos's include:
12629 @itemize @bullet
12630 @item @option{eCos}
12631 @item @option{ThreadX}
12632 @item @option{FreeRTOS}
12633 @item @option{linux}
12634 @item @option{ChibiOS}
12635 @item @option{embKernel}
12636 @item @option{mqx}
12637 @item @option{uCOS-III}
12638 @item @option{nuttx}
12639 @item @option{RIOT}
12640 @item @option{hwthread} (This is not an actual RTOS. @xref{usingopenocdsmpwithgdb,,Using OpenOCD SMP with GDB}.)
12641 @item @option{Zephyr}
12642 @item @option{rtkernel}
12643 @end itemize
12645 At any time, it's possible to drop the selected RTOS using:
12646 @example
12647 $_TARGETNAME configure -rtos none
12648 @end example
12650 Before an RTOS can be detected, it must export certain symbols; otherwise, it cannot
12651 be used by OpenOCD. Below is a list of the required symbols for each supported RTOS.
12653 @table @code
12654 @item eCos symbols
12655 Cyg_Thread::thread_list, Cyg_Scheduler_Base::current_thread.
12656 @item ThreadX symbols
12657 _tx_thread_current_ptr, _tx_thread_created_ptr, _tx_thread_created_count.
12658 @item FreeRTOS symbols
12659 @raggedright
12660 pxCurrentTCB, pxReadyTasksLists, xDelayedTaskList1, xDelayedTaskList2,
12661 pxDelayedTaskList, pxOverflowDelayedTaskList, xPendingReadyList,
12662 uxCurrentNumberOfTasks, uxTopUsedPriority, xSchedulerRunning.
12663 @end raggedright
12664 @item linux symbols
12665 init_task.
12666 @item ChibiOS symbols
12667 rlist, ch_debug, chSysInit.
12668 @item embKernel symbols
12669 Rtos::sCurrentTask, Rtos::sListReady, Rtos::sListSleep,
12670 Rtos::sListSuspended, Rtos::sMaxPriorities, Rtos::sCurrentTaskCount.
12671 @item mqx symbols
12672 _mqx_kernel_data, MQX_init_struct.
12673 @item uC/OS-III symbols
12674 OSRunning, OSTCBCurPtr, OSTaskDbgListPtr, OSTaskQty.
12675 @item nuttx symbols
12676 g_readytorun, g_tasklisttable.
12677 @item RIOT symbols
12678 @raggedright
12679 sched_threads, sched_num_threads, sched_active_pid, max_threads,
12680 _tcb_name_offset.
12681 @end raggedright
12682 @item Zephyr symbols
12683 _kernel, _kernel_openocd_offsets, _kernel_openocd_size_t_size
12684 @item rtkernel symbols
12685 Multiple struct offsets.
12686 @end table
12688 For most RTOS supported the above symbols will be exported by default. However for
12689 some, eg. FreeRTOS, uC/OS-III and Zephyr, extra steps must be taken.
12691 Zephyr must be compiled with the DEBUG_THREAD_INFO option. This will generate some symbols
12692 with information needed in order to build the list of threads.
12694 FreeRTOS and uC/OS-III RTOSes may require additional OpenOCD-specific file to be linked
12695 along with the project:
12697 @table @code
12698 @item FreeRTOS
12699 contrib/rtos-helpers/FreeRTOS-openocd.c
12700 @item uC/OS-III
12701 contrib/rtos-helpers/uCOS-III-openocd.c
12702 @end table
12704 @anchor{usingopenocdsmpwithgdb}
12705 @section Using OpenOCD SMP with GDB
12706 @cindex SMP
12707 @cindex RTOS
12708 @cindex hwthread
12709 OpenOCD includes a pseudo RTOS called @emph{hwthread} that presents CPU cores
12710 ("hardware threads") in an SMP system as threads to GDB. With this extension,
12711 GDB can be used to inspect the state of an SMP system in a natural way.
12712 After halting the system, using the GDB command @command{info threads} will
12713 list the context of each active CPU core in the system. GDB's @command{thread}
12714 command can be used to switch the view to a different CPU core.
12715 The @command{step} and @command{stepi} commands can be used to step a specific core
12716 while other cores are free-running or remain halted, depending on the
12717 scheduler-locking mode configured in GDB.
12719 @node Tcl Scripting API
12720 @chapter Tcl Scripting API
12721 @cindex Tcl Scripting API
12722 @cindex Tcl scripts
12723 @section API rules
12725 Tcl commands are stateless; e.g. the @command{telnet} command has
12726 a concept of currently active target, the Tcl API proc's take this sort
12727 of state information as an argument to each proc.
12729 There are three main types of return values: single value, name value
12730 pair list and lists.
12732 Name value pair. The proc 'foo' below returns a name/value pair
12733 list.
12735 @example
12736 >  set foo(me)  Duane
12737 >  set foo(you) Oyvind
12738 >  set foo(mouse) Micky
12739 >  set foo(duck) Donald
12740 @end example
12742 If one does this:
12744 @example
12745 >  set foo
12746 @end example
12748 The result is:
12750 @example
12751 me Duane you Oyvind mouse Micky duck Donald
12752 @end example
12754 Thus, to get the names of the associative array is easy:
12756 @verbatim
12757 foreach { name value } [set foo] {
12758         puts "Name: $name, Value: $value"
12760 @end verbatim
12762 Lists returned should be relatively small. Otherwise, a range
12763 should be passed in to the proc in question.
12765 @section Internal low-level Commands
12767 By "low-level", we mean commands that a human would typically not
12768 invoke directly.
12770 @itemize
12771 @item @b{flash banks} <@var{driver}> <@var{base}> <@var{size}> <@var{chip_width}> <@var{bus_width}> <@var{target}> [@option{driver options} ...]
12773 Return information about the flash banks
12775 @item @b{capture} <@var{command}>
12777 Run <@var{command}> and return full log output that was produced during
12778 its execution together with the command output. Example:
12780 @example
12781 > capture "reset init"
12782 @end example
12784 @end itemize
12786 OpenOCD commands can consist of two words, e.g. "flash banks". The
12787 @file{startup.tcl} "unknown" proc will translate this into a Tcl proc
12788 called "flash_banks".
12790 @section Tcl RPC server
12791 @cindex RPC
12793 OpenOCD provides a simple RPC server that allows to run arbitrary Tcl
12794 commands and receive the results.
12796 To access it, your application needs to connect to a configured TCP port
12797 (see @command{tcl port}). Then it can pass any string to the
12798 interpreter terminating it with @code{0x1a} and wait for the return
12799 value (it will be terminated with @code{0x1a} as well). This can be
12800 repeated as many times as desired without reopening the connection.
12802 It is not needed anymore to prefix the OpenOCD commands with
12803 @code{ocd_} to get the results back. But sometimes you might need the
12804 @command{capture} command.
12806 See @file{contrib/rpc_examples/} for specific client implementations.
12808 @section Tcl RPC server notifications
12809 @cindex RPC Notifications
12811 Notifications are sent asynchronously to other commands being executed over
12812 the RPC server, so the port must be polled continuously.
12814 Target event, state and reset notifications are emitted as Tcl associative arrays
12815 in the following format.
12817 @verbatim
12818 type target_event event [event-name]
12819 type target_state state [state-name]
12820 type target_reset mode [reset-mode]
12821 @end verbatim
12823 @deffn {Command} {tcl notifications} [on/off]
12824 Toggle output of target notifications to the current Tcl RPC server.
12825 Only available from the Tcl RPC server.
12826 Defaults to off.
12828 @end deffn
12830 @section Tcl RPC server trace output
12831 @cindex RPC trace output
12833 Trace data is sent asynchronously to other commands being executed over
12834 the RPC server, so the port must be polled continuously.
12836 Target trace data is emitted as a Tcl associative array in the following format.
12838 @verbatim
12839 type target_trace data [trace-data-hex-encoded]
12840 @end verbatim
12842 @deffn {Command} {tcl trace} [on/off]
12843 Toggle output of target trace data to the current Tcl RPC server.
12844 Only available from the Tcl RPC server.
12845 Defaults to off.
12847 See an example application here:
12848 @url{https://github.com/apmorton/OpenOcdTraceUtil} [OpenOcdTraceUtil]
12850 @end deffn
12852 @node FAQ
12853 @chapter FAQ
12854 @cindex faq
12855 @enumerate
12856 @anchor{faqrtck}
12857 @item @b{RTCK, also known as: Adaptive Clocking - What is it?}
12858 @cindex RTCK
12859 @cindex adaptive clocking
12862 In digital circuit design it is often referred to as ``clock
12863 synchronisation'' the JTAG interface uses one clock (TCK or TCLK)
12864 operating at some speed, your CPU target is operating at another.
12865 The two clocks are not synchronised, they are ``asynchronous''
12867 In order for the two to work together they must be synchronised
12868 well enough to work; JTAG can't go ten times faster than the CPU,
12869 for example. There are 2 basic options:
12870 @enumerate
12871 @item
12872 Use a special "adaptive clocking" circuit to change the JTAG
12873 clock rate to match what the CPU currently supports.
12874 @item
12875 The JTAG clock must be fixed at some speed that's enough slower than
12876 the CPU clock that all TMS and TDI transitions can be detected.
12877 @end enumerate
12879 @b{Does this really matter?} For some chips and some situations, this
12880 is a non-issue, like a 500MHz ARM926 with a 5 MHz JTAG link;
12881 the CPU has no difficulty keeping up with JTAG.
12882 Startup sequences are often problematic though, as are other
12883 situations where the CPU clock rate changes (perhaps to save
12884 power).
12886 For example, Atmel AT91SAM chips start operation from reset with
12887 a 32kHz system clock. Boot firmware may activate the main oscillator
12888 and PLL before switching to a faster clock (perhaps that 500 MHz
12889 ARM926 scenario).
12890 If you're using JTAG to debug that startup sequence, you must slow
12891 the JTAG clock to sometimes 1 to 4kHz. After startup completes,
12892 JTAG can use a faster clock.
12894 Consider also debugging a 500MHz ARM926 hand held battery powered
12895 device that enters a low power ``deep sleep'' mode, at 32kHz CPU
12896 clock, between keystrokes unless it has work to do. When would
12897 that 5 MHz JTAG clock be usable?
12899 @b{Solution #1 - A special circuit}
12901 In order to make use of this,
12902 your CPU, board, and JTAG adapter must all support the RTCK
12903 feature. Not all of them support this; keep reading!
12905 The RTCK ("Return TCK") signal in some ARM chips is used to help with
12906 this problem. ARM has a good description of the problem described at
12907 this link: @url{http://www.arm.com/support/faqdev/4170.html} [checked
12908 28/nov/2008]. Link title: ``How does the JTAG synchronisation logic
12909 work? / how does adaptive clocking work?''.
12911 The nice thing about adaptive clocking is that ``battery powered hand
12912 held device example'' - the adaptiveness works perfectly all the
12913 time. One can set a break point or halt the system in the deep power
12914 down code, slow step out until the system speeds up.
12916 Note that adaptive clocking may also need to work at the board level,
12917 when a board-level scan chain has multiple chips.
12918 Parallel clock voting schemes are good way to implement this,
12919 both within and between chips, and can easily be implemented
12920 with a CPLD.
12921 It's not difficult to have logic fan a module's input TCK signal out
12922 to each TAP in the scan chain, and then wait until each TAP's RTCK comes
12923 back with the right polarity before changing the output RTCK signal.
12924 Texas Instruments makes some clock voting logic available
12925 for free (with no support) in VHDL form; see
12926 @url{http://tiexpressdsp.com/index.php/Adaptive_Clocking}
12928 @b{Solution #2 - Always works - but may be slower}
12930 Often this is a perfectly acceptable solution.
12932 In most simple terms: Often the JTAG clock must be 1/10 to 1/12 of
12933 the target clock speed. But what that ``magic division'' is varies
12934 depending on the chips on your board.
12935 @b{ARM rule of thumb} Most ARM based systems require an 6:1 division;
12936 ARM11 cores use an 8:1 division.
12937 @b{Xilinx rule of thumb} is 1/12 the clock speed.
12939 Note: most full speed FT2232 based JTAG adapters are limited to a
12940 maximum of 6MHz. The ones using USB high speed chips (FT2232H)
12941 often support faster clock rates (and adaptive clocking).
12943 You can still debug the 'low power' situations - you just need to
12944 either use a fixed and very slow JTAG clock rate ... or else
12945 manually adjust the clock speed at every step. (Adjusting is painful
12946 and tedious, and is not always practical.)
12948 It is however easy to ``code your way around it'' - i.e.: Cheat a little,
12949 have a special debug mode in your application that does a ``high power
12950 sleep''. If you are careful - 98% of your problems can be debugged
12951 this way.
12953 Note that on ARM you may need to avoid using the @emph{wait for interrupt}
12954 operation in your idle loops even if you don't otherwise change the CPU
12955 clock rate.
12956 That operation gates the CPU clock, and thus the JTAG clock; which
12957 prevents JTAG access. One consequence is not being able to @command{halt}
12958 cores which are executing that @emph{wait for interrupt} operation.
12960 To set the JTAG frequency use the command:
12962 @example
12963 # Example: 1.234MHz
12964 adapter speed 1234
12965 @end example
12968 @item @b{Win32 Pathnames} Why don't backslashes work in Windows paths?
12970 OpenOCD uses Tcl and a backslash is an escape char. Use @{ and @}
12971 around Windows filenames.
12973 @example
12974 > echo \a
12976 > echo @{\a@}
12978 > echo "\a"
12981 @end example
12984 @item @b{Missing: cygwin1.dll} OpenOCD complains about a missing cygwin1.dll.
12986 Make sure you have Cygwin installed, or at least a version of OpenOCD that
12987 claims to come with all the necessary DLLs. When using Cygwin, try launching
12988 OpenOCD from the Cygwin shell.
12990 @item @b{Breakpoint Issue} I'm trying to set a breakpoint using GDB (or a front-end like Insight or
12991 Eclipse), but OpenOCD complains that "Info: arm7_9_common.c:213
12992 arm7_9_add_breakpoint(): sw breakpoint requested, but software breakpoints not enabled".
12994 GDB issues software breakpoints when a normal breakpoint is requested, or to implement
12995 source-line single-stepping. On ARMv4T systems, like ARM7TDMI, ARM720T or ARM920T,
12996 software breakpoints consume one of the two available hardware breakpoints.
12998 @item @b{LPC2000 Flash} When erasing or writing LPC2000 on-chip flash, the operation fails at random.
13000 Make sure the core frequency specified in the @option{flash lpc2000} line matches the
13001 clock at the time you're programming the flash. If you've specified the crystal's
13002 frequency, make sure the PLL is disabled. If you've specified the full core speed
13003 (e.g. 60MHz), make sure the PLL is enabled.
13005 @item @b{Amontec Chameleon} When debugging using an Amontec Chameleon in its JTAG Accelerator configuration,
13006 I keep getting "Error: amt_jtagaccel.c:184 amt_wait_scan_busy(): amt_jtagaccel timed
13007 out while waiting for end of scan, rtck was disabled".
13009 Make sure your PC's parallel port operates in EPP mode. You might have to try several
13010 settings in your PC BIOS (ECP, EPP, and different versions of those).
13012 @item @b{Data Aborts} When debugging with OpenOCD and GDB (plain GDB, Insight, or Eclipse),
13013 I get lots of "Error: arm7_9_common.c:1771 arm7_9_read_memory():
13014 memory read caused data abort".
13016 The errors are non-fatal, and are the result of GDB trying to trace stack frames
13017 beyond the last valid frame. It might be possible to prevent this by setting up
13018 a proper "initial" stack frame, if you happen to know what exactly has to
13019 be done, feel free to add this here.
13021 @b{Simple:} In your startup code - push 8 registers of zeros onto the
13022 stack before calling main(). What GDB is doing is ``climbing'' the run
13023 time stack by reading various values on the stack using the standard
13024 call frame for the target. GDB keeps going - until one of 2 things
13025 happen @b{#1} an invalid frame is found, or @b{#2} some huge number of
13026 stackframes have been processed. By pushing zeros on the stack, GDB
13027 gracefully stops.
13029 @b{Debugging Interrupt Service Routines} - In your ISR before you call
13030 your C code, do the same - artificially push some zeros onto the stack,
13031 remember to pop them off when the ISR is done.
13033 @b{Also note:} If you have a multi-threaded operating system, they
13034 often do not @b{in the interest of saving memory} waste these few
13035 bytes. Painful...
13038 @item @b{JTAG Reset Config} I get the following message in the OpenOCD console (or log file):
13039 "Warning: arm7_9_common.c:679 arm7_9_assert_reset(): srst resets test logic, too".
13041 This warning doesn't indicate any serious problem, as long as you don't want to
13042 debug your core right out of reset. Your .cfg file specified @option{reset_config
13043 trst_and_srst srst_pulls_trst} to tell OpenOCD that either your board,
13044 your debugger or your target uC (e.g. LPC2000) can't assert the two reset signals
13045 independently. With this setup, it's not possible to halt the core right out of
13046 reset, everything else should work fine.
13048 @item @b{USB Power} When using OpenOCD in conjunction with Amontec JTAGkey and the Yagarto
13049 toolchain (Eclipse, arm-elf-gcc, arm-elf-gdb), the debugging seems to be
13050 unstable. When single-stepping over large blocks of code, GDB and OpenOCD
13051 quit with an error message. Is there a stability issue with OpenOCD?
13053 No, this is not a stability issue concerning OpenOCD. Most users have solved
13054 this issue by simply using a self-powered USB hub, which they connect their
13055 Amontec JTAGkey to. Apparently, some computers do not provide a USB power
13056 supply stable enough for the Amontec JTAGkey to be operated.
13058 @b{Laptops running on battery have this problem too...}
13060 @item @b{GDB Disconnects} When using the Amontec JTAGkey, sometimes OpenOCD crashes with the following
13061 error message: "Error: gdb_server.c:101 gdb_get_char(): read: 10054".
13062 What does that mean and what might be the reason for this?
13064 Error code 10054 corresponds to WSAECONNRESET, which means that the debugger (GDB)
13065 has closed the connection to OpenOCD. This might be a GDB issue.
13067 @item @b{LPC2000 Flash} In the configuration file in the section where flash device configurations
13068 are described, there is a parameter for specifying the clock frequency
13069 for LPC2000 internal flash devices (e.g. @option{flash bank $_FLASHNAME lpc2000
13070 0x0 0x40000 0 0 $_TARGETNAME lpc2000_v1 14746 calc_checksum}), which must be
13071 specified in kilohertz. However, I do have a quartz crystal of a
13072 frequency that contains fractions of kilohertz (e.g. 14,745,600 Hz,
13073 i.e. 14,745.600 kHz). Is it possible to specify real numbers for the
13074 clock frequency?
13076 No. The clock frequency specified here must be given as an integral number.
13077 However, this clock frequency is used by the In-Application-Programming (IAP)
13078 routines of the LPC2000 family only, which seems to be very tolerant concerning
13079 the given clock frequency, so a slight difference between the specified clock
13080 frequency and the actual clock frequency will not cause any trouble.
13082 @item @b{Command Order} Do I have to keep a specific order for the commands in the configuration file?
13084 Well, yes and no. Commands can be given in arbitrary order, yet the
13085 devices listed for the JTAG scan chain must be given in the right
13086 order (jtag newdevice), with the device closest to the TDO-Pin being
13087 listed first. In general, whenever objects of the same type exist
13088 which require an index number, then these objects must be given in the
13089 right order (jtag newtap, targets and flash banks - a target
13090 references a jtag newtap and a flash bank references a target).
13092 You can use the ``scan_chain'' command to verify and display the tap order.
13094 Also, some commands can't execute until after @command{init} has been
13095 processed. Such commands include @command{nand probe} and everything
13096 else that needs to write to controller registers, perhaps for setting
13097 up DRAM and loading it with code.
13099 @anchor{faqtaporder}
13100 @item @b{JTAG TAP Order} Do I have to declare the TAPS in some
13101 particular order?
13103 Yes; whenever you have more than one, you must declare them in
13104 the same order used by the hardware.
13106 Many newer devices have multiple JTAG TAPs. For example:
13107 STMicroelectronics STM32 chips have two TAPs, a ``boundary scan TAP'' and
13108 ``Cortex-M3'' TAP. Example: The STM32 reference manual, Document ID:
13109 RM0008, Section 26.5, Figure 259, page 651/681, the ``TDI'' pin is
13110 connected to the boundary scan TAP, which then connects to the
13111 Cortex-M3 TAP, which then connects to the TDO pin.
13113 Thus, the proper order for the STM32 chip is: (1) The Cortex-M3, then
13114 (2) The boundary scan TAP. If your board includes an additional JTAG
13115 chip in the scan chain (for example a Xilinx CPLD or FPGA) you could
13116 place it before or after the STM32 chip in the chain. For example:
13118 @itemize @bullet
13119 @item OpenOCD_TDI(output) -> STM32 TDI Pin (BS Input)
13120 @item STM32 BS TDO (output) -> STM32 Cortex-M3 TDI (input)
13121 @item STM32 Cortex-M3 TDO (output) -> SM32 TDO Pin
13122 @item STM32 TDO Pin (output) -> Xilinx TDI Pin (input)
13123 @item Xilinx TDO Pin -> OpenOCD TDO (input)
13124 @end itemize
13126 The ``jtag device'' commands would thus be in the order shown below. Note:
13128 @itemize @bullet
13129 @item jtag newtap Xilinx tap -irlen ...
13130 @item jtag newtap stm32  cpu -irlen ...
13131 @item jtag newtap stm32  bs  -irlen ...
13132 @item # Create the debug target and say where it is
13133 @item target create stm32.cpu -chain-position stm32.cpu ...
13134 @end itemize
13137 @item @b{SYSCOMP} Sometimes my debugging session terminates with an error. When I look into the
13138 log file, I can see these error messages: Error: arm7_9_common.c:561
13139 arm7_9_execute_sys_speed(): timeout waiting for SYSCOMP
13141 TODO.
13143 @end enumerate
13145 @node Tcl Crash Course
13146 @chapter Tcl Crash Course
13147 @cindex Tcl
13149 Not everyone knows Tcl - this is not intended to be a replacement for
13150 learning Tcl, the intent of this chapter is to give you some idea of
13151 how the Tcl scripts work.
13153 This chapter is written with two audiences in mind. (1) OpenOCD users
13154 who need to understand a bit more of how Jim-Tcl works so they can do
13155 something useful, and (2) those that want to add a new command to
13156 OpenOCD.
13158 @section Tcl Rule #1
13159 There is a famous joke, it goes like this:
13160 @enumerate
13161 @item Rule #1: The wife is always correct
13162 @item Rule #2: If you think otherwise, See Rule #1
13163 @end enumerate
13165 The Tcl equal is this:
13167 @enumerate
13168 @item Rule #1: Everything is a string
13169 @item Rule #2: If you think otherwise, See Rule #1
13170 @end enumerate
13172 As in the famous joke, the consequences of Rule #1 are profound. Once
13173 you understand Rule #1, you will understand Tcl.
13175 @section Tcl Rule #1b
13176 There is a second pair of rules.
13177 @enumerate
13178 @item Rule #1: Control flow does not exist. Only commands
13179 @* For example: the classic FOR loop or IF statement is not a control
13180 flow item, they are commands, there is no such thing as control flow
13181 in Tcl.
13182 @item Rule #2: If you think otherwise, See Rule #1
13183 @* Actually what happens is this: There are commands that by
13184 convention, act like control flow key words in other languages. One of
13185 those commands is the word ``for'', another command is ``if''.
13186 @end enumerate
13188 @section Per Rule #1 - All Results are strings
13189 Every Tcl command results in a string. The word ``result'' is used
13190 deliberately. No result is just an empty string. Remember: @i{Rule #1 -
13191 Everything is a string}
13193 @section Tcl Quoting Operators
13194 In life of a Tcl script, there are two important periods of time, the
13195 difference is subtle.
13196 @enumerate
13197 @item Parse Time
13198 @item Evaluation Time
13199 @end enumerate
13201 The two key items here are how ``quoted things'' work in Tcl. Tcl has
13202 three primary quoting constructs, the [square-brackets] the
13203 @{curly-braces@} and ``double-quotes''
13205 By now you should know $VARIABLES always start with a $DOLLAR
13206 sign. BTW: To set a variable, you actually use the command ``set'', as
13207 in ``set VARNAME VALUE'' much like the ancient BASIC language ``let x
13208 = 1'' statement, but without the equal sign.
13210 @itemize @bullet
13211 @item @b{[square-brackets]}
13212 @* @b{[square-brackets]} are command substitutions. It operates much
13213 like Unix Shell `back-ticks`. The result of a [square-bracket]
13214 operation is exactly 1 string. @i{Remember Rule #1 - Everything is a
13215 string}. These two statements are roughly identical:
13216 @example
13217     # bash example
13218     X=`date`
13219     echo "The Date is: $X"
13220     # Tcl example
13221     set X [date]
13222     puts "The Date is: $X"
13223 @end example
13224 @item @b{``double-quoted-things''}
13225 @* @b{``double-quoted-things''} are just simply quoted
13226 text. $VARIABLES and [square-brackets] are expanded in place - the
13227 result however is exactly 1 string. @i{Remember Rule #1 - Everything
13228 is a string}
13229 @example
13230     set x "Dinner"
13231     puts "It is now \"[date]\", $x is in 1 hour"
13232 @end example
13233 @item @b{@{Curly-Braces@}}
13234 @*@b{@{Curly-Braces@}} are magic: $VARIABLES and [square-brackets] are
13235 parsed, but are NOT expanded or executed. @{Curly-Braces@} are like
13236 'single-quote' operators in BASH shell scripts, with the added
13237 feature: @{curly-braces@} can be nested, single quotes can not. @{@{@{this is
13238 nested 3 times@}@}@} NOTE: [date] is a bad example;
13239 at this writing, Jim/OpenOCD does not have a date command.
13240 @end itemize
13242 @section Consequences of Rule 1/2/3/4
13244 The consequences of Rule 1 are profound.
13246 @subsection Tokenisation & Execution.
13248 Of course, whitespace, blank lines and #comment lines are handled in
13249 the normal way.
13251 As a script is parsed, each (multi) line in the script file is
13252 tokenised and according to the quoting rules. After tokenisation, that
13253 line is immediately executed.
13255 Multi line statements end with one or more ``still-open''
13256 @{curly-braces@} which - eventually - closes a few lines later.
13258 @subsection Command Execution
13260 Remember earlier: There are no ``control flow''
13261 statements in Tcl. Instead there are COMMANDS that simply act like
13262 control flow operators.
13264 Commands are executed like this:
13266 @enumerate
13267 @item Parse the next line into (argc) and (argv[]).
13268 @item Look up (argv[0]) in a table and call its function.
13269 @item Repeat until End Of File.
13270 @end enumerate
13272 It sort of works like this:
13273 @example
13274     for(;;)@{
13275         ReadAndParse( &argc, &argv );
13277         cmdPtr = LookupCommand( argv[0] );
13279         (*cmdPtr->Execute)( argc, argv );
13280     @}
13281 @end example
13283 When the command ``proc'' is parsed (which creates a procedure
13284 function) it gets 3 parameters on the command line. @b{1} the name of
13285 the proc (function), @b{2} the list of parameters, and @b{3} the body
13286 of the function. Note the choice of words: LIST and BODY. The PROC
13287 command stores these items in a table somewhere so it can be found by
13288 ``LookupCommand()''
13290 @subsection The FOR command
13292 The most interesting command to look at is the FOR command. In Tcl,
13293 the FOR command is normally implemented in C. Remember, FOR is a
13294 command just like any other command.
13296 When the ascii text containing the FOR command is parsed, the parser
13297 produces 5 parameter strings, @i{(If in doubt: Refer to Rule #1)} they
13298 are:
13300 @enumerate 0
13301 @item The ascii text 'for'
13302 @item The start text
13303 @item The test expression
13304 @item The next text
13305 @item The body text
13306 @end enumerate
13308 Sort of reminds you of ``main( int argc, char **argv )'' does it not?
13309 Remember @i{Rule #1 - Everything is a string.} The key point is this:
13310 Often many of those parameters are in @{curly-braces@} - thus the
13311 variables inside are not expanded or replaced until later.
13313 Remember that every Tcl command looks like the classic ``main( argc,
13314 argv )'' function in C. In JimTCL - they actually look like this:
13316 @example
13318 MyCommand( Jim_Interp *interp,
13319            int *argc,
13320            Jim_Obj * const *argvs );
13321 @end example
13323 Real Tcl is nearly identical. Although the newer versions have
13324 introduced a byte-code parser and interpreter, but at the core, it
13325 still operates in the same basic way.
13327 @subsection FOR command implementation
13329 To understand Tcl it is perhaps most helpful to see the FOR
13330 command. Remember, it is a COMMAND not a control flow structure.
13332 In Tcl there are two underlying C helper functions.
13334 Remember Rule #1 - You are a string.
13336 The @b{first} helper parses and executes commands found in an ascii
13337 string. Commands can be separated by semicolons, or newlines. While
13338 parsing, variables are expanded via the quoting rules.
13340 The @b{second} helper evaluates an ascii string as a numerical
13341 expression and returns a value.
13343 Here is an example of how the @b{FOR} command could be
13344 implemented. The pseudo code below does not show error handling.
13345 @example
13346 void Execute_AsciiString( void *interp, const char *string );
13348 int Evaluate_AsciiExpression( void *interp, const char *string );
13351 MyForCommand( void *interp,
13352               int argc,
13353               char **argv )
13355    if( argc != 5 )@{
13356        SetResult( interp, "WRONG number of parameters");
13357        return ERROR;
13358    @}
13360    // argv[0] = the ascii string just like C
13362    // Execute the start statement.
13363    Execute_AsciiString( interp, argv[1] );
13365    // Top of loop test
13366    for(;;)@{
13367         i = Evaluate_AsciiExpression(interp, argv[2]);
13368         if( i == 0 )
13369             break;
13371         // Execute the body
13372         Execute_AsciiString( interp, argv[3] );
13374         // Execute the LOOP part
13375         Execute_AsciiString( interp, argv[4] );
13376     @}
13378     // Return no error
13379     SetResult( interp, "" );
13380     return SUCCESS;
13382 @end example
13384 Every other command IF, WHILE, FORMAT, PUTS, EXPR, everything works
13385 in the same basic way.
13387 @section OpenOCD Tcl Usage
13389 @subsection source and find commands
13390 @b{Where:} In many configuration files
13391 @* Example: @b{ source [find FILENAME] }
13392 @*Remember the parsing rules
13393 @enumerate
13394 @item The @command{find} command is in square brackets,
13395 and is executed with the parameter FILENAME. It should find and return
13396 the full path to a file with that name; it uses an internal search path.
13397 The RESULT is a string, which is substituted into the command line in
13398 place of the bracketed @command{find} command.
13399 (Don't try to use a FILENAME which includes the "#" character.
13400 That character begins Tcl comments.)
13401 @item The @command{source} command is executed with the resulting filename;
13402 it reads a file and executes as a script.
13403 @end enumerate
13404 @subsection format command
13405 @b{Where:} Generally occurs in numerous places.
13406 @* Tcl has no command like @b{printf()}, instead it has @b{format}, which is really more like
13407 @b{sprintf()}.
13408 @b{Example}
13409 @example
13410     set x 6
13411     set y 7
13412     puts [format "The answer: %d" [expr @{$x * $y@}]]
13413 @end example
13414 @enumerate
13415 @item The SET command creates 2 variables, X and Y.
13416 @item The double [nested] EXPR command performs math
13417 @* The EXPR command produces numerical result as a string.
13418 @* Refer to Rule #1
13419 @item The format command is executed, producing a single string
13420 @* Refer to Rule #1.
13421 @item The PUTS command outputs the text.
13422 @end enumerate
13423 @subsection Body or Inlined Text
13424 @b{Where:} Various TARGET scripts.
13425 @example
13426 #1 Good
13427    proc someproc @{@} @{
13428        ... multiple lines of stuff ...
13429    @}
13430    $_TARGETNAME configure -event FOO someproc
13431 #2 Good - no variables
13432    $_TARGETNAME configure -event foo "this ; that;"
13433 #3 Good Curly Braces
13434    $_TARGETNAME configure -event FOO @{
13435         puts "Time: [date]"
13436    @}
13437 #4 DANGER DANGER DANGER
13438    $_TARGETNAME configure -event foo "puts \"Time: [date]\""
13439 @end example
13440 @enumerate
13441 @item The $_TARGETNAME is an OpenOCD variable convention.
13442 @*@b{$_TARGETNAME} represents the last target created, the value changes
13443 each time a new target is created. Remember the parsing rules. When
13444 the ascii text is parsed, the @b{$_TARGETNAME} becomes a simple string,
13445 the name of the target which happens to be a TARGET (object)
13446 command.
13447 @item The 2nd parameter to the @option{-event} parameter is a TCBODY
13448 @*There are 4 examples:
13449 @enumerate
13450 @item The TCLBODY is a simple string that happens to be a proc name
13451 @item The TCLBODY is several simple commands separated by semicolons
13452 @item The TCLBODY is a multi-line @{curly-brace@} quoted string
13453 @item The TCLBODY is a string with variables that get expanded.
13454 @end enumerate
13456 In the end, when the target event FOO occurs the TCLBODY is
13457 evaluated. Method @b{#1} and @b{#2} are functionally identical. For
13458 Method @b{#3} and @b{#4} it is more interesting. What is the TCLBODY?
13460 Remember the parsing rules. In case #3, @{curly-braces@} mean the
13461 $VARS and [square-brackets] are expanded later, when the EVENT occurs,
13462 and the text is evaluated. In case #4, they are replaced before the
13463 ``Target Object Command'' is executed. This occurs at the same time
13464 $_TARGETNAME is replaced. In case #4 the date will never
13465 change. @{BTW: [date] is a bad example; at this writing,
13466 Jim/OpenOCD does not have a date command@}
13467 @end enumerate
13468 @subsection Global Variables
13469 @b{Where:} You might discover this when writing your own procs @* In
13470 simple terms: Inside a PROC, if you need to access a global variable
13471 you must say so. See also ``upvar''. Example:
13472 @example
13473 proc myproc @{ @} @{
13474      set y 0 #Local variable Y
13475      global x #Global variable X
13476      puts [format "X=%d, Y=%d" $x $y]
13478 @end example
13479 @section Other Tcl Hacks
13480 @b{Dynamic variable creation}
13481 @example
13482 # Dynamically create a bunch of variables.
13483 for @{ set x 0 @} @{ $x < 32 @} @{ set x [expr @{$x + 1@}]@} @{
13484     # Create var name
13485     set vn [format "BIT%d" $x]
13486     # Make it a global
13487     global $vn
13488     # Set it.
13489     set $vn [expr @{1 << $x@}]
13491 @end example
13492 @b{Dynamic proc/command creation}
13493 @example
13494 # One "X" function - 5 uart functions.
13495 foreach who @{A B C D E@}
13496    proc [format "show_uart%c" $who] @{ @} "show_UARTx $who"
13498 @end example
13500 @node License
13501 @appendix The GNU Free Documentation License.
13502 @include fdl.texi
13504 @node OpenOCD Concept Index
13505 @comment DO NOT use the plain word ``Index'', reason: CYGWIN filename
13506 @comment case issue with ``Index.html'' and ``index.html''
13507 @comment Occurs when creating ``--html --no-split'' output
13508 @comment This fix is based on: http://sourceware.org/ml/binutils/2006-05/msg00215.html
13509 @unnumbered OpenOCD Concept Index
13511 @printindex cp
13513 @node Command and Driver Index
13514 @unnumbered Command and Driver Index
13515 @printindex fn
13517 @bye