aarch64: Correct target state for hardware step
[openocd.git] / tcl / target / lpc2460.cfg
blob69fdc4aafcb43f57230f46063aabccc178f3f4b6
1 # NXP LPC2460 ARM7TDMI-S with 98kB SRAM (16kB for ETH, 16kB for DMA, 2kB for RTC), clocked with 4MHz internal oscillator
3 source [find target/lpc2xxx.cfg]
5 # parameters:
6 # - core_freq_khz - frequency of core in kHz during flashing, usually equal to connected crystal or internal oscillator, e.g. 12000
7 # - adapter_freq_khz - frequency of debug adapter in kHz, should be 8x slower than core_freq_khz, e.g. 1000
9 proc setup_lpc2460 {core_freq_khz adapter_freq_khz} {
10         # 64kB SRAM
11         # setup_lpc2xxx <chip_name> <cputapid> <flash_size> <flash_variant> <workarea_size> <core_freq_khz> <adapter_freq_khz>
12         setup_lpc2xxx lpc2460 0x4f1f0f0f 0 lpc2000_v2 0x10000 $core_freq_khz $adapter_freq_khz
15 proc init_targets {} {
16         # default to core clocked with 4MHz internal oscillator
17         echo "Warning - assuming default core clock 4MHz! Flashing may fail if actual core clock is different."
18         
19         # setup_lpc2460 <core_freq_khz> <adapter_freq_khz>
20         setup_lpc2460 4000 500