[ARM] More MVE load/store tests for offsets around the negative limit. NFC
[llvm-core.git] / test / CodeGen / Thumb2 / LowOverheadLoops / revert-after-call.mir
blob6e89662080f191be493e96bb5f28ada43f928a9d
1 # RUN: llc -mtriple=thumbv8.1m.main %s -run-pass=arm-low-overhead-loops --verify-machineinstrs -o - | FileCheck %s
3 # CHECK: while.body:
4 # CHECK-NOT: t2DLS
5 # CHECK-NOT: t2LEUpdate
7 --- |
8   ; ModuleID = '/home/sampar01/src/llvm/test/CodeGen/Thumb2/LowOverheadLoops/revert-after-call.ll'
9   source_filename = "/home/sampar01/src/llvm/test/CodeGen/Thumb2/LowOverheadLoops/revert-after-call.ll"
10   target datalayout = "e-m:e-p:32:32-Fi8-i64:64-v128:64:128-a:0:32-n32-S64"
11   target triple = "thumbv8.1m.main"
12   
13   define i32 @skip_spill(i32 %n) #0 {
14   entry:
15     %cmp6 = icmp eq i32 %n, 0
16     br i1 %cmp6, label %while.end, label %while.body.preheader
17   
18   while.body.preheader:                             ; preds = %entry
19     call void @llvm.set.loop.iterations.i32(i32 %n)
20     br label %while.body
21   
22   while.body:                                       ; preds = %while.body, %while.body.preheader
23     %res.07 = phi i32 [ %add, %while.body ], [ 0, %while.body.preheader ]
24     %0 = phi i32 [ %n, %while.body.preheader ], [ %1, %while.body ]
25     %call = tail call i32 bitcast (i32 (...)* @bar to i32 ()*)()
26     %add = add nsw i32 %call, %res.07
27     %1 = call i32 @llvm.loop.decrement.reg.i32.i32.i32(i32 %0, i32 1)
28     %2 = icmp ne i32 %1, 0
29     br i1 %2, label %while.body, label %while.end
30   
31   while.end:                                        ; preds = %while.body, %entry
32     %res.0.lcssa = phi i32 [ 0, %entry ], [ %add, %while.body ]
33     ret i32 %res.0.lcssa
34   }
35   
36   declare i32 @bar(...) local_unnamed_addr #0
37   
38   ; Function Attrs: noduplicate nounwind
39   declare void @llvm.set.loop.iterations.i32(i32) #1
40   
41   ; Function Attrs: noduplicate nounwind
42   declare i32 @llvm.loop.decrement.reg.i32.i32.i32(i32, i32) #1
43   
44   ; Function Attrs: nounwind
45   declare void @llvm.stackprotector(i8*, i8**) #2
46   
47   attributes #0 = { "target-features"="+mve.fp" }
48   attributes #1 = { noduplicate nounwind }
49   attributes #2 = { nounwind }
51 ...
52 ---
53 name:            skip_spill
54 alignment:       1
55 exposesReturnsTwice: false
56 legalized:       false
57 regBankSelected: false
58 selected:        false
59 failedISel:      false
60 tracksRegLiveness: false
61 hasWinCFI:       false
62 registers:       []
63 liveins:
64   - { reg: '$r0', virtual-reg: '' }
65 frameInfo:
66   isFrameAddressTaken: false
67   isReturnAddressTaken: false
68   hasStackMap:     false
69   hasPatchPoint:   false
70   stackSize:       16
71   offsetAdjustment: 0
72   maxAlignment:    4
73   adjustsStack:    true
74   hasCalls:        true
75   stackProtector:  ''
76   maxCallFrameSize: 0
77   cvBytesOfCalleeSavedRegisters: 0
78   hasOpaqueSPAdjustment: false
79   hasVAStart:      false
80   hasMustTailInVarArgFunc: false
81   localFrameSize:  0
82   savePoint:       ''
83   restorePoint:    ''
84 fixedStack:      []
85 stack:
86   - { id: 0, name: '', type: spill-slot, offset: -4, size: 4, alignment: 4, 
87       stack-id: default, callee-saved-register: '$lr', callee-saved-restored: false, 
88       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
89   - { id: 1, name: '', type: spill-slot, offset: -8, size: 4, alignment: 4, 
90       stack-id: default, callee-saved-register: '$r7', callee-saved-restored: true, 
91       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
92   - { id: 2, name: '', type: spill-slot, offset: -12, size: 4, alignment: 4, 
93       stack-id: default, callee-saved-register: '$r5', callee-saved-restored: true, 
94       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
95   - { id: 3, name: '', type: spill-slot, offset: -16, size: 4, alignment: 4, 
96       stack-id: default, callee-saved-register: '$r4', callee-saved-restored: true, 
97       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
98 callSites:       []
99 constants:       []
100 machineFunctionInfo: {}
101 body:             |
102   bb.0.entry:
103     successors: %bb.4(0x30000000), %bb.1(0x50000000)
104   
105     frame-setup tPUSH 14, $noreg, killed $r4, killed $r5, killed $r7, killed $lr, implicit-def $sp, implicit $sp
106     frame-setup CFI_INSTRUCTION def_cfa_offset 16
107     frame-setup CFI_INSTRUCTION offset $lr, -4
108     frame-setup CFI_INSTRUCTION offset $r7, -8
109     frame-setup CFI_INSTRUCTION offset $r5, -12
110     frame-setup CFI_INSTRUCTION offset $r4, -16
111     tCBZ $r0, %bb.4
112   
113   bb.1.while.body.preheader:
114     successors: %bb.2(0x80000000)
115   
116     $lr = tMOVr $r0, 14, $noreg
117     renamable $r4, dead $cpsr = tMOVi8 0, 14, $noreg
118     t2DoLoopStart killed $r0
119   
120   bb.2.while.body:
121     successors: %bb.2(0x7c000000), %bb.3(0x04000000)
122   
123     $r5 = tMOVr killed $lr, 14, $noreg
124     tBL 14, $noreg, @bar, csr_aapcs, implicit-def dead $lr, implicit $sp, implicit-def $sp, implicit-def $r0
125     $lr = tMOVr killed $r5, 14, $noreg
126     renamable $r4 = nsw tADDhirr killed renamable $r4, killed renamable $r0, 14, $noreg
127     renamable $lr = t2LoopDec killed renamable $lr, 1
128     t2LoopEnd renamable $lr, %bb.2, implicit-def dead $cpsr
129     tB %bb.3, 14, $noreg
130   
131   bb.3.while.end:
132     $r0 = tMOVr killed $r4, 14, $noreg
133     tPOP_RET 14, $noreg, def $r4, def $r5, def $r7, def $pc, implicit killed $r0
134   
135   bb.4:
136     renamable $r4, dead $cpsr = tMOVi8 0, 14, $noreg
137     $r0 = tMOVr killed $r4, 14, $noreg
138     tPOP_RET 14, $noreg, def $r4, def $r5, def $r7, def $pc, implicit killed $r0