x86: i915 needs pgprot_writecombine() and is_io_mapping_possible()
[linux-2.6/mini2440.git] / drivers / dma / Kconfig
blob48ea59e796722cea45e2421830355f349c22c939
2 # DMA engine configuration
5 menuconfig DMADEVICES
6         bool "DMA Engine support"
7         depends on !HIGHMEM64G && HAS_DMA
8         help
9           DMA engines can do asynchronous data transfers without
10           involving the host CPU.  Currently, this framework can be
11           used to offload memory copies in the network stack and
12           RAID operations in the MD driver.  This menu only presents
13           DMA Device drivers supported by the configured arch, it may
14           be empty in some cases.
16 if DMADEVICES
18 comment "DMA Devices"
20 config INTEL_IOATDMA
21         tristate "Intel I/OAT DMA support"
22         depends on PCI && X86
23         select DMA_ENGINE
24         select DCA
25         help
26           Enable support for the Intel(R) I/OAT DMA engine present
27           in recent Intel Xeon chipsets.
29           Say Y here if you have such a chipset.
31           If unsure, say N.
33 config INTEL_IOP_ADMA
34         tristate "Intel IOP ADMA support"
35         depends on ARCH_IOP32X || ARCH_IOP33X || ARCH_IOP13XX
36         select DMA_ENGINE
37         help
38           Enable support for the Intel(R) IOP Series RAID engines.
40 config DW_DMAC
41         tristate "Synopsys DesignWare AHB DMA support"
42         depends on AVR32
43         select DMA_ENGINE
44         default y if CPU_AT32AP7000
45         help
46           Support the Synopsys DesignWare AHB DMA controller.  This
47           can be integrated in chips such as the Atmel AT32ap7000.
49 config FSL_DMA
50         tristate "Freescale Elo and Elo Plus DMA support"
51         depends on FSL_SOC
52         select DMA_ENGINE
53         ---help---
54           Enable support for the Freescale Elo and Elo Plus DMA controllers.
55           The Elo is the DMA controller on some 82xx and 83xx parts, and the
56           Elo Plus is the DMA controller on 85xx and 86xx parts.
58 config MV_XOR
59         bool "Marvell XOR engine support"
60         depends on PLAT_ORION
61         select DMA_ENGINE
62         ---help---
63           Enable support for the Marvell XOR engine.
65 config MX3_IPU
66         bool "MX3x Image Processing Unit support"
67         depends on ARCH_MX3
68         select DMA_ENGINE
69         default y
70         help
71           If you plan to use the Image Processing unit in the i.MX3x, say
72           Y here. If unsure, select Y.
74 config MX3_IPU_IRQS
75         int "Number of dynamically mapped interrupts for IPU"
76         depends on MX3_IPU
77         range 2 137
78         default 4
79         help
80           Out of 137 interrupt sources on i.MX31 IPU only very few are used.
81           To avoid bloating the irq_desc[] array we allocate a sufficient
82           number of IRQ slots and map them dynamically to specific sources.
84 config DMA_ENGINE
85         bool
87 comment "DMA Clients"
88         depends on DMA_ENGINE
90 config NET_DMA
91         bool "Network: TCP receive copy offload"
92         depends on DMA_ENGINE && NET
93         default (INTEL_IOATDMA || FSL_DMA)
94         help
95           This enables the use of DMA engines in the network stack to
96           offload receive copy-to-user operations, freeing CPU cycles.
98           Say Y here if you enabled INTEL_IOATDMA or FSL_DMA, otherwise
99           say N.
101 config DMATEST
102         tristate "DMA Test client"
103         depends on DMA_ENGINE
104         help
105           Simple DMA test client. Say N unless you're debugging a
106           DMA Device driver.
108 endif