ARM: mach-gemini: remove mach/memory.h
[linux-2.6/linux-acpi-2.6/ibm-acpi-2.6.git] / arch / arm / Kconfig
blob4633cb919b8310525e65a7ee8b1c640ab6a64d55
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
40 config ARM_HAS_SG_CHAIN
41         bool
43 config HAVE_PWM
44         bool
46 config MIGHT_HAVE_PCI
47         bool
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
52 config HAVE_SCHED_CLOCK
53         bool
55 config GENERIC_GPIO
56         bool
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
62 config GENERIC_CLOCKEVENTS
63         bool
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
70 config KTIME_SCALAR
71         bool
72         default y
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
78 config HAVE_PROC_CPU
79         bool
81 config NO_IOPORT
82         bool
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
95           Say Y here if you are building a kernel for an EISA-based machine.
97           Otherwise, say N.
99 config SBUS
100         bool
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
110 config STACKTRACE_SUPPORT
111         bool
112         default y
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
119 config LOCKDEP_SUPPORT
120         bool
121         default y
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
147 config ARCH_HAS_ILOG2_U32
148         bool
150 config ARCH_HAS_ILOG2_U64
151         bool
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
163 config GENERIC_HWEIGHT
164         bool
165         default y
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
174 config ZONE_DMA
175         bool
177 config NEED_DMA_MAP_STATE
178        def_bool y
180 config GENERIC_ISA_DMA
181         bool
183 config FIQ
184         bool
186 config ARCH_MTD_XIP
187         bool
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
214 config NO_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is removed.
219 config PHYS_OFFSET
220         hex "Physical address of main memory"
221         depends on !ARM_PATCH_PHYS_VIRT && NO_MACH_MEMORY_H
222         help
223           Please provide the physical address corresponding to the
224           location of main memory in your system.
226 source "init/Kconfig"
228 source "kernel/Kconfig.freezer"
230 menu "System Type"
232 config MMU
233         bool "MMU-based Paged Memory Management Support"
234         default y
235         help
236           Select if you want MMU-based virtualised addressing space
237           support by paged memory management. If unsure, say 'Y'.
240 # The "ARM system type" choice list is ordered alphabetically by option
241 # text.  Please add new entries in the option alphabetic order.
243 choice
244         prompt "ARM system type"
245         default ARCH_VERSATILE
247 config ARCH_INTEGRATOR
248         bool "ARM Ltd. Integrator family"
249         select ARM_AMBA
250         select ARCH_HAS_CPUFREQ
251         select CLKDEV_LOOKUP
252         select HAVE_MACH_CLKDEV
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select PLAT_VERSATILE
256         select PLAT_VERSATILE_FPGA_IRQ
257         help
258           Support for ARM's Integrator platform.
260 config ARCH_REALVIEW
261         bool "ARM Ltd. RealView family"
262         select ARM_AMBA
263         select CLKDEV_LOOKUP
264         select HAVE_MACH_CLKDEV
265         select ICST
266         select GENERIC_CLOCKEVENTS
267         select ARCH_WANT_OPTIONAL_GPIOLIB
268         select PLAT_VERSATILE
269         select PLAT_VERSATILE_CLCD
270         select ARM_TIMER_SP804
271         select GPIO_PL061 if GPIOLIB
272         help
273           This enables support for ARM Ltd RealView boards.
275 config ARCH_VERSATILE
276         bool "ARM Ltd. Versatile family"
277         select ARM_AMBA
278         select ARM_VIC
279         select CLKDEV_LOOKUP
280         select HAVE_MACH_CLKDEV
281         select ICST
282         select GENERIC_CLOCKEVENTS
283         select ARCH_WANT_OPTIONAL_GPIOLIB
284         select PLAT_VERSATILE
285         select PLAT_VERSATILE_CLCD
286         select PLAT_VERSATILE_FPGA_IRQ
287         select ARM_TIMER_SP804
288         select NO_MACH_MEMORY_H
289         help
290           This enables support for ARM Ltd Versatile board.
292 config ARCH_VEXPRESS
293         bool "ARM Ltd. Versatile Express family"
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select ARM_AMBA
296         select ARM_TIMER_SP804
297         select CLKDEV_LOOKUP
298         select HAVE_MACH_CLKDEV
299         select GENERIC_CLOCKEVENTS
300         select HAVE_CLK
301         select HAVE_PATA_PLATFORM
302         select ICST
303         select PLAT_VERSATILE
304         select PLAT_VERSATILE_CLCD
305         select NO_MACH_MEMORY_H
306         help
307           This enables support for the ARM Ltd Versatile Express boards.
309 config ARCH_AT91
310         bool "Atmel AT91"
311         select ARCH_REQUIRE_GPIOLIB
312         select HAVE_CLK
313         select CLKDEV_LOOKUP
314         help
315           This enables support for systems based on the Atmel AT91RM9200,
316           AT91SAM9 and AT91CAP9 processors.
318 config ARCH_BCMRING
319         bool "Broadcom BCMRING"
320         depends on MMU
321         select CPU_V6
322         select ARM_AMBA
323         select ARM_TIMER_SP804
324         select CLKDEV_LOOKUP
325         select GENERIC_CLOCKEVENTS
326         select ARCH_WANT_OPTIONAL_GPIOLIB
327         help
328           Support for Broadcom's BCMRing platform.
330 config ARCH_CLPS711X
331         bool "Cirrus Logic CLPS711x/EP721x-based"
332         select CPU_ARM720T
333         select ARCH_USES_GETTIMEOFFSET
334         help
335           Support for Cirrus Logic 711x/721x based boards.
337 config ARCH_CNS3XXX
338         bool "Cavium Networks CNS3XXX family"
339         select CPU_V6K
340         select GENERIC_CLOCKEVENTS
341         select ARM_GIC
342         select MIGHT_HAVE_PCI
343         select PCI_DOMAINS if PCI
344         help
345           Support for Cavium Networks CNS3XXX platform.
347 config ARCH_GEMINI
348         bool "Cortina Systems Gemini"
349         select CPU_FA526
350         select ARCH_REQUIRE_GPIOLIB
351         select ARCH_USES_GETTIMEOFFSET
352         select NO_MACH_MEMORY_H
353         help
354           Support for the Cortina Systems Gemini family SoCs
356 config ARCH_PRIMA2
357         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
358         select CPU_V7
359         select GENERIC_TIME
360         select NO_IOPORT
361         select GENERIC_CLOCKEVENTS
362         select CLKDEV_LOOKUP
363         select GENERIC_IRQ_CHIP
364         select USE_OF
365         select ZONE_DMA
366         help
367           Support for CSR SiRFSoC ARM Cortex A9 Platform
369 config ARCH_EBSA110
370         bool "EBSA-110"
371         select CPU_SA110
372         select ISA
373         select NO_IOPORT
374         select ARCH_USES_GETTIMEOFFSET
375         help
376           This is an evaluation board for the StrongARM processor available
377           from Digital. It has limited hardware on-board, including an
378           Ethernet interface, two PCMCIA sockets, two serial ports and a
379           parallel port.
381 config ARCH_EP93XX
382         bool "EP93xx-based"
383         select CPU_ARM920T
384         select ARM_AMBA
385         select ARM_VIC
386         select CLKDEV_LOOKUP
387         select ARCH_REQUIRE_GPIOLIB
388         select ARCH_HAS_HOLES_MEMORYMODEL
389         select ARCH_USES_GETTIMEOFFSET
390         help
391           This enables support for the Cirrus EP93xx series of CPUs.
393 config ARCH_FOOTBRIDGE
394         bool "FootBridge"
395         select CPU_SA110
396         select FOOTBRIDGE
397         select GENERIC_CLOCKEVENTS
398         help
399           Support for systems based on the DC21285 companion chip
400           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
402 config ARCH_MXC
403         bool "Freescale MXC/iMX-based"
404         select GENERIC_CLOCKEVENTS
405         select ARCH_REQUIRE_GPIOLIB
406         select CLKDEV_LOOKUP
407         select CLKSRC_MMIO
408         select GENERIC_IRQ_CHIP
409         select HAVE_SCHED_CLOCK
410         help
411           Support for Freescale MXC/iMX-based family of processors
413 config ARCH_MXS
414         bool "Freescale MXS-based"
415         select GENERIC_CLOCKEVENTS
416         select ARCH_REQUIRE_GPIOLIB
417         select CLKDEV_LOOKUP
418         select CLKSRC_MMIO
419         help
420           Support for Freescale MXS-based family of processors
422 config ARCH_NETX
423         bool "Hilscher NetX based"
424         select CLKSRC_MMIO
425         select CPU_ARM926T
426         select ARM_VIC
427         select GENERIC_CLOCKEVENTS
428         select NO_MACH_MEMORY_H
429         help
430           This enables support for systems based on the Hilscher NetX Soc
432 config ARCH_H720X
433         bool "Hynix HMS720x-based"
434         select CPU_ARM720T
435         select ISA_DMA_API
436         select ARCH_USES_GETTIMEOFFSET
437         help
438           This enables support for systems based on the Hynix HMS720x
440 config ARCH_IOP13XX
441         bool "IOP13xx-based"
442         depends on MMU
443         select CPU_XSC3
444         select PLAT_IOP
445         select PCI
446         select ARCH_SUPPORTS_MSI
447         select VMSPLIT_1G
448         help
449           Support for Intel's IOP13XX (XScale) family of processors.
451 config ARCH_IOP32X
452         bool "IOP32x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         select NO_MACH_MEMORY_H
459         help
460           Support for Intel's 80219 and IOP32X (XScale) family of
461           processors.
463 config ARCH_IOP33X
464         bool "IOP33x-based"
465         depends on MMU
466         select CPU_XSCALE
467         select PLAT_IOP
468         select PCI
469         select ARCH_REQUIRE_GPIOLIB
470         select NO_MACH_MEMORY_H
471         help
472           Support for Intel's IOP33X (XScale) family of processors.
474 config ARCH_IXP23XX
475         bool "IXP23XX-based"
476         depends on MMU
477         select CPU_XSC3
478         select PCI
479         select ARCH_USES_GETTIMEOFFSET
480         help
481           Support for Intel's IXP23xx (XScale) family of processors.
483 config ARCH_IXP2000
484         bool "IXP2400/2800-based"
485         depends on MMU
486         select CPU_XSCALE
487         select PCI
488         select ARCH_USES_GETTIMEOFFSET
489         help
490           Support for Intel's IXP2400/2800 (XScale) family of processors.
492 config ARCH_IXP4XX
493         bool "IXP4xx-based"
494         depends on MMU
495         select CLKSRC_MMIO
496         select CPU_XSCALE
497         select GENERIC_GPIO
498         select GENERIC_CLOCKEVENTS
499         select HAVE_SCHED_CLOCK
500         select MIGHT_HAVE_PCI
501         select DMABOUNCE if PCI
502         help
503           Support for Intel's IXP4XX (XScale) family of processors.
505 config ARCH_DOVE
506         bool "Marvell Dove"
507         select CPU_V7
508         select PCI
509         select ARCH_REQUIRE_GPIOLIB
510         select GENERIC_CLOCKEVENTS
511         select PLAT_ORION
512         select NO_MACH_MEMORY_H
513         help
514           Support for the Marvell Dove SoC 88AP510
516 config ARCH_KIRKWOOD
517         bool "Marvell Kirkwood"
518         select CPU_FEROCEON
519         select PCI
520         select ARCH_REQUIRE_GPIOLIB
521         select GENERIC_CLOCKEVENTS
522         select PLAT_ORION
523         select NO_MACH_MEMORY_H
524         help
525           Support for the following Marvell Kirkwood series SoCs:
526           88F6180, 88F6192 and 88F6281.
528 config ARCH_LPC32XX
529         bool "NXP LPC32XX"
530         select CLKSRC_MMIO
531         select CPU_ARM926T
532         select ARCH_REQUIRE_GPIOLIB
533         select HAVE_IDE
534         select ARM_AMBA
535         select USB_ARCH_HAS_OHCI
536         select CLKDEV_LOOKUP
537         select GENERIC_TIME
538         select GENERIC_CLOCKEVENTS
539         select NO_MACH_MEMORY_H
540         help
541           Support for the NXP LPC32XX family of processors
543 config ARCH_MV78XX0
544         bool "Marvell MV78xx0"
545         select CPU_FEROCEON
546         select PCI
547         select ARCH_REQUIRE_GPIOLIB
548         select GENERIC_CLOCKEVENTS
549         select PLAT_ORION
550         select NO_MACH_MEMORY_H
551         help
552           Support for the following Marvell MV78xx0 series SoCs:
553           MV781x0, MV782x0.
555 config ARCH_ORION5X
556         bool "Marvell Orion"
557         depends on MMU
558         select CPU_FEROCEON
559         select PCI
560         select ARCH_REQUIRE_GPIOLIB
561         select GENERIC_CLOCKEVENTS
562         select PLAT_ORION
563         select NO_MACH_MEMORY_H
564         help
565           Support for the following Marvell Orion 5x series SoCs:
566           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
567           Orion-2 (5281), Orion-1-90 (6183).
569 config ARCH_MMP
570         bool "Marvell PXA168/910/MMP2"
571         depends on MMU
572         select ARCH_REQUIRE_GPIOLIB
573         select CLKDEV_LOOKUP
574         select GENERIC_CLOCKEVENTS
575         select HAVE_SCHED_CLOCK
576         select TICK_ONESHOT
577         select PLAT_PXA
578         select SPARSE_IRQ
579         help
580           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
582 config ARCH_KS8695
583         bool "Micrel/Kendin KS8695"
584         select CPU_ARM922T
585         select ARCH_REQUIRE_GPIOLIB
586         select ARCH_USES_GETTIMEOFFSET
587         help
588           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
589           System-on-Chip devices.
591 config ARCH_W90X900
592         bool "Nuvoton W90X900 CPU"
593         select CPU_ARM926T
594         select ARCH_REQUIRE_GPIOLIB
595         select CLKDEV_LOOKUP
596         select CLKSRC_MMIO
597         select GENERIC_CLOCKEVENTS
598         select NO_MACH_MEMORY_H
599         help
600           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
601           At present, the w90x900 has been renamed nuc900, regarding
602           the ARM series product line, you can login the following
603           link address to know more.
605           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
606                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
608 config ARCH_NUC93X
609         bool "Nuvoton NUC93X CPU"
610         select CPU_ARM926T
611         select CLKDEV_LOOKUP
612         help
613           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
614           low-power and high performance MPEG-4/JPEG multimedia controller chip.
616 config ARCH_TEGRA
617         bool "NVIDIA Tegra"
618         select CLKDEV_LOOKUP
619         select CLKSRC_MMIO
620         select GENERIC_TIME
621         select GENERIC_CLOCKEVENTS
622         select GENERIC_GPIO
623         select HAVE_CLK
624         select HAVE_SCHED_CLOCK
625         select ARCH_HAS_CPUFREQ
626         help
627           This enables support for NVIDIA Tegra based systems (Tegra APX,
628           Tegra 6xx and Tegra 2 series).
630 config ARCH_PNX4008
631         bool "Philips Nexperia PNX4008 Mobile"
632         select CPU_ARM926T
633         select CLKDEV_LOOKUP
634         select ARCH_USES_GETTIMEOFFSET
635         select NO_MACH_MEMORY_H
636         help
637           This enables support for Philips PNX4008 mobile platform.
639 config ARCH_PXA
640         bool "PXA2xx/PXA3xx-based"
641         depends on MMU
642         select ARCH_MTD_XIP
643         select ARCH_HAS_CPUFREQ
644         select CLKDEV_LOOKUP
645         select CLKSRC_MMIO
646         select ARCH_REQUIRE_GPIOLIB
647         select GENERIC_CLOCKEVENTS
648         select HAVE_SCHED_CLOCK
649         select TICK_ONESHOT
650         select PLAT_PXA
651         select SPARSE_IRQ
652         select AUTO_ZRELADDR
653         select MULTI_IRQ_HANDLER
654         help
655           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
657 config ARCH_MSM
658         bool "Qualcomm MSM"
659         select HAVE_CLK
660         select GENERIC_CLOCKEVENTS
661         select ARCH_REQUIRE_GPIOLIB
662         select CLKDEV_LOOKUP
663         help
664           Support for Qualcomm MSM/QSD based systems.  This runs on the
665           apps processor of the MSM/QSD and depends on a shared memory
666           interface to the modem processor which runs the baseband
667           stack and controls some vital subsystems
668           (clock and power control, etc).
670 config ARCH_SHMOBILE
671         bool "Renesas SH-Mobile / R-Mobile"
672         select HAVE_CLK
673         select CLKDEV_LOOKUP
674         select HAVE_MACH_CLKDEV
675         select GENERIC_CLOCKEVENTS
676         select NO_IOPORT
677         select SPARSE_IRQ
678         select MULTI_IRQ_HANDLER
679         select PM_GENERIC_DOMAINS if PM
680         help
681           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
683 config ARCH_RPC
684         bool "RiscPC"
685         select ARCH_ACORN
686         select FIQ
687         select TIMER_ACORN
688         select ARCH_MAY_HAVE_PC_FDC
689         select HAVE_PATA_PLATFORM
690         select ISA_DMA_API
691         select NO_IOPORT
692         select ARCH_SPARSEMEM_ENABLE
693         select ARCH_USES_GETTIMEOFFSET
694         help
695           On the Acorn Risc-PC, Linux can support the internal IDE disk and
696           CD-ROM interface, serial and parallel port, and the floppy drive.
698 config ARCH_SA1100
699         bool "SA1100-based"
700         select CLKSRC_MMIO
701         select CPU_SA1100
702         select ISA
703         select ARCH_SPARSEMEM_ENABLE
704         select ARCH_MTD_XIP
705         select ARCH_HAS_CPUFREQ
706         select CPU_FREQ
707         select GENERIC_CLOCKEVENTS
708         select HAVE_CLK
709         select HAVE_SCHED_CLOCK
710         select TICK_ONESHOT
711         select ARCH_REQUIRE_GPIOLIB
712         help
713           Support for StrongARM 11x0 based boards.
715 config ARCH_S3C2410
716         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
717         select GENERIC_GPIO
718         select ARCH_HAS_CPUFREQ
719         select HAVE_CLK
720         select CLKDEV_LOOKUP
721         select ARCH_USES_GETTIMEOFFSET
722         select HAVE_S3C2410_I2C if I2C
723         select NO_MACH_MEMORY_H
724         help
725           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
726           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
727           the Samsung SMDK2410 development board (and derivatives).
729           Note, the S3C2416 and the S3C2450 are so close that they even share
730           the same SoC ID code. This means that there is no separate machine
731           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
733 config ARCH_S3C64XX
734         bool "Samsung S3C64XX"
735         select PLAT_SAMSUNG
736         select CPU_V6
737         select ARM_VIC
738         select HAVE_CLK
739         select CLKDEV_LOOKUP
740         select NO_IOPORT
741         select ARCH_USES_GETTIMEOFFSET
742         select ARCH_HAS_CPUFREQ
743         select ARCH_REQUIRE_GPIOLIB
744         select SAMSUNG_CLKSRC
745         select SAMSUNG_IRQ_VIC_TIMER
746         select SAMSUNG_IRQ_UART
747         select S3C_GPIO_TRACK
748         select S3C_GPIO_PULL_UPDOWN
749         select S3C_GPIO_CFG_S3C24XX
750         select S3C_GPIO_CFG_S3C64XX
751         select S3C_DEV_NAND
752         select USB_ARCH_HAS_OHCI
753         select SAMSUNG_GPIOLIB_4BIT
754         select HAVE_S3C2410_I2C if I2C
755         select HAVE_S3C2410_WATCHDOG if WATCHDOG
756         help
757           Samsung S3C64XX series based systems
759 config ARCH_S5P64X0
760         bool "Samsung S5P6440 S5P6450"
761         select CPU_V6
762         select GENERIC_GPIO
763         select HAVE_CLK
764         select CLKDEV_LOOKUP
765         select CLKSRC_MMIO
766         select HAVE_S3C2410_WATCHDOG if WATCHDOG
767         select GENERIC_CLOCKEVENTS
768         select HAVE_SCHED_CLOCK
769         select HAVE_S3C2410_I2C if I2C
770         select HAVE_S3C_RTC if RTC_CLASS
771         help
772           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
773           SMDK6450.
775 config ARCH_S5PC100
776         bool "Samsung S5PC100"
777         select GENERIC_GPIO
778         select HAVE_CLK
779         select CLKDEV_LOOKUP
780         select CPU_V7
781         select ARM_L1_CACHE_SHIFT_6
782         select ARCH_USES_GETTIMEOFFSET
783         select HAVE_S3C2410_I2C if I2C
784         select HAVE_S3C_RTC if RTC_CLASS
785         select HAVE_S3C2410_WATCHDOG if WATCHDOG
786         help
787           Samsung S5PC100 series based systems
789 config ARCH_S5PV210
790         bool "Samsung S5PV210/S5PC110"
791         select CPU_V7
792         select ARCH_SPARSEMEM_ENABLE
793         select ARCH_HAS_HOLES_MEMORYMODEL
794         select GENERIC_GPIO
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select CLKSRC_MMIO
798         select ARM_L1_CACHE_SHIFT_6
799         select ARCH_HAS_CPUFREQ
800         select GENERIC_CLOCKEVENTS
801         select HAVE_SCHED_CLOCK
802         select HAVE_S3C2410_I2C if I2C
803         select HAVE_S3C_RTC if RTC_CLASS
804         select HAVE_S3C2410_WATCHDOG if WATCHDOG
805         help
806           Samsung S5PV210/S5PC110 series based systems
808 config ARCH_EXYNOS4
809         bool "Samsung EXYNOS4"
810         select CPU_V7
811         select ARCH_SPARSEMEM_ENABLE
812         select ARCH_HAS_HOLES_MEMORYMODEL
813         select GENERIC_GPIO
814         select HAVE_CLK
815         select CLKDEV_LOOKUP
816         select ARCH_HAS_CPUFREQ
817         select GENERIC_CLOCKEVENTS
818         select HAVE_S3C_RTC if RTC_CLASS
819         select HAVE_S3C2410_I2C if I2C
820         select HAVE_S3C2410_WATCHDOG if WATCHDOG
821         help
822           Samsung EXYNOS4 series based systems
824 config ARCH_SHARK
825         bool "Shark"
826         select CPU_SA110
827         select ISA
828         select ISA_DMA
829         select ZONE_DMA
830         select PCI
831         select ARCH_USES_GETTIMEOFFSET
832         help
833           Support for the StrongARM based Digital DNARD machine, also known
834           as "Shark" (<http://www.shark-linux.de/shark.html>).
836 config ARCH_TCC_926
837         bool "Telechips TCC ARM926-based systems"
838         select CLKSRC_MMIO
839         select CPU_ARM926T
840         select HAVE_CLK
841         select CLKDEV_LOOKUP
842         select GENERIC_CLOCKEVENTS
843         help
844           Support for Telechips TCC ARM926-based systems.
846 config ARCH_U300
847         bool "ST-Ericsson U300 Series"
848         depends on MMU
849         select CLKSRC_MMIO
850         select CPU_ARM926T
851         select HAVE_SCHED_CLOCK
852         select HAVE_TCM
853         select ARM_AMBA
854         select ARM_VIC
855         select GENERIC_CLOCKEVENTS
856         select CLKDEV_LOOKUP
857         select HAVE_MACH_CLKDEV
858         select GENERIC_GPIO
859         help
860           Support for ST-Ericsson U300 series mobile platforms.
862 config ARCH_U8500
863         bool "ST-Ericsson U8500 Series"
864         select CPU_V7
865         select ARM_AMBA
866         select GENERIC_CLOCKEVENTS
867         select CLKDEV_LOOKUP
868         select ARCH_REQUIRE_GPIOLIB
869         select ARCH_HAS_CPUFREQ
870         select NO_MACH_MEMORY_H
871         help
872           Support for ST-Ericsson's Ux500 architecture
874 config ARCH_NOMADIK
875         bool "STMicroelectronics Nomadik"
876         select ARM_AMBA
877         select ARM_VIC
878         select CPU_ARM926T
879         select CLKDEV_LOOKUP
880         select GENERIC_CLOCKEVENTS
881         select ARCH_REQUIRE_GPIOLIB
882         select NO_MACH_MEMORY_H
883         help
884           Support for the Nomadik platform by ST-Ericsson
886 config ARCH_DAVINCI
887         bool "TI DaVinci"
888         select GENERIC_CLOCKEVENTS
889         select ARCH_REQUIRE_GPIOLIB
890         select ZONE_DMA
891         select HAVE_IDE
892         select CLKDEV_LOOKUP
893         select GENERIC_ALLOCATOR
894         select GENERIC_IRQ_CHIP
895         select ARCH_HAS_HOLES_MEMORYMODEL
896         help
897           Support for TI's DaVinci platform.
899 config ARCH_OMAP
900         bool "TI OMAP"
901         select HAVE_CLK
902         select ARCH_REQUIRE_GPIOLIB
903         select ARCH_HAS_CPUFREQ
904         select CLKSRC_MMIO
905         select GENERIC_CLOCKEVENTS
906         select HAVE_SCHED_CLOCK
907         select ARCH_HAS_HOLES_MEMORYMODEL
908         help
909           Support for TI's OMAP platform (OMAP1/2/3/4).
911 config PLAT_SPEAR
912         bool "ST SPEAr"
913         select ARM_AMBA
914         select ARCH_REQUIRE_GPIOLIB
915         select CLKDEV_LOOKUP
916         select CLKSRC_MMIO
917         select GENERIC_CLOCKEVENTS
918         select HAVE_CLK
919         help
920           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
922 config ARCH_VT8500
923         bool "VIA/WonderMedia 85xx"
924         select CPU_ARM926T
925         select GENERIC_GPIO
926         select ARCH_HAS_CPUFREQ
927         select GENERIC_CLOCKEVENTS
928         select ARCH_REQUIRE_GPIOLIB
929         select HAVE_PWM
930         help
931           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
933 config ARCH_ZYNQ
934         bool "Xilinx Zynq ARM Cortex A9 Platform"
935         select CPU_V7
936         select GENERIC_TIME
937         select GENERIC_CLOCKEVENTS
938         select CLKDEV_LOOKUP
939         select ARM_GIC
940         select ARM_AMBA
941         select ICST
942         select USE_OF
943         help
944           Support for Xilinx Zynq ARM Cortex A9 Platform
945 endchoice
948 # This is sorted alphabetically by mach-* pathname.  However, plat-*
949 # Kconfigs may be included either alphabetically (according to the
950 # plat- suffix) or along side the corresponding mach-* source.
952 source "arch/arm/mach-at91/Kconfig"
954 source "arch/arm/mach-bcmring/Kconfig"
956 source "arch/arm/mach-clps711x/Kconfig"
958 source "arch/arm/mach-cns3xxx/Kconfig"
960 source "arch/arm/mach-davinci/Kconfig"
962 source "arch/arm/mach-dove/Kconfig"
964 source "arch/arm/mach-ep93xx/Kconfig"
966 source "arch/arm/mach-footbridge/Kconfig"
968 source "arch/arm/mach-gemini/Kconfig"
970 source "arch/arm/mach-h720x/Kconfig"
972 source "arch/arm/mach-integrator/Kconfig"
974 source "arch/arm/mach-iop32x/Kconfig"
976 source "arch/arm/mach-iop33x/Kconfig"
978 source "arch/arm/mach-iop13xx/Kconfig"
980 source "arch/arm/mach-ixp4xx/Kconfig"
982 source "arch/arm/mach-ixp2000/Kconfig"
984 source "arch/arm/mach-ixp23xx/Kconfig"
986 source "arch/arm/mach-kirkwood/Kconfig"
988 source "arch/arm/mach-ks8695/Kconfig"
990 source "arch/arm/mach-lpc32xx/Kconfig"
992 source "arch/arm/mach-msm/Kconfig"
994 source "arch/arm/mach-mv78xx0/Kconfig"
996 source "arch/arm/plat-mxc/Kconfig"
998 source "arch/arm/mach-mxs/Kconfig"
1000 source "arch/arm/mach-netx/Kconfig"
1002 source "arch/arm/mach-nomadik/Kconfig"
1003 source "arch/arm/plat-nomadik/Kconfig"
1005 source "arch/arm/mach-nuc93x/Kconfig"
1007 source "arch/arm/plat-omap/Kconfig"
1009 source "arch/arm/mach-omap1/Kconfig"
1011 source "arch/arm/mach-omap2/Kconfig"
1013 source "arch/arm/mach-orion5x/Kconfig"
1015 source "arch/arm/mach-pxa/Kconfig"
1016 source "arch/arm/plat-pxa/Kconfig"
1018 source "arch/arm/mach-mmp/Kconfig"
1020 source "arch/arm/mach-realview/Kconfig"
1022 source "arch/arm/mach-sa1100/Kconfig"
1024 source "arch/arm/plat-samsung/Kconfig"
1025 source "arch/arm/plat-s3c24xx/Kconfig"
1026 source "arch/arm/plat-s5p/Kconfig"
1028 source "arch/arm/plat-spear/Kconfig"
1030 source "arch/arm/plat-tcc/Kconfig"
1032 if ARCH_S3C2410
1033 source "arch/arm/mach-s3c2410/Kconfig"
1034 source "arch/arm/mach-s3c2412/Kconfig"
1035 source "arch/arm/mach-s3c2416/Kconfig"
1036 source "arch/arm/mach-s3c2440/Kconfig"
1037 source "arch/arm/mach-s3c2443/Kconfig"
1038 endif
1040 if ARCH_S3C64XX
1041 source "arch/arm/mach-s3c64xx/Kconfig"
1042 endif
1044 source "arch/arm/mach-s5p64x0/Kconfig"
1046 source "arch/arm/mach-s5pc100/Kconfig"
1048 source "arch/arm/mach-s5pv210/Kconfig"
1050 source "arch/arm/mach-exynos4/Kconfig"
1052 source "arch/arm/mach-shmobile/Kconfig"
1054 source "arch/arm/mach-tegra/Kconfig"
1056 source "arch/arm/mach-u300/Kconfig"
1058 source "arch/arm/mach-ux500/Kconfig"
1060 source "arch/arm/mach-versatile/Kconfig"
1062 source "arch/arm/mach-vexpress/Kconfig"
1063 source "arch/arm/plat-versatile/Kconfig"
1065 source "arch/arm/mach-vt8500/Kconfig"
1067 source "arch/arm/mach-w90x900/Kconfig"
1069 # Definitions to make life easier
1070 config ARCH_ACORN
1071         bool
1073 config PLAT_IOP
1074         bool
1075         select GENERIC_CLOCKEVENTS
1076         select HAVE_SCHED_CLOCK
1078 config PLAT_ORION
1079         bool
1080         select CLKSRC_MMIO
1081         select GENERIC_IRQ_CHIP
1082         select HAVE_SCHED_CLOCK
1084 config PLAT_PXA
1085         bool
1087 config PLAT_VERSATILE
1088         bool
1090 config ARM_TIMER_SP804
1091         bool
1092         select CLKSRC_MMIO
1094 source arch/arm/mm/Kconfig
1096 config IWMMXT
1097         bool "Enable iWMMXt support"
1098         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1099         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1100         help
1101           Enable support for iWMMXt context switching at run time if
1102           running on a CPU that supports it.
1104 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1105 config XSCALE_PMU
1106         bool
1107         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1108         default y
1110 config CPU_HAS_PMU
1111         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1112                    (!ARCH_OMAP3 || OMAP3_EMU)
1113         default y
1114         bool
1116 config MULTI_IRQ_HANDLER
1117         bool
1118         help
1119           Allow each machine to specify it's own IRQ handler at run time.
1121 if !MMU
1122 source "arch/arm/Kconfig-nommu"
1123 endif
1125 config ARM_ERRATA_411920
1126         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1127         depends on CPU_V6 || CPU_V6K
1128         help
1129           Invalidation of the Instruction Cache operation can
1130           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1131           It does not affect the MPCore. This option enables the ARM Ltd.
1132           recommended workaround.
1134 config ARM_ERRATA_430973
1135         bool "ARM errata: Stale prediction on replaced interworking branch"
1136         depends on CPU_V7
1137         help
1138           This option enables the workaround for the 430973 Cortex-A8
1139           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1140           interworking branch is replaced with another code sequence at the
1141           same virtual address, whether due to self-modifying code or virtual
1142           to physical address re-mapping, Cortex-A8 does not recover from the
1143           stale interworking branch prediction. This results in Cortex-A8
1144           executing the new code sequence in the incorrect ARM or Thumb state.
1145           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1146           and also flushes the branch target cache at every context switch.
1147           Note that setting specific bits in the ACTLR register may not be
1148           available in non-secure mode.
1150 config ARM_ERRATA_458693
1151         bool "ARM errata: Processor deadlock when a false hazard is created"
1152         depends on CPU_V7
1153         help
1154           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1155           erratum. For very specific sequences of memory operations, it is
1156           possible for a hazard condition intended for a cache line to instead
1157           be incorrectly associated with a different cache line. This false
1158           hazard might then cause a processor deadlock. The workaround enables
1159           the L1 caching of the NEON accesses and disables the PLD instruction
1160           in the ACTLR register. Note that setting specific bits in the ACTLR
1161           register may not be available in non-secure mode.
1163 config ARM_ERRATA_460075
1164         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1165         depends on CPU_V7
1166         help
1167           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1168           erratum. Any asynchronous access to the L2 cache may encounter a
1169           situation in which recent store transactions to the L2 cache are lost
1170           and overwritten with stale memory contents from external memory. The
1171           workaround disables the write-allocate mode for the L2 cache via the
1172           ACTLR register. Note that setting specific bits in the ACTLR register
1173           may not be available in non-secure mode.
1175 config ARM_ERRATA_742230
1176         bool "ARM errata: DMB operation may be faulty"
1177         depends on CPU_V7 && SMP
1178         help
1179           This option enables the workaround for the 742230 Cortex-A9
1180           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1181           between two write operations may not ensure the correct visibility
1182           ordering of the two writes. This workaround sets a specific bit in
1183           the diagnostic register of the Cortex-A9 which causes the DMB
1184           instruction to behave as a DSB, ensuring the correct behaviour of
1185           the two writes.
1187 config ARM_ERRATA_742231
1188         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1189         depends on CPU_V7 && SMP
1190         help
1191           This option enables the workaround for the 742231 Cortex-A9
1192           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1193           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1194           accessing some data located in the same cache line, may get corrupted
1195           data due to bad handling of the address hazard when the line gets
1196           replaced from one of the CPUs at the same time as another CPU is
1197           accessing it. This workaround sets specific bits in the diagnostic
1198           register of the Cortex-A9 which reduces the linefill issuing
1199           capabilities of the processor.
1201 config PL310_ERRATA_588369
1202         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1203         depends on CACHE_L2X0
1204         help
1205            The PL310 L2 cache controller implements three types of Clean &
1206            Invalidate maintenance operations: by Physical Address
1207            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1208            They are architecturally defined to behave as the execution of a
1209            clean operation followed immediately by an invalidate operation,
1210            both performing to the same memory location. This functionality
1211            is not correctly implemented in PL310 as clean lines are not
1212            invalidated as a result of these operations.
1214 config ARM_ERRATA_720789
1215         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1216         depends on CPU_V7 && SMP
1217         help
1218           This option enables the workaround for the 720789 Cortex-A9 (prior to
1219           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1220           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1221           As a consequence of this erratum, some TLB entries which should be
1222           invalidated are not, resulting in an incoherency in the system page
1223           tables. The workaround changes the TLB flushing routines to invalidate
1224           entries regardless of the ASID.
1226 config PL310_ERRATA_727915
1227         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1228         depends on CACHE_L2X0
1229         help
1230           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1231           operation (offset 0x7FC). This operation runs in background so that
1232           PL310 can handle normal accesses while it is in progress. Under very
1233           rare circumstances, due to this erratum, write data can be lost when
1234           PL310 treats a cacheable write transaction during a Clean &
1235           Invalidate by Way operation.
1237 config ARM_ERRATA_743622
1238         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1239         depends on CPU_V7
1240         help
1241           This option enables the workaround for the 743622 Cortex-A9
1242           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1243           optimisation in the Cortex-A9 Store Buffer may lead to data
1244           corruption. This workaround sets a specific bit in the diagnostic
1245           register of the Cortex-A9 which disables the Store Buffer
1246           optimisation, preventing the defect from occurring. This has no
1247           visible impact on the overall performance or power consumption of the
1248           processor.
1250 config ARM_ERRATA_751472
1251         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1252         depends on CPU_V7 && SMP
1253         help
1254           This option enables the workaround for the 751472 Cortex-A9 (prior
1255           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1256           completion of a following broadcasted operation if the second
1257           operation is received by a CPU before the ICIALLUIS has completed,
1258           potentially leading to corrupted entries in the cache or TLB.
1260 config ARM_ERRATA_753970
1261         bool "ARM errata: cache sync operation may be faulty"
1262         depends on CACHE_PL310
1263         help
1264           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1266           Under some condition the effect of cache sync operation on
1267           the store buffer still remains when the operation completes.
1268           This means that the store buffer is always asked to drain and
1269           this prevents it from merging any further writes. The workaround
1270           is to replace the normal offset of cache sync operation (0x730)
1271           by another offset targeting an unmapped PL310 register 0x740.
1272           This has the same effect as the cache sync operation: store buffer
1273           drain and waiting for all buffers empty.
1275 config ARM_ERRATA_754322
1276         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1277         depends on CPU_V7
1278         help
1279           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1280           r3p*) erratum. A speculative memory access may cause a page table walk
1281           which starts prior to an ASID switch but completes afterwards. This
1282           can populate the micro-TLB with a stale entry which may be hit with
1283           the new ASID. This workaround places two dsb instructions in the mm
1284           switching code so that no page table walks can cross the ASID switch.
1286 config ARM_ERRATA_754327
1287         bool "ARM errata: no automatic Store Buffer drain"
1288         depends on CPU_V7 && SMP
1289         help
1290           This option enables the workaround for the 754327 Cortex-A9 (prior to
1291           r2p0) erratum. The Store Buffer does not have any automatic draining
1292           mechanism and therefore a livelock may occur if an external agent
1293           continuously polls a memory location waiting to observe an update.
1294           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1295           written polling loops from denying visibility of updates to memory.
1297 endmenu
1299 source "arch/arm/common/Kconfig"
1301 menu "Bus support"
1303 config ARM_AMBA
1304         bool
1306 config ISA
1307         bool
1308         help
1309           Find out whether you have ISA slots on your motherboard.  ISA is the
1310           name of a bus system, i.e. the way the CPU talks to the other stuff
1311           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1312           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1313           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1315 # Select ISA DMA controller support
1316 config ISA_DMA
1317         bool
1318         select ISA_DMA_API
1320 # Select ISA DMA interface
1321 config ISA_DMA_API
1322         bool
1324 config PCI
1325         bool "PCI support" if MIGHT_HAVE_PCI
1326         help
1327           Find out whether you have a PCI motherboard. PCI is the name of a
1328           bus system, i.e. the way the CPU talks to the other stuff inside
1329           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1330           VESA. If you have PCI, say Y, otherwise N.
1332 config PCI_DOMAINS
1333         bool
1334         depends on PCI
1336 config PCI_NANOENGINE
1337         bool "BSE nanoEngine PCI support"
1338         depends on SA1100_NANOENGINE
1339         help
1340           Enable PCI on the BSE nanoEngine board.
1342 config PCI_SYSCALL
1343         def_bool PCI
1345 # Select the host bridge type
1346 config PCI_HOST_VIA82C505
1347         bool
1348         depends on PCI && ARCH_SHARK
1349         default y
1351 config PCI_HOST_ITE8152
1352         bool
1353         depends on PCI && MACH_ARMCORE
1354         default y
1355         select DMABOUNCE
1357 source "drivers/pci/Kconfig"
1359 source "drivers/pcmcia/Kconfig"
1361 endmenu
1363 menu "Kernel Features"
1365 source "kernel/time/Kconfig"
1367 config SMP
1368         bool "Symmetric Multi-Processing"
1369         depends on CPU_V6K || CPU_V7
1370         depends on GENERIC_CLOCKEVENTS
1371         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1372                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1373                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1374                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1375         select USE_GENERIC_SMP_HELPERS
1376         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1377         help
1378           This enables support for systems with more than one CPU. If you have
1379           a system with only one CPU, like most personal computers, say N. If
1380           you have a system with more than one CPU, say Y.
1382           If you say N here, the kernel will run on single and multiprocessor
1383           machines, but will use only one CPU of a multiprocessor machine. If
1384           you say Y here, the kernel will run on many, but not all, single
1385           processor machines. On a single processor machine, the kernel will
1386           run faster if you say N here.
1388           See also <file:Documentation/i386/IO-APIC.txt>,
1389           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1390           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1392           If you don't know what to do here, say N.
1394 config SMP_ON_UP
1395         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1396         depends on EXPERIMENTAL
1397         depends on SMP && !XIP_KERNEL
1398         default y
1399         help
1400           SMP kernels contain instructions which fail on non-SMP processors.
1401           Enabling this option allows the kernel to modify itself to make
1402           these instructions safe.  Disabling it allows about 1K of space
1403           savings.
1405           If you don't know what to do here, say Y.
1407 config HAVE_ARM_SCU
1408         bool
1409         help
1410           This option enables support for the ARM system coherency unit
1412 config HAVE_ARM_TWD
1413         bool
1414         depends on SMP
1415         select TICK_ONESHOT
1416         help
1417           This options enables support for the ARM timer and watchdog unit
1419 choice
1420         prompt "Memory split"
1421         default VMSPLIT_3G
1422         help
1423           Select the desired split between kernel and user memory.
1425           If you are not absolutely sure what you are doing, leave this
1426           option alone!
1428         config VMSPLIT_3G
1429                 bool "3G/1G user/kernel split"
1430         config VMSPLIT_2G
1431                 bool "2G/2G user/kernel split"
1432         config VMSPLIT_1G
1433                 bool "1G/3G user/kernel split"
1434 endchoice
1436 config PAGE_OFFSET
1437         hex
1438         default 0x40000000 if VMSPLIT_1G
1439         default 0x80000000 if VMSPLIT_2G
1440         default 0xC0000000
1442 config NR_CPUS
1443         int "Maximum number of CPUs (2-32)"
1444         range 2 32
1445         depends on SMP
1446         default "4"
1448 config HOTPLUG_CPU
1449         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1450         depends on SMP && HOTPLUG && EXPERIMENTAL
1451         help
1452           Say Y here to experiment with turning CPUs off and on.  CPUs
1453           can be controlled through /sys/devices/system/cpu.
1455 config LOCAL_TIMERS
1456         bool "Use local timer interrupts"
1457         depends on SMP
1458         default y
1459         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1460         help
1461           Enable support for local timers on SMP platforms, rather then the
1462           legacy IPI broadcast method.  Local timers allows the system
1463           accounting to be spread across the timer interval, preventing a
1464           "thundering herd" at every timer tick.
1466 source kernel/Kconfig.preempt
1468 config HZ
1469         int
1470         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1471                 ARCH_S5PV210 || ARCH_EXYNOS4
1472         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1473         default AT91_TIMER_HZ if ARCH_AT91
1474         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1475         default 100
1477 config THUMB2_KERNEL
1478         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1479         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1480         select AEABI
1481         select ARM_ASM_UNIFIED
1482         help
1483           By enabling this option, the kernel will be compiled in
1484           Thumb-2 mode. A compiler/assembler that understand the unified
1485           ARM-Thumb syntax is needed.
1487           If unsure, say N.
1489 config THUMB2_AVOID_R_ARM_THM_JUMP11
1490         bool "Work around buggy Thumb-2 short branch relocations in gas"
1491         depends on THUMB2_KERNEL && MODULES
1492         default y
1493         help
1494           Various binutils versions can resolve Thumb-2 branches to
1495           locally-defined, preemptible global symbols as short-range "b.n"
1496           branch instructions.
1498           This is a problem, because there's no guarantee the final
1499           destination of the symbol, or any candidate locations for a
1500           trampoline, are within range of the branch.  For this reason, the
1501           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1502           relocation in modules at all, and it makes little sense to add
1503           support.
1505           The symptom is that the kernel fails with an "unsupported
1506           relocation" error when loading some modules.
1508           Until fixed tools are available, passing
1509           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1510           code which hits this problem, at the cost of a bit of extra runtime
1511           stack usage in some cases.
1513           The problem is described in more detail at:
1514               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1516           Only Thumb-2 kernels are affected.
1518           Unless you are sure your tools don't have this problem, say Y.
1520 config ARM_ASM_UNIFIED
1521         bool
1523 config AEABI
1524         bool "Use the ARM EABI to compile the kernel"
1525         help
1526           This option allows for the kernel to be compiled using the latest
1527           ARM ABI (aka EABI).  This is only useful if you are using a user
1528           space environment that is also compiled with EABI.
1530           Since there are major incompatibilities between the legacy ABI and
1531           EABI, especially with regard to structure member alignment, this
1532           option also changes the kernel syscall calling convention to
1533           disambiguate both ABIs and allow for backward compatibility support
1534           (selected with CONFIG_OABI_COMPAT).
1536           To use this you need GCC version 4.0.0 or later.
1538 config OABI_COMPAT
1539         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1540         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1541         default y
1542         help
1543           This option preserves the old syscall interface along with the
1544           new (ARM EABI) one. It also provides a compatibility layer to
1545           intercept syscalls that have structure arguments which layout
1546           in memory differs between the legacy ABI and the new ARM EABI
1547           (only for non "thumb" binaries). This option adds a tiny
1548           overhead to all syscalls and produces a slightly larger kernel.
1549           If you know you'll be using only pure EABI user space then you
1550           can say N here. If this option is not selected and you attempt
1551           to execute a legacy ABI binary then the result will be
1552           UNPREDICTABLE (in fact it can be predicted that it won't work
1553           at all). If in doubt say Y.
1555 config ARCH_HAS_HOLES_MEMORYMODEL
1556         bool
1558 config ARCH_SPARSEMEM_ENABLE
1559         bool
1561 config ARCH_SPARSEMEM_DEFAULT
1562         def_bool ARCH_SPARSEMEM_ENABLE
1564 config ARCH_SELECT_MEMORY_MODEL
1565         def_bool ARCH_SPARSEMEM_ENABLE
1567 config HAVE_ARCH_PFN_VALID
1568         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1570 config HIGHMEM
1571         bool "High Memory Support"
1572         depends on MMU
1573         help
1574           The address space of ARM processors is only 4 Gigabytes large
1575           and it has to accommodate user address space, kernel address
1576           space as well as some memory mapped IO. That means that, if you
1577           have a large amount of physical memory and/or IO, not all of the
1578           memory can be "permanently mapped" by the kernel. The physical
1579           memory that is not permanently mapped is called "high memory".
1581           Depending on the selected kernel/user memory split, minimum
1582           vmalloc space and actual amount of RAM, you may not need this
1583           option which should result in a slightly faster kernel.
1585           If unsure, say n.
1587 config HIGHPTE
1588         bool "Allocate 2nd-level pagetables from highmem"
1589         depends on HIGHMEM
1591 config HW_PERF_EVENTS
1592         bool "Enable hardware performance counter support for perf events"
1593         depends on PERF_EVENTS && CPU_HAS_PMU
1594         default y
1595         help
1596           Enable hardware performance counter support for perf events. If
1597           disabled, perf events will use software events only.
1599 source "mm/Kconfig"
1601 config FORCE_MAX_ZONEORDER
1602         int "Maximum zone order" if ARCH_SHMOBILE
1603         range 11 64 if ARCH_SHMOBILE
1604         default "9" if SA1111
1605         default "11"
1606         help
1607           The kernel memory allocator divides physically contiguous memory
1608           blocks into "zones", where each zone is a power of two number of
1609           pages.  This option selects the largest power of two that the kernel
1610           keeps in the memory allocator.  If you need to allocate very large
1611           blocks of physically contiguous memory, then you may need to
1612           increase this value.
1614           This config option is actually maximum order plus one. For example,
1615           a value of 11 means that the largest free memory block is 2^10 pages.
1617 config LEDS
1618         bool "Timer and CPU usage LEDs"
1619         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1620                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1621                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1622                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1623                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1624                    ARCH_AT91 || ARCH_DAVINCI || \
1625                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1626         help
1627           If you say Y here, the LEDs on your machine will be used
1628           to provide useful information about your current system status.
1630           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1631           be able to select which LEDs are active using the options below. If
1632           you are compiling a kernel for the EBSA-110 or the LART however, the
1633           red LED will simply flash regularly to indicate that the system is
1634           still functional. It is safe to say Y here if you have a CATS
1635           system, but the driver will do nothing.
1637 config LEDS_TIMER
1638         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1639                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1640                             || MACH_OMAP_PERSEUS2
1641         depends on LEDS
1642         depends on !GENERIC_CLOCKEVENTS
1643         default y if ARCH_EBSA110
1644         help
1645           If you say Y here, one of the system LEDs (the green one on the
1646           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1647           will flash regularly to indicate that the system is still
1648           operational. This is mainly useful to kernel hackers who are
1649           debugging unstable kernels.
1651           The LART uses the same LED for both Timer LED and CPU usage LED
1652           functions. You may choose to use both, but the Timer LED function
1653           will overrule the CPU usage LED.
1655 config LEDS_CPU
1656         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1657                         !ARCH_OMAP) \
1658                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1659                         || MACH_OMAP_PERSEUS2
1660         depends on LEDS
1661         help
1662           If you say Y here, the red LED will be used to give a good real
1663           time indication of CPU usage, by lighting whenever the idle task
1664           is not currently executing.
1666           The LART uses the same LED for both Timer LED and CPU usage LED
1667           functions. You may choose to use both, but the Timer LED function
1668           will overrule the CPU usage LED.
1670 config ALIGNMENT_TRAP
1671         bool
1672         depends on CPU_CP15_MMU
1673         default y if !ARCH_EBSA110
1674         select HAVE_PROC_CPU if PROC_FS
1675         help
1676           ARM processors cannot fetch/store information which is not
1677           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1678           address divisible by 4. On 32-bit ARM processors, these non-aligned
1679           fetch/store instructions will be emulated in software if you say
1680           here, which has a severe performance impact. This is necessary for
1681           correct operation of some network protocols. With an IP-only
1682           configuration it is safe to say N, otherwise say Y.
1684 config UACCESS_WITH_MEMCPY
1685         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1686         depends on MMU && EXPERIMENTAL
1687         default y if CPU_FEROCEON
1688         help
1689           Implement faster copy_to_user and clear_user methods for CPU
1690           cores where a 8-word STM instruction give significantly higher
1691           memory write throughput than a sequence of individual 32bit stores.
1693           A possible side effect is a slight increase in scheduling latency
1694           between threads sharing the same address space if they invoke
1695           such copy operations with large buffers.
1697           However, if the CPU data cache is using a write-allocate mode,
1698           this option is unlikely to provide any performance gain.
1700 config SECCOMP
1701         bool
1702         prompt "Enable seccomp to safely compute untrusted bytecode"
1703         ---help---
1704           This kernel feature is useful for number crunching applications
1705           that may need to compute untrusted bytecode during their
1706           execution. By using pipes or other transports made available to
1707           the process as file descriptors supporting the read/write
1708           syscalls, it's possible to isolate those applications in
1709           their own address space using seccomp. Once seccomp is
1710           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1711           and the task is only allowed to execute a few safe syscalls
1712           defined by each seccomp mode.
1714 config CC_STACKPROTECTOR
1715         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1716         depends on EXPERIMENTAL
1717         help
1718           This option turns on the -fstack-protector GCC feature. This
1719           feature puts, at the beginning of functions, a canary value on
1720           the stack just before the return address, and validates
1721           the value just before actually returning.  Stack based buffer
1722           overflows (that need to overwrite this return address) now also
1723           overwrite the canary, which gets detected and the attack is then
1724           neutralized via a kernel panic.
1725           This feature requires gcc version 4.2 or above.
1727 config DEPRECATED_PARAM_STRUCT
1728         bool "Provide old way to pass kernel parameters"
1729         help
1730           This was deprecated in 2001 and announced to live on for 5 years.
1731           Some old boot loaders still use this way.
1733 endmenu
1735 menu "Boot options"
1737 config USE_OF
1738         bool "Flattened Device Tree support"
1739         select OF
1740         select OF_EARLY_FLATTREE
1741         select IRQ_DOMAIN
1742         help
1743           Include support for flattened device tree machine descriptions.
1745 # Compressed boot loader in ROM.  Yes, we really want to ask about
1746 # TEXT and BSS so we preserve their values in the config files.
1747 config ZBOOT_ROM_TEXT
1748         hex "Compressed ROM boot loader base address"
1749         default "0"
1750         help
1751           The physical address at which the ROM-able zImage is to be
1752           placed in the target.  Platforms which normally make use of
1753           ROM-able zImage formats normally set this to a suitable
1754           value in their defconfig file.
1756           If ZBOOT_ROM is not enabled, this has no effect.
1758 config ZBOOT_ROM_BSS
1759         hex "Compressed ROM boot loader BSS address"
1760         default "0"
1761         help
1762           The base address of an area of read/write memory in the target
1763           for the ROM-able zImage which must be available while the
1764           decompressor is running. It must be large enough to hold the
1765           entire decompressed kernel plus an additional 128 KiB.
1766           Platforms which normally make use of ROM-able zImage formats
1767           normally set this to a suitable value in their defconfig file.
1769           If ZBOOT_ROM is not enabled, this has no effect.
1771 config ZBOOT_ROM
1772         bool "Compressed boot loader in ROM/flash"
1773         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1774         help
1775           Say Y here if you intend to execute your compressed kernel image
1776           (zImage) directly from ROM or flash.  If unsure, say N.
1778 choice
1779         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1780         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1781         default ZBOOT_ROM_NONE
1782         help
1783           Include experimental SD/MMC loading code in the ROM-able zImage.
1784           With this enabled it is possible to write the the ROM-able zImage
1785           kernel image to an MMC or SD card and boot the kernel straight
1786           from the reset vector. At reset the processor Mask ROM will load
1787           the first part of the the ROM-able zImage which in turn loads the
1788           rest the kernel image to RAM.
1790 config ZBOOT_ROM_NONE
1791         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1792         help
1793           Do not load image from SD or MMC
1795 config ZBOOT_ROM_MMCIF
1796         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1797         help
1798           Load image from MMCIF hardware block.
1800 config ZBOOT_ROM_SH_MOBILE_SDHI
1801         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1802         help
1803           Load image from SDHI hardware block
1805 endchoice
1807 config CMDLINE
1808         string "Default kernel command string"
1809         default ""
1810         help
1811           On some architectures (EBSA110 and CATS), there is currently no way
1812           for the boot loader to pass arguments to the kernel. For these
1813           architectures, you should supply some command-line options at build
1814           time by entering them here. As a minimum, you should specify the
1815           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1817 choice
1818         prompt "Kernel command line type" if CMDLINE != ""
1819         default CMDLINE_FROM_BOOTLOADER
1821 config CMDLINE_FROM_BOOTLOADER
1822         bool "Use bootloader kernel arguments if available"
1823         help
1824           Uses the command-line options passed by the boot loader. If
1825           the boot loader doesn't provide any, the default kernel command
1826           string provided in CMDLINE will be used.
1828 config CMDLINE_EXTEND
1829         bool "Extend bootloader kernel arguments"
1830         help
1831           The command-line arguments provided by the boot loader will be
1832           appended to the default kernel command string.
1834 config CMDLINE_FORCE
1835         bool "Always use the default kernel command string"
1836         help
1837           Always use the default kernel command string, even if the boot
1838           loader passes other arguments to the kernel.
1839           This is useful if you cannot or don't want to change the
1840           command-line options your boot loader passes to the kernel.
1841 endchoice
1843 config XIP_KERNEL
1844         bool "Kernel Execute-In-Place from ROM"
1845         depends on !ZBOOT_ROM
1846         help
1847           Execute-In-Place allows the kernel to run from non-volatile storage
1848           directly addressable by the CPU, such as NOR flash. This saves RAM
1849           space since the text section of the kernel is not loaded from flash
1850           to RAM.  Read-write sections, such as the data section and stack,
1851           are still copied to RAM.  The XIP kernel is not compressed since
1852           it has to run directly from flash, so it will take more space to
1853           store it.  The flash address used to link the kernel object files,
1854           and for storing it, is configuration dependent. Therefore, if you
1855           say Y here, you must know the proper physical address where to
1856           store the kernel image depending on your own flash memory usage.
1858           Also note that the make target becomes "make xipImage" rather than
1859           "make zImage" or "make Image".  The final kernel binary to put in
1860           ROM memory will be arch/arm/boot/xipImage.
1862           If unsure, say N.
1864 config XIP_PHYS_ADDR
1865         hex "XIP Kernel Physical Location"
1866         depends on XIP_KERNEL
1867         default "0x00080000"
1868         help
1869           This is the physical address in your flash memory the kernel will
1870           be linked for and stored to.  This address is dependent on your
1871           own flash usage.
1873 config KEXEC
1874         bool "Kexec system call (EXPERIMENTAL)"
1875         depends on EXPERIMENTAL
1876         help
1877           kexec is a system call that implements the ability to shutdown your
1878           current kernel, and to start another kernel.  It is like a reboot
1879           but it is independent of the system firmware.   And like a reboot
1880           you can start any kernel with it, not just Linux.
1882           It is an ongoing process to be certain the hardware in a machine
1883           is properly shutdown, so do not be surprised if this code does not
1884           initially work for you.  It may help to enable device hotplugging
1885           support.
1887 config ATAGS_PROC
1888         bool "Export atags in procfs"
1889         depends on KEXEC
1890         default y
1891         help
1892           Should the atags used to boot the kernel be exported in an "atags"
1893           file in procfs. Useful with kexec.
1895 config CRASH_DUMP
1896         bool "Build kdump crash kernel (EXPERIMENTAL)"
1897         depends on EXPERIMENTAL
1898         help
1899           Generate crash dump after being started by kexec. This should
1900           be normally only set in special crash dump kernels which are
1901           loaded in the main kernel with kexec-tools into a specially
1902           reserved region and then later executed after a crash by
1903           kdump/kexec. The crash dump kernel must be compiled to a
1904           memory address not used by the main kernel
1906           For more details see Documentation/kdump/kdump.txt
1908 config AUTO_ZRELADDR
1909         bool "Auto calculation of the decompressed kernel image address"
1910         depends on !ZBOOT_ROM && !ARCH_U300
1911         help
1912           ZRELADDR is the physical address where the decompressed kernel
1913           image will be placed. If AUTO_ZRELADDR is selected, the address
1914           will be determined at run-time by masking the current IP with
1915           0xf8000000. This assumes the zImage being placed in the first 128MB
1916           from start of memory.
1918 endmenu
1920 menu "CPU Power Management"
1922 if ARCH_HAS_CPUFREQ
1924 source "drivers/cpufreq/Kconfig"
1926 config CPU_FREQ_IMX
1927         tristate "CPUfreq driver for i.MX CPUs"
1928         depends on ARCH_MXC && CPU_FREQ
1929         help
1930           This enables the CPUfreq driver for i.MX CPUs.
1932 config CPU_FREQ_SA1100
1933         bool
1935 config CPU_FREQ_SA1110
1936         bool
1938 config CPU_FREQ_INTEGRATOR
1939         tristate "CPUfreq driver for ARM Integrator CPUs"
1940         depends on ARCH_INTEGRATOR && CPU_FREQ
1941         default y
1942         help
1943           This enables the CPUfreq driver for ARM Integrator CPUs.
1945           For details, take a look at <file:Documentation/cpu-freq>.
1947           If in doubt, say Y.
1949 config CPU_FREQ_PXA
1950         bool
1951         depends on CPU_FREQ && ARCH_PXA && PXA25x
1952         default y
1953         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1955 config CPU_FREQ_S3C
1956         bool
1957         help
1958           Internal configuration node for common cpufreq on Samsung SoC
1960 config CPU_FREQ_S3C24XX
1961         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1962         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1963         select CPU_FREQ_S3C
1964         help
1965           This enables the CPUfreq driver for the Samsung S3C24XX family
1966           of CPUs.
1968           For details, take a look at <file:Documentation/cpu-freq>.
1970           If in doubt, say N.
1972 config CPU_FREQ_S3C24XX_PLL
1973         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1974         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1975         help
1976           Compile in support for changing the PLL frequency from the
1977           S3C24XX series CPUfreq driver. The PLL takes time to settle
1978           after a frequency change, so by default it is not enabled.
1980           This also means that the PLL tables for the selected CPU(s) will
1981           be built which may increase the size of the kernel image.
1983 config CPU_FREQ_S3C24XX_DEBUG
1984         bool "Debug CPUfreq Samsung driver core"
1985         depends on CPU_FREQ_S3C24XX
1986         help
1987           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1989 config CPU_FREQ_S3C24XX_IODEBUG
1990         bool "Debug CPUfreq Samsung driver IO timing"
1991         depends on CPU_FREQ_S3C24XX
1992         help
1993           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1995 config CPU_FREQ_S3C24XX_DEBUGFS
1996         bool "Export debugfs for CPUFreq"
1997         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1998         help
1999           Export status information via debugfs.
2001 endif
2003 source "drivers/cpuidle/Kconfig"
2005 endmenu
2007 menu "Floating point emulation"
2009 comment "At least one emulation must be selected"
2011 config FPE_NWFPE
2012         bool "NWFPE math emulation"
2013         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2014         ---help---
2015           Say Y to include the NWFPE floating point emulator in the kernel.
2016           This is necessary to run most binaries. Linux does not currently
2017           support floating point hardware so you need to say Y here even if
2018           your machine has an FPA or floating point co-processor podule.
2020           You may say N here if you are going to load the Acorn FPEmulator
2021           early in the bootup.
2023 config FPE_NWFPE_XP
2024         bool "Support extended precision"
2025         depends on FPE_NWFPE
2026         help
2027           Say Y to include 80-bit support in the kernel floating-point
2028           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2029           Note that gcc does not generate 80-bit operations by default,
2030           so in most cases this option only enlarges the size of the
2031           floating point emulator without any good reason.
2033           You almost surely want to say N here.
2035 config FPE_FASTFPE
2036         bool "FastFPE math emulation (EXPERIMENTAL)"
2037         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2038         ---help---
2039           Say Y here to include the FAST floating point emulator in the kernel.
2040           This is an experimental much faster emulator which now also has full
2041           precision for the mantissa.  It does not support any exceptions.
2042           It is very simple, and approximately 3-6 times faster than NWFPE.
2044           It should be sufficient for most programs.  It may be not suitable
2045           for scientific calculations, but you have to check this for yourself.
2046           If you do not feel you need a faster FP emulation you should better
2047           choose NWFPE.
2049 config VFP
2050         bool "VFP-format floating point maths"
2051         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2052         help
2053           Say Y to include VFP support code in the kernel. This is needed
2054           if your hardware includes a VFP unit.
2056           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2057           release notes and additional status information.
2059           Say N if your target does not have VFP hardware.
2061 config VFPv3
2062         bool
2063         depends on VFP
2064         default y if CPU_V7
2066 config NEON
2067         bool "Advanced SIMD (NEON) Extension support"
2068         depends on VFPv3 && CPU_V7
2069         help
2070           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2071           Extension.
2073 endmenu
2075 menu "Userspace binary formats"
2077 source "fs/Kconfig.binfmt"
2079 config ARTHUR
2080         tristate "RISC OS personality"
2081         depends on !AEABI
2082         help
2083           Say Y here to include the kernel code necessary if you want to run
2084           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2085           experimental; if this sounds frightening, say N and sleep in peace.
2086           You can also say M here to compile this support as a module (which
2087           will be called arthur).
2089 endmenu
2091 menu "Power management options"
2093 source "kernel/power/Kconfig"
2095 config ARCH_SUSPEND_POSSIBLE
2096         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2097         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2098                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2099         def_bool y
2101 endmenu
2103 source "net/Kconfig"
2105 source "drivers/Kconfig"
2107 source "fs/Kconfig"
2109 source "arch/arm/Kconfig.debug"
2111 source "security/Kconfig"
2113 source "crypto/Kconfig"
2115 source "lib/Kconfig"