- PCI BIOS function 'find class code' implemented for real and protected mode
[gplbios.git] / rombios32start.S
blob10956280dac94e51820001049cd4f048991ec72e
1 /////////////////////////////////////////////////////////////////////////
2 // $Id$
3 /////////////////////////////////////////////////////////////////////////
4 //
5 //  32 bit Bochs BIOS init code
6 //  Copyright (C) 2006 Fabrice Bellard
7 //
8 //  This library is free software; you can redistribute it and/or
9 //  modify it under the terms of the GNU Lesser General Public
10 //  License as published by the Free Software Foundation; either
11 //  version 2 of the License, or (at your option) any later version.
13 //  This library is distributed in the hope that it will be useful,
14 //  but WITHOUT ANY WARRANTY; without even the implied warranty of
15 //  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
16 //  Lesser General Public License for more details.
18 //  You should have received a copy of the GNU Lesser General Public
19 //  License along with this library; if not, write to the Free Software
20 //  Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301 USA
21 #include "rombios.h"
23 .globl _start
24 .globl smp_ap_boot_code_start
25 .globl smp_ap_boot_code_end
26 .global smm_relocation_start
27 .global smm_relocation_end
28 .global smm_code_start
29 .global smm_code_end
31 _start:
32   /* clear bss section */
33   xor %eax, %eax
34   mov $__bss_start, %edi
35   mov $_end, %ecx
36   sub %edi, %ecx
37   rep stosb
39   jmp rombios32_init
41   .code16                        
42 smp_ap_boot_code_start:
43   xor %ax, %ax
44   mov %ax, %ds
45   incw CPU_COUNT_ADDR
47   hlt
48   jmp 1b
49 smp_ap_boot_code_end:
51 /* code to relocate SMBASE to 0xa0000 */
52 smm_relocation_start:
53   mov $0x38000 + 0x7efc, %ebx
54   addr32 mov (%ebx), %al  /* revision ID to see if x86_64 or x86 */
55   cmp $0x64, %al
56   je 1f
57   mov $0x38000 + 0x7ef8, %ebx
58   jmp 2f
60   mov $0x38000 + 0x7f00, %ebx
62   movl $0xa0000, %eax
63   addr32 movl %eax, (%ebx)
64   /* indicate to the BIOS that the SMM code was executed */
65   mov $0x00, %al
66   movw $0xb3, %dx
67   outb %al, %dx
68   rsm                
69 smm_relocation_end:
70         
71 /* minimal SMM code to enable or disable ACPI */
72 smm_code_start:
73   movw $0xb2, %dx
74   inb %dx, %al
75   cmp $0xf0, %al
76   jne 1f
78   /* ACPI disable */
79   mov $PM_IO_BASE + 0x04, %dx /* PMCNTRL */
80   inw %dx, %ax
81   andw $~1, %ax
82   outw %ax, %dx
84   jmp 2f
87   cmp $0xf1, %al
88   jne 2f
90   /* ACPI enable */
91   mov $PM_IO_BASE + 0x04, %dx /* PMCNTRL */
92   inw %dx, %ax
93   orw $1, %ax
94   outw %ax, %dx
95   
97   rsm
98 smm_code_end: