hid/*: layer_sort() Only copper layers participate in the layer stack
[geda-pcb/pcjc2.git] / lib / rules.inc
blob244e59236722e932a82b3138c6e42d14ce3368e7
3 #   design rule definitions --
4 #   tune design rules here
6 #   revisions:
7 #   Oct 12 2002 - Egil Kvaleberg <egil@kvaleberg.no>
8 #   Initial version
10 #   NOTE: The HOLE specification is the diameter of the finished hole.
11 #         For through-hole plated PCBs, the actual drill dimension will be
12 #         be larger. How much depends on process parameters
16 #  pads for comopnents with thin pins (e.g TO92)
18 define(`rPAD1',    50)
19 define(`rHOLE1',   24)
22 #  pads for components on 100mil pitch
23 #  hole 2 for ICs etc
24 #  hole 2c for headers etc. with square pins
26 #  NOTE: rPAD2 should really be 62mil
28 define(`rPAD2',    60)
29 define(`rHOLE2',   28)
30 define(`rHOLE2c',  40)
33 #  pads for larger transistors
35 define(`rPAD3',    80 )
36 define(`rHOLE3',   50)
39 #  3mm pads for mounting
40 #  BUG: drill is bad
42 define(`rPAD4',    120)
43 define(`rHOLE4',   80)
46 #  standard silkscreen line
47 #  thin, fat, fatter
49 define(`rSILK',    10)
50 define(`rSILK2',   20)
51 define(`rSILK3',   30)