Updated all po files by running make update-po in all the */po directories
[geda-gaf.git] / symbols / 74 / 7495-2.sym
blob445a65e848a8dd891b14b2a9fec44b5c5f87b806
1 v 20070626 1
2 P 0 2600 300 2600 1 0 0
4 T 200 2650 5 8 1 1 0 6 1
5 pinnumber=2
6 T 200 2550 5 8 0 1 0 8 1
7 pinseq=1
8 T 350 2600 9 8 1 1 0 0 1
9 pinlabel=P0
10 T 350 2600 5 8 0 1 0 2 1
11 pintype=in
13 P 2000 2600 1700 2600 1 0 0
15 T 1800 2650 5 8 1 1 0 0 1
16 pinnumber=13
17 T 1800 2550 5 8 0 1 0 2 1
18 pinseq=2
19 T 1650 2600 9 8 1 1 0 6 1
20 pinlabel=Q0
21 T 1650 2600 5 8 0 1 0 8 1
22 pintype=out
24 P 0 2200 300 2200 1 0 0
26 T 200 2250 5 8 1 1 0 6 1
27 pinnumber=3
28 T 200 2150 5 8 0 1 0 8 1
29 pinseq=3
30 T 350 2200 9 8 1 1 0 0 1
31 pinlabel=P1
32 T 350 2200 5 8 0 1 0 2 1
33 pintype=in
35 P 2000 2200 1700 2200 1 0 0
37 T 1800 2250 5 8 1 1 0 0 1
38 pinnumber=12
39 T 1800 2150 5 8 0 1 0 2 1
40 pinseq=4
41 T 1650 2200 9 8 1 1 0 6 1
42 pinlabel=Q1
43 T 1650 2200 5 8 0 1 0 8 1
44 pintype=out
46 P 0 1800 300 1800 1 0 0
48 T 200 1850 5 8 1 1 0 6 1
49 pinnumber=4
50 T 200 1750 5 8 0 1 0 8 1
51 pinseq=5
52 T 350 1800 9 8 1 1 0 0 1
53 pinlabel=P2
54 T 350 1800 5 8 0 1 0 2 1
55 pintype=in
57 P 2000 1800 1700 1800 1 0 0
59 T 1800 1850 5 8 1 1 0 0 1
60 pinnumber=11
61 T 1800 1750 5 8 0 1 0 2 1
62 pinseq=6
63 T 1650 1800 9 8 1 1 0 6 1
64 pinlabel=Q2
65 T 1650 1800 5 8 0 1 0 8 1
66 pintype=out
68 P 0 1400 300 1400 1 0 0
70 T 200 1450 5 8 1 1 0 6 1
71 pinnumber=5
72 T 200 1350 5 8 0 1 0 8 1
73 pinseq=7
74 T 350 1400 9 8 1 1 0 0 1
75 pinlabel=P3
76 T 350 1400 5 8 0 1 0 2 1
77 pintype=in
79 P 2000 1400 1700 1400 1 0 0
81 T 1800 1450 5 8 1 1 0 0 1
82 pinnumber=10
83 T 1800 1350 5 8 0 1 0 2 1
84 pinseq=8
85 T 1650 1400 9 8 1 1 0 6 1
86 pinlabel=Q3
87 T 1650 1400 5 8 0 1 0 8 1
88 pintype=out
90 P 0 1000 300 1000 1 0 0
92 T 200 1050 5 8 1 1 0 6 1
93 pinnumber=6
94 T 200 950 5 8 0 1 0 8 1
95 pinseq=9
96 T 350 1000 9 8 1 1 0 0 1
97 pinlabel=LD/\_SH\_
98 T 350 1000 5 8 0 1 0 2 1
99 pintype=in
101 P 0 600 200 600 1 0 0
103 T 200 650 5 8 1 1 0 6 1
104 pinnumber=9
105 T 200 550 5 8 0 1 0 8 1
106 pinseq=10
107 T 375 600 9 8 1 1 0 0 1
108 pinlabel=\_CLK1\_
109 T 375 600 5 8 0 1 0 2 1
110 pintype=clk
112 P 0 200 200 200 1 0 0
114 T 200 250 5 8 1 1 0 6 1
115 pinnumber=8
116 T 200 150 5 8 0 1 0 8 1
117 pinseq=11
118 T 375 200 9 8 1 1 0 0 1
119 pinlabel=\_CLK2\_
120 T 375 200 5 8 0 1 0 2 1
121 pintype=clk
123 B 300 0 1400 3300 3 0 0 0 -1 -1 0 -1 -1 -1 -1 -1
124 T 300 3740 5 10 0 0 0 0 1
125 device=7495
126 T 300 3540 5 10 0 0 0 0 1
127 footprint=DIP14
128 T 1700 3400 8 10 1 1 0 6 1
129 refdes=U?
130 T 300 3950 5 10 0 0 0 0 1
131 description=4-bit shift register, parallel load, right and left shift
132 T 300 4150 5 10 0 0 0 0 1
133 net=Vcc:14
134 T 300 4350 5 10 0 0 0 0 1
135 net=GND:7
136 V 250 600 50 6 0 0 0 -1 -1 0 -1 -1 -1 -1 -1
137 V 250 200 50 6 0 0 0 -1 -1 0 -1 -1 -1 -1 -1
138 L 375 200 300 250 3 0 0 0 -1 -1
139 L 375 200 300 150 3 0 0 0 -1 -1
140 L 375 600 300 550 3 0 0 0 -1 -1
141 L 375 600 300 650 3 0 0 0 -1 -1
142 T 300 3340 9 10 1 0 0 0 1
143 7495
144 P 0 3000 300 3000 1 0 0
146 T 200 3050 5 8 1 1 0 6 1
147 pinnumber=1
148 T 200 2950 5 8 0 1 0 8 1
149 pinseq=12
150 T 350 3000 9 8 1 1 0 0 1
151 pinlabel=SER
152 T 350 3000 5 8 0 1 0 2 1
153 pintype=in
155 T 300 4550 5 10 0 0 0 0 1
156 numslots=0