treewide: replace GPLv2 long form headers with SPDX header
[coreboot.git] / src / soc / intel / icelake / acpi / pci_irqs.asl
blob6712fdded17c4fb5a4ab61a1e47d90f9b9afc704
1 /* This file is part of the coreboot project. */
2 /* SPDX-License-Identifier: GPL-2.0-or-later */
4 #include <soc/irq.h>
6 Name (PICP, Package () {
7         /* PCI Bridge */
8         /* cAVS, SMBus, GbE, Nothpeak */
9         Package(){0x001FFFFF, 0, 0, cAVS_INTA_IRQ },
10         Package(){0x001FFFFF, 1, 0, SMBUS_INTB_IRQ },
11         Package(){0x001FFFFF, 2, 0, GbE_INTC_IRQ },
12         Package(){0x001FFFFF, 3, 0, TRACE_HUB_INTD_IRQ },
13         /* SerialIo and SCS */
14         Package(){0x001EFFFF, 0, 0, LPSS_UART0_IRQ },
15         Package(){0x001EFFFF, 1, 0, LPSS_UART1_IRQ },
16         Package(){0x001EFFFF, 2, 0, LPSS_SPI0_IRQ },
17         Package(){0x001EFFFF, 3, 0, LPSS_SPI1_IRQ },
18         /* PCI Express Port 9-16 */
19         Package(){0x001DFFFF, 0, 0, PCIE_9_IRQ },
20         Package(){0x001DFFFF, 1, 0, PCIE_10_IRQ },
21         Package(){0x001DFFFF, 2, 0, PCIE_11_IRQ },
22         Package(){0x001DFFFF, 3, 0, PCIE_12_IRQ },
23         /* PCI Express Port 1-8 */
24         Package(){0x001CFFFF, 0, 0, PCIE_1_IRQ },
25         Package(){0x001CFFFF, 1, 0, PCIE_2_IRQ },
26         Package(){0x001CFFFF, 2, 0, PCIE_3_IRQ },
27         Package(){0x001CFFFF, 3, 0, PCIE_4_IRQ },
28         /* eMMC */
29         Package(){0x001AFFFF, 0, 0, eMMC_IRQ },
30         /* SerialIo */
31         Package(){0x0019FFFF, 0, 0, LPSS_I2C4_IRQ },
32         Package(){0x0019FFFF, 1, 0, LPSS_I2C5_IRQ },
33         Package(){0x0019FFFF, 2, 0, LPSS_UART2_IRQ },
34         /* SATA controller */
35         Package(){0x0017FFFF, 0, 0, SATA_IRQ },
36         /* CSME (HECI, IDE-R, Keyboard and Text redirection */
37         Package(){0x0016FFFF, 0, 0, HECI_1_IRQ },
38         Package(){0x0016FFFF, 1, 0, HECI_2_IRQ },
39         Package(){0x0016FFFF, 2, 0, IDER_IRQ },
40         Package(){0x0016FFFF, 3, 0, KT_IRQ },
41         /* SerialIo */
42         Package(){0x0015FFFF, 0, 0, LPSS_I2C0_IRQ },
43         Package(){0x0015FFFF, 1, 0, LPSS_I2C1_IRQ },
44         Package(){0x0015FFFF, 2, 0, LPSS_I2C2_IRQ },
45         Package(){0x0015FFFF, 3, 0, LPSS_I2C3_IRQ },
46         /* D20: xHCI, OTG, SRAM, CNVi WiFi */
47         Package(){0x0014FFFF, 0, 0, XHCI_IRQ },
48         Package(){0x0014FFFF, 1, 0, OTG_IRQ },
49         Package(){0x0014FFFF, 2, 0, PMC_SRAM_IRQ },
50         Package(){0x0014FFFF, 3, 0, CNViWIFI_IRQ },
51         /* Integrated Sensor Hub */
52         Package(){0x0013FFFF, 0, 0, ISH_IRQ },
53         /* Thermal */
54         Package(){0x0012FFFF, 0, 0, THERMAL_IRQ },
55         /* Host Bridge */
56         /* Root Port D1F0 */
57         Package(){0x0001FFFF, 0, 0, PEG_RP_INTA_IRQ },
58         Package(){0x0001FFFF, 1, 0, PEG_RP_INTB_IRQ },
59         Package(){0x0001FFFF, 2, 0, PEG_RP_INTC_IRQ },
60         Package(){0x0001FFFF, 3, 0, PEG_RP_INTD_IRQ },
61         /* SA IGFX Device */
62         Package(){0x0002FFFF, 0, 0, IGFX_IRQ },
63         /* SA Thermal Device */
64         Package(){0x0004FFFF, 0, 0, SA_THERMAL_IRQ },
65         /* SA IPU Device */
66         Package(){0x0005FFFF, 0, 0, IPU_IRQ },
67         /* SA GNA Device */
68         Package(){0x0008FFFF, 0, 0, GNA_IRQ },
71 Name (PICN, Package () {
72         /* D31: cAVS, SMBus, GbE, Nothpeak */
73         Package () { 0x001FFFFF, 0, 0, 11 },
74         Package () { 0x001FFFFF, 1, 0, 10 },
75         Package () { 0x001FFFFF, 2, 0, 11 },
76         Package () { 0x001FFFFF, 3, 0, 11 },
77         /* D30: Can't use PIC*/
78         /* D29: PCI Express Port 9-16 */
79         Package () { 0x001DFFFF, 0, 0, 11 },
80         Package () { 0x001DFFFF, 1, 0, 10 },
81         Package () { 0x001DFFFF, 2, 0, 11 },
82         Package () { 0x001DFFFF, 3, 0, 11 },
83         /* D28: PCI Express Port 1-8 */
84         Package () { 0x001CFFFF, 0, 0, 11 },
85         Package () { 0x001CFFFF, 1, 0, 10 },
86         Package () { 0x001CFFFF, 2, 0, 11 },
87         Package () { 0x001CFFFF, 3, 0, 11 },
88         /* D26: Can't use PIC*/
89         /* D25: Can't use PIC*/
90         /* D23: SATA controller */
91         Package () { 0x0017FFFF, 0, 0, 11 },
92         /* D22: CSME (HECI, IDE-R, KT redirection */
93         Package () { 0x0016FFFF, 0, 0, 11 },
94         Package () { 0x0016FFFF, 1, 0, 10 },
95         Package () { 0x0016FFFF, 2, 0, 11 },
96         Package () { 0x0016FFFF, 3, 0, 11 },
97         /* D20: xHCI, OTG, SRAM, CNVi WiFi */
98         Package () { 0x0014FFFF, 0, 0, 11 },
99         Package () { 0x0014FFFF, 1, 0, 10 },
100         Package () { 0x0014FFFF, 2, 0, 11 },
101         Package () { 0x0014FFFF, 3, 0, 11 },
102         /* D18: Can't use PIC*/
103         /* P.E.G. Root Port D1F0 */
104         Package () { 0x0001FFFF, 0, 0, 11 },
105         Package () { 0x0001FFFF, 1, 0, 10 },
106         Package () { 0x0001FFFF, 2, 0, 11 },
107         Package () { 0x0001FFFF, 3, 0, 11 },
108         /* SA IGFX Device */
109         Package () { 0x0002FFFF, 0, 0, 11 },
110         /* SA Thermal Device */
111         Package () { 0x0004FFFF, 0, 0, 11 },
112         /* SA IPU Device */
113         Package () { 0x0005FFFF, 0, 0, 11 },
114         /* SA GNA Device */
115         Package () { 0x0008FFFF, 0, 0, 11 },
118 Method (_PRT)
120         If (PICM) {
121                 Return (^PICP)
122         } Else {
123                 Return (^PICN)
124         }