We call this cache as ram everywhere, so let's call it the same in Kconfig
[coreboot.git] / src / mainboard / msi / ms9652_fam10 / Kconfig
blob829b70b007b21f06ad43db294a20ddb1665dbdda
1 if BOARD_MSI_MS9652_FAM10
3 config BOARD_SPECIFIC_OPTIONS # dummy
4         def_bool y
5         select ARCH_X86
6         select CPU_AMD_SOCKET_F_1207
7         select NORTHBRIDGE_AMD_AMDFAM10
8         select SOUTHBRIDGE_NVIDIA_MCP55
9         select SUPERIO_WINBOND_W83627EHG
10         select HAVE_BUS_CONFIG
11         select HAVE_PIRQ_TABLE
12         select HAVE_MP_TABLE
13         select CACHE_AS_RAM
14         select HAVE_OPTION_TABLE
15         select HAVE_HARD_RESET
16         select BOARD_ROMSIZE_KB_512
17         select ENABLE_APIC_EXT_ID
18         select AMDMCT
19         select TINY_BOOTBLOCK
20         select SB_HT_CHAIN_UNITID_OFFSET_ONLY
22 config MAINBOARD_DIR
23         string
24         default msi/ms9652_fam10
26 config DCACHE_RAM_BASE
27         hex
28         default 0xc4000
30 config DCACHE_RAM_SIZE
31         hex
32         default 0x0c000
34 config DCACHE_RAM_GLOBAL_VAR_SIZE
35         hex
36         default 0x04000
38 config GENERATE_PIRQ_TABLE
39         bool
40         default y
42 # Define to 0 because the IRQ slot count is
43 # determined dynamically for this board.
44 config IRQ_SLOT_COUNT
45         int
46         default 0
48 config MAX_CPUS
49         int
50         default 8
52 config MAX_PHYSICAL_CPUS
53         int
54         default 2
56 config LOGICAL_CPUS
57         bool
58         default y
60 config IOAPIC
61         bool
62         default y
64 config SMP
65         bool
66         default y
68 config STACK_SIZE
69         hex
70         default 0x20000
72 config HEAP_SIZE
73         hex
74         default 0x20000
76 config USE_OPTION_TABLE
77         bool
78         default n
80 config MAINBOARD_PART_NUMBER
81         string
82         default "MS-9652"
84 config MAINBOARD_PCI_SUBSYSTEM_VENDOR_ID
85         hex
86         default 0x1462
88 config MAINBOARD_PCI_SUBSYSTEM_DEVICE_ID
89         hex
90         default 0x9652
92 config RAMBASE
93         hex
94         default 0x00200000
96 config TTYS0_BAUD
97         int
98         default 115200
100 config TTYS0_BASE
101         hex
102         default 0x3f8
104 config TTYS0_LCS
105         int
106         default 3
108 config DEFAULT_CONSOLE_LOGLEVEL
109         int
110         default 9
112 config MAXIMUM_CONSOLE_LOGLEVEL
113         int
114         default 9
116 config MAINBOARD_POWER_ON_AFTER_POWER_FAIL
117         bool
118         default y
120 config CONSOLE_SERIAL8250
121         bool
122         default y
124 config CONSOLE_VGA
125         bool
126         default y
128 config PCI_ROM_RUN
129         bool
130         default y
132 config USBDEBUG
133         bool
134         default n
136 config HW_MEM_HOLE_SIZEK
137         hex
138         default 0x100000
140 config HW_MEM_HOLE_SIZE_AUTO_INC
141         bool
142         default n
144 config HT_CHAIN_UNITID_BASE
145         hex
146         default 0x20
148 config HT_CHAIN_END_UNITID_BASE
149         hex
150         default 0x00
152 config SB_HT_CHAIN_ON_BUS0
153         int
154         default 1
156 config VAR_MTRR_HOLE
157         bool
158         default n
160 config SERIAL_CPU_INIT
161         bool
162         default y
164 config APIC_ID_OFFSET
165         hex
166         default 0x00
168 config LIFT_BSP_APIC_ID
169         bool
170         default 1
172 config RAMTOP
173         hex
174         default 0x1000000
176 config MEM_TRAIN_SEQ
177         int
178         default 2
180 config WAIT_BEFORE_CPUS_INIT
181         bool
182         default n
184 config AMD_UCODE_PATCH_FILE
185         string
186         default "mc_patch_01000096.h"
188 config ID_SECTION_OFFSET
189         hex
190         default 0x80
192 config HT3_SUPPORT
193         bool
194         default y
196 endif # BOARD_MSI_MS9652_FAM10