mb/*/*/acpi_tables: Remove unnecessary function call
[coreboot.git] / src / mainboard / google / butterfly / gpio.c
blob2630177cf1532167854d80c80c2054f668abc4b4
1 /*
2 * This file is part of the coreboot project.
4 * Copyright (C) 2011 The Chromium OS Authors. All rights reserved.
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; version 2 of the License.
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
16 #include <southbridge/intel/common/gpio.h>
18 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
19 .gpio0 = GPIO_MODE_NONE, /* Unused */
20 .gpio1 = GPIO_MODE_NONE, /* Unused */
21 .gpio2 = GPIO_MODE_NONE, /* Unused */
22 .gpio3 = GPIO_MODE_NONE, /* Unused */
23 .gpio4 = GPIO_MODE_NATIVE, /* Native - TPSINT# for TP SMBus IRQ */
24 .gpio5 = GPIO_MODE_NONE, /* Unused */
25 .gpio6 = GPIO_MODE_GPIO, /* Input - BOARD_ID4 */
26 .gpio7 = GPIO_MODE_GPIO, /* Input - BOARD_ID5 */
27 .gpio8 = GPIO_MODE_GPIO, /* Output - BT on/off */
28 .gpio9 = GPIO_MODE_NONE, /* Unused */
29 .gpio10 = GPIO_MODE_NONE, /* Unused */
30 .gpio11 = GPIO_MODE_GPIO, /* Input - TP WAKEUP Event */
31 .gpio12 = GPIO_MODE_NONE, /* Unused */
32 .gpio13 = GPIO_MODE_GPIO, /* Input - SCI from EC */
33 .gpio14 = GPIO_MODE_GPIO, /* Output - AOAC WLAN power control */
34 .gpio15 = GPIO_MODE_GPIO, /* Unused - Do not control WLAN*/
35 .gpio16 = GPIO_MODE_NONE, /* Unused */
36 .gpio17 = GPIO_MODE_GPIO, /* Input - DGPU_PWROK */
37 .gpio18 = GPIO_MODE_NATIVE, /* Native - PCIECLKRQ1# LAN clock pin*/
38 .gpio19 = GPIO_MODE_GPIO, /* Input - Boot BIOS Selection 0 */
39 .gpio20 = GPIO_MODE_NATIVE, /* Native - PCIECLKRQ2# SDCard clock pin */
40 .gpio21 = GPIO_MODE_GPIO, /* Input - EC_ENTERING_RW for Google OS */
41 .gpio22 = GPIO_MODE_GPIO, /* Input - BIOS RECOVERY */
42 .gpio23 = GPIO_MODE_NONE, /* Unused */
43 .gpio24 = GPIO_MODE_GPIO, /* Output - DGPU_HOLD_RST# */
44 .gpio25 = GPIO_MODE_NONE, /* Unused */
45 .gpio26 = GPIO_MODE_NONE, /* Unused */
46 .gpio27 = GPIO_MODE_NONE, /* Unused */
47 .gpio28 = GPIO_MODE_NONE, /* Unused */
48 .gpio29 = GPIO_MODE_NONE, /* Unused */
49 .gpio30 = GPIO_MODE_NATIVE, /* Native - SUSWARN_EC# */
50 .gpio31 = GPIO_MODE_NONE, /* Unused */
53 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
54 .gpio0 = GPIO_DIR_INPUT, /* Unused */
55 .gpio1 = GPIO_DIR_INPUT, /* Unused */
56 .gpio2 = GPIO_DIR_INPUT, /* Unused */
57 .gpio3 = GPIO_DIR_INPUT, /* Unused */
58 .gpio4 = GPIO_DIR_INPUT, /* Native */
59 .gpio5 = GPIO_DIR_INPUT, /* Unused */
60 .gpio6 = GPIO_DIR_INPUT, /* Input */
61 .gpio7 = GPIO_DIR_INPUT, /* Input */
62 .gpio8 = GPIO_DIR_INPUT, /* Output HIGH - set in mainboard.c */
63 .gpio9 = GPIO_DIR_INPUT, /* Unused */
64 .gpio10 = GPIO_DIR_INPUT, /* Unused */
65 .gpio11 = GPIO_DIR_INPUT, /* Input */
66 .gpio12 = GPIO_DIR_INPUT, /* Unused */
67 .gpio13 = GPIO_DIR_INPUT, /* Input */
68 .gpio14 = GPIO_DIR_OUTPUT, /* Output HIGH */
69 .gpio15 = GPIO_DIR_INPUT, /* Unused */
70 .gpio16 = GPIO_DIR_INPUT, /* Unused */
71 .gpio17 = GPIO_DIR_INPUT, /* Input */
72 .gpio18 = GPIO_DIR_INPUT, /* Native */
73 .gpio19 = GPIO_DIR_INPUT, /* Input */
74 .gpio20 = GPIO_DIR_INPUT, /* Native */
75 .gpio21 = GPIO_DIR_INPUT, /* Input */
76 .gpio22 = GPIO_DIR_INPUT, /* Input */
77 .gpio23 = GPIO_DIR_INPUT, /* Unused */
78 .gpio24 = GPIO_DIR_OUTPUT, /* Output HIGH */
79 .gpio25 = GPIO_DIR_INPUT, /* Unused */
80 .gpio26 = GPIO_DIR_INPUT, /* Unused */
81 .gpio27 = GPIO_DIR_INPUT, /* Unused */
82 .gpio28 = GPIO_DIR_INPUT, /* Unused */
83 .gpio29 = GPIO_DIR_INPUT, /* Unused */
84 .gpio30 = GPIO_DIR_INPUT, /* Native */
85 .gpio31 = GPIO_DIR_INPUT, /* Unused */
88 static const struct pch_gpio_set1 pch_gpio_set1_level = {
89 .gpio0 = GPIO_LEVEL_LOW, /* Unused */
90 .gpio1 = GPIO_LEVEL_LOW, /* Unused */
91 .gpio2 = GPIO_LEVEL_LOW, /* Unused */
92 .gpio3 = GPIO_LEVEL_LOW, /* Unused */
93 .gpio4 = GPIO_LEVEL_LOW, /* Native */
94 .gpio5 = GPIO_LEVEL_LOW, /* Unused */
95 .gpio6 = GPIO_LEVEL_LOW, /* Input */
96 .gpio7 = GPIO_LEVEL_LOW, /* Input */
97 .gpio8 = GPIO_LEVEL_HIGH, /* Output HIGH - set in mainboard.c */
98 .gpio9 = GPIO_LEVEL_LOW, /* Unused */
99 .gpio10 = GPIO_LEVEL_LOW, /* Unused */
100 .gpio11 = GPIO_LEVEL_LOW, /* Input */
101 .gpio12 = GPIO_LEVEL_LOW, /* Unused */
102 .gpio13 = GPIO_LEVEL_LOW, /* Input */
103 .gpio14 = GPIO_LEVEL_HIGH, /* Output HIGH */
104 .gpio15 = GPIO_LEVEL_HIGH, /* Unused */
105 .gpio16 = GPIO_LEVEL_LOW, /* Unused */
106 .gpio17 = GPIO_LEVEL_LOW, /* Input */
107 .gpio18 = GPIO_LEVEL_LOW, /* Native */
108 .gpio19 = GPIO_LEVEL_LOW, /* Input */
109 .gpio20 = GPIO_LEVEL_LOW, /* Native */
110 .gpio21 = GPIO_LEVEL_LOW, /* Input */
111 .gpio22 = GPIO_LEVEL_LOW, /* Input */
112 .gpio23 = GPIO_LEVEL_LOW, /* Unused */
113 .gpio24 = GPIO_LEVEL_HIGH, /* Output HIGH */
114 .gpio25 = GPIO_LEVEL_LOW, /* Unused */
115 .gpio26 = GPIO_LEVEL_LOW, /* Unused */
116 .gpio27 = GPIO_LEVEL_LOW, /* Unused */
117 .gpio28 = GPIO_LEVEL_LOW, /* Unused */
118 .gpio29 = GPIO_LEVEL_LOW, /* Unused */
119 .gpio30 = GPIO_LEVEL_LOW, /* Native */
120 .gpio31 = GPIO_LEVEL_LOW, /* Unused */
123 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
124 .gpio11 = GPIO_INVERT, /* invert touchpad wakeup pin */
125 .gpio13 = GPIO_INVERT, /* invert EC SCI pin */
128 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
129 .gpio32 = GPIO_MODE_NATIVE, /* Native - Connect to EC Clock Run */
130 .gpio33 = GPIO_MODE_GPIO, /* Input - (Google protect BIOS ROM) */
131 .gpio34 = GPIO_MODE_NONE, /* Unused */
132 .gpio35 = GPIO_MODE_NONE, /* Unused */
133 .gpio36 = GPIO_MODE_GPIO, /* Output - DGPU_PWR_EN */
134 .gpio37 = GPIO_MODE_GPIO, /* Input - FDI TERM / VOLTAGE OVERRIDE */
135 .gpio38 = GPIO_MODE_GPIO, /* Input - MFG_MODE test */
136 .gpio39 = GPIO_MODE_GPIO, /* Input - DGPU_PRSNT */
137 .gpio40 = GPIO_MODE_NONE, /* Unused */
138 .gpio41 = GPIO_MODE_NONE, /* Unused */
139 .gpio42 = GPIO_MODE_NONE, /* Unused */
140 .gpio43 = GPIO_MODE_NONE, /* Unused */
141 .gpio44 = GPIO_MODE_GPIO, /* Input - BOARD_ID0 */
142 .gpio45 = GPIO_MODE_GPIO, /* Input - BOARD_ID1 */
143 .gpio46 = GPIO_MODE_GPIO, /* Input - BOARD_ID2 */
144 .gpio47 = GPIO_MODE_NATIVE, /* Native - PEGA_GPU clock request */
145 .gpio48 = GPIO_MODE_NONE, /* Unused */
146 .gpio49 = GPIO_MODE_NONE, /* Unused */
147 .gpio50 = GPIO_MODE_NONE, /* Unused */
148 .gpio51 = GPIO_MODE_GPIO, /* Input - Boot BIOS Selection 1 */
149 .gpio52 = GPIO_MODE_GPIO, /* Input - Google recovery, Pull up +3V */
150 .gpio53 = GPIO_MODE_GPIO, /* Output - G Sensor LED */
151 .gpio54 = GPIO_MODE_GPIO, /* Input - Google Development */
152 .gpio55 = GPIO_MODE_GPIO, /* Input - Top-Block Swap Override */
153 .gpio56 = GPIO_MODE_NONE, /* Unused */
154 .gpio57 = GPIO_MODE_GPIO, /* Input - SV_DET */
155 .gpio58 = GPIO_MODE_NONE, /* Unused */
156 .gpio59 = GPIO_MODE_NONE, /* Unused */
157 .gpio60 = GPIO_MODE_NONE, /* GPO - DRAMRST_CNTRL_PCH */
158 .gpio61 = GPIO_MODE_NONE, /* Unused */
159 .gpio62 = GPIO_MODE_NATIVE, /* Native - Connect to EC 32.768KHz */
160 .gpio63 = GPIO_MODE_NATIVE, /* Native - SLP_S5 */
163 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
164 .gpio32 = GPIO_DIR_INPUT, /* Native */
165 .gpio33 = GPIO_DIR_INPUT, /* Input */
166 .gpio34 = GPIO_DIR_INPUT, /* Unused */
167 .gpio35 = GPIO_DIR_INPUT, /* Unused */
168 .gpio36 = GPIO_DIR_OUTPUT, /* Output HIGH */
169 .gpio37 = GPIO_DIR_INPUT, /* Input */
170 .gpio38 = GPIO_DIR_INPUT, /* Input */
171 .gpio39 = GPIO_DIR_INPUT, /* Input */
172 .gpio40 = GPIO_DIR_INPUT, /* Unused */
173 .gpio41 = GPIO_DIR_INPUT, /* Unused */
174 .gpio42 = GPIO_DIR_INPUT, /* Unused */
175 .gpio43 = GPIO_DIR_INPUT, /* Unused */
176 .gpio44 = GPIO_DIR_INPUT, /* Input */
177 .gpio45 = GPIO_DIR_INPUT, /* Input */
178 .gpio46 = GPIO_DIR_INPUT, /* Input */
179 .gpio47 = GPIO_DIR_INPUT, /* Native */
180 .gpio48 = GPIO_DIR_INPUT, /* Unused */
181 .gpio49 = GPIO_DIR_INPUT, /* Unused */
182 .gpio50 = GPIO_DIR_INPUT, /* Unused */
183 .gpio51 = GPIO_DIR_INPUT, /* Input */
184 .gpio52 = GPIO_DIR_INPUT, /* Input */
185 .gpio53 = GPIO_DIR_OUTPUT, /* Input */
186 .gpio54 = GPIO_DIR_INPUT, /* Input */
187 .gpio55 = GPIO_DIR_INPUT, /* Input */
188 .gpio56 = GPIO_DIR_INPUT, /* Unused */
189 .gpio57 = GPIO_DIR_INPUT, /* Input */
190 .gpio58 = GPIO_DIR_INPUT, /* Unused */
191 .gpio59 = GPIO_DIR_INPUT, /* Unused */
192 .gpio60 = GPIO_DIR_OUTPUT, /* Output HIGH */
193 .gpio61 = GPIO_DIR_INPUT, /* Unused */
194 .gpio62 = GPIO_DIR_INPUT, /* Native */
195 .gpio63 = GPIO_DIR_INPUT, /* Native */
198 static const struct pch_gpio_set2 pch_gpio_set2_level = {
199 .gpio32 = GPIO_LEVEL_LOW, /* Native */
200 .gpio33 = GPIO_LEVEL_LOW, /* Input */
201 .gpio34 = GPIO_LEVEL_LOW, /* Unused */
202 .gpio35 = GPIO_LEVEL_LOW, /* Unused */
203 .gpio36 = GPIO_LEVEL_HIGH, /* Output HIGH */
204 .gpio37 = GPIO_LEVEL_LOW, /* Input */
205 .gpio38 = GPIO_LEVEL_LOW, /* Input */
206 .gpio39 = GPIO_LEVEL_LOW, /* Input */
207 .gpio40 = GPIO_LEVEL_LOW, /* Unused */
208 .gpio41 = GPIO_LEVEL_LOW, /* Unused */
209 .gpio42 = GPIO_LEVEL_LOW, /* Unused */
210 .gpio43 = GPIO_LEVEL_LOW, /* Unused */
211 .gpio44 = GPIO_LEVEL_LOW, /* Input */
212 .gpio45 = GPIO_LEVEL_LOW, /* Input */
213 .gpio46 = GPIO_LEVEL_LOW, /* Input */
214 .gpio47 = GPIO_LEVEL_LOW, /* Native */
215 .gpio48 = GPIO_LEVEL_LOW, /* Unused */
216 .gpio49 = GPIO_LEVEL_LOW, /* Unused */
217 .gpio50 = GPIO_LEVEL_LOW, /* Unused */
218 .gpio51 = GPIO_LEVEL_LOW, /* Input */
219 .gpio52 = GPIO_LEVEL_LOW, /* Input */
220 .gpio53 = GPIO_LEVEL_HIGH, /* Input */
221 .gpio54 = GPIO_LEVEL_LOW, /* Input */
222 .gpio55 = GPIO_LEVEL_LOW, /* Input */
223 .gpio56 = GPIO_LEVEL_LOW, /* Unused */
224 .gpio57 = GPIO_LEVEL_LOW, /* Input */
225 .gpio58 = GPIO_LEVEL_LOW, /* Unused */
226 .gpio59 = GPIO_LEVEL_LOW, /* Unused */
227 .gpio60 = GPIO_LEVEL_HIGH, /* Output HIGH */
228 .gpio61 = GPIO_LEVEL_LOW, /* Unused */
229 .gpio62 = GPIO_LEVEL_LOW, /* Native */
230 .gpio63 = GPIO_LEVEL_LOW, /* Native */
233 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
234 .gpio64 = GPIO_MODE_NONE, /* Unused */
235 .gpio65 = GPIO_MODE_NONE, /* Unused */
236 .gpio66 = GPIO_MODE_NONE, /* Unused */
237 .gpio67 = GPIO_MODE_NONE, /* Unused */
238 .gpio68 = GPIO_MODE_GPIO, /* Input - DGPU_PWR_EN */
239 .gpio69 = GPIO_MODE_NONE, /* Unused */
240 .gpio70 = GPIO_MODE_NONE, /* Unused */
241 .gpio71 = GPIO_MODE_NONE, /* Unused */
242 .gpio72 = GPIO_MODE_NONE, /* Unused */
243 .gpio73 = GPIO_MODE_NATIVE, /* Native - PCIECLKRQ0# WLAN clock request */
244 .gpio74 = GPIO_MODE_NONE, /* Unused */
245 .gpio75 = GPIO_MODE_GPIO, /* Input - SMB_ME1_DAT */
248 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
249 .gpio64 = GPIO_DIR_INPUT, /* Unused */
250 .gpio65 = GPIO_DIR_INPUT, /* Unused */
251 .gpio66 = GPIO_DIR_INPUT, /* Unused */
252 .gpio67 = GPIO_DIR_INPUT, /* Unused */
253 .gpio68 = GPIO_DIR_INPUT, /* Input */
254 .gpio69 = GPIO_DIR_INPUT, /* Unused */
255 .gpio70 = GPIO_DIR_INPUT, /* Unused */
256 .gpio71 = GPIO_DIR_INPUT, /* Unused */
257 .gpio72 = GPIO_DIR_INPUT, /* Unused */
258 .gpio73 = GPIO_DIR_INPUT, /* Native */
259 .gpio74 = GPIO_DIR_INPUT, /* Unused */
260 .gpio75 = GPIO_DIR_INPUT, /* Input */
263 static const struct pch_gpio_set3 pch_gpio_set3_level = {
264 .gpio64 = GPIO_LEVEL_LOW, /* Unused */
265 .gpio65 = GPIO_LEVEL_LOW, /* Unused */
266 .gpio66 = GPIO_LEVEL_LOW, /* Unused */
267 .gpio67 = GPIO_LEVEL_LOW, /* Unused */
268 .gpio68 = GPIO_LEVEL_LOW, /* Input */
269 .gpio69 = GPIO_LEVEL_LOW, /* Unused */
270 .gpio70 = GPIO_LEVEL_LOW, /* Unused */
271 .gpio71 = GPIO_LEVEL_LOW, /* Unused */
272 .gpio72 = GPIO_LEVEL_LOW, /* Unused */
273 .gpio73 = GPIO_LEVEL_LOW, /* Native */
274 .gpio74 = GPIO_LEVEL_LOW, /* Unused */
275 .gpio75 = GPIO_LEVEL_LOW, /* Input */
278 const struct pch_gpio_map mainboard_gpio_map = {
279 .set1 = {
280 .mode = &pch_gpio_set1_mode,
281 .direction = &pch_gpio_set1_direction,
282 .level = &pch_gpio_set1_level,
283 .invert = &pch_gpio_set1_invert,
286 .set2 = {
287 .mode = &pch_gpio_set2_mode,
288 .direction = &pch_gpio_set2_direction,
289 .level = &pch_gpio_set2_level,
291 .set3 = {
292 .mode = &pch_gpio_set3_mode,
293 .direction = &pch_gpio_set3_direction,
294 .level = &pch_gpio_set3_level,