mainboard/lenovo/x220: allow to use libgfxinit
[coreboot.git] / MAINTAINERS
blobd1baa86e9270d5c3565abca941e6e44a4b6e6778
3         List of maintainers and how to submit coreboot changes
5 Please try to follow the guidelines below.  This will make things
6 easier on the maintainers.  Not all of these guidelines matter for every
7 trivial patch so apply some common sense.
9 1.      Always _test_ your changes, however small, on at least 1 or
10         2 people, preferably many more.
12 2.      Try to release a few ALPHA test versions to gerrit. Announce
13         them onto the coreboot mailing list and IRC channel and await
14         results. This is especially important on coreboot core changes,
15         but also for device drivers, because often that's the only way
16         you will find things like the fact revision 3 chipset needs
17         a magic fix you didn't know about, or some clown changed the
18         chips on a board and not its name.  (Don't laugh!)
20 3.      Make sure your changes compile correctly in multiple
21         configurations. In particular check that changes work for all
22         boards in the tree (use abuild!)
24 4.      When you are happy with a change make it generally available for
25         testing in gerrit and await feedback.
27 5.      Make your patch available through coreboot's gerrit code review
28         system, and add the relevant maintainer from this list as a code
29         reviewer. Be prepared to get your changes sent back with seemingly
30         silly requests about formatting and variable names.  These aren't
31         as silly as they seem. One job the maintainers do is to keep
32         things looking the same.  Sometimes this means that the clever
33         hack in your mainboard or chipset to get around a problem actually
34         needs to become a generalized coreboot feature ready for next time.
36         PLEASE check your patch with the automated style checker
37         (util/lint/checkpatch.pl) to catch trival style violations.
38         See https://www.coreboot.org/Coding_Style for guidance here.
40         PLEASE add the maintainers that are generated by
41         util/scripts/get_maintainer.pl as reviewers.  The results returned
42         by the script will be best if you have git installed and are
43         making your changes in a branch derived from coreboot.org's latest
44         git tree.
46         PLEASE try to include any credit lines you want added with the
47         patch. It avoids people being missed off by mistake and makes
48         it easier to know who wants adding and who doesn't.
50         PLEASE document known bugs. If it doesn't work for everything
51         or does something very odd once a month document it.
53         PLEASE remember that submissions must be made under the terms
54         of the OSDL certificate of contribution and should include a
55         Signed-off-by: line.  The current version of this "Developer's
56         Certificate of Origin" (DCO) is listed at
57         https://www.coreboot.org/Development_Guidelines#Sign-off_Procedure.
59 6.      Make sure you have the right to send any changes you make. If you
60         do changes at work you may find your employer owns the patch
61         not you.
63 7.      Happy hacking.
65 Descriptions of section entries:
67         M: Maintainer: FullName <address@domain>
68         R: Designated reviewer: FullName <address@domain>
69            These reviewers should be CCed on patches.
70         L: Mailing list that is relevant to this area
71         W: Web-page with status/info
72         Q: Patchwork web based patch tracking system site
73         T: SCM tree type and location.
74            Type is one of: git, hg, quilt, stgit, topgit
75         S: Status, one of the following:
76            Supported:   Someone is actually paid to look after this.
77            Maintained:  Someone actually looks after it.
78            Odd Fixes:   It has a maintainer but they don't have time to do
79                         much other than throw the odd patch in. See below..
80            Orphan:      No current maintainer [but maybe you could take the
81                         role as you write your new code].
82            Obsolete:    Old code. Something tagged obsolete generally means
83                         it has been replaced by a better system and you
84                         should be using that.
85         F: Files and directories with wildcard patterns.
86            A trailing slash includes all files and subdirectory files.
87            F:   drivers/net/    all files in and below drivers/net
88            F:   drivers/net/*   all files in drivers/net, but not below
89            F:   */net/*         all files in "any top level directory"/net
90            One pattern per line.  Multiple F: lines acceptable.
91         N: Files and directories with regex patterns.
92            N:   [^a-z]tegra     all files whose path contains the word tegra
93            One pattern per line.  Multiple N: lines acceptable.
94            scripts/get_maintainer.pl has different behavior for files that
95            match F: pattern and matches of N: patterns.  By default,
96            get_maintainer will not look at git log history when an F: pattern
97            match occurs.  When an N: match occurs, git log history is used
98            to also notify the people that have git commit signatures.
99         X: Files and directories that are NOT maintained, same rules as F:
100            Files exclusions are tested before file matches.
101            Can be useful for excluding a specific subdirectory, for instance:
102            F:   net/
103            X:   net/ipv6/
104            matches all files in and below net excluding net/ipv6/
105         K: Keyword perl extended regex pattern to match content in a
106            patch or file.  For instance:
107            K: of_get_profile
108               matches patches or files that contain "of_get_profile"
109            K: \b(printk|pr_(info|err))\b
110               matches patches or files that contain one or more of the words
111               printk, pr_info or pr_err
112            One regex pattern per line.  Multiple K: lines acceptable.
114 Note: For the hard of thinking, this list is meant to remain in alphabetical
115 order. If you could add yourselves to it in alphabetical order that would be
116 so much easier [Ed]
118 Maintainers List (try to look for most precise areas first)
120                 -----------------------------------
122 RISC-V ARCHITECTURE
123 M:      Ronald Minnich <rminnich@gmail.com>
124 M:      Jonathan Neuschäfer <j.neuschaefer@gmx.net>
125 S:      Maintained
126 F:      src/arch/riscv/
127 F:      src/soc/lowrisc
128 F:      src/soc/ucb/
129 F:      src/mainboard/emulation/*-riscv/
130 F:      src/mainboard/lowrisc
132 POWER8 ARCHITECTURE
133 M:      Ronald Minnich <rminnich@gmail.com>
134 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
135 S:      Maintained
136 F:      src/arch/power8/
137 F:      src/cpu/qemu-power8/
138 F:      src/mainboard/emulation/qemu-power8/
140 LENOVO EC
141 M:      Alexander Couzens <lynxis@fe80.eu>
142 S:      Maintained
143 F:      src/ec/lenovo/
145 LENOVO MAINBOARDS
146 M:      Alexander Couzens <lynxis@fe80.eu>
147 M:      Patrick Rudolph <siro@das-labor.org>
148 S:      Maintained
149 F:      src/mainboard/lenovo/
151 INTEL PINEVIEW CHIPSET
152 M:      Damien Zammit <damien@zamaudio.com>
153 S:      Maintained
154 F:      src/northbridge/intel/pineview/
156 INTEL D510MO MAINBOARD
157 M:      Damien Zammit <damien@zamaudio.com>
158 S:      Maintained
159 F:      src/mainboard/intel/d510mo
161 INTEL X4X CHIPSET
162 M:      Damien Zammit <damien@zamaudio.com>
163 S:      Maintained
164 F:      src/northbridge/intel/x4x/
166 GIGABYTE GA-G41M-ES2L MAINBOARD
167 M:      Damien Zammit <damien@zamaudio.com>
168 S:      Maintained
169 F:      src/mainboard/gigabyte/ga-g41m-es2l
171 GOOGLE PANTHER MAINBOARD
172 M:      Stefan Reinauer <stefan.reinauer@coreboot.org>
173 S:      Supported
174 F:      src/mainboard/google/panther/
176 INTEL MINNOWBOARD MAX MAINBOARD
177 M:      Huang Jin <huang.jin@intel.com>
178 M:      York Yang <york.yang@intel.com>
179 M:      Martin Roth <gaumless@gmail.com>
180 S:      Supported
181 F:      src/mainboard/intel/minnowmax/
183 INTEL FSP BAYTRAIL CHIP & CRBs
184 M:      Huang Jin <huang.jin@intel.com>
185 M:      York Yang <york.yang@intel.com>
186 M:      Martin Roth <gaumless@gmail.com>
187 S:      Supported
188 F:      src/soc/intel/fsp_baytrail/
189 F:      src/vendorcode/intel/fsp1_0/baytrail/
190 F:      src/mainboard/intel/bakersport_fsp/
191 F:      src/mainboard/intel/bayleybay_fsp/
193 INTEL FSP BROADWELL-DE SOC & CRB
194 M:      York Yang <york.yang@intel.com>
195 S:      Supported
196 F:      src/soc/intel/fsp_broadwell_de/
197 F:      src/vendorcode/intel/fsp1_0/broadwell_de/
198 F:      src/mainboard/intel/camelbackmountain_fsp/
200 INTEL FSP IVYBRIDGE/PANTHERPOINT/CAVECREEK & CRBs
201 M:      York Yang <york.yang@intel.com>
202 S:      Supported
203 F:      src/cpu/intel/fsp_model_206ax/
204 F:      src/northbridge/intel/fsp_sandybridge/
205 F:      src/southbridge/intel/fsp_bd82x6x/
206 F:      src/southbridge/intel/fsp_i89xx/
207 F:      src/vendorcode/intel/fsp1_0/ivybridge_bd82x6x
208 F:      src/vendorcode/intel/fsp1_0/ivybridge_i89xx
209 F:      src/mainboard/intel/cougar_canyon2/
210 F:      src/mainboard/intel/stargo2/
212 FSP 1.0 RANGELEY & CRB
213 M:      David Guckian <david.guckian@intel.com>
214 M:      Fei Wang <fei.z.wang@intel.com>
215 S:      Supported
216 F:      src/cpu/intel/fsp_model_406dx/
217 F:      src/northbridge/intel/fsp_rangeley/
218 F:      src/southbridge/intel/fsp_rangeley/
219 F:      src/vendorcode/intel/fsp1_0/rangeley/
220 F:      src/mainboard/intel/mohonpeak/
222 INTEL LITTLE PLAINS MAINBOARD
223 M:      Marcin Wojciechowski <marcin.wojciechowski@intel.com>
224 S:      Supported
225 F:      src/mainboard/intel/littleplains/
227 INTEL FSP 1.0
228 M:      Huang Jin <huang.jin@intel.com>
229 M:      York Yang <york.yang@intel.com>
230 M:      Martin Roth <gaumless@gmail.com>
231 S:      Supported
232 F:      src/drivers/intel/fsp1_0/
234 INTEL FSP 1.1
235 M:      Lee Leahy <leroy.p.leahy@intel.com>
236 M:      Andrey Petrov <andrey.petrov@intel.com>
237 M:      Huang Jin <huang.jin@intel.com>
238 M:      York Yang <york.yang@intel.com>
239 S:      Supported
240 F:      src/drivers/intel/fsp1_1/
242 INTEL FSP 2.0
243 M:      Andrey Petrov <andrey.petrov@intel.com>
244 S:      Supported
245 F:      src/drivers/intel/fsp2_0/
247 INTEL STRAGO MAINBOARD
248 M:      Hannah Williams <hannah.williams@intel.com>
249 S:      Supported
250 F:      /src/mainboard/intel/strago/
252 INTEL BRASWELL SOC
253 M:      Hannah Williams <hannah.williams@intel.com>
254 S:      Supported
255 F:      /src/soc/intel/braswell
256 F:      /src/vendorcode/intel/fsp/fsp1_1/braswell
258 INTEL APOLLOLAKE_SOC
259 M:      Andrey Petrov <andrey.petrov@intel.com>
260 S:      Supported
261 F:      src/soc/intel/apollolake/
263 ASUS KFSN4-DRE & KFSN4-DRE_K8 MAINBOARDS
264 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
265 S:      Supported
266 F:      src/mainboard/asus/kfsn4-dre/
267 F:      src/mainboard/asus/kfsn4-dre_k8/
269 ASUS KCMA-D8 MAINBOARD
270 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
271 S:      Supported
272 F:      src/mainboard/asus/kcma-d8/
274 ASUS KGPE-D16 MAINBOARD
275 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
276 S:      Supported
277 F:      src/mainboard/asus/kgpe-d16/
279 AMD FAMILY10H & FAMILY15H (NON-AGESA) CPUS & NORTHBRIDGE
280 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
281 S:      Supported
282 F:      src/cpu/amd/family_10h-family_15h/
283 F:      src/northbridge/amd/amdfam10/
284 F:      src/northbridge/amd/amdmct/
285 F:      src/northbridge/amd/amdht/
287 AMD SB700 (NON-CIMX) SOUTHBRIDGE
288 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
289 S:      Supported
290 F:      src/southbridge/amd/sb700/
292 AMD SR5650 SOUTHBRIDGE
293 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
294 S:      Supported
295 F:      src/southbridge/amd/sr5650/
297 ASPEED AST2050 DRIVER & COMMON CODE
298 M:      Timothy Pearson <tpearson@raptorengineeringinc.com>
299 S:      Supported
300 F:      src/drivers/aspeed/common/
301 F:      src/drivers/aspeed/ast2050/
303 ATI MACH64 Driver
304 S:      Orphan
305 F:      src/drivers/ati/mach64/
307 ABUILD
308 M:      Patrick Georgi <patrick@georgi-clan.de>
309 M:      Martin Roth <gaumless@gmail.com>
310 S:      Supported
311 F:      util/abuild/
313 ACPI
314 F:      src/acpi/
315 F:      src/arch/x86/acpi/
316 F:      util/acpi/
318 ARM ARCHITECTURE
319 M:      Julius Werner <jwerner@chromium.org>
320 S:      Supported
321 F:      src/arch/arm/
322 F:      src/arch/arm64/
323 F:      src/soc/mediatek/
324 F:      src/soc/nvidia/
325 F:      src/soc/rockchip/
326 F:      util/nvidia/
327 F:      util/rockchip/
329 ORPHANED ARM SOCS
330 S:      Orphaned
331 F:      src/cpu/allwinner/
332 F:      src/cpu/armltd/
333 F:      src/cpu/ti/
334 F:      src/soc/broadcom/
335 F:      src/soc/marvell/
336 F:      src/soc/qualcomm/
337 F:      src/soc/samsung/
338 F:      util/arm_boot_tools/
339 F:      util/broadcom/
340 F:      util/exynos/
341 F:      util/ipqheader/
343 MIPS ARCHITECTURE
344 F:      src/arch/mips/
345 F:      src/cpu/mips/
346 F:      src/soc/imgtec/
347 F:      util/bimgtool/
349 X86 ARCHITECTURE
350 F:      src/arch/x86/
351 F:      src/cpu/x86/
352 F:      src/drivers/pc80/
353 F:      src/include/pc80/
354 F:      src/include/cpu/x86/
356 INTEL SUPPORT
357 M:      Patrick Rudolph <siro@das-labor.org>
358 S:      Maintained
359 F:      src/vendorcode/intel/
360 F:      src/cpu/intel/
361 F:      src/northbridge/intel/
362 F:      src/southbridge/intel/
363 F:      src/soc/intel/
364 F:      src/drivers/intel/
365 F:      src/include/cpu/intel/
367 AMD SUPPORT
368 F:      src/vendorcode/amd/
369 F:      src/cpu/amd/
370 F:      src/northbridge/amd/
371 F:      src/southbridge/amd/
372 F:      src/include/cpu/amd/
374 VIA SUPPORT
375 F:      src/cpu/via/
376 F:      src/northbridge/via/
377 F:      src/southbridge/via/
379 LINT SCRIPTS
380 M:      Patrick Georgi <patrick@georgi-clan.de>
381 M:      Martin Roth <gaumless@gmail.com>
382 S:      Supported
383 F:      util/lint/
385 INTELTOOL
386 M:      Stefan Reinauer <stefan.reinauer@coreboot.org>
387 F:      util/inteltool/
389 INTELMETOOL
390 M:      Philipp Deppenwiese <zaolin.daisuki@gmail.com>
391 F:      util/intelmetool/
393 ME_CLEANER
394 M:      Nicola Corna <nicola@corna.info>
395 W:      https://github.com/corna/me_cleaner
396 S:      Maintained
397 F:      util/me_cleaner/
399 IFDTOOL
400 M:      Stefan Reinauer <stefan.reinauer@coreboot.org>
401 F:      util/ifdtool/
402 F:      util/ifdfake/
404 BUILD SYSTEM
405 M:      Patrick Georgi <patrick@georgi-clan.de>
406 M:      Martin Roth <gaumless@gmail.com>
407 S:      Supported
408 F:      Makefile
409 F:      *.inc
410 F:      src/include/kconfig.h
411 F:      util/kconfig/
412 F:      util/sconfig/
413 F:      util/xcompile/
414 F:      util/genbuild_h/
416 BOARD STATUS
417 M:      Martin Roth <gaumless@gmail.com>
418 S:      Supported
419 F:      util/board_status/
421 BINARY OBJECTS
422 F:      3rdparty/blobs/
424 VERIFIED BOOT
425 F:      3rdparty/vboot/
426 F:      src/vendorcode/google/chromeos/
427 F:      src/include/tpm.h
428 F:      src/include/tpm_lite/
430 RESOURCE ALLOCATOR
431 F:      src/device/*
432 F:      src/include/device/
433 F:      src/include/cpu/cpu.h
435 OPTION ROM EXECUTION & X86EMU
436 F:      src/device/oprom/
438 CBFS
439 F:      src/include/cbfs.h
440 F:      src/include/cbfs_serialized.h
441 F:      util/cbfstool/
443 CBMEM
444 F:      src/include/cbmem.h
445 F:      src/include/cbmem_id.h
446 F:      util/cbmem/
448 CONSOLE
449 F:      src/console/
450 F:      src/include/console/
451 F:      src/drivers/uart/
453 NVRAM
454 F:      util/nvramtool/
455 F:      util/optionlist/
456 F:      payloads/nvramcui/
458 LIBPAYLOAD
459 F:      payloads/libpayload/
461 BAYOU PAYLOAD
462 F:      payloads/bayou/
464 COREINFO PAYLOAD
465 F:      payloads/coreinfo/
467 EXTERNAL PAYLOADS INTEGRATION
468 M:      Stefan Reinauer <stefan.reinauer@coreboot.org>
469 M:      Martin Roth <gaumless@gmail.com>
470 F:      payloads/external
472 VERIFIED BOOT 2
473 M:      Aaron Durbin <adurbin@chromium.org>
474 F:      src/vendorcode/google/chromeos/vboot2/
476 TPM SUPPORT
477 M:      Philipp Deppenwiese <zaolin.daisuki@gmail.com>
478 F:      src/drivers/*/tpm/
479 F:      src/security/tpm12/
480 F:      src/security/tpm20/
481 F:      util/tss-generator/
483 DOCKER
484 M:      Martin Roth <gaumless@gmail.com>
485 S:      Supported
486 F:      util/docker/
488 TOOLCHAIN
489 M:      Martin Roth <gaumless@gmail.com>
490 S:      Supported
491 F:      util/crossgcc/
494 M:      Martin Roth <gaumless@gmail.com>
495 S:      Supported
496 F:      .git*
497 F:      /util/gitconfig
499 SUPERIOS & SUPERIOTOOL
500 M:      Felix Held <felix-coreboot@felixheld.de>
501 S:      Maintained
502 F:      src/superio/
503 F:      util/superiotool/
505 MEMLAYOUT
506 M:      Julius Werner <jwerner@chromium.org>
507 S:      Supported
508 F:      */memlayout.h
509 F:      *.ld
511 MISSING: TIMERS / DELAYS
513 MISSING: TIMESTAMPS
515 MISSING: FMAP
517 MISSING: GPIO
519 MISSING: SMP
521 MISSING: DMP / QEMU-X86
523 MISSING: ELOG
525 MISSING: SPI
527 THE REST
528 M:      Stefan Reinauer <stefan.reinauer@coreboot.org>
529 T:      git https://review.coreboot.org/coreboot
530 S:      Buried alive in mainboards
531 F:      *
532 F:      */