mainboard/[g-p]*: Remove copyright notices
[coreboot.git] / src / mainboard / hp / z220_sff_workstation / gpio.c
blobc79c285ca6baef237b706c396bf8d364aa6cb882
1 /*
2 * This file is part of the coreboot project.
5 * This program is free software; you can redistribute it and/or
6 * modify it under the terms of the GNU General Public License as
7 * published by the Free Software Foundation; version 2 of
8 * the License.
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
16 #include <southbridge/intel/common/gpio.h>
18 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
19 .gpio0 = GPIO_MODE_GPIO,
20 .gpio1 = GPIO_MODE_GPIO,
21 .gpio2 = GPIO_MODE_NATIVE,
22 .gpio3 = GPIO_MODE_NATIVE,
23 .gpio4 = GPIO_MODE_NATIVE,
24 .gpio5 = GPIO_MODE_NATIVE,
25 .gpio6 = GPIO_MODE_GPIO,
26 .gpio7 = GPIO_MODE_GPIO,
27 .gpio8 = GPIO_MODE_GPIO,
28 .gpio9 = GPIO_MODE_NATIVE,
29 .gpio10 = GPIO_MODE_NATIVE,
30 .gpio11 = GPIO_MODE_NATIVE,
31 .gpio12 = GPIO_MODE_NATIVE,
32 .gpio13 = GPIO_MODE_GPIO,
33 .gpio14 = GPIO_MODE_NATIVE,
34 .gpio15 = GPIO_MODE_GPIO,
35 .gpio16 = GPIO_MODE_GPIO,
36 .gpio17 = GPIO_MODE_GPIO,
37 .gpio18 = GPIO_MODE_NATIVE,
38 .gpio19 = GPIO_MODE_NATIVE,
39 .gpio20 = GPIO_MODE_NATIVE,
40 .gpio21 = GPIO_MODE_GPIO,
41 .gpio22 = GPIO_MODE_GPIO,
42 .gpio23 = GPIO_MODE_NATIVE,
43 .gpio24 = GPIO_MODE_GPIO,
44 .gpio25 = GPIO_MODE_NATIVE,
45 .gpio26 = GPIO_MODE_NATIVE,
46 .gpio27 = GPIO_MODE_GPIO,
47 .gpio28 = GPIO_MODE_GPIO,
48 .gpio29 = GPIO_MODE_GPIO,
49 .gpio30 = GPIO_MODE_NATIVE,
50 .gpio31 = GPIO_MODE_GPIO,
53 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
54 .gpio0 = GPIO_DIR_INPUT,
55 .gpio1 = GPIO_DIR_INPUT,
56 .gpio6 = GPIO_DIR_INPUT,
57 .gpio7 = GPIO_DIR_INPUT,
58 .gpio8 = GPIO_DIR_INPUT,
59 .gpio13 = GPIO_DIR_INPUT,
60 .gpio15 = GPIO_DIR_OUTPUT,
61 .gpio16 = GPIO_DIR_INPUT,
62 .gpio17 = GPIO_DIR_OUTPUT,
63 .gpio21 = GPIO_DIR_INPUT,
64 .gpio22 = GPIO_DIR_INPUT,
65 .gpio24 = GPIO_DIR_INPUT,
66 .gpio27 = GPIO_DIR_INPUT,
67 .gpio28 = GPIO_DIR_OUTPUT,
68 .gpio29 = GPIO_DIR_OUTPUT,
69 .gpio31 = GPIO_DIR_INPUT,
72 static const struct pch_gpio_set1 pch_gpio_set1_level = {
73 .gpio15 = GPIO_LEVEL_LOW,
74 .gpio17 = GPIO_LEVEL_LOW,
75 .gpio28 = GPIO_LEVEL_LOW,
76 .gpio29 = GPIO_LEVEL_HIGH,
79 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
82 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
83 .gpio0 = GPIO_INVERT,
84 .gpio1 = GPIO_INVERT,
85 .gpio6 = GPIO_INVERT,
86 .gpio7 = GPIO_INVERT,
87 .gpio13 = GPIO_INVERT,
90 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
93 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
94 .gpio32 = GPIO_MODE_GPIO,
95 .gpio33 = GPIO_MODE_GPIO,
96 .gpio34 = GPIO_MODE_GPIO,
97 .gpio35 = GPIO_MODE_GPIO,
98 .gpio36 = GPIO_MODE_GPIO,
99 .gpio37 = GPIO_MODE_GPIO,
100 .gpio38 = GPIO_MODE_GPIO,
101 .gpio39 = GPIO_MODE_GPIO,
102 .gpio40 = GPIO_MODE_NATIVE,
103 .gpio41 = GPIO_MODE_NATIVE,
104 .gpio42 = GPIO_MODE_NATIVE,
105 .gpio43 = GPIO_MODE_GPIO,
106 .gpio44 = GPIO_MODE_NATIVE,
107 .gpio45 = GPIO_MODE_NATIVE,
108 .gpio46 = GPIO_MODE_GPIO,
109 .gpio47 = GPIO_MODE_NATIVE,
110 .gpio48 = GPIO_MODE_GPIO,
111 .gpio49 = GPIO_MODE_GPIO,
112 .gpio50 = GPIO_MODE_NATIVE,
113 .gpio51 = GPIO_MODE_NATIVE,
114 .gpio52 = GPIO_MODE_NATIVE,
115 .gpio53 = GPIO_MODE_NATIVE,
116 .gpio54 = GPIO_MODE_GPIO,
117 .gpio55 = GPIO_MODE_GPIO,
118 .gpio56 = GPIO_MODE_NATIVE,
119 .gpio57 = GPIO_MODE_GPIO,
120 .gpio58 = GPIO_MODE_NATIVE,
121 .gpio59 = GPIO_MODE_NATIVE,
122 .gpio60 = GPIO_MODE_NATIVE,
123 .gpio61 = GPIO_MODE_GPIO,
124 .gpio62 = GPIO_MODE_NATIVE,
125 .gpio63 = GPIO_MODE_NATIVE,
128 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
129 .gpio32 = GPIO_DIR_INPUT,
130 .gpio33 = GPIO_DIR_INPUT,
131 .gpio34 = GPIO_DIR_INPUT,
132 .gpio35 = GPIO_DIR_INPUT,
133 .gpio36 = GPIO_DIR_INPUT,
134 .gpio37 = GPIO_DIR_INPUT,
135 .gpio38 = GPIO_DIR_INPUT,
136 .gpio39 = GPIO_DIR_INPUT,
137 .gpio43 = GPIO_DIR_INPUT,
138 .gpio46 = GPIO_DIR_INPUT,
139 .gpio48 = GPIO_DIR_INPUT,
140 .gpio49 = GPIO_DIR_INPUT,
141 .gpio54 = GPIO_DIR_INPUT,
142 .gpio55 = GPIO_DIR_INPUT,
143 .gpio57 = GPIO_DIR_INPUT,
144 .gpio61 = GPIO_DIR_INPUT,
147 static const struct pch_gpio_set2 pch_gpio_set2_level = {
150 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
153 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
154 .gpio64 = GPIO_MODE_NATIVE,
155 .gpio65 = GPIO_MODE_NATIVE,
156 .gpio66 = GPIO_MODE_NATIVE,
157 .gpio67 = GPIO_MODE_NATIVE,
158 .gpio68 = GPIO_MODE_GPIO,
159 .gpio69 = GPIO_MODE_GPIO,
160 .gpio70 = GPIO_MODE_GPIO,
161 .gpio71 = GPIO_MODE_GPIO,
162 .gpio72 = GPIO_MODE_GPIO,
163 .gpio73 = GPIO_MODE_NATIVE,
164 .gpio74 = GPIO_MODE_NATIVE,
165 .gpio75 = GPIO_MODE_NATIVE,
168 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
169 .gpio68 = GPIO_DIR_INPUT,
170 .gpio69 = GPIO_DIR_INPUT,
171 .gpio70 = GPIO_DIR_INPUT,
172 .gpio71 = GPIO_DIR_OUTPUT,
173 .gpio72 = GPIO_DIR_INPUT,
176 static const struct pch_gpio_set3 pch_gpio_set3_level = {
177 .gpio71 = GPIO_LEVEL_LOW,
180 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
183 const struct pch_gpio_map mainboard_gpio_map = {
184 .set1 = {
185 .mode = &pch_gpio_set1_mode,
186 .direction = &pch_gpio_set1_direction,
187 .level = &pch_gpio_set1_level,
188 .blink = &pch_gpio_set1_blink,
189 .invert = &pch_gpio_set1_invert,
190 .reset = &pch_gpio_set1_reset,
192 .set2 = {
193 .mode = &pch_gpio_set2_mode,
194 .direction = &pch_gpio_set2_direction,
195 .level = &pch_gpio_set2_level,
196 .reset = &pch_gpio_set2_reset,
198 .set3 = {
199 .mode = &pch_gpio_set3_mode,
200 .direction = &pch_gpio_set3_direction,
201 .level = &pch_gpio_set3_level,
202 .reset = &pch_gpio_set3_reset,