1 #objdump
: -dr
--prefix
-addresses
--show
-raw
-insn
2 #name
: VFP Double
-precision instructions
5 # Test the ARM VFP Double Precision instructions
7 .*: +file format
.*arm
.*
9 Disassembly of section
.text
:
10 0+000 <[^
>]*> eeb40bc0 (vcmpe\
.f64|fcmped
) d0
, d0
11 0+004 <[^
>]*> eeb50bc0 (vcmpe\
.f64 d0
, #
0.0|fcmpezd d0
)
12 0+008 <[^
>]*> eeb40b40 (vcmp\
.f64|fcmpd
) d0
, d0
13 0+00c
<[^
>]*> eeb50b40 (vcmp\
.f64 d0
, #
0.0|fcmpzd d0
)
14 0+010 <[^
>]*> eeb00bc0 (vabs\
.f64|fabsd
) d0
, d0
15 0+014 <[^
>]*> eeb00b40 (vmov\
.f64|fcpyd
) d0
, d0
16 0+018 <[^
>]*> eeb10b40 (vneg\
.f64|fnegd
) d0
, d0
17 0+01c
<[^
>]*> eeb10bc0 (vsqrt\
.f64|fsqrtd
) d0
, d0
18 0+020 <[^
>]*> ee300b00 (vadd\
.f64|faddd
) d0
, d0
, d0
19 0+024 <[^
>]*> ee800b00 (vdiv\
.f64|fdivd
) d0
, d0
, d0
20 0+028 <[^
>]*> ee000b00 (vmla\
.f64|fmacd
) d0
, d0
, d0
21 0+02c
<[^
>]*> ee100b00 (vnmls\
.f64|fmscd
) d0
, d0
, d0
22 0+030 <[^
>]*> ee200b00 (vmul\
.f64|fmuld
) d0
, d0
, d0
23 0+034 <[^
>]*> ee000b40 (vmls\
.f64|fnmacd
) d0
, d0
, d0
24 0+038 <[^
>]*> ee100b40 (vnmla\
.f64|fnmscd
) d0
, d0
, d0
25 0+03c
<[^
>]*> ee200b40 (vnmul\
.f64|fnmuld
) d0
, d0
, d0
26 0+040 <[^
>]*> ee300b40 (vsub\
.f64|fsubd
) d0
, d0
, d0
27 0+044 <[^
>]*> ed900b00 vldr d0
, \
[r0\
]
28 0+048 <[^
>]*> ed800b00 vstr d0
, \
[r0\
]
29 0+04c
<[^
>]*> ec900b02 vldmia r0
, {d0
}
30 0+050 <[^
>]*> ec900b02 vldmia r0
, {d0
}
31 0+054 <[^
>]*> ecb00b02 vldmia r0
!, {d0
}
32 0+058 <[^
>]*> ecb00b02 vldmia r0
!, {d0
}
33 0+05c
<[^
>]*> ed300b02 vldmdb r0
!, {d0
}
34 0+060 <[^
>]*> ed300b02 vldmdb r0
!, {d0
}
35 0+064 <[^
>]*> ec800b02 vstmia r0
, {d0
}
36 0+068 <[^
>]*> ec800b02 vstmia r0
, {d0
}
37 0+06c
<[^
>]*> eca00b02 vstmia r0
!, {d0
}
38 0+070 <[^
>]*> eca00b02 vstmia r0
!, {d0
}
39 0+074 <[^
>]*> ed200b02 vstmdb r0
!, {d0
}
40 0+078 <[^
>]*> ed200b02 vstmdb r0
!, {d0
}
41 0+07c
<[^
>]*> eeb80bc0 (vcvt\
.f64\
.s32|fsitod
) d0
, s0
42 0+080 <[^
>]*> eeb80b40 (vcvt\
.f64\
.u32|fuitod
) d0
, s0
43 0+084 <[^
>]*> eebd0b40 (vcvtr\
.s32\
.f64|ftosid
) s0
, d0
44 0+088 <[^
>]*> eebd0bc0 (vcvt\
.s32\
.f64|ftosizd
) s0
, d0
45 0+08c
<[^
>]*> eebc0b40 (vcvtr\
.u32\
.f64|ftouid
) s0
, d0
46 0+090 <[^
>]*> eebc0bc0 (vcvt\
.u32\
.f64|ftouizd
) s0
, d0
47 0+094 <[^
>]*> eeb70ac0 (vcvt\
.f64\
.f32|fcvtds
) d0
, s0
48 0+098 <[^
>]*> eeb70bc0 (vcvt\
.f32\
.f64|fcvtsd
) s0
, d0
49 0+09c
<[^
>]*> ee300b10 vmov\
.32 r0
, d0\
[1\
]
50 0+0a0
<[^
>]*> ee100b10 vmov\
.32 r0
, d0\
[0\
]
51 0+0a4
<[^
>]*> ee200b10 vmov\
.32 d0\
[1\
], r0
52 0+0a8
<[^
>]*> ee000b10 vmov\
.32 d0\
[0\
], r0
53 0+0ac
<[^
>]*> eeb51b40 (vcmp\
.f64 d1
, #
0.0|fcmpzd d1
)
54 0+0b0 <[^
>]*> eeb52b40 (vcmp\
.f64 d2
, #
0.0|fcmpzd d2
)
55 0+0b4 <[^
>]*> eeb5fb40 (vcmp\
.f64 d15
, #
0.0|fcmpzd d15
)
56 0+0b8 <[^
>]*> eeb40b41 (vcmp\
.f64|fcmpd
) d0
, d1
57 0+0bc
<[^
>]*> eeb40b42 (vcmp\
.f64|fcmpd
) d0
, d2
58 0+0c0
<[^
>]*> eeb40b4f (vcmp\
.f64|fcmpd
) d0
, d15
59 0+0c4
<[^
>]*> eeb41b40 (vcmp\
.f64|fcmpd
) d1
, d0
60 0+0c8
<[^
>]*> eeb42b40 (vcmp\
.f64|fcmpd
) d2
, d0
61 0+0cc
<[^
>]*> eeb4fb40 (vcmp\
.f64|fcmpd
) d15
, d0
62 0+0d0 <[^
>]*> eeb45b4c (vcmp\
.f64|fcmpd
) d5
, d12
63 0+0d4 <[^
>]*> eeb10b41 (vneg\
.f64|fnegd
) d0
, d1
64 0+0d8 <[^
>]*> eeb10b42 (vneg\
.f64|fnegd
) d0
, d2
65 0+0dc
<[^
>]*> eeb10b4f (vneg\
.f64|fnegd
) d0
, d15
66 0+0e0
<[^
>]*> eeb11b40 (vneg\
.f64|fnegd
) d1
, d0
67 0+0e4
<[^
>]*> eeb12b40 (vneg\
.f64|fnegd
) d2
, d0
68 0+0e8
<[^
>]*> eeb1fb40 (vneg\
.f64|fnegd
) d15
, d0
69 0+0ec
<[^
>]*> eeb1cb45 (vneg\
.f64|fnegd
) d12
, d5
70 0+0f0 <[^
>]*> ee300b01 (vadd\
.f64|faddd
) d0
, d0
, d1
71 0+0f4 <[^
>]*> ee300b02 (vadd\
.f64|faddd
) d0
, d0
, d2
72 0+0f8 <[^
>]*> ee300b0f (vadd\
.f64|faddd
) d0
, d0
, d15
73 0+0fc
<[^
>]*> ee310b00 (vadd\
.f64|faddd
) d0
, d1
, d0
74 0+100 <[^
>]*> ee320b00 (vadd\
.f64|faddd
) d0
, d2
, d0
75 0+104 <[^
>]*> ee3f0b00 (vadd\
.f64|faddd
) d0
, d15
, d0
76 0+108 <[^
>]*> ee301b00 (vadd\
.f64|faddd
) d1
, d0
, d0
77 0+10c
<[^
>]*> ee302b00 (vadd\
.f64|faddd
) d2
, d0
, d0
78 0+110 <[^
>]*> ee30fb00 (vadd\
.f64|faddd
) d15
, d0
, d0
79 0+114 <[^
>]*> ee39cb05 (vadd\
.f64|faddd
) d12
, d9
, d5
80 0+118 <[^
>]*> eeb70ae0 (vcvt\
.f64\
.f32|fcvtds
) d0
, s1
81 0+11c
<[^
>]*> eeb70ac1 (vcvt\
.f64\
.f32|fcvtds
) d0
, s2
82 0+120 <[^
>]*> eeb70aef (vcvt\
.f64\
.f32|fcvtds
) d0
, s31
83 0+124 <[^
>]*> eeb71ac0 (vcvt\
.f64\
.f32|fcvtds
) d1
, s0
84 0+128 <[^
>]*> eeb72ac0 (vcvt\
.f64\
.f32|fcvtds
) d2
, s0
85 0+12c
<[^
>]*> eeb7fac0 (vcvt\
.f64\
.f32|fcvtds
) d15
, s0
86 0+130 <[^
>]*> eef70bc0 (vcvt\
.f32\
.f64|fcvtsd
) s1
, d0
87 0+134 <[^
>]*> eeb71bc0 (vcvt\
.f32\
.f64|fcvtsd
) s2
, d0
88 0+138 <[^
>]*> eef7fbc0 (vcvt\
.f32\
.f64|fcvtsd
) s31
, d0
89 0+13c
<[^
>]*> eeb70bc1 (vcvt\
.f32\
.f64|fcvtsd
) s0
, d1
90 0+140 <[^
>]*> eeb70bc2 (vcvt\
.f32\
.f64|fcvtsd
) s0
, d2
91 0+144 <[^
>]*> eeb70bcf (vcvt\
.f32\
.f64|fcvtsd
) s0
, d15
92 0+148 <[^
>]*> ee301b10 vmov\
.32 r1
, d0\
[1\
]
93 0+14c
<[^
>]*> ee30eb10 vmov\
.32 lr
, d0\
[1\
]
94 0+150 <[^
>]*> ee310b10 vmov\
.32 r0
, d1\
[1\
]
95 0+154 <[^
>]*> ee320b10 vmov\
.32 r0
, d2\
[1\
]
96 0+158 <[^
>]*> ee3f0b10 vmov\
.32 r0
, d15\
[1\
]
97 0+15c
<[^
>]*> ee101b10 vmov\
.32 r1
, d0\
[0\
]
98 0+160 <[^
>]*> ee10eb10 vmov\
.32 lr
, d0\
[0\
]
99 0+164 <[^
>]*> ee110b10 vmov\
.32 r0
, d1\
[0\
]
100 0+168 <[^
>]*> ee120b10 vmov\
.32 r0
, d2\
[0\
]
101 0+16c
<[^
>]*> ee1f0b10 vmov\
.32 r0
, d15\
[0\
]
102 0+170 <[^
>]*> ee201b10 vmov\
.32 d0\
[1\
], r1
103 0+174 <[^
>]*> ee20eb10 vmov\
.32 d0\
[1\
], lr
104 0+178 <[^
>]*> ee210b10 vmov\
.32 d1\
[1\
], r0
105 0+17c
<[^
>]*> ee220b10 vmov\
.32 d2\
[1\
], r0
106 0+180 <[^
>]*> ee2f0b10 vmov\
.32 d15\
[1\
], r0
107 0+184 <[^
>]*> ee001b10 vmov\
.32 d0\
[0\
], r1
108 0+188 <[^
>]*> ee00eb10 vmov\
.32 d0\
[0\
], lr
109 0+18c
<[^
>]*> ee010b10 vmov\
.32 d1\
[0\
], r0
110 0+190 <[^
>]*> ee020b10 vmov\
.32 d2\
[0\
], r0
111 0+194 <[^
>]*> ee0f0b10 vmov\
.32 d15\
[0\
], r0
112 0+198 <[^
>]*> ed910b00 vldr d0
, \
[r1\
]
113 0+19c
<[^
>]*> ed9e0b00 vldr d0
, \
[lr\
]
114 0+1a0
<[^
>]*> ed900b00 vldr d0
, \
[r0\
]
115 0+1a4
<[^
>]*> ed900bff vldr d0
, \
[r0
, #
1020\
].*
116 0+1a8
<[^
>]*> ed100bff vldr d0
, \
[r0
, #
-1020\
].*
117 0+1ac
<[^
>]*> ed901b00 vldr d1
, \
[r0\
]
118 0+1b0 <[^
>]*> ed902b00 vldr d2
, \
[r0\
]
119 0+1b4 <[^
>]*> ed90fb00 vldr d15
, \
[r0\
]
120 0+1b8 <[^
>]*> ed8ccbc9 vstr d12
, \
[ip
, #
804\
].*
121 0+1bc
<[^
>]*> ec901b02 vldmia r0
, {d1
}
122 0+1c0
<[^
>]*> ec902b02 vldmia r0
, {d2
}
123 0+1c4
<[^
>]*> ec90fb02 vldmia r0
, {d15
}
124 0+1c8
<[^
>]*> ec900b04 vldmia r0
, {d0
-d1
}
125 0+1cc
<[^
>]*> ec900b06 vldmia r0
, {d0
-d2
}
126 0+1d0 <[^
>]*> ec900b20 vldmia r0
, {d0
-d15
}
127 0+1d4 <[^
>]*> ec901b1e vldmia r0
, {d1
-d15
}
128 0+1d8 <[^
>]*> ec902b1c vldmia r0
, {d2
-d15
}
129 0+1dc
<[^
>]*> ec90eb04 vldmia r0
, {d14
-d15
}
130 0+1e0
<[^
>]*> ec910b02 vldmia r1
, {d0
}
131 0+1e4
<[^
>]*> ec9e0b02 vldmia lr
, {d0
}
132 0+1e8
<[^
>]*> eeb50b40 (vcmp\
.f64 d0
, #
0.0|fcmpzd d0
)
133 0+1ec
<[^
>]*> eeb51b40 (vcmp\
.f64 d1
, #
0.0|fcmpzd d1
)
134 0+1f0 <[^
>]*> eeb52b40 (vcmp\
.f64 d2
, #
0.0|fcmpzd d2
)
135 0+1f4 <[^
>]*> eeb53b40 (vcmp\
.f64 d3
, #
0.0|fcmpzd d3
)
136 0+1f8 <[^
>]*> eeb54b40 (vcmp\
.f64 d4
, #
0.0|fcmpzd d4
)
137 0+1fc
<[^
>]*> eeb55b40 (vcmp\
.f64 d5
, #
0.0|fcmpzd d5
)
138 0+200 <[^
>]*> eeb56b40 (vcmp\
.f64 d6
, #
0.0|fcmpzd d6
)
139 0+204 <[^
>]*> eeb57b40 (vcmp\
.f64 d7
, #
0.0|fcmpzd d7
)
140 0+208 <[^
>]*> eeb58b40 (vcmp\
.f64 d8
, #
0.0|fcmpzd d8
)
141 0+20c
<[^
>]*> eeb59b40 (vcmp\
.f64 d9
, #
0.0|fcmpzd d9
)
142 0+210 <[^
>]*> eeb5ab40 (vcmp\
.f64 d10
, #
0.0|fcmpzd d10
)
143 0+214 <[^
>]*> eeb5bb40 (vcmp\
.f64 d11
, #
0.0|fcmpzd d11
)
144 0+218 <[^
>]*> eeb5cb40 (vcmp\
.f64 d12
, #
0.0|fcmpzd d12
)
145 0+21c
<[^
>]*> eeb5db40 (vcmp\
.f64 d13
, #
0.0|fcmpzd d13
)
146 0+220 <[^
>]*> eeb5eb40 (vcmp\
.f64 d14
, #
0.0|fcmpzd d14
)
147 0+224 <[^
>]*> eeb5fb40 (vcmp\
.f64 d15
, #
0.0|fcmpzd d15
)
148 0+228 <[^
>]*> 0eb41bcf (vcmpeeq\
.f64|fcmpedeq
) d1
, d15
149 0+22c
<[^
>]*> 0eb52bc0 (vcmpeeq\
.f64 d2
, #
0.0|fcmpezdeq d2
)
150 0+230 <[^
>]*> 0eb43b4e (vcmpeq\
.f64|fcmpdeq
) d3
, d14
151 0+234 <[^
>]*> 0eb54b40 (vcmpeq\
.f64 d4
, #
0.0|fcmpzdeq d4
)
152 0+238 <[^
>]*> 0eb05bcd (vabseq\
.f64|fabsdeq
) d5
, d13
153 0+23c
<[^
>]*> 0eb06b4c (vmoveq\
.f64|fcpydeq
) d6
, d12
154 0+240 <[^
>]*> 0eb17b4b (vnegeq\
.f64|fnegdeq
) d7
, d11
155 0+244 <[^
>]*> 0eb18bca (vsqrteq\
.f64|fsqrtdeq
) d8
, d10
156 0+248 <[^
>]*> 0e319b0f (vaddeq\
.f64|fadddeq
) d9
, d1
, d15
157 0+24c
<[^
>]*> 0e832b0e (vdiveq\
.f64|fdivdeq
) d2
, d3
, d14
158 0+250 <[^
>]*> 0e0d4b0c (vmlaeq\
.f64|fmacdeq
) d4
, d13
, d12
159 0+254 <[^
>]*> 0e165b0b (vnmlseq\
.f64|fmscdeq
) d5
, d6
, d11
160 0+258 <[^
>]*> 0e2a7b09 (vmuleq\
.f64|fmuldeq
) d7
, d10
, d9
161 0+25c
<[^
>]*> 0e098b4a (vmlseq\
.f64|fnmacdeq
) d8
, d9
, d10
162 0+260 <[^
>]*> 0e167b4b (vnmlaeq\
.f64|fnmscdeq
) d7
, d6
, d11
163 0+264 <[^
>]*> 0e245b4c (vnmuleq\
.f64|fnmuldeq
) d5
, d4
, d12
164 0+268 <[^
>]*> 0e3d3b4e (vsubeq\
.f64|fsubdeq
) d3
, d13
, d14
165 0+26c
<[^
>]*> 0d952b00 vldreq d2
, \
[r5\
]
166 0+270 <[^
>]*> 0d8c
1b00 vstreq d1
, \
[ip\
]
167 0+274 <[^
>]*> 0c911b02 vldmiaeq r1
, {d1
}
168 0+278 <[^
>]*> 0c922b02 vldmiaeq r2
, {d2
}
169 0+27c
<[^
>]*> 0cb33b02 vldmiaeq r3
!, {d3
}
170 0+280 <[^
>]*> 0cb44b02 vldmiaeq r4
!, {d4
}
171 0+284 <[^
>]*> 0d355b02 vldmdbeq r5
!, {d5
}
172 0+288 <[^
>]*> 0d366b02 vldmdbeq r6
!, {d6
}
173 0+28c
<[^
>]*> 0c87fb02 vstmiaeq r7
, {d15
}
174 0+290 <[^
>]*> 0c88eb02 vstmiaeq r8
, {d14
}
175 0+294 <[^
>]*> 0ca9db02 vstmiaeq r9
!, {d13
}
176 0+298 <[^
>]*> 0caacb02 vstmiaeq sl
!, {d12
}
177 0+29c
<[^
>]*> 0d2bbb02 vstmdbeq fp
!, {d11
}
178 0+2a0
<[^
>]*> 0d2cab
02 vstmdbeq ip
!, {d10
}
179 0+2a4
<[^
>]*> 0eb8fbe0 (vcvteq\
.f64\
.s32|fsitodeq
) d15
, s1
180 0+2a8
<[^
>]*> 0eb81b6f (vcvteq\
.f64\
.u32|fuitodeq
) d1
, s31
181 0+2ac
<[^
>]*> 0efd0b4f (vcvtreq\
.s32\
.f64|ftosideq
) s1
, d15
182 0+2b0 <[^
>]*> 0efdfbc2 (vcvteq\
.s32\
.f64|ftosizdeq
) s31
, d2
183 0+2b4 <[^
>]*> 0efc7b42 (vcvtreq\
.u32\
.f64|ftouideq
) s15
, d2
184 0+2b8 <[^
>]*> 0efc5bc3 (vcvteq\
.u32\
.f64|ftouizdeq
) s11
, d3
185 0+2bc
<[^
>]*> 0eb71ac5 (vcvteq\
.f64\
.f32|fcvtdseq
) d1
, s10
186 0+2c0
<[^
>]*> 0ef75bc1 (vcvteq\
.f32\
.f64|fcvtsdeq
) s11
, d1
187 0+2c4
<[^
>]*> 0e318b10 vmoveq\
.32 r8
, d1\
[1\
]
188 0+2c8
<[^
>]*> 0e1f7b10 vmoveq\
.32 r7
, d15\
[0\
]
189 0+2cc
<[^
>]*> 0e21fb10 vmoveq\
.32 d1\
[1\
], pc
190 0+2d0 <[^
>]*> 0e0f1b10 vmoveq\
.32 d15\
[0\
], r1
191 0+2d4 <[^
>]*> e1a00000 ?
nop[ ]+; \
(mov r0
, r0\
)
192 0+2d8 <[^
>]*> e1a00000 ?
nop[ ]+; \
(mov r0
, r0\
)
193 0+2dc
<[^
>]*> e1a00000 ?
nop[ ]+; \
(mov r0
, r0\
)