Update schedule after http://jeff.tk/wiki/Trinary/Meeting_Notes_20080810
[trinary.git] / bb / tinv_test.fpc
blob15cf5ece3e167260e95e99c7ba2df7ef80e3068e
1 [options]\r
2 \r
3 version: 1.200\r
4 file_version: 1.112\r
5 project_name: "tinv_test"\r
6 full_library_folder: "c:\program files\freepcb\lib"\r
7 CAM_folder: ""\r
8 \r
9 autosave_interval: 0\r
11 units: MIL\r
13 visible_grid_spacing: 5080000.000000\r
14   visible_grid_item: 100MIL\r
15   visible_grid_item: 125MIL\r
16   visible_grid_item: 200MIL\r
17   visible_grid_item: 250MIL\r
18   visible_grid_item: 400MIL\r
19   visible_grid_item: 500MIL\r
20   visible_grid_item: 1000MIL\r
21   visible_grid_item: 1MM\r
22   visible_grid_item: 2MM\r
23   visible_grid_item: 2.5MM\r
24   visible_grid_item: 4MM\r
25   visible_grid_item: 5MM\r
26   visible_grid_item: 10MM\r
27   visible_grid_item: 20MM\r
28   visible_grid_item: 25MM\r
29   visible_grid_item: 40MM\r
30   visible_grid_item: 50MM\r
31   visible_grid_item: 100MM\r
33 placement_grid_spacing: 2540000.000000\r
34   placement_grid_item: 10MIL\r
35   placement_grid_item: 20MIL\r
36   placement_grid_item: 25MIL\r
37   placement_grid_item: 40MIL\r
38   placement_grid_item: 50MIL\r
39   placement_grid_item: 100MIL\r
40   placement_grid_item: 200MIL\r
41   placement_grid_item: 250MIL\r
42   placement_grid_item: 400MIL\r
43   placement_grid_item: 500MIL\r
44   placement_grid_item: 1000MIL\r
45   placement_grid_item: 0.1MM\r
46   placement_grid_item: 0.2MM\r
47   placement_grid_item: 0.25MM\r
48   placement_grid_item: 0.4MM\r
49   placement_grid_item: 0.5MM\r
50   placement_grid_item: 1MM\r
51   placement_grid_item: 2MM\r
52   placement_grid_item: 2.5MM\r
53   placement_grid_item: 4MM\r
54   placement_grid_item: 5MM\r
55   placement_grid_item: 10MM\r
57 routing_grid_spacing: 508000.000000\r
58   routing_grid_item: 1MIL\r
59   routing_grid_item: 2MIL\r
60   routing_grid_item: 2.5MIL\r
61   routing_grid_item: 3.333268MIL\r
62   routing_grid_item: 4MIL\r
63   routing_grid_item: 5MIL\r
64   routing_grid_item: 6.666654MIL\r
65   routing_grid_item: 10MIL\r
66   routing_grid_item: 12.5MIL\r
67   routing_grid_item: 16.666654MIL\r
68   routing_grid_item: 20MIL\r
69   routing_grid_item: 25MIL\r
70   routing_grid_item: 40MIL\r
71   routing_grid_item: 50MIL\r
72   routing_grid_item: 0.01MM\r
73   routing_grid_item: 0.02MM\r
74   routing_grid_item: 0.04MM\r
75   routing_grid_item: 0.05MM\r
76   routing_grid_item: 0.1MM\r
77   routing_grid_item: 0.2MM\r
78   routing_grid_item: 0.25MM\r
79   routing_grid_item: 0.4MM\r
80   routing_grid_item: 0.5MM\r
81   routing_grid_item: 1MM\r
82   routing_grid_item: 2MM\r
83   routing_grid_item: 2.5MM\r
84   routing_grid_item: 4MM\r
85   routing_grid_item: 5MM\r
86   routing_grid_item: 10MM\r
88 snap_angle: 45\r
90 fp_visible_grid_spacing: 5080000.000000\r
91   fp_visible_grid_item: 100MIL\r
92   fp_visible_grid_item: 125MIL\r
93   fp_visible_grid_item: 200MIL\r
94   fp_visible_grid_item: 250MIL\r
95   fp_visible_grid_item: 400MIL\r
96   fp_visible_grid_item: 500MIL\r
97   fp_visible_grid_item: 1000MIL\r
98   fp_visible_grid_item: 1MM\r
99   fp_visible_grid_item: 2MM\r
100   fp_visible_grid_item: 2.5MM\r
101   fp_visible_grid_item: 4MM\r
102   fp_visible_grid_item: 5MM\r
103   fp_visible_grid_item: 10MM\r
104   fp_visible_grid_item: 20MM\r
105   fp_visible_grid_item: 25MM\r
106   fp_visible_grid_item: 40MM\r
107   fp_visible_grid_item: 50MM\r
108   fp_visible_grid_item: 100MM\r
110 fp_placement_grid_spacing: 2540000.000000\r
111   fp_placement_grid_item: 10MIL\r
112   fp_placement_grid_item: 20MIL\r
113   fp_placement_grid_item: 25MIL\r
114   fp_placement_grid_item: 40MIL\r
115   fp_placement_grid_item: 50MIL\r
116   fp_placement_grid_item: 100MIL\r
117   fp_placement_grid_item: 200MIL\r
118   fp_placement_grid_item: 250MIL\r
119   fp_placement_grid_item: 400MIL\r
120   fp_placement_grid_item: 500MIL\r
121   fp_placement_grid_item: 1000MIL\r
122   fp_placement_grid_item: 0.1MM\r
123   fp_placement_grid_item: 0.2MM\r
124   fp_placement_grid_item: 0.25MM\r
125   fp_placement_grid_item: 0.4MM\r
126   fp_placement_grid_item: 0.5MM\r
127   fp_placement_grid_item: 1MM\r
128   fp_placement_grid_item: 2MM\r
129   fp_placement_grid_item: 2.5MM\r
130   fp_placement_grid_item: 4MM\r
131   fp_placement_grid_item: 5MM\r
132   fp_placement_grid_item: 10MM\r
134 fp_snap_angle: 45\r
136 fill_clearance: 254000\r
137 mask_clearance: 203200\r
138 thermal_width: 254000\r
139 min_silkscreen_width: 127000\r
140 board_outline_width: 127000\r
141 hole_clearance: 381000\r
142 pilot_diameter: 254000\r
143 annular_ring_for_pins: 177800\r
144 annular_ring_for_vias: 127000\r
145 cam_flags: 1\r
146 cam_layers: 4095\r
147 cam_drill_file: 1\r
148 cam_units: 2\r
150 drc_check_unrouted: 1\r
151 drc_trace_width: 254000\r
152 drc_pad_pad: 254000\r
153 drc_pad_trace: 254000\r
154 drc_trace_trace: 254000\r
155 drc_hole_copper: 381000\r
156 drc_annular_ring_pins: 177800\r
157 drc_annular_ring_vias: 127000\r
158 drc_board_edge_copper: 635000\r
159 drc_board_edge_hole: 635000\r
160 drc_hole_hole: 635000\r
161 drc_copper_copper: 254000\r
163 default_trace_width: 254000\r
164 default_via_pad_width: 711200\r
165 default_via_hole_width: 355600\r
166 n_width_menu: 7\r
167   width_menu_item: 1 152400 711200 355600\r
168   width_menu_item: 2 203200 711200 355600\r
169   width_menu_item: 3 254000 711200 355600\r
170   width_menu_item: 4 304800 711200 355600\r
171   width_menu_item: 5 381000 711200 355600\r
172   width_menu_item: 6 508000 711200 355600\r
173   width_menu_item: 7 635000 711200 355600\r
175 n_copper_layers: 2\r
176   layer_info: "selection" 0 255 255 255 1\r
177   layer_info: "background" 1 0 0 0 1\r
178   layer_info: "visible grid" 2 255 255 255 1\r
179   layer_info: "highlight" 3 255 255 255 1\r
180   layer_info: "DRC error" 4 255 128 64 1\r
181   layer_info: "board outline" 5 0 0 255 1\r
182   layer_info: "rat line" 6 255 0 255 1\r
183   layer_info: "top silk" 7 255 255 0 1\r
184   layer_info: "bottom silk" 8 255 192 192 1\r
185   layer_info: "top sm cutout" 9 160 160 160 1\r
186   layer_info: "bot sm cutout" 10 95 95 95 1\r
187   layer_info: "thru pad" 11 0 0 255 1\r
188   layer_info: "top copper" 12 0 255 0 1\r
189   layer_info: "bottom copper" 13 255 0 0 1\r
191 [footprints]\r
193 name: "HOLE_100_SQR_200"\r
194   units: MIL\r
195   sel_rect: -126 -126 126 126\r
196   ref_text: 50 0 0 0 5\r
197   n_pins: 1\r
198     pin: "1" 100 0 0 270\r
199       top_pad: 2 200 0 0 0\r
200       inner_pad: 1 200 0 0 0\r
201       bottom_pad: 2 200 0 0 0\r
203 name: "14DIP300"\r
204 author: "Ivex"\r
205 source: "DIGIKEY CATALOG NO. 941, PAGE 64"\r
206   units: MIL\r
207   sel_rect: -58 -35 658 335\r
208   ref_text: 50 -100 150 270 7\r
209   outline_polyline: 7 -50 50\r
210     next_corner: 650 50 0\r
211     next_corner: 650 250 0\r
212     next_corner: -50 250 0\r
213     close_polyline: 0\r
214   outline_polyline: 7 -50 100\r
215     next_corner: 0 100 0\r
216     next_corner: 0 200 0\r
217     next_corner: -50 200 0\r
218     close_polyline: 0\r
219   n_pins: 14\r
220     pin: "1" 28 0 0 0\r
221       top_pad: 2 55 27 27 0\r
222       inner_pad: 1 55 27 27 0\r
223       bottom_pad: 2 55 27 27 0\r
224     pin: "2" 28 100 0 0\r
225       top_pad: 1 55 27 27 0\r
226       inner_pad: 1 55 27 27 0\r
227       bottom_pad: 1 55 27 27 0\r
228     pin: "3" 28 200 0 0\r
229       top_pad: 1 55 27 27 0\r
230       inner_pad: 1 55 27 27 0\r
231       bottom_pad: 1 55 27 27 0\r
232     pin: "4" 28 300 0 0\r
233       top_pad: 1 55 27 27 0\r
234       inner_pad: 1 55 27 27 0\r
235       bottom_pad: 1 55 27 27 0\r
236     pin: "5" 28 400 0 0\r
237       top_pad: 1 55 27 27 0\r
238       inner_pad: 1 55 27 27 0\r
239       bottom_pad: 1 55 27 27 0\r
240     pin: "6" 28 500 0 0\r
241       top_pad: 1 55 27 27 0\r
242       inner_pad: 1 55 27 27 0\r
243       bottom_pad: 1 55 27 27 0\r
244     pin: "7" 28 600 0 0\r
245       top_pad: 1 55 27 27 0\r
246       inner_pad: 1 55 27 27 0\r
247       bottom_pad: 1 55 27 27 0\r
248     pin: "8" 28 600 300 0\r
249       top_pad: 1 55 27 27 0\r
250       inner_pad: 1 55 27 27 0\r
251       bottom_pad: 1 55 27 27 0\r
252     pin: "9" 28 500 300 0\r
253       top_pad: 1 55 27 27 0\r
254       inner_pad: 1 55 27 27 0\r
255       bottom_pad: 1 55 27 27 0\r
256     pin: "10" 28 400 300 0\r
257       top_pad: 1 55 27 27 0\r
258       inner_pad: 1 55 27 27 0\r
259       bottom_pad: 1 55 27 27 0\r
260     pin: "11" 28 300 300 0\r
261       top_pad: 1 55 27 27 0\r
262       inner_pad: 1 55 27 27 0\r
263       bottom_pad: 1 55 27 27 0\r
264     pin: "12" 28 200 300 0\r
265       top_pad: 1 55 27 27 0\r
266       inner_pad: 1 55 27 27 0\r
267       bottom_pad: 1 55 27 27 0\r
268     pin: "13" 28 100 300 0\r
269       top_pad: 1 55 27 27 0\r
270       inner_pad: 1 55 27 27 0\r
271       bottom_pad: 1 55 27 27 0\r
272     pin: "14" 28 0 300 0\r
273       top_pad: 1 55 27 27 0\r
274       inner_pad: 1 55 27 27 0\r
275       bottom_pad: 1 55 27 27 0\r
277 name: "RC07"\r
278 author: "Ivex"\r
279 source: "DIGITAL PRINTED CIRCUIT DESIGN & DRAFTING, PAGE 408"\r
280   units: MIL\r
281   sel_rect: -45 -57 545 57\r
282   ref_text: 50 250 99 0 7\r
283   outline_polyline: 7 109 49\r
284     next_corner: 391 49 0\r
285     next_corner: 391 -49 0\r
286     next_corner: 109 -49 0\r
287     close_polyline: 0\r
288   n_pins: 2\r
289     pin: "1" 35 0 0 0\r
290       top_pad: 1 75 37 37 0\r
291       inner_pad: 1 75 37 37 0\r
292       bottom_pad: 1 75 37 37 0\r
293     pin: "2" 35 500 0 0\r
294       top_pad: 1 75 37 37 0\r
295       inner_pad: 1 75 37 37 0\r
296       bottom_pad: 1 75 37 37 0\r
298 [board]\r
300 outline: 0\r
302 [solder_mask_cutouts]\r
305 [parts]\r
307 part: V1\r
308   ref_text: 1270000 127000 0 0 0\r
309   package: "HOLE_100_SQR_200"\r
310   shape: "HOLE_100_SQR_200"\r
311   pos: -48260000 10160000 0 0 0\r
313 part: VXU3$Vdd\r
314   ref_text: 1270000 127000 0 0 0\r
315   package: "HOLE_100_SQR_200"\r
316   shape: "HOLE_100_SQR_200"\r
317   pos: -58420000 45720000 0 0 0\r
319 part: VXU3$Vss\r
320   ref_text: 1270000 127000 0 0 0\r
321   package: "HOLE_100_SQR_200"\r
322   shape: "HOLE_100_SQR_200"\r
323   pos: 20320000 17780000 0 0 0\r
325 part: X_IC_0\r
326   ref_text: 1270000 177800 270 -2540000 3810000\r
327   package: "14DIP300"\r
328   shape: "14DIP300"\r
329   pos: 71120000 27940000 0 0 0\r
331 part: X_IC_1\r
332   ref_text: 1270000 177800 270 -2540000 3810000\r
333   package: "14DIP300"\r
334   shape: "14DIP300"\r
335   pos: 7620000 27940000 0 0 0\r
337 part: X_IC_2\r
338   ref_text: 1270000 177800 270 -2540000 3810000\r
339   package: "14DIP300"\r
340   shape: "14DIP300"\r
341   pos: -58420000 25400000 0 0 0\r
343 part: RXpti_sti_nti$RP\r
344   ref_text: 1270000 177800 0 6350000 2514600\r
345   package: "RC07"\r
346   shape: "RC07"\r
347   pos: 96520000 45720000 0 90 0\r
349 part: RXpti_sti_nti$RN\r
350   ref_text: 1270000 177800 0 6350000 2514600\r
351   package: "RC07"\r
352   shape: "RC07"\r
353   pos: 96520000 12700000 0 180 0\r
355 part: RXeartheds$RP\r
356   ref_text: 1270000 177800 0 6350000 2514600\r
357   package: "RC07"\r
358   shape: "RC07"\r
359   pos: 33020000 5080000 0 180 0\r
361 part: RXeartheds$RN\r
362   ref_text: 1270000 177800 0 6350000 2514600\r
363   package: "RC07"\r
364   shape: "RC07"\r
365   pos: 27940000 -15240000 0 0 0\r
367 part: RXXsti1$XX1$RP\r
368   ref_text: 1270000 177800 0 6350000 2514600\r
369   package: "RC07"\r
370   shape: "RC07"\r
371   pos: -12700000 53340000 0 90 0\r
373 part: RXXsti1$XX1$RN\r
374   ref_text: 1270000 177800 0 2540000 -2540000\r
375   package: "RC07"\r
376   shape: "RC07"\r
377   pos: -12700000 27940000 0 0 0\r
379 part: RXXnti1$XX1$RP\r
380   ref_text: 1270000 177800 0 6350000 2514600\r
381   package: "RC07"\r
382   shape: "RC07"\r
383   pos: -12700000 5080000 0 90 0\r
385 part: RXXnti1$XX1$RN\r
386   ref_text: 1270000 177800 0 6350000 2514600\r
387   package: "RC07"\r
388   shape: "RC07"\r
389   pos: -7620000 -25400000 0 0 0\r
391 part: RXXpti1$XX1$RP\r
392   ref_text: 1270000 177800 0 6350000 2514600\r
393   package: "RC07"\r
394   shape: "RC07"\r
395   pos: -55880000 -2540000 0 0 0\r
397 part: RXXpti1$XX1$RN\r
398   ref_text: 1270000 177800 0 6350000 2514600\r
399   package: "RC07"\r
400   shape: "RC07"\r
401   pos: -33020000 7620000 0 270 0\r
403 [nets]\r
405 net: "ENTI_Out" 2 1 0 0 0 0\r
406   pin: 1 X_IC_0.5\r
407   pin: 2 RXeartheds$RN.2\r
408   connect: 1 1 0 3 0\r
409     vtx: 1 40640000 -15240000 11 0 0 0\r
410     seg: 1 13 254000 711200 355600\r
411     vtx: 2 41148000 -15240000 0 0 0 0\r
412     seg: 2 13 254000 711200 355600\r
413     vtx: 3 81280000 -15240000 0 0 0 0\r
414     seg: 3 13 254000 711200 355600\r
415     vtx: 4 81280000 27940000 11 0 0 0\r
417 net: "N__0" 2 1 0 0 0 0\r
418   pin: 1 X_IC_1.13\r
419   pin: 2 RXXsti1$XX1$RP.1\r
420   connect: 1 1 0 3 0\r
421     vtx: 1 -12700000 53340000 11 0 0 0\r
422     seg: 1 12 254000 711200 355600\r
423     vtx: 2 10160000 53340000 0 0 0 0\r
424     seg: 2 12 254000 711200 355600\r
425     vtx: 3 10160000 36068000 0 0 0 0\r
426     seg: 3 12 254000 711200 355600\r
427     vtx: 4 10160000 35560000 11 0 0 0\r
429 net: "input" 6 5 0 0 0 0\r
430   pin: 1 V1.1\r
431   pin: 2 X_IC_0.3\r
432   pin: 3 X_IC_0.6\r
433   pin: 4 X_IC_1.3\r
434   pin: 5 X_IC_1.6\r
435   pin: 6 X_IC_2.6\r
436   connect: 1 2 1 3 0\r
437     vtx: 1 83820000 27940000 11 0 0 0\r
438     seg: 1 13 254000 711200 355600\r
439     vtx: 2 83820000 31496000 0 0 0 0\r
440     seg: 2 13 254000 711200 355600\r
441     vtx: 3 76200000 31496000 0 0 0 0\r
442     seg: 3 13 254000 711200 355600\r
443     vtx: 4 76200000 27940000 11 0 0 0\r
444   connect: 2 4 3 4 0\r
445     vtx: 1 20320000 27940000 11 0 0 0\r
446     seg: 1 12 254000 711200 355600\r
447     vtx: 2 20320000 30480000 0 0 0 0\r
448     seg: 2 12 254000 711200 355600\r
449     vtx: 3 12700000 30480000 0 0 0 0\r
450     seg: 3 12 254000 711200 355600\r
451     vtx: 4 12700000 31496000 0 0 0 0\r
452     seg: 4 12 254000 711200 355600\r
453     vtx: 5 12700000 27940000 11 0 0 0\r
454   connect: 3 5 0 3 0\r
455     vtx: 1 -45720000 25400000 11 0 0 0\r
456     seg: 1 13 254000 711200 355600\r
457     vtx: 2 -45720000 10160000 0 0 0 0\r
458     seg: 2 13 254000 711200 355600\r
459     vtx: 3 -48768000 10160000 0 0 0 0\r
460     seg: 3 6 0 0 0\r
461     vtx: 4 -48260000 10160000 11 0 0 0\r
462   connect: 4 4 1 5 0\r
463     vtx: 1 20320000 27940000 11 0 0 0\r
464     seg: 1 12 254000 711200 355600\r
465     vtx: 2 20320000 24384000 0 0 0 0\r
466     seg: 2 12 254000 711200 355600\r
467     vtx: 3 34036000 24384000 0 0 0 0\r
468     seg: 3 12 254000 711200 355600\r
469     vtx: 4 34036000 19304000 0 0 0 0\r
470     seg: 4 12 254000 711200 355600\r
471     vtx: 5 76200000 19304000 0 0 0 0\r
472     seg: 5 12 254000 711200 355600\r
473     vtx: 6 76200000 27940000 11 0 0 0\r
474   connect: 5 5 3 9 0\r
475     vtx: 1 -45720000 25400000 11 0 0 0\r
476     seg: 1 13 254000 711200 355600\r
477     vtx: 2 -45720000 19304000 0 0 0 0\r
478     seg: 2 13 254000 711200 355600\r
479     vtx: 3 -45720000 16256000 0 0 0 0\r
480     seg: 3 13 254000 711200 355600\r
481     vtx: 4 2032000 16256000 0 0 711200 355600\r
482     seg: 4 12 254000 711200 355600\r
483     vtx: 5 14224000 16256000 0 0 0 0\r
484     seg: 5 12 254000 711200 355600\r
485     vtx: 6 10160000 16256000 0 0 0 0\r
486     seg: 6 12 254000 711200 355600\r
487     vtx: 7 11176000 16256000 0 0 711200 355600\r
488     seg: 7 13 254000 711200 355600\r
489     vtx: 8 11176000 25908000 0 0 0 0\r
490     seg: 8 13 254000 711200 355600\r
491     vtx: 9 12700000 25908000 0 0 0 0\r
492     seg: 9 13 254000 711200 355600\r
493     vtx: 10 12700000 27940000 11 0 0 0\r
495 net: "EPTI_Out" 2 1 0 0 0 0\r
496   pin: 1 X_IC_0.1\r
497   pin: 2 RXeartheds$RP.1\r
498   connect: 1 1 0 3 0\r
499     vtx: 1 33020000 5080000 11 0 0 0\r
500     seg: 1 6 0 0 0\r
501     vtx: 2 32004000 5080000 0 0 0 0\r
502     seg: 2 13 254000 711200 355600\r
503     vtx: 3 71120000 5080000 0 0 0 0\r
504     seg: 3 13 254000 711200 355600\r
505     vtx: 4 71120000 27940000 11 0 0 0\r
507 net: "N__1" 2 1 0 0 0 0\r
508   pin: 1 X_IC_1.8\r
509   pin: 2 RXXsti1$XX1$RN.2\r
510   connect: 1 1 0 4 0\r
511     vtx: 1 0 27940000 11 0 0 0\r
512     seg: 1 12 254000 711200 355600\r
513     vtx: 2 0 32004000 0 0 0 0\r
514     seg: 2 12 254000 711200 355600\r
515     vtx: 3 22860000 32004000 0 0 0 0\r
516     seg: 3 12 254000 711200 355600\r
517     vtx: 4 22860000 35052000 0 0 0 0\r
518     seg: 4 12 254000 711200 355600\r
519     vtx: 5 22860000 35560000 11 0 0 0\r
521 net: "N__2" 2 1 0 0 0 0\r
522   pin: 1 X_IC_1.1\r
523   pin: 2 RXXnti1$XX1$RP.1\r
524   connect: 1 1 0 3 0\r
525     vtx: 1 -12700000 5080000 11 0 0 0\r
526     seg: 1 13 254000 711200 355600\r
527     vtx: 2 -12192000 5080000 0 0 0 0\r
528     seg: 2 13 254000 711200 355600\r
529     vtx: 3 7620000 5080000 0 0 0 0\r
530     seg: 3 13 254000 711200 355600\r
531     vtx: 4 7620000 27940000 11 0 0 0\r
533 net: "N__3" 2 1 0 0 0 0\r
534   pin: 1 RXXnti1$XX1$RP.2\r
535   pin: 2 RXXnti1$XX1$RN.1\r
536   connect: 1 1 0 3 0\r
537     vtx: 1 -7620000 -25400000 11 0 0 0\r
538     seg: 1 6 0 0 0\r
539     vtx: 2 -8636000 -25400000 0 0 0 0\r
540     seg: 2 13 254000 711200 355600\r
541     vtx: 3 -12700000 -25400000 0 0 0 0\r
542     seg: 3 13 254000 711200 355600\r
543     vtx: 4 -12700000 -7620000 11 0 0 0\r
545 net: "N__4" 2 1 0 0 0 0\r
546   pin: 1 RXXpti1$XX1$RP.2\r
547   pin: 2 RXXpti1$XX1$RN.1\r
548   connect: 1 1 0 2 0\r
549     vtx: 1 -33020000 7620000 11 0 0 0\r
550     seg: 1 13 254000 711200 355600\r
551     vtx: 2 -33020000 -2540000 0 0 0 0\r
552     seg: 2 13 254000 711200 355600\r
553     vtx: 3 -43180000 -2540000 11 0 0 0\r
555 net: "$G_Vdd" 6 5 0 0 0 0\r
556   pin: 1 VXU3$Vdd.1\r
557   pin: 2 X_IC_0.2\r
558   pin: 3 X_IC_0.14\r
559   pin: 4 X_IC_1.2\r
560   pin: 5 X_IC_1.14\r
561   pin: 6 X_IC_2.14\r
562   connect: 1 4 3 4 0\r
563     vtx: 1 7620000 35560000 11 0 0 0\r
564     seg: 1 13 254000 711200 355600\r
565     vtx: 2 7620000 36068000 0 0 0 0\r
566     seg: 2 13 254000 711200 355600\r
567     vtx: 3 7620000 33528000 0 0 0 0\r
568     seg: 3 13 254000 711200 355600\r
569     vtx: 4 10160000 33528000 0 0 0 0\r
570     seg: 4 13 254000 711200 355600\r
571     vtx: 5 10160000 27940000 11 0 0 0\r
572   connect: 2 5 0 3 0\r
573     vtx: 1 -58420000 33020000 11 0 0 0\r
574     seg: 1 13 254000 711200 355600\r
575     vtx: 2 -58420000 33528000 0 0 0 0\r
576     seg: 2 13 254000 711200 355600\r
577     vtx: 3 -58420000 34036000 0 0 0 0\r
578     seg: 3 13 254000 711200 355600\r
579     vtx: 4 -58420000 45720000 11 0 0 0\r
580   connect: 3 5 4 4 0\r
581     vtx: 1 -58420000 33020000 11 0 0 0\r
582     seg: 1 13 254000 711200 355600\r
583     vtx: 2 -58420000 38100000 0 0 0 0\r
584     seg: 2 13 254000 711200 355600\r
585     vtx: 3 8128000 38100000 0 0 0 0\r
586     seg: 3 13 254000 711200 355600\r
587     vtx: 4 8128000 35560000 0 0 0 0\r
588     seg: 4 13 254000 711200 355600\r
589     vtx: 5 7620000 35560000 11 0 0 0\r
590   connect: 4 2 1 4 0\r
591     vtx: 1 71120000 35560000 11 0 0 0\r
592     seg: 1 13 254000 711200 355600\r
593     vtx: 2 71120000 32004000 0 0 0 0\r
594     seg: 2 13 254000 711200 355600\r
595     vtx: 3 73660000 32004000 0 0 0 0\r
596     seg: 3 13 254000 711200 355600\r
597     vtx: 4 73660000 27432000 0 0 0 0\r
598     seg: 4 13 254000 711200 355600\r
599     vtx: 5 73660000 27940000 11 0 0 0\r
600   connect: 5 3 2 6 0\r
601     vtx: 1 10160000 27940000 11 0 0 0\r
602     seg: 1 13 254000 711200 355600\r
603     vtx: 2 9652000 27940000 0 0 0 0\r
604     seg: 2 13 254000 711200 355600\r
605     vtx: 3 9652000 13208000 0 0 711200 355600\r
606     seg: 3 12 254000 711200 355600\r
607     vtx: 4 39116000 13208000 0 0 711200 355600\r
608     seg: 4 13 254000 711200 355600\r
609     vtx: 5 39116000 23368000 0 0 711200 355600\r
610     seg: 5 12 254000 711200 355600\r
611     vtx: 6 39116000 35560000 0 0 711200 355600\r
612     seg: 6 13 254000 711200 355600\r
613     vtx: 7 71120000 35560000 11 0 0 0\r
615 net: "N__5" 2 1 0 0 0 0\r
616   pin: 1 X_IC_2.8\r
617   pin: 2 RXXpti1$XX1$RN.2\r
618   connect: 1 1 0 2 0\r
619     vtx: 1 -33020000 20320000 11 0 0 0\r
620     seg: 1 13 254000 711200 355600\r
621     vtx: 2 -33020000 33020000 0 0 0 0\r
622     seg: 2 13 254000 711200 355600\r
623     vtx: 3 -43180000 33020000 11 0 0 0\r
625 net: "$G_Vss" 6 4 0 0 0 0\r
626   pin: 1 VXU3$Vss.2\r
627   pin: 2 X_IC_0.4\r
628   pin: 3 X_IC_0.7\r
629   pin: 4 X_IC_1.4\r
630   pin: 5 X_IC_1.7\r
631   pin: 6 X_IC_2.7\r
632   connect: 1 2 1 4 0\r
633     vtx: 1 86360000 27940000 11 0 0 0\r
634     seg: 1 12 254000 711200 355600\r
635     vtx: 2 86360000 27432000 0 0 0 0\r
636     seg: 2 12 254000 711200 355600\r
637     vtx: 3 86360000 24384000 0 0 0 0\r
638     seg: 3 12 254000 711200 355600\r
639     vtx: 4 78740000 24384000 0 0 0 0\r
640     seg: 4 12 254000 711200 355600\r
641     vtx: 5 78740000 27940000 11 0 0 0\r
642   connect: 2 4 3 6 0\r
643     vtx: 1 22860000 27940000 11 0 0 0\r
644     seg: 1 13 254000 711200 355600\r
645     vtx: 2 22860000 28448000 0 0 0 0\r
646     seg: 2 13 254000 711200 355600\r
647     vtx: 3 22860000 28956000 0 0 0 0\r
648     seg: 3 13 254000 711200 355600\r
649     vtx: 4 22860000 25400000 0 0 0 0\r
650     seg: 4 13 254000 711200 355600\r
651     vtx: 5 19304000 25400000 0 0 711200 355600\r
652     seg: 5 12 254000 711200 355600\r
653     vtx: 6 15240000 25400000 0 0 0 0\r
654     seg: 6 12 254000 711200 355600\r
655     vtx: 7 15240000 27940000 11 0 0 0\r
656   connect: 3 5 3 4 0\r
657     vtx: 1 -43180000 25400000 11 0 0 0\r
658     seg: 1 12 254000 711200 355600\r
659     vtx: 2 -43180000 23368000 0 0 0 0\r
660     seg: 2 12 254000 711200 355600\r
661     vtx: 3 15240000 23368000 0 0 0 0\r
662     seg: 3 12 254000 711200 355600\r
663     vtx: 4 15240000 27432000 0 0 0 0\r
664     seg: 4 12 254000 711200 355600\r
665     vtx: 5 15240000 27940000 11 0 0 0\r
666   connect: 4 4 1 4 0\r
667     vtx: 1 22860000 27940000 11 0 0 0\r
668     seg: 1 13 254000 711200 355600\r
669     vtx: 2 48260000 27940000 0 0 0 0\r
670     seg: 2 13 254000 711200 355600\r
671     vtx: 3 48260000 16256000 0 0 711200 355600\r
672     seg: 3 12 254000 711200 355600\r
673     vtx: 4 78740000 16256000 0 0 0 0\r
674     seg: 4 12 254000 711200 355600\r
675     vtx: 5 78740000 27940000 11 0 0 0\r
677 net: "NTI_Out" 2 1 0 0 0 0\r
678   pin: 1 X_IC_0.8\r
679   pin: 2 RXpti_sti_nti$RN.2\r
680   connect: 1 1 0 7 0\r
681     vtx: 1 83820000 12700000 11 0 0 0\r
682     seg: 1 13 254000 711200 355600\r
683     vtx: 2 83820000 20320000 0 0 0 0\r
684     seg: 2 13 254000 711200 355600\r
685     vtx: 3 92456000 20320000 0 0 0 0\r
686     seg: 3 13 254000 711200 355600\r
687     vtx: 4 92456000 42164000 0 0 0 0\r
688     seg: 4 13 254000 711200 355600\r
689     vtx: 5 83820000 42164000 0 0 0 0\r
690     seg: 5 13 254000 711200 355600\r
691     vtx: 6 86360000 42164000 0 0 0 0\r
692     seg: 6 13 254000 711200 355600\r
693     vtx: 7 86360000 36068000 0 0 0 0\r
694     seg: 7 13 254000 711200 355600\r
695     vtx: 8 86360000 35560000 11 0 0 0\r
697 net: "PTI_Out" 2 1 0 0 0 0\r
698   pin: 1 X_IC_0.13\r
699   pin: 2 RXpti_sti_nti$RP.1\r
700   connect: 1 1 0 4 0\r
701     vtx: 1 96520000 45720000 11 0 0 0\r
702     seg: 1 13 254000 711200 355600\r
703     vtx: 2 73152000 45720000 0 0 0 0\r
704     seg: 2 13 254000 711200 355600\r
705     vtx: 3 73152000 36068000 0 0 0 0\r
706     seg: 3 13 254000 711200 355600\r
707     vtx: 4 73660000 36068000 0 0 0 0\r
708     seg: 4 13 254000 711200 355600\r
709     vtx: 5 73660000 35560000 11 0 0 0\r
711 net: "PTI_Out1" 2 1 0 0 0 0\r
712   pin: 1 X_IC_2.13\r
713   pin: 2 RXXpti1$XX1$RP.1\r
714   connect: 1 1 0 4 0\r
715     vtx: 1 -55880000 -2540000 11 0 0 0\r
716     seg: 1 13 254000 711200 355600\r
717     vtx: 2 -64008000 -2540000 0 0 0 0\r
718     seg: 2 13 254000 711200 355600\r
719     vtx: 3 -64008000 29464000 0 0 0 0\r
720     seg: 3 13 254000 711200 355600\r
721     vtx: 4 -55880000 29464000 0 0 0 0\r
722     seg: 4 13 254000 711200 355600\r
723     vtx: 5 -55880000 33020000 11 0 0 0\r
725 net: "STI_Out1" 2 1 0 0 0 0\r
726   pin: 1 RXXsti1$XX1$RP.2\r
727   pin: 2 RXXsti1$XX1$RN.1\r
728   connect: 1 1 0 1 0\r
729     vtx: 1 -12700000 27940000 11 0 0 0\r
730     seg: 1 12 254000 711200 355600\r
731     vtx: 2 -12700000 40640000 11 0 0 0\r
733 net: "STI_Out" 2 1 0 0 0 0\r
734   pin: 1 RXpti_sti_nti$RP.2\r
735   pin: 2 RXpti_sti_nti$RN.1\r
736   connect: 1 1 0 2 0\r
737     vtx: 1 96520000 12700000 11 0 0 0\r
738     seg: 1 13 254000 711200 355600\r
739     vtx: 2 96520000 13208000 0 0 0 0\r
740     seg: 2 13 254000 711200 355600\r
741     vtx: 3 96520000 33020000 11 0 0 0\r
743 net: "0" 5 2 0 0 0 0\r
744   pin: 1 V1.2\r
745   pin: 2 VXU3$Vdd.2\r
746   pin: 3 VXU3$Vss.1\r
747   pin: 4 RXeartheds$RP.2\r
748   pin: 5 RXeartheds$RN.1\r
749   connect: 1 3 2 2 0\r
750     vtx: 1 20320000 5080000 11 0 0 0\r
751     seg: 1 6 0 0 0\r
752     vtx: 2 20320000 4064000 0 0 0 0\r
753     seg: 2 13 254000 711200 355600\r
754     vtx: 3 20320000 17780000 11 0 0 0\r
755   connect: 2 4 3 2 0\r
756     vtx: 1 27940000 -15240000 11 0 0 0\r
757     seg: 1 13 254000 711200 355600\r
758     vtx: 2 20320000 -15240000 0 0 0 0\r
759     seg: 2 13 254000 711200 355600\r
760     vtx: 3 20320000 5080000 11 0 0 0\r
762 net: "NTI_Out1" 2 1 0 0 0 0\r
763   pin: 1 X_IC_1.5\r
764   pin: 2 RXXnti1$XX1$RN.2\r
765   connect: 1 1 0 4 0\r
766     vtx: 1 5080000 -25400000 11 0 0 0\r
767     seg: 1 13 254000 711200 355600\r
768     vtx: 2 12192000 -25400000 0 0 0 0\r
769     seg: 2 13 254000 711200 355600\r
770     vtx: 3 12192000 21844000 0 0 0 0\r
771     seg: 3 13 254000 711200 355600\r
772     vtx: 4 17780000 21844000 0 0 0 0\r
773     seg: 4 13 254000 711200 355600\r
774     vtx: 5 17780000 27940000 11 0 0 0\r
776 [texts]\r
778 [end]\r