Remove srst_pulls_trst from LPC1768 target
[openocd/cortex.git] / tcl / target / lpc1768.cfg
blob2059aedd866440b60e50532cfebb6f3440b4c901
1 # NXP LPC1768 Cortex-M3 with 512kB Flash and 32kB+32kB Local On-Chip SRAM,
3 # LPC17xx chips support both JTAG and SWD transports.
4 # Adapt based on what transport is active.
5 source [find target/swj-dp.tcl]
7 if { [info exists CHIPNAME] } {
8         set  _CHIPNAME $CHIPNAME
9 } else {
10         set  _CHIPNAME lpc1768
13 # After reset the chip is clocked by the ~4MHz internal RC oscillator.
14 # When board-specific code (reset-init handler or device firmware)
15 # configures another oscillator and/or PLL0, set CCLK to match; if
16 # you don't, then flash erase and write operations may misbehave.
17 # (The ROM code doing those updates cares about core clock speed...)
19 # CCLK is the core clock frequency in KHz
20 if { [info exists CCLK ] } {
21         set _CCLK $CCLK
22 } else {
23         set _CCLK 4000
25 if { [info exists CPUTAPID ] } {
26         set _CPUTAPID $CPUTAPID
27 } else {
28         set _CPUTAPID 0x4ba00477
31 #delays on reset lines
32 adapter_nsrst_delay 200
33 jtag_ntrst_delay 200
35 #jtag newtap $_CHIPNAME cpu -irlen 4 -expected-id $_CPUTAPID
36 swj_newdap $_CHIPNAME cpu -irlen 4 -expected-id $_CPUTAPID
38 set _TARGETNAME $_CHIPNAME.cpu
39 target create $_TARGETNAME cortex_m3 -chain-position $_TARGETNAME
41 # LPC1768 has 32kB of SRAM In the ARMv7-M "Code" area (at 0x10000000)
42 # and 32K more on AHB, in the ARMv7-M "SRAM" area, (at 0x2007c000).
43 $_TARGETNAME configure -work-area-phys 0x10000000 -work-area-size 0x8000
45 # LPC1768 has 512kB of flash memory, managed by ROM code (including a
46 # boot loader which verifies the flash exception table's checksum).
47 # flash bank <name> lpc2000 <base> <size> 0 0 <target#> <variant> <clock> [calc checksum]
48 set _FLASHNAME $_CHIPNAME.flash
49 flash bank $_FLASHNAME lpc2000 0x0 0x80000 0 0 $_TARGETNAME \
50         lpc1700 $_CCLK calc_checksum
52 # Run with *real slow* clock by default since the
53 # boot rom could have been playing with the PLL, so
54 # we have no idea what clock the target is running at.
55 jtag_khz 10
57 $_TARGETNAME configure -event reset-init {
58         # Do not remap 0x0000-0x0020 to anything but the flash (i.e. select
59         # "User Flash Mode" where interrupt vectors are _not_ remapped,
60         # and reside in flash instead).
61         #
62         # See Table 612. Memory Mapping Control register (MEMMAP - 0x400F C040) bit description
63         # Bit Symbol Value Description Reset
64         # value
65         # 0 MAP Memory map control. 0
66         # 0 Boot mode. A portion of the Boot ROM is mapped to address 0.
67         # 1 User mode. The on-chip Flash memory is mapped to address 0.
68         # 31:1 - Reserved. The value read from a reserved bit is not defined. NA
69         #
70         # http://ics.nxp.com/support/documents/microcontrollers/?scope=LPC1768&type=user
72         mww 0x400FC040 0x01