cfg: Added Nucleo-F334R8 board config.
[openocd.git] / tcl / target / stm32lx_stlink.cfg
blob0bd59b4abe7b746d904c8c033857fb93ae1869e3
2 # STM32lx stlink pseudo target
5 if { [info exists CHIPNAME] == 0 } {
6    set CHIPNAME stm32lx
9 if { [info exists CPUTAPID] == 0 } {
10    set CPUTAPID 0x2ba01477
13 if { [info exists WORKAREASIZE] == 0 } {
14    set WORKAREASIZE 0x2800
17 source [find target/stm32_stlink.cfg]
19 # Flash base address is known by driver. Flash size will be probed.
21 # Please note that the larger stm32lx targets (256Kb and 384Kb) uses dual
22 # bank flash. For such targets use target/stm32lx_dual_bank.cfg.
24 # Some samples of ST's stm32lx chips are known to have incorrect flash size
25 # values programmed in their FLASH_SIZE register. The driver will warn
26 # for strange values. It is possible to override the flash size probe by
27 # defining the correct size here. Notice though that it is the size of
28 # the flash bank
30 # flash bank stm32lx <base> <size> 0 0 <target#> <variant>
31 set _FLASHNAME $_CHIPNAME.flash
32 flash bank $_FLASHNAME stm32lx 0 0 0 0 $_TARGETNAME
34 proc stm32l_enable_HSI {} {
35         # Enable HSI as clock source
36         echo "STM32L: Enabling HSI"
38         # Set HSION in RCC_CR
39         mww 0x40023800 0x00000101
41         # Set HSI as SYSCLK
42         mww 0x40023808 0x00000001
45 $_TARGETNAME configure -event reset-init {
46         stm32l_enable_HSI