bfd/
[binutils.git] / gas / doc / c-mips.texi
blob974a3f097de133d62f0e98e3842318bfc016d0fd
1 @c Copyright 1991, 1992, 1993, 1994, 1995, 1997, 1999, 2000, 2001,
2 @c 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
3 @c Free Software Foundation, Inc.
4 @c This is part of the GAS manual.
5 @c For copying conditions, see the file as.texinfo.
6 @ifset GENERIC
7 @page
8 @node MIPS-Dependent
9 @chapter MIPS Dependent Features
10 @end ifset
11 @ifclear GENERIC
12 @node Machine Dependencies
13 @chapter MIPS Dependent Features
14 @end ifclear
16 @cindex MIPS processor
17 @sc{gnu} @code{@value{AS}} for @sc{mips} architectures supports several
18 different @sc{mips} processors, and MIPS ISA levels I through V, MIPS32,
19 and MIPS64.  For information about the @sc{mips} instruction set, see
20 @cite{MIPS RISC Architecture}, by Kane and Heindrich (Prentice-Hall).
21 For an overview of @sc{mips} assembly conventions, see ``Appendix D:
22 Assembly Language Programming'' in the same work.
24 @menu
25 * MIPS Opts::           Assembler options
26 * MIPS Object::         ECOFF object code
27 * MIPS Stabs::          Directives for debugging information
28 * MIPS ISA::            Directives to override the ISA level
29 * MIPS symbol sizes::   Directives to override the size of symbols
30 * MIPS autoextend::     Directives for extending MIPS 16 bit instructions
31 * MIPS insn::           Directive to mark data as an instruction
32 * MIPS option stack::   Directives to save and restore options
33 * MIPS ASE instruction generation overrides:: Directives to control
34                         generation of MIPS ASE instructions
35 * MIPS floating-point:: Directives to override floating-point options
36 @end menu
38 @node MIPS Opts
39 @section Assembler options
41 The @sc{mips} configurations of @sc{gnu} @code{@value{AS}} support these
42 special options:
44 @table @code
45 @cindex @code{-G} option (MIPS)
46 @item -G @var{num}
47 This option sets the largest size of an object that can be referenced
48 implicitly with the @code{gp} register.  It is only accepted for targets
49 that use @sc{ecoff} format.  The default value is 8.
51 @cindex @code{-EB} option (MIPS)
52 @cindex @code{-EL} option (MIPS)
53 @cindex MIPS big-endian output
54 @cindex MIPS little-endian output
55 @cindex big-endian output, MIPS
56 @cindex little-endian output, MIPS
57 @item -EB
58 @itemx -EL
59 Any @sc{mips} configuration of @code{@value{AS}} can select big-endian or
60 little-endian output at run time (unlike the other @sc{gnu} development
61 tools, which must be configured for one or the other).  Use @samp{-EB}
62 to select big-endian output, and @samp{-EL} for little-endian.
64 @item -KPIC
65 @cindex PIC selection, MIPS
66 @cindex @option{-KPIC} option, MIPS
67 Generate SVR4-style PIC.  This option tells the assembler to generate
68 SVR4-style position-independent macro expansions.  It also tells the
69 assembler to mark the output file as PIC.
71 @item -mvxworks-pic
72 @cindex @option{-mvxworks-pic} option, MIPS
73 Generate VxWorks PIC.  This option tells the assembler to generate
74 VxWorks-style position-independent macro expansions.
76 @cindex MIPS architecture options
77 @item -mips1
78 @itemx -mips2
79 @itemx -mips3
80 @itemx -mips4
81 @itemx -mips5xo
82 @itemx -mips32
83 @itemx -mips32r2
84 @itemx -mips64
85 @itemx -mips64r2
86 Generate code for a particular MIPS Instruction Set Architecture level.
87 @samp{-mips1} corresponds to the @sc{r2000} and @sc{r3000} processors,
88 @samp{-mips2} to the @sc{r6000} processor, @samp{-mips3} to the
89 @sc{r4000} processor, and @samp{-mips4} to the @sc{r8000} and
90 @sc{r10000} processors.  @samp{-mips5}, @samp{-mips32}, @samp{-mips32r2},
91 @samp{-mips64}, and @samp{-mips64r2}
92 correspond to generic
93 @sc{MIPS V}, @sc{MIPS32}, @sc{MIPS32 Release 2}, @sc{MIPS64},
94 and @sc{MIPS64 Release 2}
95 ISA processors, respectively.  You can also switch
96 instruction sets during the assembly; see @ref{MIPS ISA, Directives to
97 override the ISA level}.
99 @item -mgp32
100 @itemx -mfp32
101 Some macros have different expansions for 32-bit and 64-bit registers.
102 The register sizes are normally inferred from the ISA and ABI, but these
103 flags force a certain group of registers to be treated as 32 bits wide at
104 all times.  @samp{-mgp32} controls the size of general-purpose registers
105 and @samp{-mfp32} controls the size of floating-point registers.
107 The @code{.set gp=32} and @code{.set fp=32} directives allow the size
108 of registers to be changed for parts of an object. The default value is
109 restored by @code{.set gp=default} and @code{.set fp=default}.
111 On some MIPS variants there is a 32-bit mode flag; when this flag is
112 set, 64-bit instructions generate a trap.  Also, some 32-bit OSes only
113 save the 32-bit registers on a context switch, so it is essential never
114 to use the 64-bit registers.
116 @item -mgp64
117 @itemx -mfp64
118 Assume that 64-bit registers are available.  This is provided in the
119 interests of symmetry with @samp{-mgp32} and @samp{-mfp32}.
121 The @code{.set gp=64} and @code{.set fp=64} directives allow the size
122 of registers to be changed for parts of an object. The default value is
123 restored by @code{.set gp=default} and @code{.set fp=default}.
125 @item -mips16
126 @itemx -no-mips16
127 Generate code for the MIPS 16 processor.  This is equivalent to putting
128 @code{.set mips16} at the start of the assembly file.  @samp{-no-mips16}
129 turns off this option.
131 @item -msmartmips
132 @itemx -mno-smartmips
133 Enables the SmartMIPS extensions to the MIPS32 instruction set, which
134 provides a number of new instructions which target smartcard and
135 cryptographic applications.  This is equivalent to putting
136 @code{.set smartmips} at the start of the assembly file.
137 @samp{-mno-smartmips} turns off this option.
139 @item -mips3d
140 @itemx -no-mips3d
141 Generate code for the MIPS-3D Application Specific Extension.
142 This tells the assembler to accept MIPS-3D instructions.
143 @samp{-no-mips3d} turns off this option.
145 @item -mdmx
146 @itemx -no-mdmx
147 Generate code for the MDMX Application Specific Extension.
148 This tells the assembler to accept MDMX instructions.
149 @samp{-no-mdmx} turns off this option.
151 @item -mdsp
152 @itemx -mno-dsp
153 Generate code for the DSP Release 1 Application Specific Extension.
154 This tells the assembler to accept DSP Release 1 instructions.
155 @samp{-mno-dsp} turns off this option.
157 @item -mdspr2
158 @itemx -mno-dspr2
159 Generate code for the DSP Release 2 Application Specific Extension.
160 This option implies -mdsp.
161 This tells the assembler to accept DSP Release 2 instructions.
162 @samp{-mno-dspr2} turns off this option.
164 @item -mmt
165 @itemx -mno-mt
166 Generate code for the MT Application Specific Extension.
167 This tells the assembler to accept MT instructions.
168 @samp{-mno-mt} turns off this option.
170 @item -mfix7000
171 @itemx -mno-fix7000
172 Cause nops to be inserted if the read of the destination register
173 of an mfhi or mflo instruction occurs in the following two instructions.
175 @item -mfix-loongson2f-jump
176 @itemx -mno-fix-loongson2f-jump
177 Eliminate instruction fetch from outside 256M region to work around the
178 Loongson2F @samp{jump} instructions.  Without it, under extreme cases,
179 the kernel may crash.  The issue has been solved in latest processor
180 batches, but this fix has no side effect to them.
182 @item -mfix-loongson2f-nop
183 @itemx -mno-fix-loongson2f-nop
184 Replace nops by @code{or at,at,zero} to work around the Loongson2F
185 @samp{nop} errata.  Without it, under extreme cases, cpu might
186 deadlock.  The issue has been solved in latest loongson2f batches, but
187 this fix has no side effect to them.
189 @item -mfix-vr4120
190 @itemx -mno-fix-vr4120
191 Insert nops to work around certain VR4120 errata.  This option is
192 intended to be used on GCC-generated code: it is not designed to catch
193 all problems in hand-written assembler code.
195 @item -mfix-vr4130
196 @itemx -mno-fix-vr4130
197 Insert nops to work around the VR4130 @samp{mflo}/@samp{mfhi} errata.
199 @item -mfix-24k
200 @itemx -no-mfix-24k
201 Insert nops to work around the 24K @samp{eret}/@samp{deret} errata.
203 @item -mfix-cn63xxp1
204 @itemx -mno-fix-cn63xxp1
205 Replace @code{pref} hints 0 - 4 and 6 - 24 with hint 28 to work around
206 certain CN63XXP1 errata.
208 @item -m4010
209 @itemx -no-m4010
210 Generate code for the LSI @sc{r4010} chip.  This tells the assembler to
211 accept the @sc{r4010} specific instructions (@samp{addciu}, @samp{ffc},
212 etc.), and to not schedule @samp{nop} instructions around accesses to
213 the @samp{HI} and @samp{LO} registers.  @samp{-no-m4010} turns off this
214 option.
216 @item -m4650
217 @itemx -no-m4650
218 Generate code for the MIPS @sc{r4650} chip.  This tells the assembler to accept
219 the @samp{mad} and @samp{madu} instruction, and to not schedule @samp{nop}
220 instructions around accesses to the @samp{HI} and @samp{LO} registers.
221 @samp{-no-m4650} turns off this option.
223 @itemx -m3900
224 @itemx -no-m3900
225 @itemx -m4100
226 @itemx -no-m4100
227 For each option @samp{-m@var{nnnn}}, generate code for the MIPS
228 @sc{r@var{nnnn}} chip.  This tells the assembler to accept instructions
229 specific to that chip, and to schedule for that chip's hazards.
231 @item -march=@var{cpu}
232 Generate code for a particular MIPS cpu.  It is exactly equivalent to
233 @samp{-m@var{cpu}}, except that there are more value of @var{cpu}
234 understood.  Valid @var{cpu} value are:
236 @quotation
237 2000,
238 3000,
239 3900,
240 4000,
241 4010,
242 4100,
243 4111,
244 vr4120,
245 vr4130,
246 vr4181,
247 4300,
248 4400,
249 4600,
250 4650,
251 5000,
252 rm5200,
253 rm5230,
254 rm5231,
255 rm5261,
256 rm5721,
257 vr5400,
258 vr5500,
259 6000,
260 rm7000,
261 8000,
262 rm9000,
263 10000,
264 12000,
265 14000,
266 16000,
267 4kc,
268 4km,
269 4kp,
270 4ksc,
271 4kec,
272 4kem,
273 4kep,
274 4ksd,
275 m4k,
276 m4kp,
277 24kc,
278 24kf2_1,
279 24kf,
280 24kf1_1,
281 24kec,
282 24kef2_1,
283 24kef,
284 24kef1_1,
285 34kc,
286 34kf2_1,
287 34kf,
288 34kf1_1,
289 74kc,
290 74kf2_1,
291 74kf,
292 74kf1_1,
293 74kf3_2,
294 1004kc,
295 1004kf2_1,
296 1004kf,
297 1004kf1_1,
298 5kc,
299 5kf,
300 20kc,
301 25kf,
302 sb1,
303 sb1a,
304 loongson2e,
305 loongson2f,
306 loongson3a,
307 octeon,
309 @end quotation
311 For compatibility reasons, @samp{@var{n}x} and @samp{@var{b}fx} are
312 accepted as synonyms for @samp{@var{n}f1_1}.  These values are
313 deprecated.
315 @item -mtune=@var{cpu}
316 Schedule and tune for a particular MIPS cpu.  Valid @var{cpu} values are
317 identical to @samp{-march=@var{cpu}}.
319 @item -mabi=@var{abi}
320 Record which ABI the source code uses.  The recognized arguments
321 are: @samp{32}, @samp{n32}, @samp{o64}, @samp{64} and @samp{eabi}.
323 @item -msym32
324 @itemx -mno-sym32
325 @cindex -msym32
326 @cindex -mno-sym32
327 Equivalent to adding @code{.set sym32} or @code{.set nosym32} to
328 the beginning of the assembler input.  @xref{MIPS symbol sizes}.
330 @cindex @code{-nocpp} ignored (MIPS)
331 @item -nocpp
332 This option is ignored.  It is accepted for command-line compatibility with
333 other assemblers, which use it to turn off C style preprocessing.  With
334 @sc{gnu} @code{@value{AS}}, there is no need for @samp{-nocpp}, because the
335 @sc{gnu} assembler itself never runs the C preprocessor.
337 @item -msoft-float
338 @itemx -mhard-float
339 Disable or enable floating-point instructions.  Note that by default
340 floating-point instructions are always allowed even with CPU targets
341 that don't have support for these instructions.
343 @item -msingle-float
344 @itemx -mdouble-float
345 Disable or enable double-precision floating-point operations.  Note
346 that by default double-precision floating-point operations are always
347 allowed even with CPU targets that don't have support for these
348 operations.
350 @item --construct-floats
351 @itemx --no-construct-floats
352 The @code{--no-construct-floats} option disables the construction of
353 double width floating point constants by loading the two halves of the
354 value into the two single width floating point registers that make up
355 the double width register.  This feature is useful if the processor
356 support the FR bit in its status  register, and this bit is known (by
357 the programmer) to be set.  This bit prevents the aliasing of the double
358 width register by the single width registers.
360 By default @code{--construct-floats} is selected, allowing construction
361 of these floating point constants.
363 @item --trap
364 @itemx --no-break
365 @c FIXME!  (1) reflect these options (next item too) in option summaries;
366 @c         (2) stop teasing, say _which_ instructions expanded _how_.
367 @code{@value{AS}} automatically macro expands certain division and
368 multiplication instructions to check for overflow and division by zero.  This
369 option causes @code{@value{AS}} to generate code to take a trap exception
370 rather than a break exception when an error is detected.  The trap instructions
371 are only supported at Instruction Set Architecture level 2 and higher.
373 @item --break
374 @itemx --no-trap
375 Generate code to take a break exception rather than a trap exception when an
376 error is detected.  This is the default.
378 @item -mpdr
379 @itemx -mno-pdr
380 Control generation of @code{.pdr} sections.  Off by default on IRIX, on
381 elsewhere.
383 @item -mshared
384 @itemx -mno-shared
385 When generating code using the Unix calling conventions (selected by
386 @samp{-KPIC} or @samp{-mcall_shared}), gas will normally generate code
387 which can go into a shared library.  The @samp{-mno-shared} option
388 tells gas to generate code which uses the calling convention, but can
389 not go into a shared library.  The resulting code is slightly more
390 efficient.  This option only affects the handling of the
391 @samp{.cpload} and @samp{.cpsetup} pseudo-ops.
392 @end table
394 @node MIPS Object
395 @section MIPS ECOFF object code
397 @cindex ECOFF sections
398 @cindex MIPS ECOFF sections
399 Assembling for a @sc{mips} @sc{ecoff} target supports some additional sections
400 besides the usual @code{.text}, @code{.data} and @code{.bss}.  The
401 additional sections are @code{.rdata}, used for read-only data,
402 @code{.sdata}, used for small data, and @code{.sbss}, used for small
403 common objects.
405 @cindex small objects, MIPS ECOFF
406 @cindex @code{gp} register, MIPS
407 When assembling for @sc{ecoff}, the assembler uses the @code{$gp} (@code{$28})
408 register to form the address of a ``small object''.  Any object in the
409 @code{.sdata} or @code{.sbss} sections is considered ``small'' in this sense.
410 For external objects, or for objects in the @code{.bss} section, you can use
411 the @code{@value{GCC}} @samp{-G} option to control the size of objects addressed via
412 @code{$gp}; the default value is 8, meaning that a reference to any object
413 eight bytes or smaller uses @code{$gp}.  Passing @samp{-G 0} to
414 @code{@value{AS}} prevents it from using the @code{$gp} register on the basis
415 of object size (but the assembler uses @code{$gp} for objects in @code{.sdata}
416 or @code{sbss} in any case).  The size of an object in the @code{.bss} section
417 is set by the @code{.comm} or @code{.lcomm} directive that defines it.  The
418 size of an external object may be set with the @code{.extern} directive.  For
419 example, @samp{.extern sym,4} declares that the object at @code{sym} is 4 bytes
420 in length, whie leaving @code{sym} otherwise undefined.
422 Using small @sc{ecoff} objects requires linker support, and assumes that the
423 @code{$gp} register is correctly initialized (normally done automatically by
424 the startup code).  @sc{mips} @sc{ecoff} assembly code must not modify the
425 @code{$gp} register.
427 @node MIPS Stabs
428 @section Directives for debugging information
430 @cindex MIPS debugging directives
431 @sc{mips} @sc{ecoff} @code{@value{AS}} supports several directives used for
432 generating debugging information which are not support by traditional @sc{mips}
433 assemblers.  These are @code{.def}, @code{.endef}, @code{.dim}, @code{.file},
434 @code{.scl}, @code{.size}, @code{.tag}, @code{.type}, @code{.val},
435 @code{.stabd}, @code{.stabn}, and @code{.stabs}.  The debugging information
436 generated by the three @code{.stab} directives can only be read by @sc{gdb},
437 not by traditional @sc{mips} debuggers (this enhancement is required to fully
438 support C++ debugging).  These directives are primarily used by compilers, not
439 assembly language programmers!
441 @node MIPS symbol sizes
442 @section Directives to override the size of symbols
444 @cindex @code{.set sym32}
445 @cindex @code{.set nosym32}
446 The n64 ABI allows symbols to have any 64-bit value.  Although this
447 provides a great deal of flexibility, it means that some macros have
448 much longer expansions than their 32-bit counterparts.  For example,
449 the non-PIC expansion of @samp{dla $4,sym} is usually:
451 @smallexample
452 lui     $4,%highest(sym)
453 lui     $1,%hi(sym)
454 daddiu  $4,$4,%higher(sym)
455 daddiu  $1,$1,%lo(sym)
456 dsll32  $4,$4,0
457 daddu   $4,$4,$1
458 @end smallexample
460 whereas the 32-bit expansion is simply:
462 @smallexample
463 lui     $4,%hi(sym)
464 daddiu  $4,$4,%lo(sym)
465 @end smallexample
467 n64 code is sometimes constructed in such a way that all symbolic
468 constants are known to have 32-bit values, and in such cases, it's
469 preferable to use the 32-bit expansion instead of the 64-bit
470 expansion.
472 You can use the @code{.set sym32} directive to tell the assembler
473 that, from this point on, all expressions of the form
474 @samp{@var{symbol}} or @samp{@var{symbol} + @var{offset}}
475 have 32-bit values.  For example:
477 @smallexample
478 .set sym32
479 dla     $4,sym
480 lw      $4,sym+16
481 sw      $4,sym+0x8000($4)
482 @end smallexample
484 will cause the assembler to treat @samp{sym}, @code{sym+16} and
485 @code{sym+0x8000} as 32-bit values.  The handling of non-symbolic
486 addresses is not affected.
488 The directive @code{.set nosym32} ends a @code{.set sym32} block and
489 reverts to the normal behavior.  It is also possible to change the
490 symbol size using the command-line options @option{-msym32} and
491 @option{-mno-sym32}.
493 These options and directives are always accepted, but at present,
494 they have no effect for anything other than n64.
496 @node MIPS ISA
497 @section Directives to override the ISA level
499 @cindex MIPS ISA override
500 @kindex @code{.set mips@var{n}}
501 @sc{gnu} @code{@value{AS}} supports an additional directive to change
502 the @sc{mips} Instruction Set Architecture level on the fly: @code{.set
503 mips@var{n}}.  @var{n} should be a number from 0 to 5, or 32, 32r2, 64
504 or 64r2.
505 The values other than 0 make the assembler accept instructions
506 for the corresponding @sc{isa} level, from that point on in the
507 assembly.  @code{.set mips@var{n}} affects not only which instructions
508 are permitted, but also how certain macros are expanded.  @code{.set
509 mips0} restores the @sc{isa} level to its original level: either the
510 level you selected with command line options, or the default for your
511 configuration.  You can use this feature to permit specific @sc{mips3}
512 instructions while assembling in 32 bit mode.  Use this directive with
513 care!
515 @cindex MIPS CPU override
516 @kindex @code{.set arch=@var{cpu}}
517 The @code{.set arch=@var{cpu}} directive provides even finer control.
518 It changes the effective CPU target and allows the assembler to use
519 instructions specific to a particular CPU.  All CPUs supported by the
520 @samp{-march} command line option are also selectable by this directive.
521 The original value is restored by @code{.set arch=default}.
523 The directive @code{.set mips16} puts the assembler into MIPS 16 mode,
524 in which it will assemble instructions for the MIPS 16 processor.  Use
525 @code{.set nomips16} to return to normal 32 bit mode.
527 Traditional @sc{mips} assemblers do not support this directive.
529 @node MIPS autoextend
530 @section Directives for extending MIPS 16 bit instructions
532 @kindex @code{.set autoextend}
533 @kindex @code{.set noautoextend}
534 By default, MIPS 16 instructions are automatically extended to 32 bits
535 when necessary.  The directive @code{.set noautoextend} will turn this
536 off.  When @code{.set noautoextend} is in effect, any 32 bit instruction
537 must be explicitly extended with the @code{.e} modifier (e.g.,
538 @code{li.e $4,1000}).  The directive @code{.set autoextend} may be used
539 to once again automatically extend instructions when necessary.
541 This directive is only meaningful when in MIPS 16 mode.  Traditional
542 @sc{mips} assemblers do not support this directive.
544 @node MIPS insn
545 @section Directive to mark data as an instruction
547 @kindex @code{.insn}
548 The @code{.insn} directive tells @code{@value{AS}} that the following
549 data is actually instructions.  This makes a difference in MIPS 16 mode:
550 when loading the address of a label which precedes instructions,
551 @code{@value{AS}} automatically adds 1 to the value, so that jumping to
552 the loaded address will do the right thing.
554 @kindex @code{.global}
555 The @code{.global} and @code{.globl} directives supported by
556 @code{@value{AS}} will by default mark the symbol as pointing to a
557 region of data not code.  This means that, for example, any
558 instructions following such a symbol will not be disassembled by
559 @code{objdump} as it will regard them as data.  To change this
560 behaviour an optional section name can be placed after the symbol name
561 in the @code{.global} directive.  If this section exists and is known
562 to be a code section, then the symbol will be marked as poiting at
563 code not data.  Ie the syntax for the directive is:
565   @code{.global @var{symbol}[ @var{section}][, @var{symbol}[ @var{section}]] ...},
567 Here is a short example:
569 @example
570         .global foo .text, bar, baz .data
571 foo:
572         nop
573 bar:
574         .word 0x0
575 baz:
576         .word 0x1
577         
578 @end example
580 @node MIPS option stack
581 @section Directives to save and restore options
583 @cindex MIPS option stack
584 @kindex @code{.set push}
585 @kindex @code{.set pop}
586 The directives @code{.set push} and @code{.set pop} may be used to save
587 and restore the current settings for all the options which are
588 controlled by @code{.set}.  The @code{.set push} directive saves the
589 current settings on a stack.  The @code{.set pop} directive pops the
590 stack and restores the settings.
592 These directives can be useful inside an macro which must change an
593 option such as the ISA level or instruction reordering but does not want
594 to change the state of the code which invoked the macro.
596 Traditional @sc{mips} assemblers do not support these directives.
598 @node MIPS ASE instruction generation overrides
599 @section Directives to control generation of MIPS ASE instructions
601 @cindex MIPS MIPS-3D instruction generation override
602 @kindex @code{.set mips3d}
603 @kindex @code{.set nomips3d}
604 The directive @code{.set mips3d} makes the assembler accept instructions
605 from the MIPS-3D Application Specific Extension from that point on
606 in the assembly.  The @code{.set nomips3d} directive prevents MIPS-3D
607 instructions from being accepted.
609 @cindex SmartMIPS instruction generation override
610 @kindex @code{.set smartmips}
611 @kindex @code{.set nosmartmips}
612 The directive @code{.set smartmips} makes the assembler accept
613 instructions from the SmartMIPS Application Specific Extension to the
614 MIPS32 @sc{isa} from that point on in the assembly.  The
615 @code{.set nosmartmips} directive prevents SmartMIPS instructions from
616 being accepted.
618 @cindex MIPS MDMX instruction generation override
619 @kindex @code{.set mdmx}
620 @kindex @code{.set nomdmx}
621 The directive @code{.set mdmx} makes the assembler accept instructions
622 from the MDMX Application Specific Extension from that point on
623 in the assembly.  The @code{.set nomdmx} directive prevents MDMX
624 instructions from being accepted.
626 @cindex MIPS DSP Release 1 instruction generation override
627 @kindex @code{.set dsp}
628 @kindex @code{.set nodsp}
629 The directive @code{.set dsp} makes the assembler accept instructions
630 from the DSP Release 1 Application Specific Extension from that point
631 on in the assembly.  The @code{.set nodsp} directive prevents DSP
632 Release 1 instructions from being accepted.
634 @cindex MIPS DSP Release 2 instruction generation override
635 @kindex @code{.set dspr2}
636 @kindex @code{.set nodspr2}
637 The directive @code{.set dspr2} makes the assembler accept instructions
638 from the DSP Release 2 Application Specific Extension from that point
639 on in the assembly.  This dirctive implies @code{.set dsp}.  The
640 @code{.set nodspr2} directive prevents DSP Release 2 instructions from
641 being accepted.
643 @cindex MIPS MT instruction generation override
644 @kindex @code{.set mt}
645 @kindex @code{.set nomt}
646 The directive @code{.set mt} makes the assembler accept instructions
647 from the MT Application Specific Extension from that point on
648 in the assembly.  The @code{.set nomt} directive prevents MT
649 instructions from being accepted.
651 Traditional @sc{mips} assemblers do not support these directives.
653 @node MIPS floating-point
654 @section Directives to override floating-point options
656 @cindex Disable floating-point instructions
657 @kindex @code{.set softfloat}
658 @kindex @code{.set hardfloat}
659 The directives @code{.set softfloat} and @code{.set hardfloat} provide
660 finer control of disabling and enabling float-point instructions.
661 These directives always override the default (that hard-float
662 instructions are accepted) or the command-line options
663 (@samp{-msoft-float} and @samp{-mhard-float}).
665 @cindex Disable single-precision floating-point operations
666 @kindex @code{.set singlefloat}
667 @kindex @code{.set doublefloat}
668 The directives @code{.set singlefloat} and @code{.set doublefloat}
669 provide finer control of disabling and enabling double-precision
670 float-point operations.  These directives always override the default
671 (that double-precision operations are accepted) or the command-line
672 options (@samp{-msingle-float} and @samp{-mdouble-float}).
674 Traditional @sc{mips} assemblers do not support these directives.