Add honors poster presentation date.
[trinary.git] / circuits / decoder3-1_test.asc
blob5c8e59b0e9eadeffba0a27b92fddf9dba41c793e
1 Version 4\r
2 SHEET 1 880 680\r
3 WIRE 608 32 528 32\r
4 WIRE 336 80 -128 80\r
5 WIRE 608 80 528 80\r
6 WIRE 608 128 528 128\r
7 WIRE 304 144 -16 144\r
8 WIRE 304 192 96 192\r
9 WIRE -128 208 -128 80\r
10 WIRE -16 208 -16 144\r
11 WIRE 96 208 96 192\r
12 WIRE -16 288 -128 288\r
13 WIRE 96 288 -16 288\r
14 WIRE -16 336 -16 288\r
15 FLAG -16 336 0\r
16 FLAG -128 80 I0\r
17 FLAG -16 144 I1\r
18 FLAG 96 192 I2\r
19 FLAG -352 0 $G_Vdd\r
20 FLAG -352 64 $G_Vss\r
21 FLAG 608 32 IS_CMP\r
22 FLAG 608 80 IS_LWI\r
23 FLAG 608 128 IS_BE\r
24 SYMBOL voltage -128 192 R0\r
25 WINDOW 3 -92 177 Left 0\r
26 WINDOW 123 0 0 Left 0\r
27 WINDOW 39 0 0 Left 0\r
28 SYMATTR Value PWL(0 0 9n 0 10n -5 19n -5 20n 5)\r
29 SYMATTR InstName V1\r
30 SYMBOL voltage -16 192 R0\r
31 WINDOW 3 -205 205 Left 0\r
32 WINDOW 123 0 0 Left 0\r
33 WINDOW 39 0 0 Left 0\r
34 SYMATTR Value PWL(0 -5)\r
35 SYMATTR InstName V2\r
36 SYMBOL voltage 96 192 R0\r
37 WINDOW 3 -318 232 Left 0\r
38 WINDOW 123 0 0 Left 0\r
39 WINDOW 39 0 0 Left 0\r
40 SYMATTR Value PWL(0 0 9n 0 10n 5 19n 5 20n 0)\r
41 SYMATTR InstName V3\r
42 SYMBOL tpower -352 32 R0\r
43 SYMATTR InstName X3\r
44 SYMBOL decoder3-1 432 32 R0\r
45 SYMATTR InstName X1\r
46 TEXT -432 448 Left 0 !.tran 30n\r