target-mips: add mips16 instruction decoding
commit364d48314a97dc4e3a98ff2643232faf37a2690d
authorNathan Froyd <froydnj@codesourcery.com>
Tue, 8 Dec 2009 16:06:29 +0000 (8 08:06 -0800)
committerAurelien Jarno <aurelien@aurel32.net>
Sun, 13 Dec 2009 19:20:20 +0000 (13 20:20 +0100)
treed6932b83fbacae8d677e1714e0aa49b60d1b4358
parent6ea219d01962b6953716e6cd47ba081299811ffe
target-mips: add mips16 instruction decoding

There's no good way to add this incrementally, so we do it all at once.
The only changes to shared code are in handle_delay_slot.  We need to
flip ISAMode when doing a jump-and-exchange.  We also need to set
ISAMode the low bit of the target address for jump-to-register.

Also, since we're now adding bits that can be in MIPS_HFLAG_BMASK_EXT,
make sure we use MIPS_HFLAG_BMASK_BASE in the places where we just want
basic information about a branch.

Signed-off-by: Nathan Froyd <froydnj@codesourcery.com>
Signed-off-by: Aurelien Jarno <aurelien@aurel32.net>
target-mips/translate.c