x86: support always running TSC on Intel CPUs
commit40fb17152c50a69dc304dd632131c2f41281ce44
authorVenki Pallipadi <venkatesh.pallipadi@intel.com>
Tue, 18 Nov 2008 00:11:37 +0000 (17 16:11 -0800)
committerIngo Molnar <mingo@elte.hu>
Tue, 16 Dec 2008 20:02:50 +0000 (16 21:02 +0100)
treeae4ab9fc72183968d4e3ff5c5d07cf7573954455
parent7e91a122b11bb250d08ab125afd2c232c87502e1
x86: support always running TSC on Intel CPUs

Impact: reward non-stop TSCs with good TSC-based clocksources, etc.

Add support for CPUID_0x80000007_Bit8 on Intel CPUs as well. This bit means
that the TSC is invariant with C/P/T states and always runs at constant
frequency.

With Intel CPUs, we have 3 classes
* CPUs where TSC runs at constant rate and does not stop n C-states
* CPUs where TSC runs at constant rate, but will stop in deep C-states
* CPUs where TSC rate will vary based on P/T-states and TSC will stop in deep
  C-states.

To cover these 3, one feature bit (CONSTANT_TSC) is not enough. So, add a
second bit (NONSTOP_TSC). CONSTANT_TSC indicates that the TSC runs at
constant frequency irrespective of P/T-states, and NONSTOP_TSC indicates
that TSC does not stop in deep C-states.

CPUID_0x8000000_Bit8 indicates both these feature bit can be set.
We still have CONSTANT_TSC _set_ and NONSTOP_TSC _not_set_ on some older Intel
CPUs, based on model checks. We can use TSC on such CPUs for time, as long as
those CPUs do not support/enter deep C-states.

Signed-off-by: Venkatesh Pallipadi <venkatesh.pallipadi@intel.com>
Signed-off-by: Ingo Molnar <mingo@elte.hu>
arch/x86/kernel/cpu/amd.c
arch/x86/kernel/cpu/intel.c
arch/x86/kernel/process.c
drivers/acpi/processor_idle.c