clk: rockchip: change PLL setting for better clock jitter
commit49ed9ee442227e7f2ef617ca1399269d567834b9
authorKever Yang <kever.yang@rock-chips.com>
Fri, 10 Oct 2014 05:23:57 +0000 (9 22:23 -0700)
committerHeiko Stuebner <heiko@sntech.de>
Wed, 29 Oct 2014 19:27:20 +0000 (29 20:27 +0100)
tree5e335d0a6f41249d19595f377ac476e11601f4aa
parent89c107a88de955eee2e1ca0c8d9f10524f5f68cc
clk: rockchip: change PLL setting for better clock jitter

dclk_vop0/1 is the source of HDMI TMDS clock in rk3288, usually we
use 594MHz for clock source of dclk_vop0/1.

HDMI CTS 7-9 require TMDS Clock jitter is lower than 0.25*Tbit:
TMDS clock(MHz) CTS require jitter (ps)
297 84.2
148.5 168
74.25 336
27 1247

PLL BW and VCO frequency effects the jitter of PLL output clock,
clock jitter is better if BW is lower or VCO frequency is higher.

If PLL use default setting of RK3066_PLL_RATE( 594000000, 2, 198, 4),
the TMDS Clock jitter is higher than 250ps, which means we can't
pass the test when TMDS clock is 297MHz or 148.5MHz.

If we use RK3066_PLL_RATE_BWADJ(594000000, 1, 198, 8, 1),
the TMDS Clock jitter is about 60ps and we can pass all test case.

So we need this patch to make hdmi si test pass.

Signed-off-by: Kever Yang <kever.yang@rock-chips.com>
Reviewed-by: Doug Anderson <dianders@chromium.org>
Signed-off-by: Heiko Stuebner <heiko@sntech.de>
drivers/clk/rockchip/clk-rk3288.c
drivers/clk/rockchip/clk.h