powerpc: Restrict xssqrtqp operands to Vector Registers (bug 21941)
commit4d98ace9de3183309cb394cd0110eda5ad2d2531
authorGabriel F. T. Gomes <gftg@linux.vnet.ibm.com>
Mon, 7 Aug 2017 12:14:14 +0000 (7 09:14 -0300)
committerGabriel F. T. Gomes <gftg@linux.vnet.ibm.com>
Thu, 10 Aug 2017 19:10:21 +0000 (10 16:10 -0300)
treef6467c5c3fa12f02f563e3d5d126ec1a6658e903
parent922369032c604b4dcfd535e1bcddd4687e7126a5
powerpc: Restrict xssqrtqp operands to Vector Registers (bug 21941)

POWER ISA 3.0 introduces the xssqrtqp instructions, which expects
operands to be in Vector Registers (Altivec/VMX), even though this
instruction belongs to the Vector-Scalar Instruction Set.

In GCC's Extended Assembly for POWER, the 'wq' register constraint is
provided for use with IEEE 754 128-bit floating-point values.  However,
this constraint does not limit the register allocation to Vector
Registers (Altivec/VMX) and could assign a Vector-Scalar Register (VSX)
to the operands of the instruction.

This patch changes the register constraint used in sqrtf128 from 'wq' to
'v', in order to request a Vector Register (Altivec/VMX) for use with
the xssqrtqp instruction.

Tested for powerpc64le and --with-cpu=power9.

[BZ #21941]
* sysdeps/powerpc/fpu/math_private.h (__ieee754_sqrtf128): Since
xssqrtqp requires operands to be in Vector Registers
(Altivec/VMX), replace the register constraint 'wq' with 'v'.
* sysdeps/powerpc/powerpc64le/power9/fpu/e_sqrtf128.c
(__ieee754_sqrtf128): Likewise.
ChangeLog
sysdeps/powerpc/fpu/math_private.h
sysdeps/powerpc/powerpc64le/power9/fpu/e_sqrtf128.c